CN111161786B - 一种提高矢量图形深度利用效率的大容量存储器测试方法 - Google Patents

一种提高矢量图形深度利用效率的大容量存储器测试方法 Download PDF

Info

Publication number
CN111161786B
CN111161786B CN201911384967.3A CN201911384967A CN111161786B CN 111161786 B CN111161786 B CN 111161786B CN 201911384967 A CN201911384967 A CN 201911384967A CN 111161786 B CN111161786 B CN 111161786B
Authority
CN
China
Prior art keywords
memory
vector graphics
controller
vector
instruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911384967.3A
Other languages
English (en)
Other versions
CN111161786A (zh
Inventor
洪斌
顾秋华
张文德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Inesa Intelligent Electronics Co ltd
Original Assignee
Shanghai Inesa Intelligent Electronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Inesa Intelligent Electronics Co ltd filed Critical Shanghai Inesa Intelligent Electronics Co ltd
Priority to CN201911384967.3A priority Critical patent/CN111161786B/zh
Publication of CN111161786A publication Critical patent/CN111161786A/zh
Application granted granted Critical
Publication of CN111161786B publication Critical patent/CN111161786B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种提高矢量图形深度利用效率的大容量存储器测试方法,其包括:对FLASH存储器的矢量图形进行分析,将存储器的擦写延时,重复读数据通过指令控制器实施单行压缩;对FLASH存储器的矢量图形进行分析,将存储器的规律读写数据通过指令控制器实施区块调用。本发明提供的方案通过矢量图形的指令控制器的有效控制使图形深度得到有效扩展,能够在没有ALPG功能矢量图形深度不够的情况下完成对大容量存储器测试。

Description

一种提高矢量图形深度利用效率的大容量存储器测试方法
技术领域
本发明涉及FLASH芯片的测试技术,具体涉及大容量FLASH芯片的测试技术。
背景技术
FLASH芯片由于其存储可靠、成本低等优点得到大量的应用,为保证芯片能长期可靠的工作,FLASH存储芯片必须进行全面的测试。
如,DQ25Q128AL是一款高速大容量Flash芯片,总容量为128Mbit,在前期测试评估中认为必须使用存储器专用测试机进行测试开发。
由于存储器内每一个存储单元的改变都有可能影响存储器内部其它单元的变化,这种相关性的擦写、读取产生了巨大的测试工作量,因此,容量越大的FLASH芯片不仅测试时间长还对测试的资源有着更高的要求,普遍采用主流品牌存储器专用测试机利用ALPG(Algorithmic Pattern Generator)算法图形生成器功能来实现相关擦写、读取测试。但现有的主流大容量存储器测试机,存在成本较高且兼容性较差的问题,现有的存储器专用测试机通常只定位于存储器测试,不能覆盖其它领域的产品测试,比如模拟产品的测试,整体可扩展性较差。若采用主流通用型测试机,其成本就更高。
对此,中国国产的测试机还很少有切入存储器专用测试领域,比如御渡NST1625L测试机是一款中国国产混合信号测试机,有着较低的成本和较强的扩展兼容性,其矢量图形深度128M,但在配置上缺少ALPG(Algorithmic PatternGenerator)算法图形生成器功能。
发明内容
针对现有大容量存储器测试方案存在成本高且扩展兼容性差的问题,需要一种低成本且具有高兼容性的大容量存储器测试方案。
为此,本发明的目的在于提供一种提高矢量图形深度利用效率的大容量存储器测试方法,其能够在没有ALPG功能矢量图形深度不够的情况下完成对大容量存储器测试,同时具有较高的可扩展性。
为了达到上述目的,本发明提供的提高矢量图形深度利用效率的大容量存储器测试方法,包括:
对FLASH存储器的矢量图形进行分析,将存储器的擦写延时,重复读数据通过指令控制器实施单行压缩;
对FLASH存储器的矢量图形进行分析,将存储器的规律读写数据通过指令控制器实施区块调用。
进一步地,所述将存储器的擦写延时,重复读数据通过指令控制器实施单行压缩时,将操作指令连续没有变化的行通过矢量图形控制器的控制指令在矢量图形文件中将重复行压缩到一行,以释放矢量图形被占用的深度。
进一步地,所述将存储器的规律读写数据通过指令控制器实施区块调用时,通过矢量图形控制器的控制指令可以反复调用矢量图形文件中规定位置的一段,以释放矢量图形被占用的深度。
本发明提供的方案通过矢量图形的指令控制器的有效控制使图形深度得到有效扩展,能够在没有ALPG功能矢量图形深度不够的情况下完成对大容量存储器测试。
再者,本发明提供的方案相对于现有采用昂贵具备ALPG功能的测试机的测试方案,测试成本大大降低;同时测试时间并不增加。
附图说明
以下结合附图和具体实施方式来进一步说明本发明。
图1为本实例中存储器测试的输入信号和操作指令示例图;
图2为本实例中输入间隔的规律性控制指令信号的示例图。
具体实施方式
为了使本发明实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体图示,进一步阐述本发明。
本针对现有大容量FLASH存储器依靠专用测试机进行测试所存在成本高且扩展兼容性差的问题。
本实例基于混合信号测试机御渡NST1625来实现在没有ALPG功能下来完成对128M大容量FLASH存储器的测试。
本实例方案通过矢量图形的指令控制器的有效控制使图形深度得到有效扩展,由此实现在矢量图形深度不够的情况下如何实现大容量FLASH存储器测试。
由于矢量图形文件有容量深度限制,NST1625设备的最大容量是128M bit,文件的每一行将占用1bit,因此对操作指令分析后,通过矢量图形控制器利用重复执行和反复调用的手段,将行数有效压缩,这样矢量图形的深度将被有效扩展。
据此,本实例在对128M大容量FLASH存储器进行测试时,主要包括如下步骤:
(1)对FLASH存储器的矢量图形进行分析,将存储器的擦写延时,重复读数据通过指令控制器实施单行压缩。
由于存储器测试基于主时钟管脚接收的时钟信号,每个管脚通过接收相应的数字信号来实现不同的存储器操作指令,这里的时钟信号和数字信号按相同的频率以0、1方式排列,这里的0、1的序列文件则形成矢量图形文件。
本实例通过对存储器操作指令分析,作为举例,在写入操作指令后存储器需要等待3毫秒来完成写入过程,这时候时钟信号保持,其余信号维持相对状态,即没有01的变化,重复读取相同数据的指令同样操作。
本步骤中在将存储器的擦写延时,重复读数据通过指令控制器实施单行压缩时,将操作指令连续没有变化的行通过矢量图形控制器的控制指令在矢量图形文件中将重复行压缩到一行,这样矢量图形的深度占用将被有效得以释放。
(2)对FLASH存储器的矢量图形进行分析,将存储器的规律读写数据通过指令控制器实施区块调用。
本步骤通过对存储器操作指令分析,作为举例,在有间隔规律写入或读取相同数据时,操作指令以有规律的多行组合形式出现并反复被实施。
本步骤在将存储器的规律读写数据通过指令控制器实施区块调用时,通过矢量图形控制器的控制指令可以反复调用矢量图形文件中规定位置的一段,这样矢量图形的深度占用将被有效得以释放。
本方案在具体实施时,存储器的擦写延时,重复读数据阶段测试机通过矢量图形不停向待测试芯片发送时钟信号,其余信号都保持同一状态,将时钟信号格式设置为RZ,如图1所示框内的信号将保持相同内容的重复行,可以通过指令控制器将重复行压缩为1行。
由于矢量图形文件中在操作指令连续没有变化的情况下,这些行的0、1内容都是相同的,这时候可以通过控制器的控制指令将这些重复行进行重复次数的声明,并将多行内容压缩为一行,本来多行所占用的容量将得到节省。
存储器的规律读写数据在测试中经常出现,比如棋盘格模式的读写,数据以0X55,0XAA的单位重复出现,如图2所示的区域1和区域2,可以将这些信号以有规律的多行组合形式出现的区块单独建立(如在矢量图形文件中声明一个位置,将该组合作为子程序形式建立),通过指令控制器实施区块的反复调用,对矢量图形深度的占用起到大量压缩作用。
由于矢量图形文件中有些操作指令以有规律的多行组合形式出现并反复被实施,则可通过控制器的控制指令将这些组合单独声明一个位置,然后通过指令反复调用,类似通用程序的子程序调用结构,这样原先反复出现的多行组合所占用的容量将得到节省。
以下举例说明一下本方案的应用。
例如,DQ25Q128AL是一款高速大容量Flash芯片,总容量为128Mbit,在前期测试评估中认为必须使用存储器专用测试机进行测试开发。
由于现有NST1625设备没有ALPG配置,而矢量图形深度最大容量是128M bit,文件的每一行将占用1bit,按照产品的容量一个常规的读写测试操作矢量文件就会超过128M。
对此,在NST1625设备的基础上,基于本方案,结合产品的测试需求,对操作指令进行深入分析后,通过矢量图形控制器利用重复执行和反复调用的手段,将矢量文件的行数有效压缩,使得矢量图形的深度得以扩展,最终满足测试需求。
由上可知,本实例方案将NST1625L测试机的矢量图形功能充分利用,以达到存储深度利用效率最大化;同时本方案使得NST1625L测试机的测试覆盖性更广,满足了128MFlash存储器的测试需求。
再者,本方案能够大大降低128M Flash的测试成本,且与基于ALPG功能的测试方案相比并不会增加单位测试时间。
上述本发明的方法,或特定系统单元、或其部份单元,为纯软件架构,可以透过程序代码布设于实体媒体,如硬盘、光盘片、或是任何电子装置(如智能型手机、计算机可读取的储存媒体),当机器加载程序代码且执行(如智能型手机加载且执行),机器成为用以实行本发明的装置。上述本发明的方法与装置亦可以程序代码型态透过一些传送媒体,如电缆、光纤、或是任何传输型态进行传送,当程序代码被机器(如智能型手机)接收、加载且执行,机器成为用以实行本发明的装置。
以上显示和描述了本发明的基本原理、主要特征和本发明的优点。本行业的技术人员应该了解,本发明不受上述实施例的限制,上述实施例和说明书中描述的只是说明本发明的原理,在不脱离本发明精神和范围的前提下,本发明还会有各种变化和改进,这些变化和改进都落入要求保护的本发明范围内。本发明要求保护范围由所附的权利要求书及其等效物界定。

Claims (3)

1.一种提高矢量图形深度利用效率的大容量存储器测试方法,其特征在于,包括:
首先,对FLASH存储器的矢量图形进行分析,将存储器的擦写延时,重复读数据通过指令控制器实施单行压缩;首先在写入操作指令后存储器延时来完成写入过程,并在延时写入阶段通过矢量图形不停向待测试芯片发送时钟信号,其余信号都保持同一状态,将时钟信号格式设置为RZ,重复读取相同数据的指令同样操作,这样通过指令控制器将重复行压缩为1行;
接着,对FLASH存储器的矢量图形进行分析,将存储器的规律读写数据通过指令控制器实施区块调用。
2.根据权利要求1所述的大容量存储器测试方法,其特征在于,所述将存储器的擦写延时,重复读数据通过指令控制器实施单行压缩时,将操作指令连续没有变化的行通过矢量图形控制器的控制指令在矢量图形文件中将重复行压缩到一行,以释放矢量图形被占用的深度。
3.根据权利要求1所述的大容量存储器测试方法,其特征在于,所述将存储器的规律读写数据通过指令控制器实施区块调用时,通过矢量图形控制器的控制指令可以反复调用矢量图形文件中规定位置的一段,以释放矢量图形被占用的深度。
CN201911384967.3A 2019-12-28 2019-12-28 一种提高矢量图形深度利用效率的大容量存储器测试方法 Active CN111161786B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911384967.3A CN111161786B (zh) 2019-12-28 2019-12-28 一种提高矢量图形深度利用效率的大容量存储器测试方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911384967.3A CN111161786B (zh) 2019-12-28 2019-12-28 一种提高矢量图形深度利用效率的大容量存储器测试方法

Publications (2)

Publication Number Publication Date
CN111161786A CN111161786A (zh) 2020-05-15
CN111161786B true CN111161786B (zh) 2024-02-27

Family

ID=70558869

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911384967.3A Active CN111161786B (zh) 2019-12-28 2019-12-28 一种提高矢量图形深度利用效率的大容量存储器测试方法

Country Status (1)

Country Link
CN (1) CN111161786B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000206211A (ja) * 1999-01-19 2000-07-28 Advantest Corp 半導体試験装置用パタ―ンデ―タのコンプレッション・デコンプレッション方法及びテストパタ―ン圧縮・伸張装置
EP1352397A1 (de) * 2001-01-11 2003-10-15 Giesecke & Devrient GmbH Verfahren zum test eines nichtflüchtigen speichers und verwendung eines solchen speichers
CN1781030A (zh) * 2003-04-29 2006-05-31 皇家飞利浦电子股份有限公司 数据压缩
CN102262208A (zh) * 2010-05-31 2011-11-30 无锡中星微电子有限公司 一种芯片测试的方法和系统
CN104656009A (zh) * 2015-02-25 2015-05-27 上海华岭集成电路技术股份有限公司 测试机存储测试向量的方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9324163B2 (en) * 2013-05-30 2016-04-26 Arm Limited Methods of and apparatus for compressing depth data

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000206211A (ja) * 1999-01-19 2000-07-28 Advantest Corp 半導体試験装置用パタ―ンデ―タのコンプレッション・デコンプレッション方法及びテストパタ―ン圧縮・伸張装置
EP1352397A1 (de) * 2001-01-11 2003-10-15 Giesecke & Devrient GmbH Verfahren zum test eines nichtflüchtigen speichers und verwendung eines solchen speichers
CN1781030A (zh) * 2003-04-29 2006-05-31 皇家飞利浦电子股份有限公司 数据压缩
CN102262208A (zh) * 2010-05-31 2011-11-30 无锡中星微电子有限公司 一种芯片测试的方法和系统
CN104656009A (zh) * 2015-02-25 2015-05-27 上海华岭集成电路技术股份有限公司 测试机存储测试向量的方法

Also Published As

Publication number Publication date
CN111161786A (zh) 2020-05-15

Similar Documents

Publication Publication Date Title
DE102012024886A1 (de) Boundary Scan-Kette für gestapelten Speicher
US6813732B2 (en) Trace circuit
CN110018914A (zh) 基于共享内存的消息采集方法及装置
CN101303708B (zh) 一种芯片引脚复用的代码编码的方法及装置
CN113721927B (zh) 基于fpga的ate测试向量编译加速方法及ate系统
CN114002577A (zh) 一种芯片测试方法、装置、设备及可读存储介质
CN114461579B (zh) Pattern文件并行读取和动态调度的处理方法、系统及ATE设备
CN114691371A (zh) 多线程同时转换Pattern的方法及装置
CN111161786B (zh) 一种提高矢量图形深度利用效率的大容量存储器测试方法
CN102262208B (zh) 一种芯片测试的方法和系统
CN105144168A (zh) 模拟装置以及模拟程序
CN112732556A (zh) 分布式系统的自动化测试方法、装置、设备及存储介质
CN111767121B (zh) 运算方法、装置及相关产品
CN114490501B (zh) 一种基于FPGA的Pattern文件下发加速方法及系统
CN102237867A (zh) 包括模块控制电路的半导体模块及其控制方法
US6560756B1 (en) Method and apparatus for distributed test pattern decompression
CN112464594B (zh) 一种电路功能仿真测试方法、装置、设备及可读存储介质
US20140195776A1 (en) Memory access for a vector processor
CN112312043A (zh) 一种动画视频导出的优化方法和装置
CN112363689A (zh) Unity3D游戏动画数据的可视化编辑方法、设备和存储介质
CN115902595B (zh) 一种芯片测试系统以及芯片测试方法
US7005873B2 (en) Built-in self-test hierarchy for an integrated circuit
CN111552599B (zh) 一种分布式进程处理系统、半导体老化测试方法及系统、分布式系统
CN116415534A (zh) 集成电路中减少测试电路面积的方法、设备及存储介质
CN102607870B (zh) 面向半导体制造设备的逻辑耦合测试方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant