CN111033770A - 用于生产密封光半导体装置的方法 - Google Patents

用于生产密封光半导体装置的方法 Download PDF

Info

Publication number
CN111033770A
CN111033770A CN201880050214.6A CN201880050214A CN111033770A CN 111033770 A CN111033770 A CN 111033770A CN 201880050214 A CN201880050214 A CN 201880050214A CN 111033770 A CN111033770 A CN 111033770A
Authority
CN
China
Prior art keywords
optical semiconductor
sealing film
semiconductor element
mounting substrate
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201880050214.6A
Other languages
English (en)
Other versions
CN111033770B (zh
Inventor
北浦英二
尼子雅章
S·斯威尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
DuPont Toray Specialty Materials KK
Dow Silicones Corp
Original Assignee
Dow Corning Toray Co Ltd
Dow Corning Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dow Corning Toray Co Ltd, Dow Corning Corp filed Critical Dow Corning Toray Co Ltd
Publication of CN111033770A publication Critical patent/CN111033770A/zh
Application granted granted Critical
Publication of CN111033770B publication Critical patent/CN111033770B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/54Encapsulations having a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/56Materials, e.g. epoxy or silicone resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0041Processes relating to semiconductor body packages relating to wavelength conversion elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/005Processes relating to semiconductor body packages relating to encapsulations

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Led Device Packages (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Led Devices (AREA)

Abstract

提供了一种用于生产密封光半导体装置的方法,所述方法使得可能使用密封膜以简单且高度可靠的方式密封光半导体元件。所述方法包括以下步骤:其中在减压室内将密封膜放置在其上放置光半导体元件的光半导体元件基板上,并降低所述减压室内的压力的步骤;其中加热所述密封膜并且使所述密封膜的至少周边热熔合到所述光半导体元件置放基板的表面的步骤;以及其中释放所述减压室内的减压并且通过所述密封膜密封所述光半导体元件置放基板的步骤。当释放所述减压室内的减压时所述光半导体元件置放基板的温度T2为所述密封膜展现了0.02‑0.15MPa的拉伸强度以及150%‑450%的断裂伸长率的温度。

Description

用于生产密封光半导体装置的方法
技术领域
本发明涉及一种用于使用密封膜生产密封光半导体装置的方法。
本申请要求基于2017年9月8日在日本提交的专利申请号2017-172928的优先权,将所述申请的内容通过援引并入本文。
背景技术
在其上安装光半导体元件如光电耦合器、发光二极管或固态成像装置的光半导体装置中,使用密封剂密封光半导体元件,以改善光半导体元件的可靠性。用于密封光半导体装置的已知方法包括使用密封膜的密封方法。
例如,专利文献1公开了一种用于通过以下方式生产LED装置的方法:在基板上安装至少一个LED元件;在上述LED元件上设置具有第一表面和第二表面的预定形状的层压层,第一表面包括支撑在基膜上的粘合剂和磷光体颗粒;将层压层加热至第一温度,以软化层压层并在层压层与围绕LED元件的基板之间形成气密密封部;然后,在去除基膜后,将层压层在减压下加热至第二温度,以去除层压层与基板之间的空气;并且随后,通过返回到大气压的方式而将层压层压靠在基板上,使覆盖LED元件的层压层成形。
专利文献2公开了一种真空层压方法,所述方法包括加热具有预定形状的层压层的中心部分以产生可流动状态的单个加热步骤,之后已经放置在基板晶片的第一表面的内部部分的制品如发光二极管阵列共形地涂覆有上述层压层,并且包括布置层压层的中心部分的步骤,所述中心部分已经被加热以产生可流动状态,以便经由由气密密封部(其由上述层压层的边缘部分和第一表面的外部部分形成)以及上述层压层和上述第一表面构成的气密密封内部区域与第一表面的上述内部部分间隔开。
专利文献3公开了一种用于生产密封光半导体元件的方法,其特征在于,包括:制备密封片材的密封片材制备步骤,所述密封片材是包括密封层的密封片材,并用于密封光半导体元件,其中通过在1Hz的频率和10℃/min的升温速率的条件下测量上述密封层的动态粘弹性获得的示出温度T与储能剪切模量G’之间的关系的曲线具有最小值,并且在上述最小值处的温度T不小于60℃且不超过200℃,并且此外,在上述最小值处的储能剪切模量G’是不小于5Pa且不超过1000Pa;制备设置在基板上的光半导体元件的元件制备步骤;以及在不小于60℃且不超过200℃的温度下将上述密封片材热压靠在上述光半导体元件上的热压步骤。
专利文献4公开了一种用于生产粘附性光半导体元件的方法,其特征在于,包括:制备粘附性片材的粘附性片材制备步骤,所述粘附性片材是包括粘附性层的粘附性片材,并用于直接地或间接地粘附到光半导体元件,其中通过在1Hz的频率和20℃/min的升温速率的条件下测量上述粘附性层的动态粘弹性获得的示出温度T与储能剪切模量G’之间的关系的曲线具有最小值,并且在上述最小值处的温度T不小于40℃且不超过200℃,并且此外,在上述最小值处的储能剪切模量G’是不小于1000Pa且不超过90,000Pa;制备设置在基板上的光半导体元件的元件制备步骤;以及在不小于40℃且不超过200℃的温度下将上述粘附性片材直接地或间接地热压靠在光半导体元件上的热压步骤。
现有技术文献
专利文献
专利文献1:WO 2012/023119
专利文献2:WO 2016/065016
专利文献3:JP 2016-171314 A
专利文献4:JP 2016-171315 A
发明内容
本发明要解决的问题
然而,存在对用于生产密封光半导体装置的方法的需求,用所述方法可以使用密封膜更容易地密封光半导体元件。
本发明的目的是提供一种用于生产密封光半导体装置的方法,用所述方法可以使用密封膜简单且高度可靠地密封光半导体元件。
解决问题的手段
为了解决上述问题,本发明的诸位发明人进行了深入研究,并且发现,当使用密封膜密封光半导体元件时,可能的是通过在特定温度条件下进行层压步骤的方式简单且高度可靠地密封安装在基板上的光半导体元件,并且从而完成了本发明。
根据本发明的用于生产密封光半导体装置的方法的特征在于包括:
在减压室中将密封膜放置在其上安装光半导体元件的光半导体元件安装基板上,并降低所述减压室内的压力的步骤;
加热所述密封膜使得所述密封膜的至少周边部分热熔合到所述光半导体元件安装基板的表面的步骤;以及
释放所述减压室内的减压以用所述密封膜密封所述光半导体元件安装基板的步骤,
其中当释放所述减压室内的减压时所述光半导体元件安装基板的温度T2为所述密封膜展现了0.02至0.15MPa的拉伸强度以及150%至450%的断裂伸长率的温度。
在本发明的用于生产密封光半导体装置的方法中,所述密封膜优选地由热固性有机硅树脂制成。
在本发明的用于生产密封光半导体装置的方法中,如果所述密封膜含有磷光体,则所述密封膜优选地含有不超过90质量%的所述磷光体。
在本发明的用于生产密封光半导体装置的方法中,所述密封膜优选地具有不小于10μm且不超过300μm的厚度。
在本发明的用于生产密封光半导体装置的方法中,所述温度T2优选地不小于70℃且不超过180℃。
在本发明的用于生产密封光半导体装置的方法中,所述光半导体元件之间的最小距离优选地大于所述密封膜的厚度。
在本发明的用于生产密封光半导体装置的方法中,所述光半导体元件的高度T与所述光半导体元件之间的距离L之间的纵横比(T/L)优选地最大不超过3。
发明效果
本发明的用于生产密封光半导体装置的方法的特征在于所述密封光半导体装置可以容易且高度可靠地生产。
附图说明
图1:图1是展示了使用具有提升销升降机构的真空层压机实施的根据本发明的方法的一个实例的示意性截面图。
图2:图2是展示了使用膜片型真空层压机和层压夹具实施的根据本发明的方法的一个实例的示意性截面图。
具体实施方式
下文中,将详细地描述本发明的实施方式。本发明不限于以下实施方式,而是可以在不脱离其主旨的范围的情况下进行各种修改。
用于生产密封光半导体装置的方法
根据本发明的用于生产密封光半导体装置的方法的特征在于包括:
(1)在减压室中将密封膜放置在其上安装光半导体元件的光半导体元件安装基板上,并然后降低所述减压室内的压力的步骤;
(2)加热所述密封膜使得所述密封膜的至少周边部分热熔合到所述光半导体元件安装基板的表面的步骤;以及
(3)释放所述减压室内的减压以用所述密封膜密封所述光半导体元件安装基板的步骤,
其中当释放所述减压室内的减压时所述光半导体元件安装基板的温度T2为所述密封膜展现了0.02至0.15MPa的拉伸强度以及150%至450%的断裂伸长率的温度。
对于如此配置的本发明,通过在减压下加热密封膜以将密封膜的周边部分热熔合到光半导体元件安装基板的表面的步骤在密封膜与有待在光半导体元件安装基板上密封的区域的表面之间形成气密空间的步骤,以及通过释放减压用密封膜密封光半导体元件安装基板的步骤可以按照连续的操作进行,使容易生产密封光半导体装置。此外,因为将释放减压室内的减压时的光半导体元件安装基板的温度T2设定为密封膜展现了使其以遵循光半导体元件的形状(在下文中,也称为“共形层压”)的方式覆盖光半导体元件的机械特性的温度,所以可以高度可靠地密封光半导体装置。下文中,将详细地描述每个步骤。
(1)在减压室中将密封膜放置在其上安装光半导体元件的光半导体元件安装基板上,并降低减压室内的压力的步骤是其中在减压室中将密封膜放置在其上安装有待密封的光半导体元件的光半导体元件安装基板上,并然后降低减压室内的压力的步骤。将密封膜在适于密封有待密封的光半导体元件的位置处放置在光半导体元件安装基板上。
减压室在内部装备有用于加热光半导体元件安装基板和密封膜的加热手段。优选地,减压室在内部装备有用于加热光半导体元件安装基板和密封膜的加热板,其充当加热手段。此种减压室的实例是真空层压装置。为了使方法稳定,优选地减压室装备有用于防止光半导体元件安装基板与加热手段接触直到内部压力的降低完成的机构,以在完成内部压力的降低之前,防止密封膜的周边部分热熔合到光半导体元件安装基板。对此类减压室没有特定限制,并且这些包括例如具有提升销升降机构的真空层压机。此外,通过使用特定层压夹具,可以使用膜片型真空层压机。例如,层压夹具具有其中弹性体如弹簧支撑光半导体元件安装基板的结构,并且被设计为使得当橡胶膜片膜处于常规位置时,光半导体元件安装基板可以与加热手段间隔开,但是当将压力施加在橡胶膜片膜上时,在层压夹具上装备的弹性体被压制,由此可以使光半导体元件安装基板与加热手段接触。层压夹具具有保护光半导体元件安装基板和密封膜的结构,使得即使当橡胶膜片膜压制层压夹具时,橡胶膜片膜也不会直接接触光半导体元件安装基板或密封膜。
对光半导体元件没有特定限制,但是其实例包括发光二极管(LED)、半导体激光器、光电二极管、光电晶体管、固态图像拾取、用于光电耦合器的光发射器和光接收器,并且特别优选发光二极管(LED)。
光半导体元件安装基板是在其上已经安装或装配光半导体元件的基板。具有高透光率或高反射率的材料优选作为此类基板。光半导体元件安装基板的实例包括:导电金属,如银、金和铜;非导电金属,如铝和镍;热塑性树脂,在其中混合了白色颜料(如PPA和LCP);含有白色颜料的热固性树脂,如环氧树脂、BT树脂、聚酰亚胺树脂和有机硅树脂;陶瓷,如氧化铝和氮化铝;等等。
密封膜用于密封有待密封的光半导体元件,并且通过将密封剂加工成膜形式而形成。密封膜可以单独使用,或者可以使用两个或更多个膜。当使用两个或更多个密封膜时,可以使用两个或更多个相同类型的密封膜,或者可以组合使用不同类型的密封膜。
构成密封膜的密封剂可以由热塑性材料或热固性材料制成。此类材料可以是有机聚合物或有机硅。就有机聚合物而言,可以提及热塑性树脂或热固性树脂,如聚烯烃树脂、乙酸乙基乙烯基酯(EVA)树脂、环氧树脂、聚丙烯酸酯树脂或聚(乙烯醇缩丁醛)树脂。就有机硅而言,可以提及热塑性有机硅或热固性有机硅,如热熔有机硅或线性有机硅(或“直链有机硅”)。此外,有机硅还可以通过缩合反应、氢化硅烷化反应或自由基反应来固化。根据某一实施方式,密封膜可以由热塑性树脂制成。根据另一实施方式,密封膜可以由热固性树脂制成。根据又另一实施方式,密封膜可以由热固性有机硅树脂制成。例如,WO 2016/065016中公开的密封膜可以用作密封膜。此类密封膜以由道康宁东丽株式会社(DowComing Toray Co.Ltd.)制成的商品名LF-1200和LF-1201可获得。
密封膜可以用作透明密封膜,或者可以含有磷光体。磷光体的实例包括但不限于黄色、红色、绿色和蓝色发光磷光体,其广泛用于发光二极管(LED)中,并且包括氧化物基磷光体、氮氧化物基磷光体、氮化物基磷光体、硫化物基磷光体、硫氧化物基磷光体等等。氧化物基磷光体的实例包括含有铈离子的钇、铝和石榴石基YAG基绿色至黄色发射磷光体,含有铈离子的铽、铝和石榴石基TAG基黄色发射磷光体,以及含有铈和铕离子的硅酸盐基绿色至黄色发射磷光体。氮氧化物基磷光体的实例包括含有铕离子的硅、铝、氧和氮基SiAlON基红色至绿色发射磷光体。氮化物基磷光体的实例包括含有铕离子的钙、锶、铝、硅和氮基CASN基红色发射磷光体。硫化物基磷光体的实例包括含有铜离子和铝离子的ZnS基绿色发射磷光体。硫氧化物基磷光体的实例包括含有铕离子的Y2O2S型红色发射磷光体。可以使用这些磷光体中的一种或者两种或更多种的混合物。
对磷光体的平均粒度没有限制,但是这通常不小于1μm、优选地不小于5μm,并且不超过50μm、优选地不超过20μm。平均粒度例如可以通过激光衍射散射粒度分布测量方法来测量累积体积平均粒径(D50)来测量。
对于磷光体含量没有特定限制,但是其通常是不超过密封膜的90质量%的量。同时,尽管就其含量的下限而言没有限制,但是不小于50质量%的量是优选的,并且不小于60质量%是更优选的。
就其他任选组分而言,增强填料,如沉淀二氧化硅或湿二氧化硅、气相二氧化硅,通过将这些填料与有机硅化合物(如有机卤代硅烷、有机烷氧基硅烷、六有机二硅氮烷)疏水化而获得的填料,以及无机增量剂填料,如氧化铝、煅烧二氧化硅、氧化钛、玻璃、石英、铝硅酸盐、氧化铁、氧化锌、碳酸钙、碳化硅、氮化硅、氮化硼等;有机树脂(如有机硅树脂、环氧树脂、和氟树脂)的精细粉末、染料、颜料、阻燃剂、耐热性试剂等可以共混在密封膜中。
对密封膜的厚度没有特定限制,但是这例如不小于10μm、优选地不小于20μm,并且不超过300μm、优选地不超过200μm。
在光半导体元件安装基板上可以装配一个光半导体元件,或者可以装配复数个两个或更多个。优选地,复数个光半导体元件安装在光半导体元件安装基板上。当复数个光半导体元件安装在光半导体元件安装基板上时,优选的是光半导体元件之间的最小距离大于密封膜的厚度,以便确保以遵循光半导体元件的形状(也就是说共形层压成形)方式被密封膜覆盖。因此,光半导体元件之间的最小距离通常不小于10μm、并且优选地不小于20μm。对光半导体元件之间的最大距离没有特定限制,但是这通常小于密封膜的厚度的两倍。因此,光半导体元件之间的最大距离通常不超过600μm、并且优选地不超过400μm。为了确保共形层压成形,这通常被设计,使得从光半导体元件的顶表面到光半导体元件安装基板的表面的距离(也就是说,光半导体元件的高度T)与光半导体元件之间的距离L的纵横比(T/L)最大不超过3、并且更优选地最大不超过2.5、并且还更优选地最大不超过2。
减压室中的压力可以通过常规已知的减压手段来降低,例如,这可以通过操作连接到减压室内部的真空泵来进行。通常,减压室中的压力降低至不超过300Pa、并且优选地不超过200Pa、或不超过133Pa。
加热密封膜以将密封膜的至少周边部分热熔合到光半导体元件安装基板的表面的步骤是以下步骤:加热密封膜至不小于T1的温度,以软化密封膜,使其共混,以使密封膜和光半导体元件安装基板彼此接触,并且将密封膜的至少周边部分热熔合到有待密封的光半导体元件的区域的周边部分,并且从而在密封膜与有待密封的区域中的光半导体元件安装基板的表面之间形成气密空间。经由此步骤,给予密封膜合适的柔性用于共形层压,并且密封膜与有待密封的区域中的光半导体元件安装基板的表面之间的空间可以闭合(也称为“密封”)以产生气密状态。
密封膜的加热通过装备在减压室中的加热手段进行。例如,装备在减压室中的加热板可以用作加热手段。通常,通过加热光半导体元件安装基板来加热密封膜。例如,如果使用加热板作为加热手段,则通过使光半导体元件安装基板和加热板彼此接触将热量从光半导体元件安装基板传递至密封膜,并且从而加热密封膜。
在此步骤中,将密封膜保持在不小于温度T1并且不超过温度T2的温度下。对温度T1没有特定限制,只要其不高到引起膜的热熔合,同时降低室中的压力,使得有待密封的区域不能气密密封(空气保持捕获),并且最高为60℃。此外,通常将密封膜保持在T1至T2的温度下持续不小于1分钟并且不超过10分钟。这是因为,如果保持持续超过10分钟,则使密封膜的固化提前,这倾向于引起差的层压。
加热密封膜以将密封膜的至少周边部分热熔合到光半导体元件安装基板的步骤可以在完成步骤(1)之后进行,或者可以在完成步骤(1)之前在步骤(1)期间进行。也就是说,可以在减压室中的压力降低到预定范围之前开始加热密封膜至不小于温度T1。从方法的稳定性的观点来看,步骤(2)优选地在完成步骤(1)中的降低减压室内的压力之后进行。
(3)释放减压室内的减压以用密封膜密封光半导体元件安装基板的步骤是以下步骤:释放减压室内的减压以通过在密封膜与有待密封的光半导体元件安装基板的区域的表面之间的气密空间与外部空气之间的压力差将密封膜压接靠在光半导体元件安装基板上,并且从而层压光半导体元件安装基板。
表述“释放减压室内的减压”通常意指将减压室向大气开放,以使减压室中的减压返回到大气压。不必要的是将其立即返回到大气压,而是可以在通过将密封膜压接靠在光半导体元件安装基板上使光半导体元件共形层压的范围内逐渐释放减压。减压室中的减压通常以10kPa/sec、并且优选地50kPa/sec、或100kPa/sec的速率返回到大气压。这是因为,如果从减压至大气压的变化速率太慢,则密封可能泄漏并且层压可能是不完全的。
当释放减压室内的减压时光半导体元件安装基板的温度T2被设定为密封膜具有适合于使在光半导体元件上共形层压成形的物理特征的温度。具体地,温度T2为密封膜展现了0.02至0.15MPa的拉伸强度以及150%至450%的断裂伸长率的温度。优选地,T2是密封膜展现了不小于0.03MPa的拉伸强度的温度。优选地,T2是密封膜展现了不超过0.12MPa的拉伸强度的温度。优选地,T2是密封膜展现了不小于200%的断裂伸长率的温度。优选地,T2是密封膜展现了不超过400%的断裂伸长率的温度。在实施本发明之前,通过本技术领域中的常规方法预先测量密封膜的拉伸强度和断裂伸长率。例如,可以使用由TA仪器公司(TAInstruments)制造的RSA-G2动态粘弹性测量仪器进行测量。因为密封膜展现了在温度T2下的上述物理特征,所以可以高度可靠地密封安装在基板上的光半导体元件。
当释放减压室内的减压时对光半导体元件安装基板的温度T2没有特定限制,只要满足上述条件,但是这例如不小于70℃、优选地不小于90℃,并且不超过180℃、优选地不超过150℃。
下文中,将参照附图更详细地描述本发明的特定实施方式。
图1是示出了使用具有提升销升降机构的真空层压机10作为减压室进行的根据本发明的生产方法的一个实例的示意性截面图。
图1(a)展示了本发明以本实施方式的步骤(1)。在此步骤(1)中,将密封膜3放置在其上安装光半导体元件2的光半导体元件安装基板1上。此外,将光半导体元件安装基板1设置在中板12上,所述中板可以通过提升销13升起和降下。真空层压机10的内部经由开口14连接至减压手段(未示出),并且通过操作减压手段来降低真空层压机10内的压力。这里,在步骤(1)开始的时候,在真空层压机10内的减压已经充分地提前之前,将中板12与加热板11通过提升销13间隔开设置,以防止密封膜3通过加热板11加热至不小于温度T1。从而可以确保方法的稳定性。
图1(b)展示了本发明以本实施方式的步骤(2)。在此步骤(2)中,降下提升销13并且中板12移动以使与加热板11接触。其结果是,来自加热板11的热量经由光半导体元件安装基板1传递至密封膜3,并且将密封膜3加热至高于T1的温度。当加热密封膜3时,密封膜3软化并变形,使得密封膜3的周边部分20与光半导体元件安装基板1的表面接触,并且周边部分20热熔合到半导体元件安装基板1的表面。此时,在密封膜3与有待密封的光半导体元件安装基板1的区域的表面之间形成气密空间21。
图1(c)展示了本发明以本实施方式的步骤(3)。在此步骤(3)中,当半导体元件安装基板1的温度达到T2时,真空层压机10内的减压经由开口14释放,由于外部空气与气密空间21(在图1(c)中未示出)之间的压力差,由此将密封膜3压接靠在光半导体元件安装基板1上,使得密封光半导体元件2。其结果是,获得密封光半导体装置30。在步骤(3)中,当光半导体元件安装基板1的温度达到温度T2时,其是密封膜展现了适合于使在光半导体元件上共形层压成形的物理特征的温度,释放真空层压机10内的减压,由此可以使用密封膜3高度可靠地形成遵循光半导体元件2的形状的覆盖物。
图2是展示了使用膜片型真空层压机40作为减压室和层压夹具50实施的根据本发明的生产方法的一个实例的示意性截面图。
图2(a)展示了本发明以本实施方式的步骤(1)。膜片型真空层压机40的内部被分成上室42和下室43,在其间具有橡胶膜片膜41,并且上室42和下室43的内部分别经由开口15和16连接至减压手段(任何一个均未展示),并且通过操作减压手段降低上室42和下室43内的压力。上室42的开口15也可以连接至加压手段。在此图中,在下室43中,将密封膜3放置在其上安装光半导体元件2的光半导体元件安装基板1上。进一步地,将光半导体元件安装基板1设置在专门层压夹具50内。此层压夹具50装备有弹簧51,并且在下室43的减压已经充分地提前之前,将层压夹具50与加热板11通过弹簧51间隔开设置,使得可以防止密封膜3通过加热板11加热至不小于温度T1。从而可以确保方法的稳定性。
图2(b)展示了本发明以本实施方式的步骤(2)。在此步骤(2)中,经由开口15释放上室42的减压。其结果是,由于上室42与下室43(在图2(b)中未示出)之间的减压差,橡胶膜片膜41变形以在下室43上施加压力,并且因此在弹簧51上施加压力,使得使层压夹具11与加热板50接触。其结果是,来自加热板11的热量经由光半导体元件安装基板1传递至密封膜3,并且将密封膜3加热至不小于温度T1。当将密封膜3加热至不小于温度T1时,密封膜3软化以变形,并且使密封膜3的周边部分20与光半导体元件安装基板1的表面接触。其结果是,将周边部分20热熔合到半导体元件安装基板1的表面,并且在密封膜3与有待密封的光半导体元件安装基板1的区域的表面之间形成气密空间21。以此实施方式,由于层压夹具50的上框架52的结构,即使当橡胶膜片膜41在下室43上施加压力时,可以防止密封膜3通过橡胶膜片膜41压靠在半导体元件安装基板1上,并且其结果是,可以确保形成气密空间21。
图2(c)展示了本发明以本实施方式的步骤(3)。在此步骤(3)中,当半导体元件安装基板1的温度达到T2时,下室43内的减压经由开口16释放,由于外部空气与气密空间21(在图2(c)中未示出)之间的压力差,由此将密封膜3压接靠在光半导体元件安装基板1上,使得密封光半导体元件2。其结果是,获得密封光半导体装置30。在步骤(3)中,当光半导体元件安装基板1的温度达到温度T2时,其是密封膜3展现了适合于使在光半导体元件2上共形层压成形的物理特征的温度,释放下室43内的减压,由此可以使用密封膜3高度可靠地形成遵循光半导体元件2的形状的覆盖物。
实例
参照实例和对比实例将详细地描述本发明的用于生产密封光半导体装置的方法。然而,本发明不受限于以下实例的说明。
密封膜
将YAG基黄色发射磷光体颗粒(由英特美公司(Intematix Corporation)制造的,商品名NYAG 4454 S,平均粒度8μm)以相对于热固性有机硅组合物(由道康宁东丽株式会社制造的LF-1200)的75质量%和85质量%的量混合以制备具有100μm的厚度的密封膜A(含有75wt%的磷光体颗粒)和密封膜B(含有85wt%的磷光体颗粒)。
类似地,将YAG基黄色发射磷光体颗粒(由英特美公司(Intematix)制造的,商品名NYAG 4454 S,平均粒度8μm)以相对于热固性有机硅组合物(由道康宁东丽株式会社制造的LF-1201)的75质量%和85质量%的量混合以制备具有100μm的厚度的密封膜C(含有75wt%的磷光体颗粒)和密封膜D(含有85wt%的磷光体颗粒)。
使用由TA仪器公司制造的RSA-G2动态粘弹性测量仪器测量密封膜A至D在90℃、100℃、110℃、120℃、和/或130℃下的拉伸强度和断裂伸长率。将具有10mm长度和25mm宽度的尺寸的测量样品制备并且以10mm/min的拉紧速度进行测量。结果示出于下表1中。
光半导体元件安装基板
其中在玻璃基板上布置具有深度1mm、宽度1mm、以及高度0.15mm的长方体光半导体元件(其中10个元件在纵向方向上并且10个元件在横向方向上)的光半导体元件安装基板被用作光半导体元件安装基板。光半导体元件之间的距离L均匀地是0.15mm,并且光半导体元件的高度T与光半导体元件之间的距离L之间的纵横比(T/L)是1。
实例1至5以及对比实例1至9
在半导体元件安装基板上使用密封膜A至D进行真空层压。连接至真空泵的具有提升销升降机构的真空层压机(由日清纺机电公司(Nisshinbo Mechatronics Corporation)制造的,商品名PVL-0505S,具有提升销机构)被用作减压室。首先,将光半导体元件安装基板设置在中板上,所述中板可通过提升销升降机构提升并且设置在远离真空层压机中的加热板的位置处,并且将密封膜A、B、C、或D放置在其上。然后,驱动真空泵以将真空层压机内的压力降低到133Pa。接下来,降下中板与已经被加热至100℃至180℃的加热板接触。此后,将密封膜加热持续3至7分钟,并且当光半导体元件安装基板的温度达到预定温度T2时,在10秒内将减压返回到大气压,以获得密封光半导体装置。
视觉上观察所得密封半导体装置以检查空隙和/或裂缝的存在。结果示出于下表1中。
表1
Figure BDA0002379395700000121
基于表1,确认空隙和/或裂缝不在通过实例1至5中的生产方法生产的密封光半导体装置中出现,并且密封膜形成遵循光半导体元件的形状的覆盖物。
在工业中使用的潜能
本发明的用于生产密封光半导体装置的方法可用作密封光半导体元件的方法,所述光半导体元件如发光二极管(LED)、半导体激光器、光电二极管、光电晶体管、固态成像装置、或用于光电耦合器的光发射器和光接收器。
附图标记的说明
1 光半导体元件安装基板
2 光半导体元件
3 密封膜
10 真空层压机
11 加热板
12 中板
13 提升销
14至16 开口
20 密封膜的周边部分
21 气密空间
30 密封光半导体装置
40 膜片型真空层压机
41 橡胶膜片膜
42 上室
43 下室
50 层压夹具
51 弹簧
52 顶框架

Claims (7)

1.一种用于生产密封光半导体装置的方法,所述方法包括:在减压室中将密封膜放置在其上安装光半导体元件的光半导体元件安装基板上,并降低所述减压室内的压力的步骤;
加热所述密封膜以使所述密封膜的至少周边部分热熔合到所述元件安装基板的表面的步骤;以及
释放所述减压室内的减压以用所述密封膜密封所述光半导体元件安装基板的步骤,
其中当释放所述减压室内的减压时所述光半导体元件安装基板的温度T2为所述密封膜展现了0.02至0.15MPa的拉伸强度以及150%至450%的断裂伸长率的温度。
2.如权利要求1所述的用于生产密封光半导体装置的方法,其中所述密封膜由热固性有机硅树脂制成。
3.如权利要求1或2所述的用于生产密封光半导体装置的方法,其中所述密封膜含有不超过90质量%的磷光体。
4.如权利要求1至3中任一项所述的用于生产密封光半导体装置的方法,其中所述密封膜具有不小于10μm且不超过300μm的厚度。
5.如权利要求1至3中任一项所述的用于生产密封光半导体装置的方法,其中所述温度T2不小于70℃且不超过180℃。
6.如权利要求1至5中任一项所述的用于生产密封光半导体装置的方法,其中所述光半导体元件安装基板上的光半导体元件之间的最小距离大于所述密封膜的厚度。
7.如权利要求1至6中任一项所述的用于生产密封光半导体装置的方法,其中所述光半导体元件安装基板上的所述光半导体装置的高度T与所述光半导体装置之间的距离L之间的纵横比(T/L)最大不超过3。
CN201880050214.6A 2017-09-08 2018-08-31 用于生产密封光半导体装置的方法 Active CN111033770B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2017172928 2017-09-08
JP2017-172928 2017-09-08
PCT/JP2018/032432 WO2019049794A1 (ja) 2017-09-08 2018-08-31 封止光半導体デバイスの製造方法

Publications (2)

Publication Number Publication Date
CN111033770A true CN111033770A (zh) 2020-04-17
CN111033770B CN111033770B (zh) 2023-03-14

Family

ID=65634136

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201880050214.6A Active CN111033770B (zh) 2017-09-08 2018-08-31 用于生产密封光半导体装置的方法

Country Status (7)

Country Link
US (1) US11139419B2 (zh)
EP (1) EP3680944B1 (zh)
JP (1) JP6987871B2 (zh)
KR (1) KR102330418B1 (zh)
CN (1) CN111033770B (zh)
TW (1) TWI787326B (zh)
WO (1) WO2019049794A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115052742A (zh) * 2019-12-27 2022-09-13 陶氏东丽株式会社 层叠体以及由该层叠体构成的电子零件

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08113719A (ja) * 1994-10-14 1996-05-07 Nippon Petrochem Co Ltd 電気電子部品用封止材
JPH08264577A (ja) * 1995-03-24 1996-10-11 Nitto Denko Corp 半導体パッケージの製造方法およびこれに用いられる金型
WO2005105428A1 (ja) * 2004-04-28 2005-11-10 Zeon Corporation 積層体、発光素子及びその使用
JP2008098419A (ja) * 2006-10-12 2008-04-24 Hitachi Chem Co Ltd 封止フィルム、及びこれを用いた半導体装置
CN104170101A (zh) * 2012-04-12 2014-11-26 美国圣戈班性能塑料公司 制造发光装置的方法
US20150041841A1 (en) * 2012-03-29 2015-02-12 Koninklijke Philips N.V. Phosphor in inorganic binder for led applications
WO2015068652A1 (ja) * 2013-11-07 2015-05-14 東レ株式会社 積層体およびそれを用いた発光装置の製造方法
US20160108240A1 (en) * 2014-10-20 2016-04-21 Shin-Etsu Chemical Co., Ltd. Silicone resin composition for sealing optical semiconductor element and optical semiconductor device

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05110256A (ja) * 1991-10-21 1993-04-30 Hitachi Chem Co Ltd 多層プリント板用銅張り積層板の製造方法
JPH06190956A (ja) * 1992-12-25 1994-07-12 Yokohama Rubber Co Ltd:The ハニカムサンドイッチパネルの製造方法
TW201216526A (en) 2010-08-20 2012-04-16 Koninkl Philips Electronics Nv Lamination process for LEDs
US8597988B2 (en) * 2010-11-18 2013-12-03 Bridgelux, Inc. System for flash-free overmolding of led array substrates
JP6321910B2 (ja) * 2013-03-26 2018-05-09 日東電工株式会社 封止シート、半導体装置の製造方法及び封止シート付き基板
KR102092707B1 (ko) 2013-09-17 2020-03-25 삼성디스플레이 주식회사 플렉서블 디스플레이 장치와, 이의 제조 방법
EP3152619B1 (en) * 2014-06-04 2018-03-28 Dow Corning Corporation Imprinting process of hot-melt type curable silicone composition for optical devices
CN104212049B (zh) * 2014-08-26 2016-06-01 大连欧思特科技有限公司 一种热缩管和制备方法以及在led灯丝封装上的应用
CN107004676B (zh) 2014-10-24 2019-11-29 美国陶氏有机硅公司 制造共形涂覆制品的方法及由该方法制备的制品
JP2016171314A (ja) 2015-03-09 2016-09-23 日東電工株式会社 封止シート、封止光半導体素子の製造方法および光半導体装置の製造方法
JP2016171315A (ja) 2015-03-09 2016-09-23 日東電工株式会社 貼着シート、貼着光半導体素子の製造方法および光半導体装置の製造方法
US10014108B2 (en) 2015-03-13 2018-07-03 Avx Corporation Low profile multi-anode assembly
JP6760077B2 (ja) 2015-09-29 2020-09-23 東レ株式会社 蛍光体組成物、蛍光体シート並びにそれらを用いた形成物、ledチップ、ledパッケージ、発光装置、バックライトユニット、ディスプレイおよびledパッケージの製造方法
JP6677550B2 (ja) 2016-03-25 2020-04-08 東芝キヤリア株式会社 冷凍サイクル装置の室外機の保護部材

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08113719A (ja) * 1994-10-14 1996-05-07 Nippon Petrochem Co Ltd 電気電子部品用封止材
JPH08264577A (ja) * 1995-03-24 1996-10-11 Nitto Denko Corp 半導体パッケージの製造方法およびこれに用いられる金型
WO2005105428A1 (ja) * 2004-04-28 2005-11-10 Zeon Corporation 積層体、発光素子及びその使用
JP2008098419A (ja) * 2006-10-12 2008-04-24 Hitachi Chem Co Ltd 封止フィルム、及びこれを用いた半導体装置
US20150041841A1 (en) * 2012-03-29 2015-02-12 Koninklijke Philips N.V. Phosphor in inorganic binder for led applications
CN104170101A (zh) * 2012-04-12 2014-11-26 美国圣戈班性能塑料公司 制造发光装置的方法
WO2015068652A1 (ja) * 2013-11-07 2015-05-14 東レ株式会社 積層体およびそれを用いた発光装置の製造方法
US20160108240A1 (en) * 2014-10-20 2016-04-21 Shin-Etsu Chemical Co., Ltd. Silicone resin composition for sealing optical semiconductor element and optical semiconductor device

Also Published As

Publication number Publication date
EP3680944A1 (en) 2020-07-15
JPWO2019049794A1 (ja) 2020-07-27
EP3680944B1 (en) 2022-06-15
TW201913830A (zh) 2019-04-01
CN111033770B (zh) 2023-03-14
US11139419B2 (en) 2021-10-05
TWI787326B (zh) 2022-12-21
EP3680944A4 (en) 2021-06-02
US20200373457A1 (en) 2020-11-26
KR20200026268A (ko) 2020-03-10
JP6987871B2 (ja) 2022-01-05
KR102330418B1 (ko) 2021-12-01
WO2019049794A1 (ja) 2019-03-14

Similar Documents

Publication Publication Date Title
CN111033769B (zh) 用于生产密封光半导体装置的方法
CN108351444B (zh) 荧光体片、使用其的发光体、光源单元、显示器及发光体的制造方法
JP5680210B2 (ja) 封止層被覆半導体素子および半導体装置の製造方法
US9219015B2 (en) Phosphor layer-covered optical semiconductor element, producing method thereof, optical semiconductor device, and producing method thereof
US9048401B2 (en) Producing method of semiconductor device
JP5972571B2 (ja) 光半導体装置および照明装置
WO2017221606A1 (ja) 蛍光体層付光半導体素子およびその製造方法
CN111033770B (zh) 用于生产密封光半导体装置的方法
WO2015029664A1 (ja) 封止半導体素子および半導体装置の製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: Tokyo, Japan

Applicant after: DuPont Dongli special materials Co.,Ltd.

Applicant after: DOW CORNING Corp.

Address before: Tokyo, Japan

Applicant before: DOW CORNING TORAY Co.,Ltd.

Applicant before: DOW CORNING Corp.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant