CN110957301A - 带有外置线路的集成电路芯片及其制备方法 - Google Patents

带有外置线路的集成电路芯片及其制备方法 Download PDF

Info

Publication number
CN110957301A
CN110957301A CN201911247626.1A CN201911247626A CN110957301A CN 110957301 A CN110957301 A CN 110957301A CN 201911247626 A CN201911247626 A CN 201911247626A CN 110957301 A CN110957301 A CN 110957301A
Authority
CN
China
Prior art keywords
external circuit
packaging shell
chip
outer packaging
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911247626.1A
Other languages
English (en)
Inventor
张雯蕾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Lashier Microcircuit Co Ltd
Original Assignee
Hefei Lashier Microcircuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Lashier Microcircuit Co Ltd filed Critical Hefei Lashier Microcircuit Co Ltd
Priority to CN201911247626.1A priority Critical patent/CN110957301A/zh
Publication of CN110957301A publication Critical patent/CN110957301A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/12Supports; Mounting means
    • H01Q1/22Supports; Mounting means by structural association with other equipment or articles
    • H01Q1/2283Supports; Mounting means by structural association with other equipment or articles mounted in or on the surface of a semiconductor substrate as a chip-type antenna or integrated with other components into an IC package
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

一种带有外置线路的集成电路芯片及其制备方法,涉及电子器件技术领域,所解决的是减少外置线路占用空间的技术问题。该芯片包括介质基片,及固定在介质基片上的裸芯片,所述介质基片上固定有封盖住祼芯片的外封装壳,并且裸芯片的引脚露出外封装壳,其特征在于:所述外封装壳的外表面设有外置线路,并且祼芯片至少有一个引脚与外置线路电气连接。本发明提供的芯片,能大幅节省外置线路占用空间。

Description

带有外置线路的集成电路芯片及其制备方法
技术领域
本发明涉及电子器件技术,特别是涉及一种带有外置线路的集成电路芯片及其制备方法的技术。
背景技术
半导体裸芯片是由大量的微电子元器件(晶体管、电阻、电容等)形成的集成电路,将半导体裸芯片安装在一块布线基板上,再采用外封装壳封装后即可获得集成电路芯片。
集成电路芯片都需要有外置线路配合组成特定功能的电路,外置线路(比如天线)通常需要在电路板上占用较大的空间,从而限制了电气设备的体积进一步的缩小。
发明内容
针对上述现有技术中存在的缺陷,本发明所要解决的技术问题是提供一种能节省外置线路在电路板上的占用空间,有利于缩小电气设备体积的带有外置线路的集成电路芯片及其制备方法。
为了解决上述技术问题,本发明所提供的一种带有外置线路的集成电路芯片,包括介质基片,及固定在介质基片上的裸芯片,所述介质基片上固定有封盖住祼芯片的外封装壳,并且裸芯片的引脚露出外封装壳,其特征在于:所述外封装壳的外表面设有外置线路,并且祼芯片至少有一个引脚与外置线路电气连接。
进一步的,所述外置线路是天线。
进一步的,所述外封装壳的外表面开设有线槽,所述外置线路沉入外封装壳外表面的线槽内。
进一步的,所述外封装壳的外表面涂附有一层遮盖住外置线路的防水膜层。
进一步的,所述介质基片是塑料片或陶瓷片。
本发明提供的带有外置线路的集成电路芯片的制备方法,其特征在于,具体步骤如下:
先将裸芯片焊置在介质基片上,并采用化学镀方式在外封装壳的外表面镀上外置线路,再用外封装壳封盖住裸芯片,并使裸芯片的引脚露出外封装壳,然后再将外置线路与祼芯片的引脚电气连接,并将外封装壳与介质基片固定。
进一步的,先采用镭射光雕方式在外封装壳的外表面雕刻出外置线路的线槽,再采用化学镀方式在线槽内镀上外置线路。
进一步的,在外封装壳的外表面镀上外置线路后,再在外封装壳的外表面涂附有一层遮盖住外置线路的防水膜层。
本发明提供的带有外置线路的集成电路芯片及其制备方法,利用芯片的外封装壳来搭载外置线路,能节省外置线路在电路板上的占用空间,有利于缩小电气设备体积。
附图说明
图1是本发明实施例的带有外置线路的集成电路芯片的立体结构示意图;
图2是本发明实施例的带有外置线路的集成电路芯片的局部剖切示意图。
具体实施方式
以下结合附图说明对本发明的实施例作进一步详细描述,但本实施例并不用于限制本发明,凡是采用本发明的相似结构及其相似变化,均应列入本发明的保护范围,本发明中的顿号均表示和的关系。
如图1-图2所示,本发明实施例所提供的一种带有外置线路的集成电路芯片,包括介质基片1,及固定在介质基片1上的裸芯片2,所述介质基片1上固定有封盖住祼芯片2的外封装壳3,并且裸芯片的引脚4露出外封装壳3,其特征在于:所述外封装壳3的外表面设有外置线路5,并且祼芯片至少有一个引脚4与外置线路5电气连接。
本发明实施例中,所述外封装壳3的外表面开设有线槽,所述外置线路5沉入外封装壳外表面的线槽内,并且在外封装壳3的外表面涂附有一层遮盖住外置线路5的防水膜层;本发明其它实施例中,也可以不在外封装壳的外表面开设线槽,直接将外置线路镀在外封装壳的外表面。
本发明实施例中,所述介质基片可以采用塑料片或陶瓷片,所述外置线路中可以包含电子元件,也可以无电子元件,优选无电子元件的电路,比如芯片外围电路中的局部连接线路,或是天线等。
本发明实施例的制备方法如下:
先将裸芯片焊置在介质基片上,并采用镭射光雕方式在外封装壳的外表面雕刻出外置线路的线槽,再采用化学镀方式在线槽内镀上外置线路,再用外封装壳封盖住裸芯片,并使裸芯片的引脚露出外封装壳,然后再将外置线路与祼芯片的引脚电气连接,并将外封装壳与介质基片固定。
本发明实施例中,在外封装壳的外表面镀上外置线路后,再在外封装壳的外表面涂附有一层遮盖住外置线路的防水膜层;本发明其它实施例中,也可以根据具体需求不设置防水膜层;本发明其它实施例中,也可以在外封装壳的外表面不设置线槽,可以将外置线路直接镀在外封装壳的外表面。

Claims (10)

1.一种带有外置线路的集成电路芯片,包括介质基片,及固定在介质基片上的裸芯片,所述介质基片上固定有封盖住祼芯片的外封装壳,并且裸芯片的引脚露出外封装壳,其特征在于:所述外封装壳的外表面设有外置线路,并且祼芯片至少有一个引脚与外置线路电气连接。
2.根据权利要求1所述的带有外置线路的集成电路芯片,其特征在于:所述外置线路是天线。
3.根据权利要求1所述的带有外置线路的集成电路芯片,其特征在于:所述外封装壳的外表面开设有线槽,所述外置线路沉入外封装壳外表面的线槽内。
4.根据权利要求1所述的带有外置线路的集成电路芯片,其特征在于:所述外封装壳的外表面涂附有一层遮盖住外置线路的防水膜层。
5.根据权利要求1所述的带有外置线路的集成电路芯片,其特征在于:所述介质基片是塑料片或陶瓷片。
6.根据权利要求1所述的带有外置线路的集成电路芯片的制备方法,其特征在于,具体步骤如下:
先将裸芯片焊置在介质基片上,并采用化学镀方式在外封装壳的外表面镀上外置线路,再用外封装壳封盖住裸芯片,并使裸芯片的引脚露出外封装壳,然后再将外置线路与祼芯片的引脚电气连接,并将外封装壳与介质基片固定。
7.根据权利要求6所述的带有外置线路的集成电路芯片的制备方法,其特征在于:所述外置线路是天线。
8.根据权利要求6所述的带有外置线路的集成电路芯片的制备方法,其特征在于:先采用镭射光雕方式在外封装壳的外表面雕刻出外置线路的线槽,再采用化学镀方式在线槽内镀上外置线路。
9.根据权利要求6所述的带有外置线路的集成电路芯片的制备方法,其特征在于:在外封装壳的外表面镀上外置线路后,再在外封装壳的外表面涂附有一层遮盖住外置线路的防水膜层。
10.根据权利要求6所述的带有外置线路的集成电路芯片的制备方法,其特征在于:所述介质基片是塑料片或陶瓷片。
CN201911247626.1A 2019-12-09 2019-12-09 带有外置线路的集成电路芯片及其制备方法 Pending CN110957301A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911247626.1A CN110957301A (zh) 2019-12-09 2019-12-09 带有外置线路的集成电路芯片及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911247626.1A CN110957301A (zh) 2019-12-09 2019-12-09 带有外置线路的集成电路芯片及其制备方法

Publications (1)

Publication Number Publication Date
CN110957301A true CN110957301A (zh) 2020-04-03

Family

ID=69980284

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911247626.1A Pending CN110957301A (zh) 2019-12-09 2019-12-09 带有外置线路的集成电路芯片及其制备方法

Country Status (1)

Country Link
CN (1) CN110957301A (zh)

Similar Documents

Publication Publication Date Title
US8294253B2 (en) Semiconductor device, electronic device and method of manufacturing semiconductor device, having electronic component, sealing resin and multilayer wiring structure
US20050011672A1 (en) Overmolded MCM with increased surface mount component reliability
EP1213754A3 (en) Fabrication process of semiconductor package and semiconductor package
CN105792504B (zh) 一种具有屏蔽措施的pcb空穴埋置装置及制备工艺
JP2004297054A (ja) 半導体装置およびその製造方法
KR840009177A (ko) 집적회로모듈 및 그 제조방법
CN106102321B (zh) 元件内置基板及元件内置基板用芯层基材
US5989935A (en) Column grid array for semiconductor packaging and method
CN110024107A (zh) 集成电路封装方法以及集成封装电路
JP2840317B2 (ja) 半導体装置およびその製造方法
CN101355845A (zh) 具有导电凸块的基板及其工艺
CN210628300U (zh) 带有外置线路的集成电路芯片
CN110957301A (zh) 带有外置线路的集成电路芯片及其制备方法
KR101504011B1 (ko) 복합 직접회로소자 패키지 제조방법
JPH01256161A (ja) 印刷配線板装置
CN102468261B (zh) 四方扁平无引脚封装及与其相适应电路板
KR100199286B1 (ko) 홈이 형성된 인쇄 회로 기판을 갖는 칩 스케일 패키지
CN112086546A (zh) 一种led产品封装结构及封装方法
KR100585163B1 (ko) 메모리 카드 및 그 제조방법
KR20030011433A (ko) 다층 인쇄회로기판의 숨겨진 레이저 비아홀 제조방법
CN112992776A (zh) 封装方法、封装结构及封装模块
JP2925609B2 (ja) 半導体装置の製造方法
JP2019068039A (ja) 受動電気コンポーネントを集積したパッケージオンパッケージの方法及び装置
US20190394871A1 (en) Three-dimensional decoupling integration within hole in motherboard
CN216288317U (zh) 一种封装机构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination