CN110933855B - 5g信号通讯用ptfe高频电路板盲钻工艺 - Google Patents

5g信号通讯用ptfe高频电路板盲钻工艺 Download PDF

Info

Publication number
CN110933855B
CN110933855B CN201911369055.9A CN201911369055A CN110933855B CN 110933855 B CN110933855 B CN 110933855B CN 201911369055 A CN201911369055 A CN 201911369055A CN 110933855 B CN110933855 B CN 110933855B
Authority
CN
China
Prior art keywords
drilling
blind
circuit board
depth
ptfe
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911369055.9A
Other languages
English (en)
Other versions
CN110933855A (zh
Inventor
刘继挺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Tvs Electronic Technology Co ltd
Original Assignee
Kunshan Tvs Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Tvs Electronic Technology Co ltd filed Critical Kunshan Tvs Electronic Technology Co ltd
Priority to CN201911369055.9A priority Critical patent/CN110933855B/zh
Publication of CN110933855A publication Critical patent/CN110933855A/zh
Application granted granted Critical
Publication of CN110933855B publication Critical patent/CN110933855B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • H05K3/0047Drilling of holes
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Perforating, Stamping-Out Or Severing By Means Other Than Cutting (AREA)

Abstract

本发明公开了一种5G信号通讯用PTFE高频电路板盲钻工艺,包括如下步骤:S1.PTFE板开料;S2.内层线路;S3.电路板压板;S4.开通孔;S5.活化&除胶;S6.镀铜;S7.做出外层线路;S8.盲钻:A.分堆:分别根据TL面PTFE板和BL面PTFE板的板厚进行群组分堆处理;B.TL面盲钻;BL面盲钻;S9.做出成品线路需要的阻焊油墨;S10.表面处理:化锡;S11.成型;S12.检验线路及内层线路有无断短路缺陷;S13.检验电路板出货外观缺陷。本发明提供一种5G信号通讯用PTFE高频电路板盲钻工艺,解决在PTFE高频电路板同一位置既打通孔又打盲孔的问题。

Description

5G信号通讯用PTFE高频电路板盲钻工艺
技术领域
本发明属于印制电路板技术领域,特别是涉及一种5G信号通讯用PTFE高频电路板盲钻工艺。
背景技术
随着电子、通信产业的飞速发展,高频材料及超高频材料的使用越来越广泛,鉴于材料本身的优良特性,聚四氟乙烯(PolyTetraFluoroEthylene,简称PTFE)覆铜板的使用也日益受到青睐。由于PTFE具有优秀的介电性能(低介电常数和低介质损耗)以及良好的化学稳定性和热稳定性,所以PTFE高频电路板主要用于卫星通讯、移动无线电通讯、卫星广播电视雷达设备以及计算机等领域。但由于PTFE高频电路板较软的材质特性,在生产中难免遇到困难,例如在PTFE高频电路板上打孔时,使用传统的打孔方式就难以实现在同一位置既有通孔设计、又有盲孔设计的要求。
发明内容
本发明主要解决的技术问题是提供一种5G信号通讯用PTFE高频电路板盲钻工艺,解决在PTFE高频电路板同一位置既打通孔又打盲孔的问题。
为解决上述技术问题,本发明的采用的一个技术方案如下:一种5G信号通讯用PTFE高频电路板盲钻工艺,包括如下步骤:
S1.PTFE板开料;
S2.内层线路,将内层线路蚀刻出来,并做线路检验;
S3.电路板压板:两层PTFE板之间设有PP层;压板时,控制压板温度为160-210℃,压板时间为1-10min,压力为100-380psi;
S4.通孔:在压板后的电路板上钻通孔;
S5.活化&除胶:清除电路板内的钻孔残胶;
S6.镀铜:在电路板的孔及面上镀铜,使得铜厚要求满足生产需求。
S7.外层线路:做出外层线路,并将TL面需要做盲钻的位置做开窗处理,将BL面需要做盲钻的位置做开窗处理;
S8.盲钻:
A.TL面盲钻:首先,将电路板根据板厚进行群组分堆处理;然后,在步骤S4.的通孔处并在TL面钻出相应的孔位,同时按照各群组的板厚分别计算出钻轴的下钻深度Zn,切片确认实际深度与理论深度的差异,调整Zn的数据使得TL面的盲孔深度H符合要求;
B.BL面盲钻:首先,将电路板根据板厚进行群组分堆处理;然后,在步骤S4.的通孔处并在BL面钻出相应的孔位,同时按照BL面各群组的板厚分别计算出钻轴的下钻深度Zn',切片确认实际深度与理论深度的差异,调整Zn'的数据使得BL面的盲孔深度H'符合要求;
S9.阻焊:做出成品线路需要的阻焊油墨,且步骤S4.通孔处不可以油墨入孔;
S10.表面处理:化锡;
S11.成型:铣处客户需要的尺寸;
S12.测试:检验线路及内层线路有无断短路缺陷;
S13.目检:检验电路板出货外观缺陷。
进一步地说,S3.电路板的压板步骤中,所述的PP层包括叠合的3张PP,3张所述PP通过热熔枪热熔在一起。
进一步地说,所述PP的胶含量为40-70%。
进一步地说,在所述的TL面盲钻步骤中,电路板按照TL面的盲孔深度公差进行分堆。
进一步地说,在所述的BL面盲钻步骤中,电路板按照BL面的盲孔深度公差进行分堆。
进一步地说,在步骤S8.盲钻后通过集尘吸管将通孔内残留的板屑吸除。
进一步地说,在所述的S1.开料步骤中,每相邻PTFE板之间使用白纸隔开。
本发明的有益效果:
1、本发明按照板厚规格分堆,通过各群组分别实现在通孔位置打盲钻,降低板材报废率,降低企业生产成本;本发明解决了在PTFE材料的电路板在同一位置既打通孔又打盲孔的技术问题。
2、优化压板过程中的参数,将PP熔融时间的温度及压力调整,并在PP重新固化的温度、压力及时间上保有一定的时间,这样使得PP完全与PTFE板材结合,防止压板过程中,PP之间的互相滑层;解决PTFE多层板在压板过程中由于材质特性易与中间的PP层分层的问题。
3、盲钻步骤后,退去铣刀,安装集成吸管,将通孔内残留的板屑清除,这样盲钻后的通孔就不会有堵塞。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,并可依照说明书的内容予以实施,以下以本发明的较佳实施例并配合附图详细说明如后。
附图说明
图1是本发明的结构示意图;
附图中各部分标记如下:
TL面PTFE板1、PP层2、BL面PTFE板3、通孔4、TL面的盲孔5和BL面的盲孔6。
具体实施方式
下面结合附图对本发明的较佳实施例进行详细阐述,以使本发明的优点和特征能更易于被本领域技术人员理解,从而对本发明的保护范围做出更为清楚明确的界定。
实施例1:一种5G信号通讯用PTFE高频电路板盲钻工艺,包括如下步骤:
S1.PTFE板开料:PTFE板(铁氟龙板,聚四氟乙烯板)开料,使用白纸将板与板之间隔开,防止刮伤;
S2.内层线路,将内层线路蚀刻出来,并做线路检验;
S3.电路板压板:两层PTFE板之间设有PP层2进行压板,压板时,控制压板温度为160-210℃,压板时间为1-10min,压力为100-380psi;
PP层包括叠合的3张PP(半固化片,又称预浸材料),3张PP叠合后通过热熔枪将3张PP热熔在一起,防止压板过程中,PP之间的互相滑层;
其中,所述PP的含胶量为40-70%;本实施例中,PP选用型号为2116且含胶量为57%的PP;
PTFE板压合参数具体如下表:
温度(℃) 160 160 180 195 210 180 160
时间(min) 1 1 10 5 5 10 10
压力(psi) 100 150 250 250 380 380 200
上述压板参数使PP高温的熔融阶段保有时间及压力,且PP内的胶得以完全释放至两层PTFE板之间,将两层PTFE板牢牢结合在一起,其间的拉拔力可以达到40N以上;
S4.通孔:在压板后的电路板上钻通孔4;
S5.活化&除胶:清除电路板内的钻孔残胶,提高电路板化铜的活性,方便化铜时铜离子沉积在孔壁;
S6.镀铜:在电路板的孔及面上镀铜,使得铜厚要求满足生产需求。
S7.外层线路:做出外层线路,并将TL面需要做盲钻的位置做开窗处理,将BL面需要做盲钻的位置做开窗处理;
S8.盲钻:
A.TL面盲钻:首先,将电路板根据板厚进行群组分堆处理;然后,在步骤S4.的通孔处并在TL面钻出相应的孔位,同时按照TL面各群组的板厚分别计算出钻轴的下钻深度Zn(n为自然数),切片确认实际深度与理论深度的差异,调整Zn的数据使得TL面的盲孔深度H符合要求;
B.BL面盲钻:首先,将电路板根据板厚进行群组分堆处理;在步骤S4.的通孔处并在BL面钻出相应的孔位,同时按照BL面各群组的板厚分别计算出钻轴的下钻深度Zn'(n为自然数),切片确认实际深度与理论深度的差异,调整Zn'的数据使得BL面的盲孔深度H'符合要求;
在所述的TL面盲钻步骤中,电路板将板厚按照TL面的盲孔深度公差进行分堆;
在所述的BL面盲钻步骤中,电路板将板厚按照BL面的盲孔深度公差进行分堆;
S9.阻焊:做出成品线路需要的阻焊油墨,且步骤S4.通孔处不可以油墨入孔;
S10.表面处理:化锡;
S11.成型:铣处客户需要的尺寸;
S12.测试:检验线路及内层线路有无断短路缺陷;
S13.目检:检验电路板出货外观缺陷。
在步骤S8.盲钻后,退去钻床上的铣刀,在机床上安装集成吸管,吸除通孔内残留的板屑。
下面通过具体公式作进一步说明,具体如下:
例如,如图1所示,要求在电路板上0.4mm通孔的位置,分别在TL面钻一直径为4.2mm的盲孔以及在BL面钻一直径为3.5m的盲孔,且TL面的盲孔5深度D为0.6+/-0.1mm(本实施例中,该盲孔深度与TL面PTFE板的厚度相同),BL面的盲孔6深度为0.5+/-0.1mm(本实施例中,该盲孔深度与BL面PTFE板的厚度相同)。
电路板的板厚规格为2.0+/-10%,即板厚规格为1.8-2.2mm,量测板厚,板厚在1.8-1.9mm的分为群组1,1.9-2.0mm的分为群组2,2.0-2.1mm的分为群组3,2.1-2.2mm的分为群组4,共分为4个群组,Z1值Z4分别为对应群组1-群众4的下钻深度。
由于TL面和BL面的盲孔深度公差相同,都是0.1mm,故电路板只需做一次分堆即可。
A.TL面盲钻,Z轴下钻深度Zn的通用公式为:
n=1时,Z1=L-s-(h1-D);
n>1时,Zn=L-s-(hn-D),hn=hn-1+δ,(n为大于1的自然数);
(其中,机床Z轴的原始长度L、群组n的板厚hn、TL面的盲孔深度D、铣刀的长度s、TL面盲孔深度公差δ)
TL面盲钻:本实施例中,依照资料,假设在0.4mm的通孔位置处,在TL面钻出相应的孔位,同时依照群组1的板厚计算出钻轴的Z轴下钻深度为Z1,切片确认实际深度与理论深度的差异,调整Z1的数据使得群组1的盲孔深度H1符合要求;则依次类推群组2的Z2值、群组3的Z3值以及群组4的Z4值。
理论上,Z1、Z2、Z3、Z4的数值由以下公示计算出:
Z1=L-s-(h1-D);
Z2=L-s-(h2-D),h2=h1+δ;
Z3=L-s-(h3-D),h3=h2+δ;
Z4=L-s-(h4-D),h4=h3+δ;
(其中,机床Z轴的原始长度L=16mm、群组1板厚h1、群组2板厚h2、群组3板厚h3、群组4板厚h4、TL面的盲孔深度D=0.6mm、铣刀的长度s=3.8mm、TL面盲孔深度公差δ)。
B.BL面盲钻,Z轴下钻深度Zn'的通用公式为:
n=1时,Z1'=L-s-(h1'-D');
n>1时,Zn'=L-s-(hn'-D'),hn'=hn-1'+δ',(n为大于1的自然数);
(其中,机床Z轴的原始长度L、群组n'的板厚hn'、BL面的盲孔深度D'、铣刀的长度s、BL面盲孔深度公差δ')
BL面盲钻:本实施例中,依照资料,假设在0.4mm的通孔位置处,在BL面钻出相应的孔位,同时依照群组1的板厚计算出钻轴的Z轴下钻深度为Z1',切片确认实际深度与理论深度的差异,调整Z1'的数据使得群组1的盲孔深度H1'符合要求;则依次类推群组2的Z2'值、群组3的Z3'值、群组4的Z4'值。
理论上,Z1'、Z2'、Z3'、Z4'的数值由以下公式计算出:
Z1'=L-s-(h1-D');
Z2'=L-s-(h2-D'),h2=h1+δ';
Z3'=L-s-(h3-D'),h3=h2+δ';
Z4'=L-s-(h4-D'),h4=h3+δ'。
(其中,机床Z轴的原始长度L=16mm、群组1板厚h1、群组2板厚h2、群组3板厚h3、群组4板厚h4、BL面的盲孔深度D'=0.5mm、铣刀的长度s=3.8mm、BL面盲孔深度公差δ')。
而本实施例中,δ=δ'=0.1mm,故TL面分组和BL面分组一致。
以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (5)

1.一种5G信号通讯用PTFE高频电路板盲钻工艺,其特征在于:包括如下步骤:
S1.PTFE板开料;
S2.内层线路,将内层线路蚀刻出来,并做线路检验;
S3.电路板压板:两层PTFE板之间设有PP层;压板时,控制压板温度为160-210℃,压板时间为1-10min,压力为100-380psi;
S4.通孔:在压板后的电路板上钻通孔;
S5.活化&除胶:清除电路板内的钻孔残胶;
S6.镀铜:在电路板的孔及面上镀铜,使得铜厚要求满足生产需求;
S7.外层线路:做出外层线路,并将TL面需要做盲钻的位置做开窗处理,将BL面需要做盲钻的位置做开窗处理;
S8.盲钻:
A.TL面盲钻:首先,将电路板根据板厚进行群组分堆处理;然后,在步骤S4.的通孔处并在TL面钻出相应的孔位,同时按照各群组的板厚分别计算出钻轴的下钻深度Zn,切片确认实际深度与理论深度的差异,调整Zn的数据使得TL面的盲孔深度H符合要求;
B.BL面盲钻:首先,将电路板根据板厚进行群组分堆处理;然后,在步骤S4.的通孔处并在BL面钻出相应的孔位,同时按照BL面各群组的板厚分别计算出钻轴的下钻深度Zn',切片确认实际深度与理论深度的差异,调整Zn'的数据使得BL面的盲孔深度H'符合要求;
S9.阻焊:做出成品线路需要的阻焊油墨,且步骤S4.通孔处不可以油墨入孔;
S10.表面处理:化锡;
S11.成型:铣处客户需要的尺寸;
S12.测试:检验线路及内层线路有无断短路缺陷;
S13.目检:检验电路板出货外观缺陷;
S3.电路板压板步骤中,所述的PP层包括叠合的3张PP,3张所述PP通过热熔枪热熔在一起;
所述PP的胶含量为40-70%;
A.TL面盲钻,Z轴下钻深度Zn的通用公式为:
n=1时,Z1=L-s-(h1-D);
n>1时,Zn=L-s-(hn-D),hn=hn-1+δ,n为大于1的自然数;其中,机床Z轴的原始长度L、群组n的板厚hn、TL面的盲孔深度D、铣刀的长度s、TL面盲孔深度公差δ;
B.BL面盲钻,Z轴下钻深度Zn'的通用公式为:
n=1时,Z1'=L-s-(h1'-D');
n>1时,Zn'=L-s-(hn'-D'),hn'=hn-1'+δ',n为大于1的自然数;其中,机床Z轴的原始长度L、群组n'的板厚hn'、BL面的盲孔深度D'、铣刀的长度s、BL面盲孔深度公差δ'。
2.根据权利要求1所述的5G信号通讯用PTFE高频电路板盲钻工艺,其特征在于:在所述的TL面盲钻步骤中,电路板按照TL面的盲孔深度公差进行分堆。
3.根据权利要求1所述的5G信号通讯用PTFE高频电路板盲钻工艺,其特征在于:在所述的BL面盲钻步骤中,电路板按照BL面的盲孔深度公差进行分堆。
4.根据权利要求1所述的5G信号通讯用PTFE高频电路板盲钻工艺,其特征在于:在步骤S8.盲钻后通过集尘吸管将通孔内残留的板屑吸除。
5.根据权利要求1所述的5G信号通讯用PTFE高频电路板盲钻工艺,其特征在于:在所述的S1.开料步骤中,每相邻PTFE板之间使用白纸隔开。
CN201911369055.9A 2019-12-26 2019-12-26 5g信号通讯用ptfe高频电路板盲钻工艺 Active CN110933855B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911369055.9A CN110933855B (zh) 2019-12-26 2019-12-26 5g信号通讯用ptfe高频电路板盲钻工艺

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911369055.9A CN110933855B (zh) 2019-12-26 2019-12-26 5g信号通讯用ptfe高频电路板盲钻工艺

Publications (2)

Publication Number Publication Date
CN110933855A CN110933855A (zh) 2020-03-27
CN110933855B true CN110933855B (zh) 2021-07-02

Family

ID=69862219

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911369055.9A Active CN110933855B (zh) 2019-12-26 2019-12-26 5g信号通讯用ptfe高频电路板盲钻工艺

Country Status (1)

Country Link
CN (1) CN110933855B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101094562A (zh) * 2007-05-11 2007-12-26 沪士电子股份有限公司 印刷电路板深度钻孔方法
CN201709040U (zh) * 2007-08-13 2011-01-12 力腾网络公司 电路板及包括该电路板的路由器
CN105491800A (zh) * 2015-12-23 2016-04-13 江门崇达电路技术有限公司 一种具有背钻孔的pcb的制作方法
CN106304654A (zh) * 2016-11-01 2017-01-04 生益电子股份有限公司 一种提升背钻stub精度的方法及采用该方法的pcb

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2420115B1 (en) * 2009-04-13 2015-04-08 Hewlett-Packard Development Company, L.P. Back drill verification feature

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101094562A (zh) * 2007-05-11 2007-12-26 沪士电子股份有限公司 印刷电路板深度钻孔方法
CN201709040U (zh) * 2007-08-13 2011-01-12 力腾网络公司 电路板及包括该电路板的路由器
CN105491800A (zh) * 2015-12-23 2016-04-13 江门崇达电路技术有限公司 一种具有背钻孔的pcb的制作方法
CN106304654A (zh) * 2016-11-01 2017-01-04 生益电子股份有限公司 一种提升背钻stub精度的方法及采用该方法的pcb

Also Published As

Publication number Publication date
CN110933855A (zh) 2020-03-27

Similar Documents

Publication Publication Date Title
CN103179812B (zh) 高多阶hdi印刷电路板的制作方法
CN104244612B (zh) 一种在ptfe电路板上制作金属化孔的方法
CN105744765B (zh) 一种在pcb上制作短槽孔的方法
WO2009143759A1 (zh) 电路板阶梯槽的制作方法及制作电路板阶梯槽的设备
CN103813638A (zh) 用于制造印刷电路板的方法
CN102186316A (zh) 任意层印制电路板制作方法
US4269549A (en) Method for drilling circuit boards
CN109168265A (zh) 一种高频微波板高密度互连板制作方法
CN110190389B (zh) 一种天线板及其制作方法
CN104470214A (zh) 一种软硬结合线路板软板外型加工方法
CN106304696B (zh) 具多层交叉盲槽的印制线路板及其制备方法
CN110933855B (zh) 5g信号通讯用ptfe高频电路板盲钻工艺
CN111465221A (zh) 基于射频滤波器的封装基板的制作方法
CN106341961A (zh) 高密度互连印制电路板及提高盲孔与图形对准度的方法
WO2020220680A1 (zh) 一种软硬结合板高精度成型的方法
CN102189722A (zh) 覆铜板及其加工方法
CN110418520A (zh) 一种5g高频线路板的局部混压基板及其制备方法
CN104159394B (zh) 一种pcb切片及其制备方法
CN110798979A (zh) 一种功率放大器电路板的制作方法及其结构
CN102612278B (zh) 采用cem-3型覆铜板的多层印刷电路板的制备方法
CN108990289A (zh) 一种改善聚四氟乙烯印制电路板成型毛刺的加工方法
CN111148361A (zh) 一种通过填胶制作铜基夹芯板的方法
CN112822878B (zh) 一种变频式高频高速印制电路板的制作方法
CN109905966B (zh) 一种电路板钻靶及裁磨提升产能的方法
CN107801304B (zh) 电路板制作方法及该制作方法制得的电路板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant