CN110692139A - 显示装置和栅极驱动电路 - Google Patents
显示装置和栅极驱动电路 Download PDFInfo
- Publication number
- CN110692139A CN110692139A CN201780002295.8A CN201780002295A CN110692139A CN 110692139 A CN110692139 A CN 110692139A CN 201780002295 A CN201780002295 A CN 201780002295A CN 110692139 A CN110692139 A CN 110692139A
- Authority
- CN
- China
- Prior art keywords
- signal line
- shift register
- input signal
- line segment
- reset signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000002093 peripheral effect Effects 0.000 claims abstract description 57
- 230000000149 penetrating effect Effects 0.000 claims description 102
- 101100069049 Caenorhabditis elegans goa-1 gene Proteins 0.000 description 21
- 238000010586 diagram Methods 0.000 description 14
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000006880 cross-coupling reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
- G11C19/287—Organisation of a multiplicity of shift registers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Crystallography & Structural Chemistry (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请公开了一种具有显示区和外围区的显示装置。显示装置包括位于所述外围区中的栅极驱动电路,该栅极驱动电路N个移位寄存器单元,用于分别向所述多条栅线输出多个栅极扫描信号。N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N。输入信号线和复位信号线中的至少一者包括与所述多条栅线位于同一层中的第一分段以及与所述多条数据线位于同一层中的第二分段。
Description
技术领域
本发明涉及显示技术,更具体地,涉及一种显示装置和栅极驱动(gate-driver-on-array)电路。
背景技术
诸如液晶显示(LCD)面板和有机发光二极管显示(OLED)面板的显示面板已经被广泛使用。近年来,显示面板被制成各种形状,例如,圆形、多边形和三角形。
发明内容
一方面,本发明提供了一种具有显示区和外围区的显示装置,包括:多条栅线;多条数据线;位于所述多条栅线和所述多条数据线之间的绝缘层;位于外围区中的栅极驱动电路,其包括N个移位寄存器单元,用于分别向所述多条栅线输出多个栅极扫描信号;其中,N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N;并且,输入信号线和复位信号线中的至少一者包括与所述多条栅线位于同一层中的第一分段以及与所述多条数据线位于同一层中的第二分段;并且第一分段和第二分段通过贯穿绝缘层的过孔而彼此电连接。
可选地,所述N个移位寄存器单元位于外围区的第一区域中;
用于第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且,用于第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接。
可选地,显示装置还包括:多个多路器;以及多个时钟端;其中,所述多个时钟端中的每一个电连接至所述多条数据线中的一条;所述多个时钟端中的每一个通过连接线电连接至所述多个多路器中的一个;连接线与所述多条栅线、第一输入信号线分段和第一复位信号线分段位于同一层;并且连接线跨过第二输入信号线分段和第二复位信号线分段。
可选地,所述多个多路器邻近于显示区;第一区域邻近于所述多个多路器并且位于所述多个多路器的远离显示区的一侧;并且所述多个时钟端位于第一区域中的所述N个移位寄存器单元的远离所述多个多路器的一侧。
可选地,所述N个移位寄存器单元位于外围区的第二区域中;用于第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且复位信号线是与所述多条栅线位于同一层的完整信号线。
可选地,所述N个移位寄存器单元位于外围区的第二区域中;用于第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且输入信号线是与所述多条栅线位于同一层的完整信号线。
可选地,外围区中的栅极驱动电路包括位于外围区的第一区域中的N1个移位寄存器单元和位于外围区的第二区域中的N2个移位寄存器单元;其中,所述N1个移位寄存器单元中的第n1移位寄存器单元包括用于通过输入信号线从第m1移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p1移位寄存器单元的输出端口接收复位信号的复位端口,1≤m1<n1<p1≤N1;所述N2个移位寄存器单元中的第n2移位寄存器单元包括用于通过输入信号线从第m2移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p2移位寄存器单元的输出端口接收复位信号的复位端口,1≤m2<n2<p2≤N2;用于第n1移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;用于第n1移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且,用于第n2移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第一信号线分段以及与所述多条数据线位于同一层的第二信号线分段,第一信号线分段和第二信号线分段通过贯穿绝缘层的过孔而彼此电连接。
可选地,外围区中的栅极驱动电路还包括位于外围区的第三区域中的N3个移位寄存器单元和位于外围区的第四区域中的N4个移位寄存器单元;其中,所述N3个移位寄存器单元中的第n3移位寄存器单元包括用于通过输入信号线从第m3移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p3移位寄存器单元的输出端口接收复位信号的复位端口,1≤m3<n3<p3≤N3;所述N4个移位寄存器单元中的第n4移位寄存器单元包括用于通过输入信号线从第m4移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p4移位寄存器单元的输出端口接收复位信号的复位端口,1≤m4<n4<p4≤N4;用于第n3移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,第三输入信号线分段和第四输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;用于第n3移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第三复位信号线分段以及与所述多条数据线位于同一层的第四复位信号线分段,第三复位信号线分段和第四复位信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且,用于第n4移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第三信号线分段以及与所述多条数据线位于同一层的第四信号线分段,第三信号线分段和第四信号线分段通过贯穿绝缘层的过孔而彼此电连接。
可选地,第一区域、第二区域、第三区域和第四区域环绕在显示区的周边。
可选地,显示装置还包括:多个多路器;以及多个时钟端;其中,所述多个时钟端中的每一个电连接至所述多条数据线中的一条;所述多个时钟端中的每一个通过连接线电连接至所述多个多路器中的一个;连接线与所述多条栅线、第一输入信号线分段、第一复位信号线分段、第三输入信号线分段和第三复位信号线分段位于同一层;邻近于第一区域的多个时钟端中的每一个的连接线跨过第二输入信号线分段和第二复位信号线分段;并且,邻近于第三区域的多个时钟端中的每一个的连接线跨过第四输入信号线分段和第四复位信号线分段。
可选地,所述多个多路器邻近于显示区;第一区域和第三区域中的每一个邻近于所述多个多路器并且位于所述多个多路器的远离显示区的一侧;邻近于第一区域的多个时钟端位于第一区域中的所述N1个移位寄存器单元的远离所述多个多路器的一侧;并且邻近于第三区域的多个时钟端位于第三区域中的所述N3个移位寄存器单元的远离所述多个多路器的一侧。
可选地,显示装置还包括邻近于显示区的快速放电器;并且第二区域和第四区域中的每一个邻近于快速放电器并且位于所述快速放电器的远离显示区的一侧。
可选地,用于第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且第二区域中的复位信号线是与所述多条栅线位于同一层的完整信号线。
可选地,用于第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;用于第n4移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,第三输入信号线分段和第四输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;第二区域中的复位信号线是与所述多条栅线位于同一层的完整信号线;并且第四区域中的复位信号线是与所述多条栅线位于同一层的完整信号线。
可选地,显示装置还包括扇出区,其邻近于所述多个时钟端,并且位于所述多个时钟端的远离所述多个多路器的一侧。
可选地,显示区具有非矩形和非正方形的形状。
可选地,显示区具有基本上为圆形的形状。
可选地,m为(n-1),并且p为(n+1)。
可选地,所述显示装置是智能手表。
另一方面,本发明提供一种位于显示装置的外围区中的栅极驱动电路,其包括N个移位寄存器单元,用于分别向多条栅线输出多个栅极扫描信号;其中,N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N;输入信号线和复位信号线中的至少一者包括与显示装置中的多条栅线位于同一层中的第一分段以及与显示装置中的多条数据线位于同一层中的第二分段;并且第一分段和第二分段通过贯穿绝缘层的过孔而彼此电连接。
可选地,所述N个移位寄存器单元位于外围区的第一区域中;用于第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且,用于第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接。
可选地,所述N个移位寄存器单元位于外围区的第二区域中;用于第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且复位信号线是与所述多条栅线位于同一层的完整信号线。
可选地,所述N个移位寄存器单元位于外围区的第二区域中;用于第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且输入信号线是与所述多条栅线位于同一层的完整信号线。
可选地,栅极驱动电路包括位于外围区的第一区域中的N1个移位寄存器单元和位于外围区的第二区域中的N2个移位寄存器单元;其中,所述N1个移位寄存器单元中的第n1移位寄存器单元包括用于通过输入信号线从第m1移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p1移位寄存器单元的输出端口接收复位信号的复位端口,1≤m1<n1<p1≤N1;所述N2个移位寄存器单元中的第n2移位寄存器单元包括用于通过输入信号线从第m2移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p2移位寄存器单元的输出端口接收复位信号的复位端口,1≤m2<n2<p2≤N2;用于第n1移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;用于第n1移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且,用于第n2移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第一信号线分段以及与所述多条数据线位于同一层的第二信号线分段,第一信号线分段和第二信号线分段通过贯穿绝缘层的过孔而彼此电连接。
可选地,外围区中的栅极驱动电路还包括位于外围区的第三区域中的N3个移位寄存器单元和位于外围区的第四区域中的N4个移位寄存器单元;其中,所述N3个移位寄存器单元中的第n3移位寄存器单元包括用于通过输入信号线从第m3移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p3移位寄存器单元的输出端口接收复位信号的复位端口,1≤m3<n3<p3≤N3;所述N4个移位寄存器单元中的第n4移位寄存器单元包括用于通过输入信号线从第m4移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p4移位寄存器单元的输出端口接收复位信号的复位端口,1≤m4<n4<p4≤N4;用于第n3移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,第三输入信号线分段和第四输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;用于第n3移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第三复位信号线分段以及与所述多条数据线位于同一层的第四复位信号线分段,第三复位信号线分段和第四复位信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且,用于第n4移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第三信号线分段以及与所述多条数据线位于同一层的第四信号线分段,第三信号线分段和第四信号线分段通过贯穿绝缘层的过孔而彼此电连接。
可选地,第一区域、第二区域、第三区域和第四区域环绕在显示装置的显示区的周边。
可选地,用于第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;并且第二区域中的复位信号线是与所述多条栅线位于同一层的完整信号线。
可选地,用于第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;用于第n4移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,第三输入信号线分段和第四输入信号线分段通过贯穿绝缘层的过孔而彼此电连接;第二区域中的复位信号线是与所述多条栅线位于同一层的完整信号线;并且第四区域中的复位信号线是与所述多条栅线位于同一层的完整信号线。
可选地,m为(n-1),并且p为(n+1)。
附图说明
以下附图仅仅是根据所公开的各种实施例的以示意性为目的的示例,并非旨在限定本发明的范围。
图1是示出根据本公开的一些实施例中的栅极驱动电路的结构的示意图。
图2是示出根据本公开的一些实施例中的栅极驱动电路的结构的示意图。
图3是示出根据本公开的一些实施例中的栅极驱动电路的结构的示意图。
图4是示出根据本公开的一些实施例中的显示装置的结构的示意图。
图5是示出根据本公开的一些实施例中的显示装置的区域的结构的示意图。
图6是示出根据本公开的一些实施例中的显示装置的区域的结构的示意图。
图7是示出根据本公开的一些实施例中的显示装置的区域的结构的示意图。
具体实施方式
现在将参照以下实施例更加详细地描述本公开。应当注意的是,在本文中,一些实施例的以下描述仅仅是以示意和说明为目的而呈现的。其并非意为详尽的或者限于所公开的精确形式。
本公开特别提出了一种显示装置以及栅极驱动电路,其基本避免了由于现有技术的限制和缺点而导致的问题中的一个或多个。一方面,本公开提供了一种位于显示装置的外围区中的栅极驱动电路。在一些实施例中,栅极驱动电路包括N个移位寄存器单元,用于分别向显示装置中的多条栅线输出多个栅极扫描信号。可选地,N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N。可选地,m为(n-1)。可选地,p为(n+1)。可选地,m为(n-2)。可选地,p为(n+2)。可选地,m为(n-3)。可选地,p为(n+3)。可选地,输入信号线和复位信号线中的至少一者包括与显示装置中的多条栅线位于同一层中的第一分段以及与显示装置中的多条数据线位于同一层中的第二分段。可选地,第一分段和第二分段通过贯穿绝缘层的过孔而彼此电连接。
图1是示出根据本公开的一些实施例中的栅极驱动电路的结构的示意图。参照图1,一些实施例中的栅极驱动电路包括串联地级联的N个移位寄存器单元,用于分别向显示装置中的多条栅线输出多个栅极扫描信号。N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m(例如,第(n-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p(例如,第(n+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N。如图1所示,三个移位寄存器单元GOA1、GOA2、GOA3串联地级联。移位寄存器单元GOA1、GOA2、GOA3分别向栅线GL1、GL2和GL3输出栅极扫描信号。移位寄存器单元GOA2包括输入端口IN2,其用于通过输入信号线I1从移位寄存器单元GOA1的输出端口OP1接收输入信号。移位寄存器单元GOA2还包括复位端口RE2,其用于通过复位信号线R2从移位寄存器单元GOA3的输出端口OP3接收复位信号。类似地,移位寄存器单元GOA1包括复位端口RE1,其用于通过复位信号线R1从移位寄存器单元GOA2的输出端口OP4接收复位信号。移位寄存器单元GOA3包括输入端口IN3,其用于通过输入信号线I2从移位寄存器单元GOA2的输出端口OP2接收输入信号。在当前栅极驱动电路中,输入信号线和复位信号线中的至少一者包括与显示装置中的多条栅线位于同一层中的第一分段以及与显示装置中的多条数据线位于同一层中的第二分段。第一分段和第二分段通过贯穿绝缘层的过孔而彼此电连接。
在一些实施例中,用于第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且用于第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接。参照图1,N个移位寄存器单元位于外围区的第一区域10中。用于移位寄存器单元GOA2的输入信号线I1包括:与多条栅线GL1、GL2和GL3位于同一层中的第一输入信号线分段I1-1;以及与多条数据线DL1、DL2和DL3位于同一层中的第二输入信号线分段I1-2。第一输入信号线分段I1-1和第二输入信号线分段I1-2通过贯穿绝缘层的过孔V1彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。用于移位寄存器单元GOA2的复位信号线R2包括:与多条栅线GL1、GL2和GL3位于同一层中的第一复位信号线分段R2-1;以及与多条数据线DL1、DL2和DL3位于同一层中的第二复位信号线分段R2-2。第一复位信号线分段R2-1和第二复位信号线分段R2-2通过贯穿绝缘层的过孔V4彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。类似地,用于移位寄存器单元GOA3的输入信号线I2包括:与多条栅线GL1、GL2和GL3位于同一层中的第一输入信号线分段I2-1;以及与多条数据线DL1、DL2和DL3位于同一层中的第二输入信号线分段I2-2。第一输入信号线分段I2-1和第二输入信号线分段I2-2通过贯穿绝缘层的过孔V3彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。类似地,用于移位寄存器单元GOA1的复位信号线R1包括:与多条栅线GL1、GL2和GL3位于同一层中的第一复位信号线分段R1-1;以及与多条数据线DL1、DL2和DL3位于同一层中的第二复位信号线分段R1-2。第一复位信号线分段R1-1和第二复位信号线分段R1-2通过贯穿绝缘层的过孔V2彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。
在一些实施例中,用于第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接。图2是示出根据本公开的一些实施例中的栅极驱动电路的结构的示意图。参照图2,N个移位寄存器单元位于外围区的第二区域20中。三个移位寄存器单元GOA1、GOA2、GOA3串联地级联。用于移位寄存器单元GOA2的输入信号线I1包括:与多条栅线位于同一层中的第一输入信号线分段I1-1;以及与多条数据线位于同一层中的第二输入信号线分段I1-2。第一输入信号线分段I1-1和第二输入信号线分段I1-2通过贯穿绝缘层的过孔V1彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。类似地,用于移位寄存器单元GOA3的输入信号线I2包括:与多条栅线位于同一层中的第一输入信号线分段I2-1;以及与多条数据线位于同一层中的第二输入信号线分段I2-2。第一输入信号线分段I2-1和第二输入信号线分段I2-2通过贯穿绝缘层的过孔V2彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。用于移位寄存器单元GOA1的复位信号线R1是与多条栅线位于同一层的完整信号线。用于移位寄存器单元GOA2的复位信号线R2是与多条栅线位于同一层的完整信号线。可选地,位于第二区域中的复位信号线跨过第二输入信号线分段。例如,用于移位寄存器单元GOA1的复位信号线R1跨过第二输入信号线分段I1-2。用于移位寄存器单元GOA2的复位信号线R2跨过第二输入信号线分段I2-2。
在一些实施例中,用于第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接。图3是示出根据本公开的一些实施例中的栅极驱动电路的结构的示意图。参照图3,N个移位寄存器单元位于外围区的第二区域20中。三个移位寄存器单元GOA1、GOA2、GOA3串联地级联。用于移位寄存器单元GOA2的复位信号线R2包括与多条栅线位于同一层中的第一复位信号线分段R2-1、以及与多条数据线位于同一层中的第二复位线分段R2-2。第一复位信号线分段R2-1和第二复位信号线分段R2-2通过贯穿绝缘层的过孔V2彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。类似地,用于移位寄存器单元GOA2的复位信号线R1包括与多条栅线位于同一层中的第一复位信号线分段R1-1、以及与多条数据线位于同一层中的第二复位线分段R1-2。第一复位信号线分段R1-1和第二复位信号线分段R1-2通过贯穿绝缘层的过孔V1彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。用于移位寄存器单元GOA2的输入信号线I1是与多条栅线位于同一层的完整信号线。用于移位寄存器单元GOA3的输入信号线I2是与多条栅线位于同一层的完整信号线。可选地,位于第二区域中的输入信号线跨过第二复位信号线分段。例如,用于移位寄存器单元GOA2的输入信号线I1跨过第二复位信号线分段R1-2。用于移位寄存器单元GOA3的输入信号线I2跨过第二复位信号线分段R2-2。
在一些实施例中,栅极驱动电路包括:在外围区的第一区域(例如,如图1所示的第一区域)中的串联地级联的N1个移位寄存器单元、以及在外围区的第二区域(例如,如图2所示的第二区域或如图3所示的第二区域)中的串联地级联的N2个移位寄存器单元。N1个移位寄存器单元中的第n1移位寄存器单元包括用于通过输入信号线从第m1(例如,第(n1-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p1(例如,第(n1+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m1<n1<p1≤N1。可选地,m1为(n1-1)。可选地,p1为(n1+1)。可选地,m1为(n1-2)。可选地,p1为(n1+2)。可选地,m1为(n1-3)。可选地,p1为(n1+3)。N2个移位寄存器单元中的第n2移位寄存器单元包括用于通过输入信号线从第m2(例如,第(n2-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p2(例如,第(n2+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m2<n2<p2≤N2。可选地,m2为(n2-1)。可选地,p2为(n2+1)。可选地,m2为(n2-2)。可选地,p2为(n2+2)。可选地,m2为(n2-3)。可选地,p2为(n2+3)。用于第n1移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接。用于第n1移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接。用于第n2移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第一信号线分段以及与所述多条数据线位于同一层的第二信号线分段,第一信号线分段和第二信号线分段通过贯穿绝缘层的过孔而彼此电连接。可选地,用于第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且第二区域中的复位信号线跨过第二输入信号线分段(如图2所示)。可选地,用于第n2移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且第二区域中的输入信号线跨过第二复位线分段(如图3所示)。
在一些实施例中,栅极驱动电路还包括位于外围区的第三区域中的串联地级联的N3个移位寄存器单元和位于外围区的第四区域中的串联地级联的N4个移位寄存器单元。N3个移位寄存器单元中的第n3移位寄存器单元包括用于通过输入信号线从第m3(例如,第(n3-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p3(例如,第(n3+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m3<n3<p3≤N3。可选地,m3为(n3-1)。可选地,p3为(n3+1)。可选地,m3为(n3-2)。可选地,p3为(n3+2)。可选地,m3为(n3-3)。可选地,p3为(n3+3)。N4个移位寄存器单元中的第n4移位寄存器单元包括用于通过输入信号线从第m4(例如,第(n4-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p4(例如,第(n4+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m4<n4<p4≤N4。可选地,m4为(n4-1)。可选地,p4为(n4+1)。可选地,m4为(n4-2)。可选地,p4为(n4+2)。可选地,m4为(n4-3)。可选地,p4为(n4+3)。用于第n3移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,第三输入信号线分段和第四输入信号线分段通过贯穿绝缘层的过孔而彼此电连接。用于第n3移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第三复位信号线分段以及与所述多条数据线位于同一层的第四复位信号线分段,第三复位信号线分段和第四复位信号线分段通过贯穿绝缘层的过孔而彼此电连接。用于第n4移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第三信号线分段以及与所述多条数据线位于同一层的第四信号线分段,第三信号线分段和第四信号线分段通过贯穿绝缘层的过孔而彼此电连接。可选地,用于第n4移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且第四区域中的复位信号线跨过第二输入信号线分段。可选地,用于第n4移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且第四区域中的输入信号线跨过第二复位线分段。
可选地,第一区域、第二区域、第三区域和第四区域环绕在显示装置的显示区的周边。
在另一方面,本公开提供了一种具有本文所述的栅极驱动电路的显示装置。在一些实施例中,显示装置具有显示区和外围区。图4是示出根据本公开的一些实施例中的显示装置的结构的示意图。参照图4,显示装置包括显示区DA和位于显示区DA之外的外围区PA。在一些实施例中,显示装置包括多条栅线GL、多条数据线DL以及位于多条栅线GL与多条数据线DL之间的绝缘层。可选地,显示装置包括位于外围区PA中的栅极驱动电路GOA。栅极驱动电路GOA包括串联地级联的多个移位寄存器单元,用于分别向多条栅线GL输出多个栅极扫描信号。如上所述,在一些实施例中,栅极驱动电路GOA包括串联地级联的N个移位寄存器单元,用于分别向多条栅线输出多个栅极扫描信号。N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m(例如,第(n-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p(例如,第(n+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N。可选地,m为(n-1)。可选地,p为(n+1)。可选地,m为(n-2)。可选地,p为(n+2)。可选地,m为(n-3)。可选地,p为(n+3)。可选地,输入信号线和复位信号线中的至少一者包括与所述多条栅线位于同一层中的第一分段以及与所述多条数据线位于同一层中的第二分段。第一分段和第二分段通过贯穿绝缘层的过孔而彼此电连接。
在图4中,栅极驱动电路GOA设置在显示装置的四个区域(例如,第一区域10、第二区域20、第三区域30和第四区域40)中。第一区域10、第二区域20、第三区域30和第四区域40位于外围区PA中并且环绕在显示区DA的周边。
图5是示出根据本公开的一些实施例中的显示装置的区域的结构的示意图。图5示出了显示装置的在与图1所示的栅极驱动电路相对应的第一区域10附近的区域。参照图5、图4和图1,一些实施例中的栅极驱动电路包括串联地级联的N个移位寄存器单元,用于分别向显示装置中的多条栅线输出多个栅极扫描信号。N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m(例如,第(n-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p(例如,第(n+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N。可选地,m为(n-1)。可选地,p为(n+1)。可选地,m为(n-2)。可选地,p为(n+2)。可选地,m为(n-3)。可选地,p为(n+3)。如图5和图1所示,三个移位寄存器单元GOA1、GOA2、GOA3串联地级联。移位寄存器单元GOA1、GOA2、GOA3分别向栅线GL1、GL2和GL3输出栅极扫描信号。移位寄存器单元GOA2包括输入端口IN2,其用于通过输入信号线I1接收来自移位寄存器单元GOA1的输出端口OP1的输入信号。移位寄存器单元GOA2还包括复位端口RE2,其用于通过复位信号线R2从移位寄存器单元GOA3的输出端口OP3接收复位信号。类似地,移位寄存器单元GOA1包括复位端口RE1,其用于通过复位信号线R1从移位寄存器单元GOA2的输出端口OP4接收复位信号。移位寄存器单元GOA3包括输入端口IN3,其用于通过输入信号线I2从移位寄存器单元GOA2的输出端口OP2接收输入信号。在当前栅极驱动电路中,输入信号线和复位信号线中的至少一者包括与显示装置中的多条栅线位于同一层中的第一分段以及与显示装置中的多条数据线位于同一层中的第二分段。第一分段和第二分段通过贯穿绝缘层的过孔而彼此电连接。
在一些实施例中,用于第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且用于第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接。参照图1,N个移位寄存器单元位于外围区的第一区域10中。用于移位寄存器单元GOA2的输入信号线I1包括:与多条栅线GL1、GL2和GL3位于同一层中的第一输入信号线分段I1-1;以及与多条数据线DL1、DL2和DL3位于同一层中的第二输入信号线分段I1-2。第一输入信号线分段I1-1和第二输入信号线分段I1-2通过贯穿绝缘层的过孔V1彼此电连接,该绝缘层将包含所述多条栅极线的层与包含所述多条数据线的层分隔开。用于移位寄存器单元GOA2的复位信号线R2包括:与多条栅线GL1、GL2和GL3位于同一层中的第一复位信号线分段R2-1;以及与多条数据线DL1、DL2和DL3位于同一层中的第二复位信号线分段R2-2。第一复位信号线分段R2-1和第二复位信号线分段R2-2通过贯穿绝缘层的过孔V4彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。类似地,用于移位寄存器单元GOA3的输入信号线I2包括:与多条栅线GL1、GL2和GL3位于同一层中的第一输入信号线分段I2-1;以及与多条数据线DL1、DL2和DL3位于同一层中的第二输入信号线分段I2-2。第一输入信号线分段I2-1和第二输入信号线分段I2-2通过贯穿绝缘层的过孔V3彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。类似地,用于移位寄存器单元GOA1的复位信号线R1包括:与多条栅线GL1、GL2和GL3位于同一层中的第一复位信号线分段R1-1;以及与多条数据线DL1、DL2和DL3位于同一层中的第二复位信号线分段R1-2。第一复位信号线分段R1-1和第二复位信号线分段R1-2通过贯穿绝缘层的过孔V2彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。
参照图5、图4和图1,一些实施例中的显示装置还包括多个多路器MUX和多个时钟端CT。如图5所示,多个时钟端CT中的每一个电连接至多条数据线DL中的一条。多个时钟端CT中的每一个通过连接线CL电连接至多个多路器MUX中的一个。连接线CL与多条栅线GL1、GL2和GL3、第一输入信号线分段I1-1和I2-1、以及第一复位信号线分段R1-1和R2-1位于同一层。连接线CL跨过第二输入信号线分段和第二复位信号线分段。在一个示例中,连接线CL跨过第二输入信号线分段I1-2和第二复位信号线分段R1-2。在另一示例中,连接线CL跨过第二输入信号线分段I2-2和第二复位信号线分段R2-2。通过这种设计,连接线CL与移位寄存器单元的信号线之间的交叉耦合可以基本上最小化,从而导致负载减小。
在一些实施例中,如图5所示,多个多路器MUX邻近于显示区DA。栅极驱动电路GOA的第一区域10邻近于多个多路器MUX并且位于多个多路器MUX的远离显示区DA的一侧。多个时钟端CT位于第一区域10中的N个移位寄存器单元(例如,移位寄存器单元GOA1、GOA2和GOA3)的远离多个多路器MUX的一侧。如图5所示,多个时钟端CT中的每一个可以设置在相邻移位寄存器单元之间的空间(例如,凹型空间)中,例如,在移位寄存器单元GOA1与移位寄存器单元GOA2之间的空间中,或者在移位寄存器单元GOA2与移位寄存器单元GOA3之间的空间中。通过在相邻移位寄存器单元之间的凹型空间中设置多个时钟端CT,可使显示装置的总空间最小化。
图6是示出根据本公开的一些实施例中的显示装置的区域的结构的示意图。图6示出了显示装置的在与图2所示的栅极驱动电路相对应的第二区域20附近的区域。参照图6、图4和图2,一些实施例中的栅极驱动电路包括串联地级联的N个移位寄存器单元,用于分别向显示装置中的多条栅线输出多个栅极扫描信号。N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m(例如,第(n-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p(例如,第(n+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N。可选地,m为(n-1)。可选地,p为(n+1)。可选地,m为(n-2)。可选地,p为(n+2)。可选地,m为(n-3)。可选地,p为(n+3)。如图6和图2所示,三个移位寄存器单元GOA1、GOA2、GOA3串联地级联。N个移位寄存器单元位于外围区的第二区域20中。用于移位寄存器单元GOA2的输入信号线I1包括:与多条栅线位于同一层中的第一输入信号线分段I1-1;以及与多条数据线位于同一层中的第二输入信号线分段I1-2。第一输入信号线分段I1-1和第二输入信号线分段I1-2通过贯穿绝缘层的过孔V1彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。类似地,用于移位寄存器单元GOA3的输入信号线I2包括:与多条栅线位于同一层中的第一输入信号线分段I2-1;以及与多条数据线位于同一层中的第二输入信号线分段I2-2。第一输入信号线分段I2-1和第二输入信号线分段I2-2通过贯穿绝缘层的过孔V2彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。用于移位寄存器单元GOA1的复位信号线R1是与多条栅线位于同一层的完整信号线。用于移位寄存器单元GOA2的复位信号线R2是与多条栅线位于同一层的完整信号线。可选地,位于第二区域中的复位信号线跨过第二输入信号线分段。例如,用于移位寄存器单元GOA1的复位信号线R1跨过第二输入信号线分段I1-2。用于移位寄存器单元GOA2的复位信号线R2跨过第二输入信号线分段I2-2。
图7是示出根据本公开的一些实施例中的显示装置的区域的结构的示意图。图7示出了显示装置的在与图3所示的栅极驱动电路相对应的第二区域20附近的区域。参照图7、图4和图3,一些实施例中的栅极驱动电路包括串联地级联的N个移位寄存器单元,用于分别向显示装置中的多条栅线输出多个栅极扫描信号。N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m(例如,第(n-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p(例如,第(n+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N。可选地,m为(n-1)。可选地,p为(n+1)。可选地,m为(n-2)。可选地,p为(n+2)。可选地,m为(n-3)。可选地,p为(n+3)。如图7和图3所示,三个移位寄存器单元GOA1、GOA2、GOA3串联地级联。N个移位寄存器单元位于外围区的第二区域20中。用于移位寄存器单元GOA2的复位信号线R2包括:与多条栅线位于同一层中的第一复位信号线分段R2-1;以及与多条数据线位于同一层中的第二复位线分段R2-2。第一复位信号线分段R2-1和第二复位信号线分段R2-2通过贯穿绝缘层的过孔V2彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。类似地,用于移位寄存器单元GOA1的复位信号线R1包括:与多条栅线位于同一层中的第一复位信号线分段R1-1;以及与多条数据线位于同一层中的第二复位线分段R1-2。第一复位信号线分段R1-1和第二复位信号线分段R1-2通过贯穿绝缘层的过孔V1彼此电连接,该绝缘层将包含所述多条栅线的层与包含所述多条数据线的层分隔开。用于移位寄存器单元GOA2的输入信号线I1是与多条栅线位于同一层的完整信号线。用于移位寄存器单元GOA3的输入信号线I2是与多条栅线位于同一层的完整信号线。可选地,位于第二区域20中的输入信号线跨过第二复位信号线分段。例如,用于移位寄存器单元GOA2的输入信号线I1跨过第二复位信号线分段R1-2。用于移位寄存器单元GOA3的输入信号线I2跨过第二复位信号线分段R2-2。
参照图4,一些实施例中的栅极驱动电路GOA设置在第一区域10、第二区域20、第三区域30和第四区域40中。第一区域中的栅极驱动电路GOA包括串联地级联的N1个移位寄存器单元。第二区域中的栅极驱动电路GOA包括串联地级联的N2个移位寄存器单元。第三区域中的栅极驱动电路GOA包括串联地级联的N3个移位寄存器单元。第四区域中的栅极驱动电路GOA包括串联地级联的N4个移位寄存器单元。
在第一区域10中,N1个移位寄存器单元中的第n1移位寄存器单元包括用于通过输入信号线从第m1(例如,第(n1-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p1(例如,第(n1+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m1<n1<p1≤N1。可选地,m1为(n1-1)。可选地,p1为(n1+1)。可选地,m1为(n1-2)。可选地,p1为(n1+2)。可选地,m1为(n1-3)。可选地,p1为(n1+3)。用于第n1移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接。用于第n1移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接。
类似地,在第三区域30中,N3个移位寄存器单元中的第n3移位寄存器单元包括用于通过输入信号线从第m3(例如,第(n3-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p3(例如,第(n3+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m3<n3<p3≤N3。可选地,m3为(n3-1)。可选地,p3为(n3+1)。可选地,m3为(n3-2)。可选地,p3为(n3+2)。可选地,m3为(n3-3)。可选地,p3为(n3+3)。用于第n3移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,第三输入信号线分段和第四输入信号线分段通过贯穿绝缘层的过孔而彼此电连接。用于第n3移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第三复位信号线分段以及与所述多条数据线位于同一层的第四复位信号线分段,第三复位信号线分段和第四复位信号线分段通过贯穿绝缘层的过孔而彼此电连接。
在第二区域20中,N2个移位寄存器单元中的第n2移位寄存器单元包括用于通过输入信号线从第m2(例如,第(n2-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p2(例如,第(n2+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m2<n2<p2≤N2。可选地,m2为(n2-1)。可选地,p2为(n2+1)。可选地,m2为(n2-2)。可选地,p2为(n2+2)。可选地,m2为(n2-3)。可选地,p2为(n2+3)。用于第n2移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第一信号线分段以及与所述多条数据线位于同一层的第二信号线分段,第一信号线分段和第二信号线分段通过贯穿绝缘层的过孔而彼此电连接。可选地,用于第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且第二区域中的复位信号线跨过第二输入信号线分段(如图2和图6所示)。可选地,用于第n2移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且第二区域中的输入信号线跨过第二复位线分段(如图3和图7所示)。
类似地,在第四区域40中,N4个移位寄存器单元中的第n4移位寄存器单元包括用于通过输入信号线从第m4(例如,第(n4-1))移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p4(例如,第(n4+1))移位寄存器单元的输出端口接收复位信号的复位端口,1≤m4<n4<p4≤N4。可选地,m4为(n4-1)。可选地,p4为(n4+1)。可选地,m4为(n4-2)。可选地,p4为(n4+2)。可选地,m4为(n4-3)。可选地,p4为(n4+3)。用于第n4移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第三信号线分段以及与所述多条数据线位于同一层的第四信号线分段,第三信号线分段和第四信号线分段通过贯穿绝缘层的过孔而彼此电连接。可选地,用于第n4移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,第一输入信号线分段和第二输入信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且第四区域中的复位信号线跨过第二输入信号线分段。可选地,用于第n4移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,第一复位信号线分段和第二复位信号线分段通过贯穿绝缘层的过孔而彼此电连接,并且第四区域中的输入信号线跨过第二复位线分段。
在一些实施例中,参照图4,多个时钟端CT中的每一个通过连接线电连接至多个多路器MUX中的一个;连接线与所述多条栅线、第一输入信号线分段、第一复位信号线分段、第三输入信号线分段和第三复位信号线分段位于同一层;邻近于第一区域10的多个时钟端CT中的每一个的连接线跨过第二输入信号线分段和第二复位信号线分段;并且,邻近于第三区域30的多个时钟端CT中的每一个的连接线跨过第四输入信号线分段和第四复位信号线分段。
在一些实施例中,参照图4,第一区域10和第三区域30中的每一个邻近于多个多路器MUX并且位于多个多路器MUX的远离显示区DA的一侧。邻近于第一区域10的多个时钟端CT位于第一区域10中的N1个移位寄存器单元的远离多个多路器MUX的一侧。邻近于第三区域30的多个时钟端CT位于第三区域30中的N3个移位寄存器单元的远离多个多路器MUX的一侧。
参照图4,一些实施例中的显示装置还包括邻近于显示区DA的快速放电器RPD。可选地,第二区域20和第四区域40中的每一个邻近于快速放电器RPD并且位于快速放电器RPD的远离显示区DA的一侧。
参照图4,一些实施例中的显示装置还包括邻近于多个时钟端CT的扇出区FO。扇出区FO位于多个时钟端CT的远离多个多路器MUX的一侧。
显示区DA可具有各种适当的形状。可选地,显示区的形状是非矩形和非正方形的。可选地,显示区的轮廓包括圆形的一部分。在一个示例中,显示区是基本上为圆形的显示区。可选地,显示区的轮廓包括弧形的一部分。可选地,显示区的轮廓包括多边形(例如,五边形、六边形、八边形等)的一部分。
显示装置可具有各种适当的形状。可选地,显示装置的形状是非矩形和非正方形的。可选地,显示装置的轮廓包括圆形的一部分。在一个示例中,显示装置的显示面板是基本上为圆形的显示面板。可选地,显示面板的轮廓包括弧形的一部分。可选地,显示面板的轮廓包括多边形(例如,五边形、六边形、八边形等)的一部分。
可选地,显示装置是液晶显示装置。可选地,显示装置是有机发光二极管显示装置。适当的显示装置的示例包括(但不限于)电子纸、移动电话、平板计算机、电视、监视器、笔记本计算机、数码相册、GPS等。在一个示例中,显示装置为智能手表。
已经以示意和说明为目的而呈现了本发明实施例的以上描述。其并非旨在穷举性的,也并非旨在将本发明限于所公开的精确形式或示例性实施例。因此,以上描述应当视为示意性的而非限制性的。显然,许多修改和变化对于本领域技术实践人员而言将是显而易见的。选择和描述这些实施例是为了解释本发明的原理及其最佳模式的实际应用,以使得本领域技术人员能够通过各种实施例以及适于特定应用或所构思的实施方式的各种修改例来理解本发明。除非另外指明,否则本发明的范围旨在由所附权利要求及其等价形式限定,在其中所有术语应当被理解为其最宽泛的合理含义。因此,术语“所述发明”、“本发明”等并不一定将权利要求的范围限定在特定的实施例,并且参照本发明示例性实施例并不意味着对本发明的限制,也不应推断出任何这样的限制。本发明仅由所附权利要求的精神和范围所限定。此外,这些权利要求可适于在名词或元件之前使用“第一”、“第二”等。这些术语应当理解为一种命名法,而不应被理解为对这些命名法所修饰的元件的数量进行限制,除非已经给出了具体的数量。所描述的任何优点和益处可不适用于本发明的所有实施例。应当理解的是,在不脱离由所附权利要求限定的本发明的范围的情况下,本领域技术人员可以对所描述的实施例进行各种变化。此外,本公开的任何元件和组件均不旨在贡献给公众,无论所述元件或组件是否在所附权利要求中明确记载。
Claims (29)
1.一种显示装置,其具有显示区和外围区,所述显示装置包括:
多条栅线;
多条数据线;
位于所述多条栅线和所述多条数据线之间的绝缘层;
位于所述外围区中的栅极驱动电路,其包括-N个移位寄存器单元,用于分别向所述多条栅线输出多个栅极扫描信号;
其中,所述N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N;并且
所述输入信号线和所述复位信号线中的至少一者包括与所述多条栅线位于同一层中的第一分段以及与所述多条数据线位于同一层中的第二分段;并且
所述第一分段和所述第二分段通过贯穿所述绝缘层的过孔而彼此电连接。
2.根据权利要求1所述的显示装置,其中,所述N个移位寄存器单元位于所述外围区的第一区域中;
用于所述第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
用于所述第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,所述第一复位信号线分段和所述第二复位信号线分段通过贯穿所述绝缘层的过孔而彼此电连接。
3.根据权利要求2所述的显示装置,还包括:
多个多路器;以及
多个时钟端;
其中,所述多个时钟端中的每一个电连接至所述多条数据线中的一条;
所述多个时钟端中的每一个通过连接线电连接至所述多个多路器中的一个;
所述连接线与所述多条栅线、所述第一输入信号线分段和所述第一复位信号线分段位于同一层;并且
所述连接线跨过所述第二输入信号线分段和所述第二复位信号线分段。
4.根据权利要求3所述的显示装置,其中,所述多个多路器邻近于所述显示区;
所述第一区域邻近于所述多个多路器并且位于所述多个多路器的远离所述显示区的一侧;并且
所述多个时钟端位于所述第一区域中的所述N个移位寄存器单元的远离所述多个多路器的一侧。
5.根据权利要求1所述的显示装置,其中,所述N个移位寄存器单元位于所述外围区的第二区域中;
用于所述第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
所述复位信号线是与所述多条栅线位于同一层的完整信号线。
6.根据权利要求1所述的显示装置,其中,所述N个移位寄存器单元位于所述外围区的第二区域中;
用于所述第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,所述第一复位信号线分段和所述第二复位信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
所述输入信号线是与所述多条栅线位于同一层的完整信号线。
7.根据权利要求1所述的显示装置,其中,所述外围区中的栅极驱动电路包括位于所述外围区的所述第一区域中的N1个移位寄存器单元和位于所述外围区的所述第二区域中的N2个移位寄存器单元;
其中,所述N1个移位寄存器单元中的第n1移位寄存器单元包括用于通过输入信号线从第m1移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p1移位寄存器单元的输出端口接收复位信号的复位端口,1≤m1<n1<p1≤N1;
所述N2个移位寄存器单元中的第n2移位寄存器单元包括用于通过输入信号线从第m2移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p2移位寄存器单元的输出端口接收复位信号的复位端口,1≤m2<n2<p2≤N2;
用于所述第n1移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;
用于所述第n1移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,所述第一复位信号线分段和所述第二复位信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
用于所述第n2移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第一信号线分段以及与所述多条数据线位于同一层的第二信号线分段,所述第一信号线分段和所述第二信号线分段通过贯穿所述绝缘层的过孔而彼此电连接。
8.根据权利要求7所述的显示装置,其中,所述外围区中的栅极驱动电路还包括位于所述外围区的第三区域中的N3个移位寄存器单元和位于所述外围区的第四区域中的N4个移位寄存器单元;
其中,所述N3个移位寄存器单元中的第n3移位寄存器单元包括用于通过输入信号线从第m3移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p3移位寄存器单元的输出端口接收复位信号的复位端口,1≤m3<n3<p3≤N3;
所述N4个移位寄存器单元中的第n4移位寄存器单元包括用于通过输入信号线从第m4移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p4移位寄存器单元的输出端口接收复位信号的复位端口,1≤m4<n4<p4≤N4;
用于所述第n3移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,所述第三输入信号线分段和所述第四输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;
用于所述第n3移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第三复位信号线分段以及与所述多条数据线位于同一层的第四复位信号线分段,所述第三复位信号线分段和所述第四复位信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
用于所述第n4移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第三信号线分段以及与所述多条数据线位于同一层的第四信号线分段,所述第三信号线分段和所述第四信号线分段通过贯穿所述绝缘层的过孔而彼此电连接。
9.根据权利要求8所述的显示装置,其中,所述第一区域、所述第二区域、所述第三区域和所述第四区域环绕在所述显示区的周边。
10.根据权利要求9所述的显示装置,还包括:
多个多路器;以及
多个时钟端;
其中,所述多个时钟端中的每一个电连接至所述多条数据线中的一条;
所述多个时钟端中的每一个通过连接线电连接至所述多个多路器中的一个;
所述连接线与所述多条栅线、所述第一输入信号线分段、所述第一复位信号线分段、所述第三输入信号线分段和所述第三复位信号线分段位于同一层;
邻近于所述第一区域的多个时钟端中的每一个的连接线跨过所述第二输入信号线分段和所述第二复位信号线分段;并且
邻近于所述第三区域的多个时钟端中的每一个的连接线跨过所述第四输入信号线分段和所述第四复位信号线分段。
11.根据权利要求10所述的显示装置,其中,所述多个多路器邻近于所述显示区;
所述第一区域和所述第三区域中的每一个邻近于所述多个多路器并且位于所述多个多路器的远离所述显示区的一侧;
邻近于所述第一区域的多个时钟端位于所述第一区域中的所述N1个移位寄存器单元的远离所述多个多路器的一侧;并且
邻近于所述第三区域的多个时钟端位于所述第三区域中的所述N3个移位寄存器单元的远离所述多个多路器的一侧。
12.根据权利要求9所述的显示装置,还包括邻近于所述显示区的快速放电器;并且
所述第二区域和所述第四区域中的每一个邻近于所述快速放电器并且位于所述快速放电器的远离所述显示区的一侧。
13.根据权利要求7所述的显示装置,其中,用于所述第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
所述第二区域中的复位信号线是与所述多条栅线位于同一层的完整信号线。
14.根据权利要求8所述的显示装置,其中,用于所述第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;
用于所述第n4移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,所述第三输入信号线分段和所述第四输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;
所述第二区域中的复位信号线是与所述多条栅线位于同一层的完整信号线;并且
所述第四区域中的复位信号线是与所述多条栅线位于同一层的完整信号线。
15.根据权利要求10所述的显示装置,还包括扇出区,其邻近于所述多个时钟端,并且位于所述多个时钟端的远离所述多个多路器的一侧。
16.根据权利要求1至15中的任一项所述的显示装置,其中,所述显示区具有非矩形和非正方形的形状。
17.根据权利要求1至16中的任一项所述的显示装置,其中,所述显示区具有实质上为圆形的形状。
18.根据权利要求1所述的显示装置,其中,m为(n-1),并且p为(n+1)。
19.根据权利要求1至18中的任一项所述的显示装置,其中,所述显示装置是智能手表。
20.一种位于显示装置的外围区中的栅极驱动电路,其包括N个移位寄存器单元,用于分别向多条栅线输出多个栅极扫描信号;
其中,所述N个移位寄存器单元中的第n移位寄存器单元包括用于通过输入信号线从第m移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p移位寄存器单元的输出端口接收复位信号的复位端口,1≤m<n<p≤N;
所述输入信号线和所述复位信号线中的至少一者包括与所述显示装置中的所述多条栅线位于同一层中的第一分段以及与显示装置中的多条数据线位于同一层中的第二分段;并且
所述第一分段和所述第二分段通过贯穿绝缘层的过孔而彼此电连接。
21.根据权利要求20所述的栅极驱动电路,其中,所述N个移位寄存器单元位于所述外围区的第一区域中;
用于所述第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
用于所述第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,所述第一复位信号线分段和所述第二复位信号线分段通过贯穿所述绝缘层的过孔而彼此电连接。
22.根据权利要求20所述的栅极驱动电路,其中,所述N个移位寄存器单元位于所述外围区的第二区域中;
用于所述第n移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
所述复位信号线是与所述多条栅线位于同一层的完整信号线。
23.根据权利要求20所述的栅极驱动电路,其中,所述N个移位寄存器单元位于所述外围区的第二区域中;
用于所述第n移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,所述第一复位信号线分段和所述第二复位信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
所述输入信号线是与所述多条栅线位于同一层的完整信号线。
24.根据权利要求20所述的栅极驱动电路,其中,所述栅极驱动电路包括位于所述外围区的第一区域中的N1个移位寄存器单元和位于所述外围区的第二区域中的N2个移位寄存器单元;
其中,所述N1个移位寄存器单元中的第n1移位寄存器单元包括用于通过输入信号线从第m1移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p1移位寄存器单元的输出端口接收复位信号的复位端口,1≤m1<n1<p1≤N1;
所述N2个移位寄存器单元中的第n2移位寄存器单元包括用于通过输入信号线从第m2移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p2移位寄存器单元的输出端口接收复位信号的复位端口,1≤m2<n2<p2≤N2;
用于所述第n1移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;
用于所述第n1移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第一复位信号线分段以及与所述多条数据线位于同一层的第二复位信号线分段,所述第一复位信号线分段和所述第二复位信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
用于所述第n2移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第一信号线分段以及与所述多条数据线位于同一层的第二信号线分段,所述第一信号线分段和所述第二信号线分段通过贯穿所述绝缘层的过孔而彼此电连接。
25.根据权利要求24所述的栅极驱动电路,其中,所述外围区中的栅极驱动电路还包括位于所述外围区的第三区域中的N3个移位寄存器单元和位于所述外围区的第四区域中的N4个移位寄存器单元;
其中,所述N3个移位寄存器单元中的第n3移位寄存器单元包括用于通过输入信号线从第m3移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p3移位寄存器单元的输出端口接收复位信号的复位端口,1≤m3<n3<p3≤N3;
所述N4个移位寄存器单元中的第n4移位寄存器单元包括用于通过输入信号线从第m4移位寄存器单元的输出端口接收输入信号的输入端口、以及用于通过复位信号线从第p4移位寄存器单元的输出端口接收复位信号的复位端口,1≤m4<n4<p4≤N4;
用于所述第n3移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,所述第三输入信号线分段和所述第四输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;
用于所述第n3移位寄存器单元的复位信号线包括与所述多条栅线位于同一层的第三复位信号线分段以及与所述多条数据线位于同一层的第四复位信号线分段,所述第三复位信号线分段和所述第四复位信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
用于所述第n4移位寄存器单元的输入信号线和复位信号线中的一者包括与所述多条栅线位于同一层的第三信号线分段以及与所述多条数据线位于同一层的第四信号线分段,所述第三信号线分段和所述第四信号线分段通过贯穿所述绝缘层的过孔而彼此电连接。
26.根据权利要求25所述的栅极驱动电路,其中,所述第一区域、所述第二区域、所述第三区域和所述第四区域环绕在所述显示装置的显示区的周边。
27.根据权利要求24所述的栅极驱动电路,其中,用于所述第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;并且
所述第二区域中的复位信号线是与所述多条栅线位于同一层的完整信号线。
28.根据权利要求25所述的栅极驱动电路,其中,用于所述第n2移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第一输入信号线分段以及与所述多条数据线位于同一层的第二输入信号线分段,所述第一输入信号线分段和所述第二输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;
用于所述第n4移位寄存器单元的输入信号线包括与所述多条栅线位于同一层的第三输入信号线分段以及与所述多条数据线位于同一层的第四输入信号线分段,所述第三输入信号线分段和所述第四输入信号线分段通过贯穿所述绝缘层的过孔而彼此电连接;
所述第二区域中的复位信号线是与所述多条栅线位于同一层的完整信号线;并且
所述第四区域中的复位信号线是与所述多条栅线位于同一层的完整信号线。
29.根据权利要求20所述的栅极驱动电路,其中,m为(n-1),并且p为(n+1)。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2017/116537 WO2019113957A1 (en) | 2017-12-15 | 2017-12-15 | Display apparatus and gate-driver-on-array circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110692139A true CN110692139A (zh) | 2020-01-14 |
CN110692139B CN110692139B (zh) | 2023-01-10 |
Family
ID=66814651
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201780002295.8A Active CN110692139B (zh) | 2017-12-15 | 2017-12-15 | 显示装置和栅极驱动电路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10622082B2 (zh) |
EP (1) | EP3724917A4 (zh) |
CN (1) | CN110692139B (zh) |
WO (1) | WO2019113957A1 (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108320693B (zh) * | 2018-02-27 | 2022-04-19 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及其驱动方法、阵列基板及显示装置 |
KR102705173B1 (ko) * | 2018-11-30 | 2024-09-12 | 삼성디스플레이 주식회사 | 표시패널 및 이를 포함하는 전자장치 |
CN110599898A (zh) * | 2019-08-20 | 2019-12-20 | 深圳市华星光电技术有限公司 | 栅极驱动阵列型显示面板 |
US11706958B2 (en) * | 2019-12-17 | 2023-07-18 | Boe Technology Group Co., Ltd. | Display panel, display apparatus, method of preventing electro-magnetic interference in display panel, and method of fabricating display panel |
WO2021253344A1 (zh) * | 2020-06-18 | 2021-12-23 | 京东方科技集团股份有限公司 | 显示面板及其制造方法、显示装置 |
US11997892B2 (en) | 2020-06-18 | 2024-05-28 | Boe Technology Group Co., Ltd. | Display panel and manufacturing method thereof, and display device |
EP4033479A4 (en) * | 2020-06-18 | 2023-02-22 | BOE Technology Group Co., Ltd. | DISPLAY PANEL AND METHOD OF MANUFACTURE THEREOF, AND DISPLAY DEVICE |
CN111681594A (zh) * | 2020-06-24 | 2020-09-18 | 武汉华星光电技术有限公司 | Mog电路及显示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010049768A (ja) * | 2008-08-25 | 2010-03-04 | Seiko Epson Corp | シフトレジスタ及び表示装置 |
CN103943054A (zh) * | 2014-01-27 | 2014-07-23 | 上海中航光电子有限公司 | 栅极驱动电路、tft阵列基板、显示面板及显示装置 |
CN104485085A (zh) * | 2015-01-04 | 2015-04-01 | 京东方科技集团股份有限公司 | 一种阵列基板及显示装置 |
CN104810003A (zh) * | 2015-05-21 | 2015-07-29 | 合肥京东方光电科技有限公司 | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 |
CN105552090A (zh) * | 2016-01-04 | 2016-05-04 | 友达光电股份有限公司 | 像素阵列基板 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4221183B2 (ja) * | 2002-02-19 | 2009-02-12 | 株式会社日立製作所 | 液晶表示装置 |
US20060056267A1 (en) | 2004-09-13 | 2006-03-16 | Samsung Electronics Co., Ltd. | Driving unit and display apparatus having the same |
KR101404542B1 (ko) * | 2006-05-25 | 2014-06-09 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
KR101300038B1 (ko) * | 2006-08-08 | 2013-08-29 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 포함하는 표시 장치 |
KR20240091280A (ko) * | 2008-12-19 | 2024-06-21 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 액정 표시장치 |
CN101866079B (zh) | 2010-02-26 | 2012-04-04 | 信利半导体有限公司 | 一种液晶显示装置和制备液晶显示装置的方法 |
US9208738B2 (en) * | 2010-12-06 | 2015-12-08 | Samsung Display Co., Ltd. | Display substrate, method of manufacturing the same, and display apparatus having the same |
KR101925344B1 (ko) * | 2012-05-10 | 2018-12-05 | 리쿠아비스타 비.브이. | 전기 습윤 표시장치 |
EP2851744B1 (en) * | 2012-05-16 | 2018-01-03 | Sharp Kabushiki Kaisha | Liquid crystal display |
KR102085152B1 (ko) * | 2013-07-24 | 2020-03-06 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 포함하는 표시 장치 |
KR102108880B1 (ko) * | 2013-09-17 | 2020-05-12 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 포함하는 표시 장치 |
CN103700334B (zh) | 2013-12-19 | 2014-12-17 | 京东方科技集团股份有限公司 | 斜坡信号发生电路及信号发生器、阵列基板及显示装置 |
KR20150086827A (ko) * | 2014-01-20 | 2015-07-29 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102295221B1 (ko) * | 2014-12-26 | 2021-09-01 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 이를 포함하는 표시장치 |
TWI607260B (zh) | 2015-01-13 | 2017-12-01 | 友達光電股份有限公司 | 顯示裝置 |
KR102314447B1 (ko) * | 2015-01-16 | 2021-10-20 | 삼성디스플레이 주식회사 | 게이트 구동회로 및 그것을 포함하는 표시 장치 |
KR102509240B1 (ko) * | 2015-11-30 | 2023-03-13 | 엘지디스플레이 주식회사 | 표시장치 |
JP6588344B2 (ja) * | 2016-01-15 | 2019-10-09 | 株式会社ジャパンディスプレイ | トランジスタ基板及び表示装置 |
-
2017
- 2017-12-15 WO PCT/CN2017/116537 patent/WO2019113957A1/en unknown
- 2017-12-15 CN CN201780002295.8A patent/CN110692139B/zh active Active
- 2017-12-15 US US16/099,513 patent/US10622082B2/en active Active
- 2017-12-15 EP EP17906787.1A patent/EP3724917A4/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010049768A (ja) * | 2008-08-25 | 2010-03-04 | Seiko Epson Corp | シフトレジスタ及び表示装置 |
CN103943054A (zh) * | 2014-01-27 | 2014-07-23 | 上海中航光电子有限公司 | 栅极驱动电路、tft阵列基板、显示面板及显示装置 |
CN104485085A (zh) * | 2015-01-04 | 2015-04-01 | 京东方科技集团股份有限公司 | 一种阵列基板及显示装置 |
CN104810003A (zh) * | 2015-05-21 | 2015-07-29 | 合肥京东方光电科技有限公司 | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 |
CN105552090A (zh) * | 2016-01-04 | 2016-05-04 | 友达光电股份有限公司 | 像素阵列基板 |
Also Published As
Publication number | Publication date |
---|---|
EP3724917A1 (en) | 2020-10-21 |
CN110692139B (zh) | 2023-01-10 |
EP3724917A4 (en) | 2021-07-28 |
US20190189232A1 (en) | 2019-06-20 |
US10622082B2 (en) | 2020-04-14 |
WO2019113957A1 (en) | 2019-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110692139B (zh) | 显示装置和栅极驱动电路 | |
CN108182921B (zh) | 一种阵列基板、显示面板与显示装置 | |
CN106933405B (zh) | 触摸驱动信号发生及触摸驱动装置、显示装置及驱动方法 | |
US9665226B2 (en) | Touch display substrate | |
US8836632B2 (en) | Shift register and touch device | |
JP5340559B2 (ja) | 液晶表示装置 | |
US20160372078A1 (en) | Goa circuit and a driving method thereof, a display panel and a display apparatus | |
CN111722747B (zh) | 包括输入感测单元的显示装置及其驱动方法 | |
US10546880B2 (en) | Array substrate and display device | |
US10109225B2 (en) | Panel function test circuit, display panel, and methods for function test and electrostatic protection | |
US8704978B2 (en) | LCD panel and fabricating method thereof | |
US8963823B2 (en) | Liquid crystal display panel and gate driver circuit of a liquid crystal display panel including shift registers | |
US11270649B2 (en) | Shift register, driving method thereof, driving circuit, and display device | |
US20160170525A1 (en) | Touch display panel and electronic equipment | |
CN105807518A (zh) | 液晶显示面板 | |
EP3650929A1 (en) | Array substrate and display apparatus | |
US9934717B2 (en) | Source driver and driving method thereof, array substrate and display apparatus | |
CN104795043A (zh) | 一种阵列基板、液晶显示面板及显示装置 | |
CN103869516B (zh) | 显示面板放电电路及显示装置 | |
US10002560B2 (en) | Gate drive on array unit, gate drive on array circuit and display apparatus | |
CN113096579B (zh) | 显示面板、显示装置及显示面板的驱动方法 | |
US20070101218A1 (en) | Shift register system and method for driving a shift register system | |
US12073807B2 (en) | Display apparatus and method for driving display apparatus | |
CN107274826B (zh) | 显示器 | |
US11984092B2 (en) | Display panel and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |