CN110501849A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN110501849A
CN110501849A CN201910367110.4A CN201910367110A CN110501849A CN 110501849 A CN110501849 A CN 110501849A CN 201910367110 A CN201910367110 A CN 201910367110A CN 110501849 A CN110501849 A CN 110501849A
Authority
CN
China
Prior art keywords
electrode
pixel
data line
display device
pixel electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910367110.4A
Other languages
English (en)
Other versions
CN110501849B (zh
Inventor
朴度昤
李瑟雨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN110501849A publication Critical patent/CN110501849A/zh
Application granted granted Critical
Publication of CN110501849B publication Critical patent/CN110501849B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

提供了一种显示装置,所述显示装置包括:第一数据线和第二数据线,沿第一方向延伸;第一像素,包括第一像素晶体管和第一像素电极,并且电连接到第一数据线;以及第二像素,包括第二像素晶体管和第二像素电极,第二像素在第一方向上与第一像素间隔开,并且电连接到第二数据线,其中,第一像素电极可以包括第一主像素电极和在平面图上与第一数据线叠置的第一补偿电极,其中,第二像素晶体管的一部分可以在平面图上与第一主像素电极叠置。

Description

显示装置
本申请要求于2018年5月17日提交的第10-2018-0056662号韩国专利申请的优先权和权益,该韩国专利申请出于所有目的通过引用包含于此,如同在此充分阐述的一样。
技术领域
发明的示例性实施例总体上涉及一种具有改善的图像质量的显示装置。
背景技术
显示装置中的液晶显示装置包括液晶显示面板,该液晶显示面板包括彼此面对的两个基底和设置在两个基底之间的液晶层。液晶显示装置将电压施加到电场产生电极(例如,像素电极和共电极)以在液晶层中产生电场。因此,确定了液晶层中的液晶分子的取向方向,并且通过控制入射光的偏振来显示图像。
会在液晶显示装置的数据线与像素电极之间形成寄生电容。寄生电容会改变像素电极的电压,结果,会改变像素的亮度。因此,会使显示装置的图像质量劣化。
该背景技术部分中公开的上述信息仅用于对发明构思的背景的理解,因此,它可以包含不构成现有技术的信息。
发明内容
根据发明的示例性实施方式构造的装置能够提供具有改善的图像质量的显示装置。
发明构思的附加的特征将在下面的描述中阐述,并且部分地将通过描述而清楚,或者可以通过发明构思的实践而获知。
根据发明的一个或更多个示例性实施例,显示装置包括:第一像素晶体管;第一栅极线,电连接到第一像素晶体管;第一数据线,电连接到第一像素晶体管;第一像素电极,电连接到第一像素晶体管,并且被构造为在平面图上与第一数据线叠置;以及第二数据线,被构造为在平面图上与第一像素电极叠置,第一像素电极包括:第一主像素电极;第一接触电极,接触第一像素晶体管;第一连接电极,将第一主像素电极与第一接触电极连接;以及第一补偿电极,在平面图上从第一接触电极延伸,与第一连接电极间隔开,并且与第一数据线叠置。
显示装置还可以包括:第二像素电极,在第一方向上与第一像素电极间隔开;第二像素晶体管,电连接到第二像素电极和第二数据线;以及第二栅极线,电连接到第二像素晶体管,其中,第二像素电极可以包括:第二主像素电极;第二接触电极,接触第二像素晶体管;第二连接电极,将第二主像素电极与第二接触电极连接;以及第二补偿电极,在平面图上从第二接触电极延伸,与第二连接电极间隔开,并且与第二数据线叠置,其中,补偿电容可以形成在第二补偿电极与第二数据线之间。
第一像素晶体管可以包括从第一栅极线延伸的控制电极、从第一数据线延伸的第一电极以及连接到第一接触电极的第二电极,其中,第一电极的一部分可以在平面图上与第二主像素电极叠置。
第一电容可以形成在第二数据线与第二像素电极之间,其中,第二电容可以是形成在第一数据线与第二像素电极之间的电容和形成在第一电极与第二像素电极之间的电容的总和,其中,第一电容可以基本上等于第二电容。
第一电容可以包括形成在第二数据线与第二主像素电极之间的电容和补偿电容。
第一栅极线和第二栅极线可以被构造为接收相同的信号。
第一补偿电极可以在平面图上设置在第一连接电极与第二主像素电极之间。
显示装置还可以包括设置在第一像素电极与第二像素电极之间的像素共电极,其中,第一补偿电极可以在平面图上设置在第一连接电极与像素共电极之间。
第一连接电极可以包括第一子连接电极和第二子连接电极,其中,第一子连接电极可以在平面图上与第一数据线叠置,并且其中,第二子连接电极可以在平面图上与第二数据线叠置。
第一数据线和第二数据线可以被构造为接收不同极性的数据电压。
根据发明的一个或更多个示例性实施例,显示装置包括:第一数据线和第二数据线,沿第一方向延伸;第一像素,包括第一像素晶体管和第一像素电极,并且电连接到第一数据线;以及第二像素,包括第二像素晶体管和第二像素电极,第二像素在第一方向上与第一像素间隔开,并且电连接到第二数据线,其中,第一像素电极可以包括第一主像素电极和在平面图上与第一数据线叠置的第一补偿电极,其中,第二像素晶体管的一部分可以在平面图上与第一主像素电极叠置。
第一电容可以是形成在第一数据线与第一主像素电极之间的电容和形成在第一数据线与补偿电极之间的电容的总和,其中,第二电容可以是形成在第一主像素电极与第二数据线之间的电容和形成在第一主像素电极与第二像素晶体管的与第一主像素叠置的部分之间的电容的总和,并且其中,补偿电极可以调整为使得第一电容基本上等于第二电容。
显示装置还可以包括:第一栅极线,沿与第一方向交叉的第二方向延伸,并且电连接到第一像素晶体管;以及第二栅极线,沿第二方向延伸,并且电连接到第二像素晶体管,其中,第一栅极线和第二栅极线可以被构造为接收相同的信号。
第一像素晶体管可以包括从第一栅极线延伸的控制电极、从第一数据线延伸的第一电极以及连接到第一像素电极的第二电极,其中,第一电极的一部分可以在平面图上与第二像素电极叠置。
第一像素电极可以在平面图上与第一数据线和第二数据线叠置,并且第二像素电极在平面图上与第一数据线和第二数据线叠置。
第一补偿电极可以在平面图上设置在第一主像素电极与第一像素晶体管之间的区域中。
第一像素电极还可以包括:第一接触电极,接触第一像素晶体管;以及第一子连接电极,在平面图上将第一主像素电极与第一接触电极连接,并且与第一数据线叠置。
显示装置还可以包括:第二子连接电极,在平面图上将第一主像素电极与第一接触电极连接并与第二数据线叠置。
第一补偿电极可以在平面图上与第一子连接电极间隔开。
第二像素电极可以包括:第二主像素电极;第二接触电极,接触第二像素晶体管;第二连接电极,将第二主像素电极与第二接触电极连接;以及第二补偿电极,在平面图上从第二接触电极延伸,与第二连接电极间隔开,并且与第二数据线叠置。
将理解的是,前面的总体描述和下面的详细描述都是示例性和说明性的,并且旨在提供对要求保护的发明的进一步说明。
附图说明
附图示出了发明的示例性实施例,并且与描述一起用于解释发明构思,其中,附图被包括以提供对发明的进一步理解,并且附图包含在本说明书中并构成本说明书的一部分。
图1是根据示例性实施例的显示装置的示意图。
图2是根据示例性实施例的显示面板的剖视图。
图3是根据示例性实施例的显示面板的示出第一像素和第二像素的一部分的放大平面图。
图4是根据示例性实施例的显示面板的第一像素的放大平面图。
图5是根据示例性实施例的显示面板的一部分的放大平面图。
图6是根据示例性实施例的显示面板的平面图。
图7是示出根据对比示例的针对每个灰度级的亮度差的曲线图。
图8是示出根据示例性实施例的针对每个灰度级的亮度差的曲线图。
具体实施方式
在下面的描述中,出于解释的目的,阐述了许多具体细节,以提供对发明的各种示例性实施例或实施方式的彻底的理解。如这里使用的“实施例”和“实施方式”是作为采用这里公开的一个或更多个发明构思的装置或方法的非限制性示例的可互换的词语。然而,明显的是,可以在没有这些具体细节或者具有一个或更多个等同布置的情况下实践各种示例性实施例。在其它情况下,以框图形式示出了公知的结构和装置,以避免使各种示例性实施例不必要地模糊。此外,各种示例性实施例可以是不同的,但不必是排它性的。例如,在不脱离发明构思的情况下,示例性实施例的具体形状、构造和特性可以在另一示例性实施例中使用或实现。
除非另有说明,否则示出的示例性实施例将被理解为提供可以在实践中实现发明构思的一些方式的不同细节的示例性特征。因此,除非另有说明,否则在不脱离发明构思的情况下可以对各种实施例的特征、组件、模块、层、膜、面板、区域和/或方面等(在下文中单独地或共同地称作“元件”)进行另外组合、分离、互换和/或重新布置。
通常提供附图中的交叉影线和/或阴影的使用来使相邻元件之间的边界清晰。如此,除非说明,否则交叉影线或阴影的存在与否都不传达或表示对元件的特定材料、材料性质、尺寸、比例、所示元件之间的共性和/或任意其它特性、属性、性质等的任何偏好或需求。此外,在附图中,出于清楚和/或描述的目的,可以夸大元件的尺寸和相对尺寸。当可以不同地实施示例性实施例时,可以与所描述的顺序不同地执行具体的工艺顺序。例如,可以基本上同时执行或者以与所描述的顺序相反的顺序执行两个连续描述的工艺。此外,同样的附图标记表示同样的元件。
当元件或层被称作“在”另一元件或层“上”、“连接到”或者“结合到”另一元件或层时,该元件或层可以直接在所述另一元件或层上、直接连接到或者直接结合到所述另一元件或层,或者可以存在中间元件或中间层。然而,当元件或层被称作“直接在”另一元件或层“上”、“直接连接到”或者“直接结合到”另一元件或层时,不存在中间元件或中间层。为此,术语“连接”可以指在具有或不具有中间元件的情况下的物理连接、电连接和/或流体连接。此外,D1轴、D2轴和D3轴不限于直角坐标系的三个轴(诸如x轴、y轴和z轴),并且可以以更广泛的含义来解释。例如,D1轴、D2轴和D3轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。出于本公开的目的,“X、Y和Z中的至少一个(者/种)”和“从由X、Y和Z构成的组中选择的至少一个(者/种)”可以被解释为仅X、仅Y、仅Z或者X、Y和Z中的两个(者/种)或更多个(者/种)的任意组合,诸如以XYZ、XYY、YZ和ZZ为例。如这里使用的,术语“和/或”包括一个或更多个相关所列项的任意组合和所有组合。
虽然这里可以使用术语“第一”、“第二”等来描述各种类型的元件,但是这些元件不应该受这些术语限制。这些术语用来将一个元件与另一元件区分开。因此,在不脱离公开的教导的情况下,可以将下面讨论的第一元件命名为第二元件。
出于描述的目的,在这里可以使用诸如“在……下面”、“在……下方”、“在……之下”、“下面的”、“在……上方”、“上面的”、“在……之上”、“较高的”和“侧”(例如,如在“侧壁”中)等的空间相对术语,从而来描述如附图中示出的一个元件与另一(另外)元件的关系。除了附图中描绘的方位之外,空间相对术语还意在包含设备在使用、操作和/或制造中的不同方位。例如,如果附图中的设备被翻转,则被描述为“在”其它元件或特征“下方”或“下面”的元件随后将被定位为“在”所述其它元件或特征“上方”。因此,示例性术语“在……下方”可以包括上方和下方两种方位。此外,设备可被另外定位(例如,旋转90度或者在其它方位),如此相应地解释这里使用的空间相对描述语。
这里使用的术语是出于描述特定实施例的目的,而不意图成为限制。如这里所使用的,除非上下文另外清楚地指出,否则单数形式的“一个(种/者)”和“所述(该)”也意图包括复数形式。此外,术语“包含”、“包括”和/或其变型用在本说明书中时,说明存在所陈述的特征、整体、步骤、操作、元件、组件和/或它们的组,但是不排除存在或附加一个或更多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。还注意的是,如这里所使用的,术语“基本上”、“约(大约)”和其它类似术语用作近似术语而不是用作程度术语,并且如此用于解释本领域普通技术人员将认识到的测量值、计算值和/或提供值的固有偏差。
这里参照作为理想化的示例性实施例和/或中间结构的示意图的剖视图和/或分解图来描述各种示例性实施例。如此,将预料到由例如制造技术和/或公差引起的图示的形状的变化。因此,这里公开的示例性实施例应不必被解释为局限于区域的具体示出的形状,而是将包括由例如制造导致的形状的偏差。以这样的方式,附图中示出的区域本质上可以是示意性的,这些区域的形状可以不反映装置的区域的实际形状,如此,不必意图成为限制。
如本领域中的惯例,根据功能块、单元和/或模块描述并在附图中示出一些示例性实施例。本领域技术人员将理解的是,这些块、单元和/或模块通过诸如逻辑电路、离散组件、微处理器、硬布线电路、存储器元件、布线连接等的电子(或光学)电路物理地实现,电子(或光学)电路可以使用基于半导体的制造技术或其它制造技术形成。在通过微处理器或其它类似的硬件来实现块、单元和/或模块的情况下,可以使用软件(例如,微码)对它们进行编程和控制,以执行这里所讨论的各种功能,并且可以选择地通过固件和/或软件来驱动它们。还考虑的是,每个块、单元和/或模块可以通过专用硬件来实现,或者以执行某些功能的专用硬件和执行其它功能的处理器(例如,一个或更多个编程的微处理器和相关电路)的组合来实现。此外,在不脱离发明构思的范围的情况下,一些示例性实施例中的每个块、单元和/或模块可以物理地分成两个或更多个交互的且离散的块、单元和/或模块。另外,在不脱离发明构思的范围的情况下,一些示例性实施例中的块、单元和/或模块可以物理地组合成更复杂的块、单元和/或模块。
除非另有定义,否则这里所使用的所有术语(包括技术术语和科学术语)具有与本公开为其一部分的领域的普通技术人员所通常理解的含义相同的含义。除非这里清楚地如此定义,否则术语(诸如通用字典中定义的术语)应该被解释为具有与其在相关领域的上下文中的含义一致的含义,并且不应该以理想化或过于形式化的含义来解释。
图1是根据示例性实施例的显示装置的示意图。
参照图1,显示装置DD可以包括显示面板DP、信号控制器SC、数据驱动器DTD和栅极驱动器GTD。
显示装置DD除了用于诸如电视、监视器或外部广告牌的大型电子设备中之外,还可以用于诸如个人计算机、笔记本计算机、个人数字终端、汽车导航单元、游戏机、便携式电子设备、平板电脑和照相机的中型电子设备中。然而,示例性实施例不限于此,在不脱离范围的情况下,显示装置DD可以应用在任何电子设备中。
显示面板DP可以是光接收显示面板。例如,显示面板DP可以是液晶显示面板。显示面板DP从光源单元(未示出)接收光,并且控制透射光的量以显示图像。
显示面板DP可以包括数据线DL1至DLm、栅极线GL1至GLn和像素PX。数据线DL1至DLm可以在第一方向DR1上延伸,并且可以在与第一方向DR1交叉的第二方向DR2上布置。栅极线GL1至GLn可以在第二方向DR2上延伸,并且可以沿第一方向DR1布置。数据线DL1至DLm和栅极线GL1至GLn可以限定像素区域,并且像素区域可以包括用于显示图像的像素PX。
信号控制器SC可以是时序控制器。信号控制器SC接收从外部提供的图像数据RGB和控制信号CS。控制信号CS可以包括垂直同步信号、水平同步信号、主时钟信号和数据使能信号。
信号控制器SC通过转换图像数据RGB来生成转换的图像数据R'G'B',以匹配显示面板DP的操作。信号控制器SC将转换的图像数据R'G'B'输出到数据驱动器DTD。
信号控制器SC将第一控制信号CS1提供到数据驱动器DTD,并且将第二控制信号CS2提供到栅极驱动器GTD。第一控制信号CS1是用于控制数据驱动器DTD的信号,第二控制信号CS2是用于控制栅极驱动器GTD的信号。
数据驱动器DTD可以响应于第一控制信号CS1将数据信号提供到多条数据线DL1至DLm。数据驱动器DTD可以实现为独立的集成电路芯片并可以电连接到显示面板DP的一侧,或者可以集成到显示面板DP的预定区域中。当数据驱动器DTD设置为独立的集成电路芯片时,集成电路芯片可以设置为单个芯片或者可以设置为多个芯片。
栅极驱动器GTD可以响应于第二控制信号CS2将栅极信号提供到栅极线GL1至GLn。栅极驱动器GTD可以集成在显示面板DP的预定区域中。栅极驱动器GTD可以实现为使用非晶硅薄膜晶体管(a-Si TFT)的非晶硅栅极驱动器(ASG)、使用氧化硅薄膜晶体管的氧化硅栅极驱动器(OSG)以及使用氧化物半导体、晶体半导体和多晶半导体的电路。此外,栅极驱动器GTD可以实现为独立的集成电路芯片并电连接到显示面板DP的一侧。
栅极驱动器GTD可以包括移位寄存器。在一个示例性实施例中,一个移位寄存器可以连接到两条栅极线。参照图1,第一栅极线GL1和第二栅极线GL2可以彼此电连接。因此,第一栅极线GL1和第二栅极线GL2可以接收相同的信号。
图2是根据示例性实施例的显示面板的剖视图。
参照图2,显示面板DP可以包括第一基底100、第二基底200和液晶层300。
第一基底100可以包括第一基体基底S1、像素PX、绝缘层L1和L2、滤色器CF和盖层CL。
第一基体基底S1可以包括绝缘材料。例如,第一基体基底S1可以是硅基底、塑料基底、绝缘膜、层叠结构、玻璃基底或石英基底。层叠结构可以包括多个绝缘层。第一基体基底S1可以是光学透明的。因此,从光源单元(未示出)产生的光可以容易地穿过第一基体基底S1到达液晶层300。
像素PX可以包括像素晶体管TR和像素电极PE。像素晶体管TR可以包括控制电极GE、第一电极SE、第二电极DE和半导体图案AP。
控制电极GE可以设置在第一基体基底S1上。第一绝缘层L1设置在控制电极GE上。第一绝缘层L1可以覆盖控制电极GE。半导体图案AP可以设置在第一绝缘层L1上。半导体图案AP可以在剖面图上与控制电极GE分开设置。
半导体图案AP可以包括半导体材料。例如,半导体材料可以包括非晶硅、多晶硅、单晶硅、氧化物半导体和化合物半导体中的至少一种。
第一电极SE和第二电极DE可以设置在半导体图案AP上。第二绝缘层L2可以设置在第一电极SE和第二电极DE上。第二绝缘层L2可以覆盖第一电极SE和第二电极DE。
滤色器CF可以设置在第二绝缘层L2上。滤色器CF可以是红色滤色器、蓝色滤色器或绿色滤色器。然而,这仅是示例,并且示例性实施例不限于此,可以省略滤色器CF。如果省略滤色器CF,则可以设置绝缘层代替滤色器CF。绝缘层可以包括有机材料,并且可以提供平坦表面。
覆盖滤色器CF的盖层CL可以设置在滤色器CF上。盖层CL可以包括无机材料。例如,盖层CL可以包括氮化硅或氧化硅。
像素电极PE可以设置在盖层CL上。像素电极PE可以电连接到由接触孔CNT暴露的第二电极DE。例如,像素电极PE可以直接接触第二电极DE。然而,这仅是示例,并且示例性实施例不限于此。在另一示例性实施例中,导电层可以设置在像素电极PE与第二电极DE之间。
第二基底200可以包括第二基体基底S2和共电极CE。在另一示例性实施例中,当第一基底100不包括滤色器CF时,第二基底200还可以包括滤色器。例如,滤色器可以设置在第二基体基底S2与共电极CE之间。
第二基体基底S2可以是光学透明的绝缘基底。第二基体基底S2可以包括与第一基体基底S1的材料相同的材料。因此,省略对此的描述。
共电极CE可以设置在第二基体基底S2与液晶层300之间。共电极CE可以与像素电极PE形成电场。
液晶层300设置在第一基底100与第二基底200之间。液晶层300可以包括具有介电各向异性的液晶分子。液晶分子的排列可以根据形成在共电极CE与像素电极PE之间的电场来改变。
图3是根据示例性实施例的显示面板DP的示出第一像素PX1和第二像素PX2的一部分的放大平面图。图4是根据示例性实施例的显示面板DP的第一像素PX1的放大平面图。
参照图3,第一像素PX1和第二像素PX2沿第一方向DR1布置。第二像素PX2相对于第一像素PX1在第一方向DR1上间隔开。
第一像素PX1和第二像素PX2可以提供相同颜色的图像。例如,第一像素PX1和第二像素PX2可以透射红光、蓝光和绿光中的一种以实现红色的图像、蓝色的图像或绿色的图像。然而,这仅是示例,并且示例性实施例不限于此。例如,第一像素PX1和第二像素PX2可以提供不同颜色的图像。
第一像素PX1包括第一像素电极PE1和第一像素晶体管TR1,第二像素PX2可以包括第二像素电极PE2和第二像素晶体管TR2。
第一像素晶体管TR1可以包括第一控制电极GE1、第一电极SE1、第二电极DE1和第一半导体图案AP1。第二像素晶体管TR2可以包括第二控制电极GE2、第一电极SE2、第二电极DE2和第二半导体图案AP2。第一像素晶体管TR1和第二像素晶体管TR2中的每个可以具有与图2中所示的剖面结构基本相同的剖面结构。然而,图2中所示的晶体管的剖面结构仅是一个示例,并且示例性实施例不限于此。
第一栅极线GLa和第二栅极线GLb中的每条沿着与第一方向DR1交叉的第二方向DR2延伸,并且第一数据线DLa和第二数据线DLb中的每条沿着第一方向DR1延伸。
第一控制电极GE1从第一栅极线GLa延伸,第二控制电极GE2从第二栅极线GLb延伸。第一电极SE1从第一数据线DLa延伸,第一电极SE2从第二数据线DLb延伸。在平面图上,第二电极DE1与第一电极SE1间隔开,并且与第一半导体图案AP1叠置。在平面图上,第二电极DE2与第一电极SE2间隔开,并且与第二半导体图案AP2叠置。
参照图3,第二电极DE1的与第一半导体图案AP1叠置的部分仅在第一方向DR1上延伸。因此,即使具有第一半导体图案AP1的层与具有第二电极DE1的层之间的布置畸变,第一像素晶体管TR1的栅极电容也可以保持相对一致。在这种情况下,第一像素晶体管TR1的一部分可以与另一像素(例如,第二像素PX2)叠置。例如,第一电极SE1的一部分可以与第二像素电极PE2叠置。在图3中,示出了第一电极与像素电极叠置的第一叠置区域OLAa和第二叠置区域OLAb。
第一像素电极PE1可以包括第一主像素电极MPE1、第一接触电极TCPE1、第一连接电极SCPE1和第一补偿电极CPE1。第一主像素电极MPE1、第一接触电极TCPE1、第一连接电极SCPE1和第一补偿电极CPE1彼此连接以形成一个像素电极。也就是说,第一主像素电极MPE1、第一接触电极TCPE1、第一连接电极SCPE1和第一补偿电极CPE1可以包括相同的材料,并且可以通过同一工艺同时形成。第二像素电极PE2可以包括第二主像素电极MPE2、第二接触电极TCPE2、第二连接电极SCPE2和第二补偿电极CPE2。
参照图4,第一主像素电极MPE1可以包括竖直电极VP、水平电极HP、第一分支电极B1、第二分支电极B2、第三分支电极B3和第四分支电极B4。竖直电极VP、水平电极HP、第一分支电极B1、第二分支电极B2、第三分支电极B3和第四分支电极B4彼此连接以形成一个第一主像素电极MPE1。
竖直电极VP沿第一方向DR1延伸,水平电极HP沿第二方向DR2延伸。第一分支电极B1、第二分支电极B2、第三分支电极B3和第四分支电极B4中的每个从竖直电极VP或水平电极HP延伸。第一分支电极B1沿第四方向DR4延伸,第二分支电极B2沿第五方向DR5延伸,第三分支电极B3沿第六方向DR6延伸,第四分支电极B4沿第七方向DR7延伸。
第二主像素电极MPE2可以具有与第一主像素电极MPE1的结构相似的结构。因此,省略第二主像素电极MPE2的描述。
第一主像素电极MPE1和第二主像素电极MPE2中的每个可以与第一数据线DLa和第二数据线DLb两者叠置。
第一接触电极TCPE1接触第一像素晶体管TR1。例如,第一接触电极TCPE1可以接触第一像素晶体管TR1的被接触孔CNT暴露的第二电极DE1。第二接触电极TCPE2接触第二像素晶体管TR2。例如,第二接触电极TCPE2可以接触第二像素晶体管TR2的被接触孔CNT暴露的第二电极DE2。在示例性实施例中,接触孔CNT可以设置在第一像素PX1和第二像素PX2中的每个的第二方向DR2的宽度的中心处。
第一连接电极SCPE1将第一主像素电极MPE1与第一接触电极TCPE1连接。第一连接电极SCPE1可以包括第一子连接电极SCPE1a和第二子连接电极SCPE1b。第一子连接电极SCPE1a和第二子连接电极SCPE1b可以设置有置于第一子连接电极SCPE1a与第二子连接电极SCPE1b之间的第一接触电极TCPE1。第一子连接电极SCPE1a与第一数据线DLa叠置,第二子连接电极SCPE1b与第二数据线DLb叠置。
第二连接电极SCPE2连接第二主像素电极MPE2和第二接触电极TCPE2。第二连接电极SCPE2可以包括第一子连接电极SCPE2a和第二子连接电极SCPE2b。
第一补偿电极CPE1可以从第一接触电极TCPE1延伸。第一补偿电极CPE1可以在平面图上与第一连接电极SCPE1间隔开。随着第一连接电极SCPE1的宽度增大,第一连接电极SCPE1中产生裂缝的概率会增加。根据示例性实施例,第一补偿电极CPE1与第一连接电极SCPE1间隔开。因此,可以减小第一连接电极SCPE1中产生裂缝的概率。在平面图上,第一补偿电极CPE1和第一数据线DLa可以彼此叠置。电容可以形成在第一补偿电极CPE1与第一数据线DLa之间。该电容称作补偿电容。补偿电容可以补偿形成在第一数据线DLa与第一像素电极PE1之间的第一电容与形成在第二数据线DLb与第一像素电极PE1之间的第二电容之间的差异。
在第一叠置区域OLAa中,第一电极的从第二数据线DLb延伸的部分与第一像素电极PE1叠置。因此,形成在第二数据线DLb与第一像素电极PE1之间的第二电容的幅值会通过形成在第一叠置区域OLAa中的电容来增大。为了对此进行补偿,可以提供第一补偿电极CPE1。也就是说,第一电容可以包括形成在第一数据线DLa与第一主像素电极MPE1之间的电容和形成在第一数据线DLa与第一补偿电极CPE1之间的电容。
可以将不同极性的数据电压提供到第一数据线DLa和第二数据线DLb。因此,可以抵消第一电容的值和第二电容的值,结果,可以减小垂直串扰的发生的概率,使得可以改善显示装置DD(参照图1)的图像质量。
可以通过调节第一补偿电极CPE1的宽度WT来调节第一补偿电极CPE1与第一数据线DLa之间的电容的幅值。宽度WT可以是在与第一方向DR1平行的方向上的宽度。
参照图3,在平面图上,第二补偿电极CPE2和第二数据线DLb可以彼此叠置。电容可以形成在第二补偿电极CPE2与第二数据线DLb之间。因此,当第一像素晶体管TR1的第一电极SE1的一部分在第二叠置区域OLAb中与第二像素电极PE2叠置时,产生的电容可以通过形成在第二补偿电极CPE2与第二数据线DLb之间的电容来抵消。
根据示例性实施例,在第一方向DR1上布置的像素PX1和PX2交替地连接到第一数据线DLa或第二数据线DLb。第一补偿电极CPE1和第二补偿电极CPE2中的每个可以在朝向与第一补偿电极CPE1或第二补偿电极CPE2电连接的数据线的方向上延伸。例如,第一补偿电极CPE1可以从第一接触电极TCPE1朝向第一数据线DLa延伸,第二补偿电极CPE2可以在从第二接触电极TCPE2朝向第二数据线DLb的方向上延伸。
在平面图上,第一补偿电极CPE1可以设置在第一连接电极SCPE1与第二主像素电极MPE2之间。例如,第一补偿电极CPE1可以设置在第一主像素电极MPE1与第一像素晶体管TR1之间的区域中。
像素共电极CPE可以设置在第一像素电极PE1与第二像素电极PE2之间。像素共电极CPE可以与第一像素电极PE1和第二像素电极PE2由相同的材料形成在同一层上。像素共电极CPE可以与共电极CE(见图2)接收相同的电压。因此,设置在像素共电极CPE与共电极CE之间的液晶分子可以保持竖直取向状态。因此,能够防止在像素与像素之间的边界处发生漏光现象。在平面图上,第一补偿电极CPE1可以设置在第一连接电极SCPE1与像素共电极CPE之间。
存储电极STE可以设置在第一像素电极PE1之下。存储电极STE可以与控制电极GE(见图2)由相同的材料形成在同一层上。
参照图4,虚设有源图案DAP设置在存储电极STE与第一数据线DLa之间和存储电极STE与第二数据线DLb之间以及第一栅极线GLa与第一数据线DLa之间和第一栅极线GLa与第二数据线DLb之间。虚设有源图案DAP可以与第一半导体图案AP1由相同的材料形成在同一层上。可以设置虚设有源图案DAP以使用在剖面图上置于两个间隔开的结构之间的虚设有源图案DAP防止两个间隔开的结构彼此短路。然而,在另一示例性实施例中,可以省略虚设有源图案DAP。
图5是根据示例性实施例的显示面板的一部分的放大平面图。
参照图5,主像素电极MPEa可以包括竖直电极VP1、VP2和VP3、水平电极HP、第一分支电极B1、第二分支电极B2、第三分支电极B3和第四分支电极B4。竖直电极VP1、VP2和VP3、水平电极HP、第一分支电极B1、第二分支电极B2、第三分支电极B3和第四分支电极B4可以彼此连接以形成一个主像素电极MPEa。
竖直电极VP1、VP2和VP3中的每个沿第一方向DR1延伸,水平电极HP沿第二方向DR2延伸。竖直电极VP1、VP2和VP3可以包括第一竖直电极VP1、第二竖直电极VP2和第三竖直电极VP3。第一竖直电极VP1和水平电极HP可以彼此交叉。第二竖直电极VP2可以从水平电极HP的一端沿着第一方向DR1延伸。第三竖直电极VP3可以从水平电极HP的另一端在第一方向DR1上延伸。
第一分支电极B1、第二分支电极B2、第三分支电极B3和第四分支电极B4中的每个从第一竖直电极VP1或水平电极HP延伸。第一分支电极B1沿第四方向DR4延伸,第二分支电极B2沿第五方向DR5延伸,第三分支电极B3沿第六方向DR6延伸,第四分支电极B4沿第七方向DR7延伸。
狭缝限定在第一分支电极B1、第二分支电极B2、第三分支电极B3和第四分支电极B4中的每个与第二竖直电极VP2之间以及第一分支电极B1、第二分支电极B2、第三分支电极B3和第四分支电极B4中的每个与第三竖直电极VP3之间。液晶分子的排列可以通过狭缝来控制。
接触电极TCPEa接触通过接触孔CNT暴露的第二电极DE。接触电极TCPEa和主像素电极MPEa通过连接电极SCPEa连接。在图5的示例性实施例中,连接电极SCPEa仅与第一数据线DLa1叠置,而不与第二数据线DLa2叠置。因此,在叠置区域OLA中形成在第二数据线DLa2与主像素电极MPEa之间的电容可以通过形成在连接电极SCPEa与第一数据线DLa1之间的电容和形成在补偿电极CPEa与第一数据线DLa1之间的电容来抵消。
在图4的示例性实施例中,第一数据线DLa的弯曲部分BP和第二数据线DLb的弯曲部分BP与主像素电极MPE1叠置。然而,参照图5,第一数据线DLa1和第二数据线DLa2中的每条的弯曲部分BPa不与主像素电极MPEa叠置。此外,可以调整补偿电极CPEa在第一方向DR1上的宽度WTa,以在平面图上与弯曲部分BPa叠置。也就是说,调整弯曲部分BPa与补偿电极CPEa的叠置程度以用作用于去除影响图像质量的电容的补偿手段。
此外,根据示例性实施例,补偿电极CPEa与连接电极SCPEa分开设置。随着连接电极SCPEa的宽度增大,连接电极SCPEa中产生裂缝的概率会增加。例如,如果仅调节(或增大)连接电极SCPEa的宽度而不设置补偿电极CPEa以补偿在叠置区域OLA中产生在第二数据线DLa2与主像素电极MPEa之间的电容,则连接电极SCPEa的增大的宽度会导致连接电极SCPEa中的裂缝。在这种情况下,不会向主像素电极MPEa提供足够的电压,因此会发生图像质量劣化。然而,根据示例性实施例,调节与连接电极SCPEa间隔开的补偿电极CPEa的宽度以调节电容。因此,可以减小连接电极SCPEa中产生裂缝的概率。
图6是根据示例性实施例的显示面板的平面图。图7是示出根据对比示例的针对每个灰度级的亮度差的曲线图。图8是示出根据示例性实施例的针对每个灰度级的亮度差的曲线图。
将参照图6来描述用于测试显示面板DP的图像质量的方法。在显示面板DP的显示区域的第一显示区域TAR1中显示白色图像W。在围绕第一显示区域TAR1的第二显示区域TAR2中显示各种灰度级G的图像。
改变第二显示区域TAR2中显示的图像的灰度级G,并且测量第一像素PXx与第二像素PXy之间的亮度差。
第一像素PXx可以是布置在第一显示区域TAR1之下的像素。例如,第一像素PXx可以是相对于第一显示区域TAR1在第一方向DR1上间隔开的像素。在图6中,仅示出了第一像素PXx中的一个。
第二像素PXy可以是在第一方向DR1上不与第一显示区域TAR1叠置的像素。也就是说,第二像素PXy可以是在第二方向DR2上与第一显示区域TAR1和第二显示区域TAR2之间的边界BL间隔开的像素。边界BL表示在第一方向DR1上延伸的边界。在图6中,仅示出了第二像素PXy中的一个。
像素电极的电压会通过数据线与像素电极之间的电容来改变。因此,第一像素PXx与第二像素PXy之间的亮度会变化。
参照图7,它是示出了根据对比示例的第一像素PXx与第二像素PXy之间的亮度差的曲线图。如图7的曲线图中所示,第一像素PXx与第二像素PXy之间的最大亮度差为低灰度级处(例如,在16灰度级附近)的73.93%。因此,边界BL会通过垂直串扰在视觉上被识别,并且显示装置的图像质量会劣化。
参照图8,它是示出了根据示例性实施例的第一像素PXx与第二像素PXy之间的亮度差的曲线图。具体地,图8的曲线图示出了第一像素PXx与第二像素PXy之间的亮度差,其中,补偿电极CPEa(见图5)的宽度WTa(见图5)为10.5μm。
参照图8,第一像素PXx与第二像素PXy之间的最大亮度差为-0.19%。如果亮度差小于15%,例如,小于5%,则边界BL可以是几乎不可见的。根据示例性实施例,由于最大亮度差为-0.19%,因此边界BL不会被用户看到。因此,可以改善显示装置DD(见图1)的图像质量。
根据发明构思的显示装置的像素电极包括补偿电极。可以通过补偿电极使第一数据线与像素电极之间的电容和第二数据线与像素电极之间的电容之间的差异最小化。因此,可以防止垂直串扰现象,并且可以相应地改善显示装置的图像质量。
虽然这里已经描述了某些示例性实施例和实施方式,但是其它实施例和修改通过该描述将是明显的。因此,发明构思不限于这样的实施例,而是限于所附权利要求以及如对于本领域普通技术人员来说将明显的各种明显的修改和等同布置的更宽的范围。

Claims (10)

1.一种显示装置,所述显示装置包括:
第一像素晶体管;
第一栅极线,电连接到所述第一像素晶体管;
第一数据线,电连接到所述第一像素晶体管;
第一像素电极,电连接到所述第一像素晶体管,并且被构造为在平面图上与所述第一数据线叠置,所述第一像素电极包括:第一主像素电极;第一接触电极,接触所述第一像素晶体管;第一连接电极,将所述第一主像素电极与所述第一接触电极连接;以及第一补偿电极,在平面图上从所述第一接触电极延伸,与所述第一连接电极间隔开,并且与所述第一数据线叠置;以及
第二数据线,被构造为在平面图上与所述第一像素电极叠置。
2.根据权利要求1所述的显示装置,所述显示装置还包括:
第二像素电极,在第一方向上与所述第一像素电极间隔开;
第二像素晶体管,电连接到所述第二像素电极和所述第二数据线;以及
第二栅极线,电连接到所述第二像素晶体管,
其中,所述第二像素电极包括:第二主像素电极;第二接触电极,接触所述第二像素晶体管;第二连接电极,将所述第二主像素电极与所述第二接触电极连接;以及第二补偿电极,在平面图上从所述第二接触电极延伸,与所述第二连接电极间隔开,并且与所述第二数据线叠置,
其中,补偿电容形成在所述第二补偿电极与所述第二数据线之间。
3.根据权利要求2所述的显示装置,其中,所述第一像素晶体管包括从所述第一栅极线延伸的控制电极、从所述第一数据线延伸的第一电极以及连接到所述第一接触电极的第二电极,
其中,所述第一电极的一部分在平面图上与所述第二主像素电极叠置。
4.根据权利要求3所述的显示装置,其中,第一电容形成在所述第二数据线与所述第二像素电极之间,
其中,第二电容是形成在所述第一数据线与所述第二像素电极之间的电容和形成在所述第一电极与所述第二像素电极之间的电容的总和,并且
其中,所述第一电容等于所述第二电容。
5.根据权利要求4所述的显示装置,其中,所述第一电容包括形成在所述第二数据线与所述第二主像素电极之间的电容和所述补偿电容。
6.根据权利要求2所述的显示装置,其中,所述第一栅极线和所述第二栅极线被构造为接收相同的信号。
7.根据权利要求2所述的显示装置,其中,所述第一补偿电极在平面图上设置在所述第一连接电极与所述第二主像素电极之间。
8.根据权利要求7所述的显示装置,所述显示装置还包括设置在所述第一像素电极与所述第二像素电极之间的像素共电极,其中,所述第一补偿电极在平面图上设置在所述第一连接电极与所述像素共电极之间。
9.根据权利要求1所述的显示装置,其中,所述第一连接电极包括第一子连接电极和第二子连接电极,
其中,所述第一子连接电极在平面图上与所述第一数据线叠置,并且
其中,所述第二子连接电极在平面图上与所述第二数据线叠置。
10.根据权利要求1所述的显示装置,其中,所述第一数据线和所述第二数据线被构造为接收不同极性的数据电压。
CN201910367110.4A 2018-05-17 2019-05-05 显示装置 Active CN110501849B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180056662A KR102509111B1 (ko) 2018-05-17 2018-05-17 표시 장치
KR10-2018-0056662 2018-05-17

Publications (2)

Publication Number Publication Date
CN110501849A true CN110501849A (zh) 2019-11-26
CN110501849B CN110501849B (zh) 2024-04-02

Family

ID=68533973

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910367110.4A Active CN110501849B (zh) 2018-05-17 2019-05-05 显示装置

Country Status (3)

Country Link
US (1) US10847102B2 (zh)
KR (1) KR102509111B1 (zh)
CN (1) CN110501849B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112433413A (zh) * 2020-11-26 2021-03-02 深圳市华星光电半导体显示技术有限公司 液晶显示器及其串扰消除方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102509111B1 (ko) * 2018-05-17 2023-03-13 삼성디스플레이 주식회사 표시 장치
KR20200127073A (ko) * 2019-04-30 2020-11-10 삼성디스플레이 주식회사 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101154003A (zh) * 2006-09-28 2008-04-02 三星电子株式会社 改进的显示基底及其制造方法和具有该基底的显示装置
CN101833205A (zh) * 2009-03-11 2010-09-15 三星电子株式会社 薄膜晶体管显示面板
US20110095294A1 (en) * 2009-10-26 2011-04-28 Samsung Electronics Co., Ltd. Thin film transistor array panel and method of manufacturing the same
CN102576175A (zh) * 2009-10-23 2012-07-11 夏普株式会社 有源矩阵基板、液晶面板、电视接收机
US20170115542A1 (en) * 2015-10-21 2017-04-27 Samsung Display Co. Ltd. Display device

Family Cites Families (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100709704B1 (ko) * 2000-05-12 2007-04-19 삼성전자주식회사 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조 방법
KR100646792B1 (ko) * 2000-07-27 2006-11-17 삼성전자주식회사 박막 트랜지스터 기판 및 그 제조 방법
KR100961945B1 (ko) * 2003-03-26 2010-06-08 삼성전자주식회사 액정 표시 장치 및 그에 사용되는 표시판
KR20040105934A (ko) * 2003-06-10 2004-12-17 삼성전자주식회사 다중 도메인 액정 표시 장치 및 그에 사용되는 표시판
KR20040107031A (ko) * 2003-06-12 2004-12-20 삼성전자주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR100980021B1 (ko) * 2003-09-04 2010-09-03 삼성전자주식회사 박막 트랜지스터 표시판
KR101046923B1 (ko) * 2004-02-02 2011-07-06 삼성전자주식회사 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR20050098631A (ko) * 2004-04-08 2005-10-12 삼성전자주식회사 액정 표시 장치 및 그에 사용되는 표시판
KR101112537B1 (ko) * 2004-06-03 2012-02-29 삼성전자주식회사 다중 도메인 액정 표시 장치 및 그에 사용되는 표시판
KR101189266B1 (ko) * 2004-09-24 2012-10-09 삼성디스플레이 주식회사 액정 표시 장치
US7573537B2 (en) * 2005-01-17 2009-08-11 Samsung Electronics Co., Ltd. Array substrate, liquid crystal display panel having the same and liquid crystal display device having the same
KR101159318B1 (ko) * 2005-05-31 2012-06-22 엘지디스플레이 주식회사 액정 표시 장치
KR101160831B1 (ko) * 2005-06-01 2012-06-28 삼성전자주식회사 액정 표시 장치
KR101246756B1 (ko) 2006-02-03 2013-03-26 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
KR20080014317A (ko) * 2006-08-10 2008-02-14 삼성전자주식회사 표시 장치
KR101304417B1 (ko) 2006-11-14 2013-09-06 삼성디스플레이 주식회사 액정 표시 장치
US7852446B2 (en) 2006-09-18 2010-12-14 Samsung Electronics Co., Ltd. Liquid crystal display and method of driving the same
KR101211087B1 (ko) * 2006-11-30 2012-12-12 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이를 포함하는 표시 장치
US8319906B2 (en) * 2007-02-09 2012-11-27 Sharp Kabushiki Kaisha Active matrix substrate, liquid crystal panel, liquid crystal display unit, liquid crystal display device, television receiver, active matrix substrate manufacturing method, and liquid crystal panel manufacturing method
US8760479B2 (en) * 2008-06-16 2014-06-24 Samsung Display Co., Ltd. Liquid crystal display
KR101469028B1 (ko) * 2008-08-11 2014-12-04 삼성디스플레이 주식회사 표시 장치
KR101308164B1 (ko) * 2008-09-23 2013-09-12 엘지디스플레이 주식회사 액정패널 및 이를 구비한 액정표시장치
JP5323856B2 (ja) * 2008-11-05 2013-10-23 シャープ株式会社 アクティブマトリクス基板、液晶パネル、液晶表示ユニット、液晶表示装置、テレビジョン受像機
KR101668380B1 (ko) * 2009-05-19 2016-10-24 삼성디스플레이 주식회사 액정 표시 장치
EP2434339B1 (en) * 2009-05-21 2015-09-30 Sharp Kabushiki Kaisha Liquid crystal panel
KR20110043166A (ko) * 2009-10-21 2011-04-27 삼성전자주식회사 표시 기판, 이의 제조 방법 및 이를 포함하는 표시 장치
TWI447499B (zh) * 2009-10-27 2014-08-01 Lg Display Co Ltd 液晶顯示裝置之陣列基板、液晶顯示裝置及其製造方法
TWI452559B (zh) * 2011-11-14 2014-09-11 Au Optronics Corp 顯示面板及其驅動方法
KR101952935B1 (ko) * 2012-03-05 2019-02-28 삼성디스플레이 주식회사 액정 표시 장치
KR20130105777A (ko) 2012-03-16 2013-09-26 삼성디스플레이 주식회사 입체 표시장치
KR101434452B1 (ko) * 2012-07-18 2014-08-26 엘지디스플레이 주식회사 표시장치용 어레이 기판 및 그의 제조방법
KR101947019B1 (ko) * 2012-10-26 2019-02-13 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR101992339B1 (ko) * 2012-11-02 2019-10-01 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102096051B1 (ko) * 2013-03-27 2020-04-02 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판 및 이를 포함하는 유기 발광 표시 장치
KR102160112B1 (ko) 2014-03-06 2020-09-28 삼성디스플레이 주식회사 액정 표시 장치
KR102230006B1 (ko) * 2014-03-18 2021-03-19 삼성디스플레이 주식회사 유기 발광 표시 장치
US10539839B2 (en) * 2015-02-12 2020-01-21 Semiconductor Energy Laboratory Co., Ltd. Display device
KR102367968B1 (ko) * 2015-07-22 2022-02-25 삼성디스플레이 주식회사 액정 표시 장치
KR102500271B1 (ko) * 2015-08-19 2023-02-16 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
KR102441882B1 (ko) 2015-12-28 2022-09-08 삼성디스플레이 주식회사 액정 표시 장치
KR102503719B1 (ko) * 2016-05-03 2023-02-24 삼성디스플레이 주식회사 액정 표시 장치
KR20170133538A (ko) * 2016-05-25 2017-12-06 삼성디스플레이 주식회사 액정 표시 장치
KR102509111B1 (ko) * 2018-05-17 2023-03-13 삼성디스플레이 주식회사 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101154003A (zh) * 2006-09-28 2008-04-02 三星电子株式会社 改进的显示基底及其制造方法和具有该基底的显示装置
CN101833205A (zh) * 2009-03-11 2010-09-15 三星电子株式会社 薄膜晶体管显示面板
CN102576175A (zh) * 2009-10-23 2012-07-11 夏普株式会社 有源矩阵基板、液晶面板、电视接收机
US20110095294A1 (en) * 2009-10-26 2011-04-28 Samsung Electronics Co., Ltd. Thin film transistor array panel and method of manufacturing the same
US20170115542A1 (en) * 2015-10-21 2017-04-27 Samsung Display Co. Ltd. Display device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112433413A (zh) * 2020-11-26 2021-03-02 深圳市华星光电半导体显示技术有限公司 液晶显示器及其串扰消除方法

Also Published As

Publication number Publication date
US20190355318A1 (en) 2019-11-21
KR20190132593A (ko) 2019-11-28
US10847102B2 (en) 2020-11-24
KR102509111B1 (ko) 2023-03-13
CN110501849B (zh) 2024-04-02

Similar Documents

Publication Publication Date Title
JP5368125B2 (ja) 表示装置
CN106990869B (zh) 触控显示面板和触控显示装置
CN101706637B (zh) 高显示质量的画素电极结构
US8884861B2 (en) Liquid crystal display and driving method thereof
US8810490B2 (en) Display apparatus
KR101607702B1 (ko) 액정 표시 장치
US20110085100A1 (en) Display substrate, method of manufacturing the display substrate and display device having the display substrate
KR101046929B1 (ko) 액정 표시 장치
KR20090088183A (ko) 액정 표시 장치
KR20090002753A (ko) 박막 트랜지스터 표시판 및 이를 포함하는 표시 장치
CN110501849A (zh) 显示装置
KR101340670B1 (ko) 액정표시장치
US9500898B2 (en) Liquid crystal display
KR20090082751A (ko) 액정 표시 장치
US9030460B2 (en) Display apparatus
CN109725467B (zh) 显示设备
CN110119051A (zh) 显示设备
KR101654324B1 (ko) 액정표시장치 및 그의 제조방법
US20050140891A1 (en) Liquid crystal display device
KR20130040504A (ko) 표시 장치
CN102566180A (zh) 像素阵列
CN108153073B (zh) 阵列基板以及触控显示装置
TW200405242A (en) Image display element and image display device
KR102467881B1 (ko) Oled 표시패널
KR101901339B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant