CN110377101B - 齐纳二极管电压参考电路 - Google Patents

齐纳二极管电压参考电路 Download PDF

Info

Publication number
CN110377101B
CN110377101B CN201910297109.9A CN201910297109A CN110377101B CN 110377101 B CN110377101 B CN 110377101B CN 201910297109 A CN201910297109 A CN 201910297109A CN 110377101 B CN110377101 B CN 110377101B
Authority
CN
China
Prior art keywords
ptat
coupled
current
node
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910297109.9A
Other languages
English (en)
Other versions
CN110377101A (zh
Inventor
西蒙·布鲁莱
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP USA Inc
Original Assignee
NXP USA Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NXP USA Inc filed Critical NXP USA Inc
Publication of CN110377101A publication Critical patent/CN110377101A/zh
Application granted granted Critical
Publication of CN110377101B publication Critical patent/CN110377101B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/18Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using Zener diodes
    • G05F3/185Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using Zener diodes and field-effect transistors
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/18Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using Zener diodes
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/30Regulators using the difference between the base-emitter voltages of two bipolar transistors operating at different current densities
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • G05F3/267Current mirrors using both bipolar and field-effect technology

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Control Of Electrical Variables (AREA)

Abstract

一种集成电路包括电压参考电路,所述电压参考电路包括齐纳二极管,所述齐纳二极管具有耦合到第一节点的第一端和耦合到第一电压供应端的第二端。与绝对温度成正比(PTAT)电路在所述第一节点处耦合且被配置成产生PTAT电流。PTAT补偿电路在所述第一节点处耦合。所述PTAT补偿电路包括第一电流镜,所述第一电流镜具有在所述第一节点处耦合的第一分支。

Description

齐纳二极管电压参考电路
技术领域
本公开大体上涉及半导体装置,以及更具体地说,涉及半导体装置中的齐纳二极管电压参考电路系统。
背景技术
当今,使稳定的参考电压产生器包括在集成电路(IC)裸片或芯片上是重要的。举例来说,提供稳定参考电压的电路用于数据转换器、模拟装置、传感器和许多其它应用中。这些电路需要经历制造工艺变化、供应电压变化和操作温度变化仍稳定的电压产生器。可在不修改常规制造工艺的情况下实施此类电压产生器。然而,电压产生器电路可能受封装应力和扩大的温度范围影响。
发明内容
根据本发明的第一方面,提供一种电压参考电路,包括:
齐纳二极管,其具有耦合到第一节点的第一端和耦合到第一电压供应端的第二端;
在所述第一节点处耦合的与绝对温度成正比(PTAT)电路,所述PTAT电路被配置成产生PTAT电流;和
在所述第一节点处耦合的PTAT补偿电路,所述PTAT补偿电路包括第一电流镜,所述第一电流镜具有在所述第一节点处耦合的第一分支。
在一个或多个实施例中,所述PTAT补偿电路的所述第一电流镜进一步包括耦合到第一晶体管的第一电流电极的第二分支。
在一个或多个实施例中,所述PTAT电路包括耦合到所述第一晶体管的控制电极的第二电流镜。
在一个或多个实施例中,所述第一晶体管和形成所述第二电流镜的晶体管被表征为双极结型晶体管。
在一个或多个实施例中,所述电压参考电路进一步包括第一电阻器,所述第一电阻器具有在所述第一节点处耦合的第一端和在第二节点处耦合的第二端,所述PTAT电流跨所述第一电阻器形成PTAT电压。
在一个或多个实施例中,所述电压参考电路进一步包括耦合在所述第二节点与所述第一电压供应端之间的分压器,所述分压器被配置成在输出端处提供参考电压。
在一个或多个实施例中,所述电压参考电路进一步包括耦合在所述第二节点与所述第一电压供应端之间的分压器,所述分压器包括:
第二电阻器,其具有在所述第二节点处耦合的第一端和在输出端处耦合的第二端;和
第三电阻器,其具有耦合到所述输出端的第一端和耦合到所述第一电压供应端的第二端。
在一个或多个实施例中,所述输出端耦合到模/数转换器的输入端。
在一个或多个实施例中,所述齐纳二极管的所述第一端被表征为阴极且所述齐纳二极管的所述第二端被表征为阳极。
在一个或多个实施例中,所述PTAT补偿电路的所述第一电流镜包括:
第一晶体管,其具有耦合到第二电压供应端的第一电流电极和经耦合以在所述第一节点处形成第一分支的第二电流电极;和
第二晶体管,其具有耦合到所述第二电压供应端的第一电流电极以及耦合到所述第一晶体管和所述第二晶体管的控制电极的第二电流电极。
在一个或多个实施例中,所述PTAT补偿电路的所述第一电流镜进一步包括:
第三晶体管,其具有耦合到所述第二晶体管的所述第二电流电极的第一电流电极、耦合到所述PTAT电路的控制电极和耦合到所述第一电压供应端的第二电流电极。
在一个或多个实施例中,所述参考电路进一步包括电流源,所述电流源具有耦合到所述第二电压供应端的输入和在所述第一节点处耦合的输出。
根据本发明的第二方面,提供一种产生参考电压的方法,所述方法包括:
提供耦合在第一节点与第一电压供应端之间的齐纳二极管;
借助于在所述第一节点处耦合的PTAT电路产生与绝对温度成正比(PTAT)电流,所述PTAT电流跨在所述第一节点处耦合的第一电阻器形成PTAT电压;和
借助于在所述第一节点处耦合的PTAT补偿电路在所述第一节点处注入PTAT补偿电流,所述PTAT补偿电路包括:
第一晶体管,其具有耦合到第二电压供应端的第一电流电极和在所述第一节点处耦合的第二电流电极;和
第二晶体管,其具有耦合到所述第二电压供应端的第一电流电极以及耦合到所述第一晶体管和所述第二晶体管的控制电极的第二电流电极;和
第三晶体管,其具有耦合到所述第二晶体管的所述第二电流电极的第一电流电极、耦合到所述PTAT电路的控制电极和耦合到所述第一电压供应端的第二电流电极。
在一个或多个实施例中,所述PTAT补偿电流是基于通过所述第三晶体管的镜像电流。
在一个或多个实施例中,所述方法进一步包括在耦合到所述PTAT电路的分压器电路的输出处产生所述参考电压。
本发明的这些和其它方面将根据下文中所描述的实施例显而易见,且参考这些实施例予以阐明。
附图说明
本发明借助于例子示出且不受附图的限制,在附图中类似标记指示类似元件。图式中的元件为简单和清楚起见被示出且未必按比例绘制。
图1以框图形式示出根据本发明的实施例的示例性模/数转换器(ADC)系统。
图2以示意图形式示出根据本发明的实施例的示例性电压参考电路。
图3以示意图形式示出根据本发明的替代实施例的示例性电压参考电路。
图4以曲线图形式示出根据本发明的实施例的示例性参考电压对温度。
具体实施方式
大体上,提供实施在半导体集成电路上的齐纳二极管电压参考电路系统,所述齐纳二极管电压参考电路系统产生在扩大的温度范围内(例如,-40到150℃)基本恒定的参考电压。耦合到与绝对温度成正比(PTAT)电路的齐纳二极管基于偏置电流产生参考电压。PTAT电流补偿电路基于来自PTAT电路的镜像电流注入电流。所注入电流用以稳定齐纳二极管偏置电流,从而允许显著改进在扩大的温度范围内的参考电压的线性。
图1以框图形式示出根据本公开的实施例的示例性模/数转换器(ADC)系统100。ADC系统100包括电压参考电路102和ADC电路104。电压参考电路102大体上被耦合以向ADC电路104中的数/模转换电路系统(未示出)提供参考电压(VREF)。
电压参考电路102包括用于提供标注为VREF的参考电压信号的输出。ADC电路104包括:第一输入,其被耦合以接收模拟输入电压;第二输入,其被耦合以接收VREF电压信号;和输出,其用于提供可例如由处理器使用的数字值。ADC电路104可为任何类型的ADC,例如逐次逼近寄存器(SAR)、∑-Δ和闪存。电压参考电路102可被耦合以向需要稳定参考电压的任何合适的电路系统提供VREF电压信号。
图2以示意图形式示出根据本公开的实施例的示例性电压参考电路102。电压参考电路102包括齐纳二极管202、与绝对温度成正比(PTAT)电路、输出分压器、偏置电流源220和PTAT电流补偿电路。电压参考电路102耦合到标注为VDD的第一电压供应端和标注为GND的第二电压供应端,且在标注为VREF的输出端处提供参考电压VREF。可在第一电压供应端处提供标称工作电压(通常被称作VDD)。第一电压供应端还可被称为VDD供应端。可在第二电压供应端处提供0伏或接地电压。第二电压供应端还可被称为GND供应端或接地供应端。
PTAT电路包括P沟道金属氧化物半导体场效应晶体管(MOSFET)204和206、NPN双极结型晶体管(BJT)208和210(Q2和Q1)和电阻器212。晶体管204和206被配置成形成第一电流镜。晶体管204和206中的每一个的第一电流电极在标注为V2的节点处耦合。晶体管206的第二电流电极耦合到晶体管204和206的控制电极。晶体管208和210被配置成与PTAT电流补偿电路的NPN BJT 226(Q3)形成第二电流镜。晶体管204的第二电流电极耦合到晶体管208的第一电流电极(例如,集电极)以及晶体管208和210的控制电极(例如,基极)。晶体管208的第二电流电极(例如,发射极)耦合到GND供应端。晶体管210的第二电流电极耦合到电阻器212的第一端,且电阻器212的第二端耦合到GND供应端。
输出分压器在节点V2处耦合到PTAT电路。输出分压器包括电阻器214到216,所述电阻器214到216被配置成在VREF输出端处提供大约1.25伏的参考电压。在一些实施例中,输出分压器可被配置成提供除1.25伏外的参考电压。电阻器214的第一端在节点V2处耦合且电阻器214的第二端在VREF输出端处耦合到电阻器216的第一端。电阻器216的第二端耦合到GND供应端。电阻器218耦合在节点V1与节点V2处的PTAT电路之间。电阻器218的第一端在标注为V1的节点处耦合且电阻器218的第二端在节点V2处耦合。
齐纳二极管202在节点V1处耦合。齐纳二极管202包括在节点V1处耦合的第一端(例如,阴极)和耦合到GND供应端的第二端(例如,阳极)。电流源220还在节点V1处耦合且被配置成向齐纳二极管202提供偏置电流。电流源220包括耦合到VDD供应端的第一端(例如,输入)和在节点V1处耦合的第二端(例如,输出)。
PTAT电流补偿电路包括P沟道MOSFET 222和224以及NPN BJT 226(Q3)。晶体管222和224被布置成形成电流镜,所述电流镜具有在节点V1处耦合的第一分支(例如,镜像电流分支)和耦合到晶体管226的第二分支。晶体管222的第一电流电极耦合到VDD供应端且晶体管222的第二电流电极耦合到晶体管222和224的控制电极且耦合到晶体管226的第一电流电极(例如,集电极)。晶体管224的第一电流电极耦合到VDD供应端且晶体管224的第二电流电极在节点V1处耦合。晶体管226的第二电流电极(例如,发射极)耦合到GND供应端。晶体管226的控制电极(例如,基极)耦合到形成电流镜的晶体管208的控制电极和第一电流电极,由此第二分支电流I2是电流I4的镜像电流。PTAT电流补偿电路被配置成借助于电流源流过的晶体管224向PTAT电路提供电流。
在示例性电压参考电路102中,PTAT电路的BJT Q2配置有比BJT Q1大八倍的发射极面积。举例来说,Q2可形成为并联连接的Q1大小的七个晶体管,因此形成8∶1的电流密度Q1∶Q2。在一些实施例中,Q2可被配置成与Q1形成其它电流密度比。PTAT电流补偿电路的BJTQ3被配置成与Q1具有相同大小。PTAT电流补偿电路的晶体管224被配置成具有两倍于晶体管222的宽度尺寸。举例来说,晶体管224可形成为并联连接的两个晶体管(晶体管222大小)。在一些实施例中,Q3以及晶体管222和224可被配置成具有其它大小关系。
在操作中,电流源220向齐纳二极管202提供偏置电流I1且向输出分压器电阻器214到216提供偏置电流I5,而PTAT电流补偿电路系统向PTAT电路提供电流(2*I4)。因为PTAT电流补偿电路系统向PTAT电路系统提供电流,且因为节点V2处的电压随温度保持恒定,所以齐纳二极管偏置电流稳定化,从而允许显著改进随温度的线性。齐纳电压在节点V1处产生且参考电压VREF在输出端处提供。在此实施例中,节点V1处的齐纳电压大约是5.0伏且VREF电压大约是1.25伏。在一些实施例中,可产生其它齐纳和VREF电压。PTAT电路借助于Q1和Q2的电流密度之间的差产生PTAT电流I4(例如,ΔVBE/电阻器212)。PTAT电流I4跨电阻器218形成PTAT电压,从而补偿齐纳电压随温度的变化且在节点V2处产生稳定电压。因为Q3被配置成与Q1和Q2成电流镜布置,所以Q1分支电流I4成镜像以形成PTAT电流补偿电路的Q3分支电流I2。继而,通过晶体管224形成的电流充当用于使PTAT电路系统偏置的电流源。
图3以示意图形式示出根据本公开的替代实施例的示例性电压参考电路102。电压参考电路102包括齐纳二极管302、与绝对温度成正比(PTAT)电路、输出分压器、偏置电流源320和PTAT电流补偿电路。电压参考电路102耦合到标注为VDD的第一电压供应端和标注为GND的第二电压供应端,且在标注为VREF的输出端处提供参考电压VREF。可在第一电压供应端处提供标称工作电压(通常被称作VDD)。第一电压供应端还可被称为VDD供应端。可在第二电压供应端处提供0伏或接地电压。第二电压供应端还可被称为GND供应端或接地供应端。
PTAT电路包括N沟道MOSFET 304和306、PNP BJT 308和310(Q2和Q1)和电阻器312。晶体管304和306被配置成与PTAT电流补偿电路的N沟道MOSFET 326形成第一电流镜。晶体管304和306中的每一个的第一电流电极耦合到GND供应端。晶体管306的第二电流电极耦合到晶体管304和306的控制电极。晶体管308和310被配置成形成第二电流镜。晶体管304的第二电流电极耦合到晶体管308的第一电流电极(例如,集电极)以及晶体管308和310的控制电极(例如,基极)。晶体管308的第二电流电极(例如,发射极)在节点V2处耦合。晶体管310的第二电流电极耦合到电阻器312的第一端且电阻器312的第二端在节点V2处耦合。
输出分压器在节点V2处耦合到PTAT电路。输出分压器包括电阻器314到316,所述电阻器314到316被配置成在VREF输出端处提供大约1.25伏的参考电压。在一些实施例中,输出分压器可被配置成提供除1.25伏外的参考电压。电阻器314的第一端在节点V2处耦合且电阻器314的第二端在VREF输出端处耦合到电阻器316的第一端。电阻器316的第二端耦合到GND供应端。电阻器318耦合在节点V1与节点V2处的PTAT电路之间。电阻器318的第一端在节点V1处耦合且电阻器318的第二端在节点V2处耦合。
齐纳二极管302在节点V1处耦合。齐纳二极管302包括在节点V1处耦合的第一端(例如,阴极)和耦合到GND供应端的第二端(例如,阳极)。电流源320还在节点V1处耦合且被配置成向齐纳二极管302提供偏置电流。电流源320包括耦合到VDD供应端的第一端(例如,输入)和在节点V1处耦合的第二端(例如,输出)。
PTAT电流补偿电路包括P沟道MOSFET 322和324以及N沟道MOSFET 326。晶体管322和324被布置成形成电流镜,所述电流镜具有在节点V1处耦合的第一分支(例如,镜像电流分支)和耦合到晶体管326的第二分支。晶体管322的第一电流电极耦合到VDD供应端且晶体管322的第二电流电极耦合到晶体管322和324的控制电极且耦合到晶体管326的第一电流电极。晶体管324的第一电流电极耦合到VDD供应端且晶体管324的第二电流电极在节点V1处耦合。晶体管326的第二电流电极耦合到GND供应端。晶体管326的控制电极耦合到形成电流镜的晶体管306的控制电极和第二电流电极,由此第二分支电流I2是电流I4的镜像电流。PTAT电流补偿电路被配置成借助于电流源流过的晶体管324向PTAT提供电流。
在示例性电压参考电路102中,PTAT电路的BJT Q2配置有比BJT Q1大八倍的发射极面积。举例来说,Q2可形成为并联连接的具有Q1大小的七个晶体管,因此形成8∶1比的电流密度Q1∶Q2。在一些实施例中,Q2可被配置成与Q1形成其它电流密度比。PTAT电流补偿电路的晶体管326被配置成与晶体管306具有相同大小。PTAT电流补偿电路的晶体管324被配置成具有两倍于晶体管322的宽度尺寸。举例来说,晶体管324可形成为并联连接的两个晶体管(具有晶体管322大小)。在一些实施例中,晶体管322到326可被配置成具有其它大小关系。
在操作中,电流源320向齐纳二极管302提供偏置电流且向输出分压器电阻器314到316提供偏置电流I5,而PTAT电流补偿电路系统向PTAT电路提供电流。因为PTAT电流补偿电路系统向PTAT电路系统提供电流,且因为节点V2处的电压随温度保持恒定,所以齐纳二极管偏置电流稳定化,从而允许显著改进随温度的线性。齐纳电压在节点V1处产生且参考电压VREF在输出端处提供。在此实施例中,节点V1处的齐纳电压大约是5.0伏且VREF电压大约是1.25伏。在一些实施例中,可产生其它齐纳和VREF电压。PTAT电路借助于Q1和Q2的电流密度之间的差产生PTAT电流I4(例如,ΔVBE/电阻器312)。PTAT电流I4跨电阻器318形成PTAT电压,从而补偿齐纳电压随温度的变化且在节点V2处产生稳定电压。因为晶体管326被配置成与晶体管304和306成电流镜布置,所以Q2分支电流I4成镜像以形成PTAT电流补偿电路的分支电流I2。继而,通过晶体管324形成的电流充当用于使PTAT电路系统偏置的电流源。
图4以曲线图形式示出根据本发明的实施例的示例性参考电压VREF对温度。温度值在X轴上以摄氏度(℃)示出,且VREF电压值在Y轴上示出。图4的曲线图包括描绘VREF产生的电压对温度的模拟结果的曲线图402和404。在此例子中,曲线图402示出来自已知齐纳二极管参考电压产生器的VREF电压输出,其中PTAT电流补偿不会随温度变化多于2毫伏(mV)。相比之下,曲线图404示出来自示例性电压参考电路102的VREF电压输出,所述VREF电压输出随温度变化小于0.1mV。因为电压参考电路102包括PTAT电流补偿电路系统以向PTAT电路提供偏置电流,所以齐纳二极管偏置电流保持稳定,从而允许VREF电压输出与温度具有基本上平坦的恒定关系。
大体上,提供一种电压参考电路,其包括:齐纳二极管,所述齐纳二极管具有耦合到第一节点的第一端和耦合到第一电压供应端的第二端;在第一节点处耦合的与绝对温度成正比(PTAT)电路,所述PTAT电路被配置成产生PTAT电流;和在第一节点处耦合的PTAT补偿电路,所述PTAT补偿电路包括第一电流镜,所述第一电流镜具有在第一节点处耦合的第一分支。PTAT补偿电路的第一电流镜可进一步包括耦合到第一晶体管的第一电流电极的第二分支。PTAT电路可包括耦合到第一晶体管的控制电极的第二电流镜。第一晶体管和形成第二电流镜的晶体管可表征为双极结型晶体管(BJT)。参考电路可进一步包括电流源,所述电流源具有耦合到第二电压供应端的输入和在第一节点处耦合的输出。PTAT补偿电路的第一电流镜可包括:第一晶体管,其具有耦合到第二电压供应端的第一电流电极和经耦合以在第一节点处形成第一分支的第二电流电极;和第二晶体管,其具有耦合到第二电压供应端的第一电流电极以及耦合到第一晶体管和第二晶体管的控制电极的第二电流电极。参考电路可进一步包括第一电阻器,所述第一电阻器具有在第一节点处耦合的第一端和在第二节点处耦合的第二端,所述PTAT电流跨第一电阻器形成PTAT电压。参考电路可进一步包括耦合在第二节点与第一电压供应端之间的分压器,所述分压器被配置成在输出端处提供参考电压。齐纳二极管的第一端可表征为阴极且齐纳二极管的第二端可表征为阳极。
在另一实施例中,提供一种电压参考电路,其包括:齐纳二极管,所述齐纳二极管具有耦合到第一节点的第一端和耦合到第一电压供应端的第二端;在第一节点处耦合的与绝对温度成正比(PTAT)电路,所述PTAT电路被配置成产生PTAT电流;和在第一节点处耦合的PTAT补偿电路,所述PTAT补偿电路包括:第一晶体管,其具有耦合到第二电压供应端的第一电流电极和在第一节点处耦合的第二电流电极;和第二晶体管,其具有耦合到第二电压供应端的第一电流电极以及耦合到第一晶体管和第二晶体管的控制电极的第二电流电极;和第三晶体管,其具有耦合到第二晶体管的第二电流电极的第一电流电极、耦合到PTAT电路的控制电极和耦合到第一电压供应端的第二电流电极。PTAT电路可包括耦合到第三晶体管的控制电极的第一电流镜,所述第一电流镜和所述第三晶体管被布置成使镜像电流流动通过第三晶体管。参考电路可进一步包括电流源,所述电流源具有耦合到第二电压供应端的输入和在第一节点处耦合的输出。齐纳二极管的第一端可表征为阴极且齐纳二极管的第二端可表征为阳极。参考电路可进一步包括第一电阻器,所述第一电阻器具有在第一节点处耦合的第一端和在第二节点处耦合的第二端,所述PTAT电流跨第一电阻器形成PTAT电压。参考电路可进一步包括耦合在第二节点与第一电压供应端之间的分压器,所述分压器包括:第二电阻器,其具有在第二节点处耦合的第一端和在输出端处耦合的第二端;和第三电阻器,其具有耦合到输出端的第一端和耦合到第一电压供应端的第二端。输出端可耦合到模/数转换器的输入端。参考电路可被配置成在输出端处提供1.25伏参考电压。
在又一实施例中,提供一种产生参考电压的方法,包括:提供耦合在第一节点与第一电压供应端之间的齐纳二极管;借助于在第一节点处耦合的PTAT电路产生与绝对温度成正比(PTAT)电流,所述PTAT电流跨在第一节点处耦合的第一电阻器形成PTAT电压;和借助于在第一节点处耦合的PTAT补偿电路在第一节点处注入PTAT补偿电流,所述PTAT补偿电路包括:第一晶体管,其具有耦合到第二电压供应端的第一电流电极和在第一节点处耦合的第二电流电极;和第二晶体管,其具有耦合到第二电压供应端的第一电流电极以及耦合到第一晶体管和第二晶体管的控制电极的第二电流电极;和第三晶体管,其具有耦合到第二晶体管的第二电流电极的第一电流电极、耦合到PTAT电路的控制电极和耦合到第一电压供应端的第二电流电极。PTAT补偿电流可基于通过第三晶体管的镜像电流。所述方法可进一步包括在耦合到PTAT电路的分压器电路的输出处产生参考电压。
到目前为止,应了解,已经提供实施于半导体集成电路上的齐纳二极管电压参考电路系统,所述齐纳二极管电压参考电路产生在扩大的温度范围(例如,-40到150℃)内的基本恒定的参考电压。耦合到与绝对温度成正比(PTAT)电路的齐纳二极管基于偏置电流产生参考电压。PTAT电流补偿电路基于来自PTAT电路的镜像电流注入电流。所注入电流用以稳定齐纳二极管偏置电流,从而允许显著改进在扩大的温度范围内的参考电压的线性。
由于实施本发明的设备大部分由本领域的技术人员已知的电子组件和电路组成,因此为了理解和了解本发明的基本概念且为了不混淆或偏离本发明的教示,将不会以比上文所示出的认为必要的任何更大程度阐述电路细节。
尽管本发明已关于具体导电型或电势的极性进行描述,但本领域的技术人员会了解到,可颠倒导电型或电势的极性。
本文中所描绘的架构仅仅是示例性的,且实际上可实施实现相同功能的许多其它架构。从抽象角度但仍具有明确意义来说,实现相同功能的任何组件布置实际上“相关联”,使得所希望的功能得以实现。因此,本文中经组合以实现特定功能的任何两个组件都可被视为彼此“相关联”,使得所希望的功能得以实现,而不管架构或中间组件如何。同样地,如此相关联的任何两个组件还可被视为彼此“可操作地连接”或“可操作地耦合”以实现所要功能。
此外,本领域的技术人员应认识到,上文所描述的操作的功能之间的界限仅为说明性的。多个操作的功能可组合成单一操作,和/或单一操作的功能可分布在额外操作中。此外,替代实施例可包括特定操作的多个实例,且操作的次序可在各种其它实施例中进行更改。
尽管本文中参考具体实施例描述了本发明,但可在不脱离如所附权利要求书中所阐述的本发明的范围的情况下进行各种修改和改变。因此,说明书和图式应视为说明性而不是限制性意义,且预期所有此类修改都包括在本发明的范围内。并不意图将本文中相对于具体实施例所描述的任何优势、优点或针对问题的解决方案理解为任何或所有权利要求的关键、必需或必不可少的特征或元件。
此外,如本文中所使用,术语“一”被定义为一个或多于一个。而且,权利要求书中例如“至少一个”和“一个或多个”等介绍性短语的使用不应被解释为暗示由不定冠词“一”导入的另一权利要求要素将含有此导入的权利要求要素的任何特定权利要求书限于仅含有一个此类要素的发明,甚至是在同一权利要求书包括介绍性短语“一个或多个”或“至少一个”和例如“一”等不定冠词时。定冠词的使用也是如此。
除非另有陈述,否则例如“第一”和“第二”等术语用于任意地区别此类术语所描述的元件。因此,这些术语未必意图指示此些元件的时间上的优先级或其它优先级。

Claims (5)

1.一种电压参考电路,其特征在于,包括:
齐纳二极管(202),其具有耦合到第一节点(V1)的第一端和耦合到接地供应端(GND)的第二端;
偏置电流源(220),所述偏置电流源连接在电压供应端(VDD)和所述第一节点之间;
第一电阻器(218),所述第一电阻器具有连接到所述第一节点的第一端和连接到第二节点(V2)的第二端;
连接在所述第一节点和所述接地供应端之间的与绝对温度成正比PTAT电路(204到212),所述PTAT电路被配置成产生PTAT电流以及建立在所述第一电阻器两端的PTAT电压用于补偿所述齐纳二极管两端的电压随温度的变化;和
在所述第一节点处耦合的PTAT补偿电路(222到226),所述PTAT补偿电路包括第一电流镜,所述第一电流镜具有在所述第一节点处耦合的第一分支(224)和第二分支(222,226),其中所述第一分支用于偏置PTAT电路,所述第二分支在包含所述PTAT电路的第一晶体管(208)和所述PTAT电路的第二晶体管(210)的电流镜布置中;以及
输出电压分压器(214、216),所述输出电压分压器连接在所述第二节点和所述接地供应端之间并配置成在输出端处(VREF)提供参考电压。
2.根据权利要求1所述的电压参考电路,其特征在于,其中所述分压器包括:
第二电阻器(214),其具有在所述第二节点处耦合的第一端和在输出端(VREF)处耦合的第二端;和
第三电阻器(216),其具有耦合到所述输出端的第一端和耦合到所述接地供应端的第二端。
3.根据权利要求1或2所述的电压参考电路,其特征在于,所述输出端耦合到模/数转换器(ADC 104)的输入端。
4.根据权利要求1或2所述的电压参考电路,其特征在于,所述齐纳二极管的所述第一端被表征为阴极且所述齐纳二极管的所述第二端被表征为阳极。
5.一种产生参考电压的方法,其特征在于,所述方法包括:
在第一节点(V1)处产生齐纳电压;
借助于在所述第一节点处耦合的PTAT电路(204到212、218)产生与绝对温度成正比PTAT电流,所述PTAT电流跨在所述第一节点处耦合的第一电阻器形成PTAT电压;和
借助于在所述第一节点处耦合的PTAT补偿电路(222到226)在所述第一节点处注入PTAT补偿电流,通过:
以电流镜布置的方式镜像通过PTAT电路的电流;
以PTAT补偿电路中的电流镜的方式对镜像通过PTAT电路的电流所得的电流镜像以提供所述PTAT补偿电流;以及
在输出电压分压器的中心节点处产生参考电压,所述输出电压分压器包括串联连接在第二节点和接地供应端之间并配置成在输出端处提供参考电压。
CN201910297109.9A 2018-04-13 2019-04-12 齐纳二极管电压参考电路 Active CN110377101B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP18305459.2 2018-04-13
EP18305459.2A EP3553625A1 (en) 2018-04-13 2018-04-13 Zener diode voltage reference circuit

Publications (2)

Publication Number Publication Date
CN110377101A CN110377101A (zh) 2019-10-25
CN110377101B true CN110377101B (zh) 2022-11-01

Family

ID=62046826

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910297109.9A Active CN110377101B (zh) 2018-04-13 2019-04-12 齐纳二极管电压参考电路

Country Status (3)

Country Link
US (1) US10955868B2 (zh)
EP (1) EP3553625A1 (zh)
CN (1) CN110377101B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3553625A1 (en) 2018-04-13 2019-10-16 NXP USA, Inc. Zener diode voltage reference circuit
EP3680745B1 (en) * 2019-01-09 2022-12-21 NXP USA, Inc. Self-biased temperature-compensated zener reference
EP3812873A1 (en) * 2019-10-24 2021-04-28 NXP USA, Inc. Voltage reference generation with compensation for temperature variation
EP3926437B1 (en) * 2020-06-16 2024-04-03 NXP USA, Inc. A high accuracy zener based voltage reference circuit

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1401745A (en) * 1972-07-31 1975-07-30 Itt Voltage stabilization circuit
US4093907A (en) * 1975-11-28 1978-06-06 Licentia Patent-Verwaltungs-G.M.B.H. Reference source for producing a current which is independent of temperature
US4352056A (en) * 1980-12-24 1982-09-28 Motorola, Inc. Solid-state voltage reference providing a regulated voltage having a high magnitude
US7423416B1 (en) * 2007-09-12 2008-09-09 Freescale Semiconductor, Inc. Voltage regulator and method for providing a regulated output
CN206505341U (zh) * 2017-02-21 2017-09-19 深圳伊凡微电子有限公司 一种高电压输入带隙基准电路
CN107402595A (zh) * 2016-05-19 2017-11-28 恩智浦美国有限公司 补偿电路

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3538424A (en) * 1968-01-29 1970-11-03 Motorola Inc Voltage regulator with continuously variable dc reference
JPS5515512A (en) * 1978-07-19 1980-02-02 Hitachi Ltd Constant voltage output circuit
US4315209A (en) 1980-07-14 1982-02-09 Raytheon Company Temperature compensated voltage reference circuit
DE69230856T2 (de) 1991-08-21 2000-11-09 Analog Devices Inc Verfahren zur temperaturkompensation von zenerdioden mit entweder positiven oder negativen temperaturkoeffizienten
JPH05100757A (ja) 1991-10-04 1993-04-23 Nec Corp 基準電圧発生回路
US5568368A (en) 1993-05-03 1996-10-22 General Electric Company Square-wave converters with soft voltage transitions for ac power distribution systems
US5446349A (en) * 1994-05-10 1995-08-29 Wheelock Inc. Strobe circuit utilizing optocoupler in DC-to-DC converter
US6271605B1 (en) 1999-05-04 2001-08-07 Research In Motion Limited Battery disconnect system
US7246416B2 (en) * 2000-10-19 2007-07-24 Leonard Arnold Duffy Slidingly Engagable Fasteners and method
US6921199B2 (en) * 2002-03-22 2005-07-26 Ricoh Company, Ltd. Temperature sensor
US7426416B2 (en) 2004-10-20 2008-09-16 International Business Machines Corporation System and method for sensor replication for ensemble averaging in micro-electromechanical systems (MEMS)
JP4808069B2 (ja) 2006-05-01 2011-11-02 富士通セミコンダクター株式会社 基準電圧発生回路
US20090059623A1 (en) 2007-08-29 2009-03-05 Jun Cai Switched-mode Power Supply With EMI Isolation
US8222955B2 (en) * 2009-09-25 2012-07-17 Microchip Technology Incorporated Compensated bandgap
CN105027017B (zh) * 2013-06-20 2016-11-09 富士电机株式会社 基准电压电路
US9377805B2 (en) 2013-10-16 2016-06-28 Advanced Micro Devices, Inc. Programmable bandgap reference voltage
US9448579B2 (en) * 2013-12-20 2016-09-20 Analog Devices Global Low drift voltage reference
US10281946B1 (en) 2017-11-10 2019-05-07 Texas Instruments Incorporated Input current limit in digital input receivers
EP3553625A1 (en) 2018-04-13 2019-10-16 NXP USA, Inc. Zener diode voltage reference circuit

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1401745A (en) * 1972-07-31 1975-07-30 Itt Voltage stabilization circuit
US4093907A (en) * 1975-11-28 1978-06-06 Licentia Patent-Verwaltungs-G.M.B.H. Reference source for producing a current which is independent of temperature
US4352056A (en) * 1980-12-24 1982-09-28 Motorola, Inc. Solid-state voltage reference providing a regulated voltage having a high magnitude
US7423416B1 (en) * 2007-09-12 2008-09-09 Freescale Semiconductor, Inc. Voltage regulator and method for providing a regulated output
CN107402595A (zh) * 2016-05-19 2017-11-28 恩智浦美国有限公司 补偿电路
CN206505341U (zh) * 2017-02-21 2017-09-19 深圳伊凡微电子有限公司 一种高电压输入带隙基准电路

Also Published As

Publication number Publication date
US20190317542A1 (en) 2019-10-17
CN110377101A (zh) 2019-10-25
US10955868B2 (en) 2021-03-23
EP3553625A1 (en) 2019-10-16

Similar Documents

Publication Publication Date Title
CN110377101B (zh) 齐纳二极管电压参考电路
KR101031434B1 (ko) 초저전력 아날로그 보상 회로 및 보상 방법
US8222955B2 (en) Compensated bandgap
US10496122B1 (en) Reference voltage generator with regulator system
JPH0951266A (ja) 基板電圧を所望の値に維持するための回路及び方法
US7798707B2 (en) Systems and methods for determining device temperature
US11742811B2 (en) Operational amplifier offset trim
TW201931046A (zh) 包括帶隙參考電路的電路
JPH0784659A (ja) 電圧基準のための曲率補正回路
US5045773A (en) Current source circuit with constant output
KR100307835B1 (ko) 정전압회로
CN111610354B (zh) 电流生成电路
US11099593B2 (en) Base current cancellation circuit and method therefor
GB2265478A (en) Reference voltage generating circuit
CN114726352A (zh) 半导体器件
CN113805633A (zh) 基于高准确度齐纳的电压参考电路
US8203324B2 (en) Low voltage bandgap voltage reference circuit
EP3327538B1 (en) Voltage reference circuit
US6459396B2 (en) Electric current switch circuit and D/A converter using same
JP2002099336A (ja) バンド・ギャップ・レファレンス回路
KR100724145B1 (ko) 씨모스 레퍼런스 회로
KR100286806B1 (ko) 기준전압 발생회로
JP2001217393A (ja) Cmos集積回路
CN117130422A (zh) 基准电压电路
JP2772069B2 (ja) 定電流回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant