CN110310690A - Sram模块与sram模块的写入控制方法 - Google Patents

Sram模块与sram模块的写入控制方法 Download PDF

Info

Publication number
CN110310690A
CN110310690A CN201910615928.3A CN201910615928A CN110310690A CN 110310690 A CN110310690 A CN 110310690A CN 201910615928 A CN201910615928 A CN 201910615928A CN 110310690 A CN110310690 A CN 110310690A
Authority
CN
China
Prior art keywords
memory cell
sram module
multiple memory
bit line
cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910615928.3A
Other languages
English (en)
Other versions
CN110310690B (zh
Inventor
连南钧
游江成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
M31 Technology Corp
Original Assignee
M31 Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by M31 Technology Corp filed Critical M31 Technology Corp
Priority to CN201910615928.3A priority Critical patent/CN110310690B/zh
Publication of CN110310690A publication Critical patent/CN110310690A/zh
Application granted granted Critical
Publication of CN110310690B publication Critical patent/CN110310690B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明公开了SRAM模块与SRAM模块的写入控制方法。所述SRAM模块,具有多个记忆体单元,包含:一位元线,耦接该多个记忆体单元,用来传输一写入数据;一检测单元,用来产生一控制信号;一电容元件,耦接该位元线;以及一充电单元,耦接该检测单元及该电容元件,用来依据该控制信号对该电容元件充电。其中,当该电容元件充电后,其两端的电压差被用来对该位元线产生一压降。

Description

SRAM模块与SRAM模块的写入控制方法
本案是一件分案申请,母案是申请日为2015年02月12日,申请号为2015100755881的中国发明专利申请。
技术领域
本发明涉及一种静态随机存取记忆体(Static Random-Access Memory,SRAM),尤其是关于SRAM的写入操作。
背景技术
图1是SRAM的一记忆体单元的电路图。记忆体单元110包含六个晶体管。晶体管112及晶体管114构成一个反相器,晶体管122及晶体管124构成另一个反相器。一个反相器的输出端耦接至另一个反相器的输入端,形成闩锁器(latch)以储存位元数据。两个反相器分别通过晶体管116及晶体管126耦接成对的位元线(bit line)132及位元线134。晶体管116及晶体管126耦接字元线(word line)140。藉由字元线140控制晶体管116及晶体管126的导通与否可控制记忆体单元110的存取。
当记忆体单元110储存数据1(假设其中一反相器的输出端Q为高准位,另一反相器的输出端QB为低准位),并且准备对记忆体单元110写入数据0,此时位元线132为低准位,位元线134为高准位。当晶体管116开启时,有一电流流过晶体管112及晶体管116,以拉低输出端Q的准位。图2A及图2B是当记忆体单元110进行写入操作时反相器的输出端的电压变化。在图2A中,在字元线为高准位的期间(TWL),晶体管116及晶体管126导通。输出端Q的电压准位因为放电而下降,另一方面输出端QB的电压准位则升高。当TWL结束时(字元线回到低准位),输出端Q来到低准位,且输出端QB来到高准位,代表写入操作成功,记忆体单元110所储存的数据已经由1变为0。然而如果放电的电流不够大,或是晶体管112的上拉(pull-up)能力太强,导致输出端Q的准位无法在TWL的期间内由高准位转换至低准位(相对的输出端QB无法由低准位转换至高准位)(如图2B所示),则代表写入操作失败。
发明内容
鉴于现有技术的不足,本发明的一目的在于提供一种SRAM模块与SRAM模块的写入控制方法,以降低SRAM写入操作的失败机率。
本发明公开一种SRAM模块的写入控制方法,应用于具有多个记忆体单元及一位元线的一SRAM模块,包含:在多个记忆体单元的数据保存期间提供一第一电压准位作为该多个记忆体单元的供应电压;将该多个记忆体单元对应储存的该第一电压准位放电至一第二电压准位;以及利用该位元线对该多个记忆体单元执行写入程序;其中该第一电压准位放电至该第二电压准位的放电时间与该多个记忆体单元的数量有关。
本发明还公开一种SRAM模块,具有多个记忆体单元,其包含:一位元线,耦接该多个记忆体单元,用来传输一写入数据;一检测单元,用来产生一控制信号;一电容元件,耦接该位元线;以及一充电单元,耦接该检测单元及该电容元件,用来依据该控制信号对该电容元件充电;其中,当该电容元件充电后,其两端的电压差被用来对该位元线产生一压降。
本发明还公开一种SRAM模块的写入控制方法,应用于具有多个记忆体单元及一位元线的一SRAM模块,其包含:产生一致能信号;依据与该多个记忆体单元的个数相关的一特征值产生一控制信号;依据该致能信号及该控制信号产生一电压差;以及将该电压差施加于该位元线,以在该位元线上形成一压降。
本发明的SRAM模块与SRAM模块的写入控制方法能够适应性地降低记忆体单元的电压,以及调整位元线的压降,以提升写入操作的可靠度。相较于现有技术,本发明的电压调整具有弹性,能够依记忆体阵列的大小作适当变化。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1为SRAM的一记忆体单元的电路图;
图2A~图2B为当记忆体单元进行写入操作时反相器的输出端的电压变化;
图3为本发明的SRAM模块的一实施例的电路图;
图4为对应图3的SRAM模块的各信号的时序图;
图5为电容放电时间的示意图;
图6为本发明的SRAM模块的另一实施例的电路图;
图7为对应图6的SRAM模块的各信号的时序图;
图8为电容放电时间与充电时间的示意图;
图9为本发明的SRAM模块的另一实施例的电路图;
图10为对应图9的SRAM模块的各信号的时序图;
图11为本发明的SRAM模块的写入控制方法的一实施例的流程图;以及
图12为本发明的SRAM模块的写入控制方法的另一实施例的流程图。
附图标记说明:110、310、910-记忆体单元;112、114、116、122、124、126-晶体管;132、134、610、920-位元线;140-字元线;320、620-记忆体模拟单元;330、630、930-检测单元;332、356、362、632、652、662、672、932、934、935、937、952、962、972-开关元件;333、354、633、664、936、964-电阻;334、336、634、938-反相器;350-放电单元;352-与非门;360、650、950-启动单元;605、905-写入驱动电路;640、940-电容;660、960-充电单元;670、970-重置单元;S1110~S1160、S1210~S1240-步骤。
具体实施方式
以下说明内容的技术用语是参照本技术领域的习惯用语,如本说明书对部分用语有加以说明或定义,该部分用语的解释是以本说明书的说明或定义为准。
本发明的公开内容包含SRAM模块与SRAM模块的写入控制方法,以提升写入操作的可靠度。在实施为可能的前提下,本技术领域具有通常知识者能够依本说明书的公开内容来选择等效的元件或步骤来实现本发明,亦即本发明的实施并不限于后叙的实施例。由于本发明的SRAM模块所包含的部分元件单独而言可能为已知元件,因此在不影响该装置发明的充分公开及可实施性的前提下,以下说明对于已知元件的细节将予以节略。
图3是本发明的SRAM模块的一实施例的电路图。通常一个SRAM模块包含由多个记忆体单元所组成的阵列。图中所示的k个记忆体单元310-1~310-k为阵列中的某一行(k为正整数),连接至同一对位元线。每一记忆体单元310通过启动单元360耦接电压源VCCA以供电给记忆体单元310的闩锁器。记忆体模拟单元320为SRAM模块中用来追踪记忆体单元的阵列中某一行的记忆体单元310的个数。举例来说,当SRAM模块为一记忆体编译器(memorycompiler或SRAM compiler),记忆体单元的阵列的大小为可调,而记忆体模拟单元320的大小与记忆体单元的阵列中某一行的记忆体单元310的个数成比例。如此一来,SRAM模块的控制单元(图未示)可以依据记忆体模拟单元320的大小调整SRAM模块的控制参数。记忆体模拟单元320可以是由结构与记忆体单元310相同的虚拟记忆体单元(dummy cell)所组成,或是简单的利用金属线段来模拟,例如虚拟位元线(replica bit line),或是与记忆体单元310的个数成比例的PN接面(PN junction)。控制单元可以藉由检测记忆体模拟单元320的电阻及/或电容的变化来得知记忆体单元的阵列的大小。
检测单元330耦接记忆体模拟单元320,用来检测记忆体模拟单元320的特征值的大小。特征值可以为上述的电阻值或电容值。检测单元330包含开关元件332、电阻333以及两个串接的反相器334及336。检测单元330耦接放电单元350。放电单元350依据检测单元330的输出(即控制信号S2)与致能信号CLK决定何时形成放电路径。当放电路径形成时,记忆体单元310所形成的等效电容沿着该放电路径放电,使记忆体单元310上的相关节点的电压准位降低,亦即使记忆体单元310的闩锁器的供应电压或储存电压准位降低。
图4是对应图3的SRAM模块的各信号的时序图。开关元件332依据致能信号CLK呈现导通/不导通。在开关元件332导通之前(即图4中致能信号CLK为低准位时),启动单元360开启(开关元件362导通)且放电单元350关闭(开关元件356不导通),此时每个记忆体单元310通过启动单元360耦接至电压源VCCA(即保存数据的状态),因此每个记忆体单元310的闩锁器的供应电压具有VCCA的电位。另一方面,此时记忆体模拟单元320的等效电容也同样预充电至高准位(即节点S1为高准位),此时控制信号S2亦为高准位。
高准位的控制信号S2与低准位的致能信号CLK经过与非门(NAND gate)352后使信号S3为高准位,所以此时放电单元350关闭(开关元件356不导通),记忆体单元310上的电压维持在VCCA。致能信号CLK在时间T1时转换准位,信号S3随的由高准位转换至低准位,此时启动单元360关闭并且放电单元350开启。因此记忆体单元310不再接收电压源VCCA的供给电压,并且由电阻354所在的放电路径开始放电。记忆体单元310具有电容效应,当其维持在保存数据的状态时,每一记忆体单元310的等效电容皆被充电至VCCA。而放电单元350开启后,每个记忆体单元310皆经由同样的放电路径放电。另一方面,当致能信号CLK由低准位转换至高准位时,开关元件332导通,记忆体模拟单元320的等效电容亦开始放电。因此信号S1开始下降,下降至反相器334的临界值时,控制信号S2发生准位转换(时间T2处)。此时高准位的致能信号CLK及低准位的控制信号S2使信号S3也发生准位转换,使放电单元350关闭,记忆体单元310停止放电。在此过程中,记忆体单元310上的电压(亦即节点SC的电压)由VCCA下降至VCCA’。较低的电压有助减弱记忆体单元310中的上拉电流(即PMOS的电流),以提高写入操作的可靠度。上述的开关元件356的尺寸可以与记忆体单元310的PMOS相同,亦即两者的长宽比(aspect ratio)相同,以便模拟记忆体单元310的PMOS的上拉强度。更明确地说,当记忆体单元310的PMOS的上拉强度愈强,开关元件356可以提供具有更大电流的放电路径,以将节点SC的准位拉的更低。在不同的实施例中,开关元件356亦可以由传输门(transmission gate)实作。
理论上,上述的电压值VCCA’愈低愈有利写入操作,但仍应避免过低以防止非正在进行写入操作的记忆体单元310无法保存其所储存的数据。请注意,所有记忆体单元310实质上为并联关系,当k愈大时,并联后的等效电容值就愈大。在放电路径的放电电流不变的情况下,愈大的电容必须经过愈长的时间才能达到相同的压降(VCCA-VCCA’)。另一方面,记忆体模拟单元320的等效电容的大小亦与k成比例关系,k值愈大,记忆体模拟单元320的等效电容值就愈大。也就是说当k值愈大,信号S1从开始下降到达临界值之前所经过的时间(即T2-T1)就愈长。因此可以发现,本发明能够因应SRAM模块的记忆体单元的阵列的大小(与k成比例)自动调整记忆体单元310的放电时间。如图5所示,当k值较小时(对应较小的记忆体单元的阵列),记忆体模拟单元320的等效电容及记忆体单元310的并联等效电容皆有比较快的放电速度(实线);另一方面,当k值较大时(虚线),本发明的电路自动提供较长的放电时间(即T2’-T1),使得无论记忆体单元的阵列大小为何,记忆体单元310皆可得到相同的电压降。
当记忆体单元310上的电压降至目标电压VCCA’后,便可更顺利进行对记忆体单元310的写入程序。所以在图4中,字元线的开启时间理想上是位于T2或T2之后,当然亦可在T2之前,如T1,就开始写入程序,本发明不以此为限。再者,当写入程序完成(字元线关闭),必须再控制致能信号CLK由高准位转换至低准位,以便将检测单元330的开关元件332及放电单元350的开关元件356关闭,并且将启动单元360的开关元件362开启,此时记忆体单元310上的电压将再次提升至VCCA,以使记忆体单元310得以较高的供应电压来保存数据而具有较低的数据遗失风险。
图6是本发明的SRAM模块的另一实施例的电路图。在记忆体单元的写入程序中,写入驱动电路605控制位元线610的电压准位,以传输待写入的数据。位元线610通过电容640耦接重置单元670及充电单元660。启动单元650耦接于电压源VCCA与充电单元660之间。充电单元660更耦接至检测单元630。检测单元630用来检测记忆体模拟单元620的大小,并输出控制信号TG控制充电单元660。充电单元660包含开关元件662以及电阻664。开关元件662依据控制信号TG呈现导通/不导通状态。启动单元650及重置单元670各包含开关元件652及开关元件672,分别依据致能信号CLK的反相信号及信号RS呈现导通/不导通状态。检测单元630包含开关元件632、电阻633及反相器634。开关元件632依据致能信号CLK呈现导通/不导通状态。开关元件632导通时记忆体模拟单元620的等效电容通过电阻633放电,放电过程中反相器634输入端的准位(即节点STG的准位)下降。以下以各信号的时序图来说明此电路的运作方式。电容640例如可以用MOS电容实作,但不以此为限。
图7是对应图6的SRAM模块的各信号的时序图。当致能信号CLK为低准位时,开关元件632及开关元件652不导通,此时记忆体模拟单元620的等效电容尚未开始放电,节点STG为高准位,而启动单元650关闭可确保充电单元660不会对电容640充电。另一方面,当致能信号CLK为低准位时信号RS为高准位,使电容640的其中一端接地(即节点SCA的准位为0)。在时间T1时,致能信号CLK由低准位转换至高准位,开关元件632成导通状态,使记忆体模拟单元620的等效电容经由电阻633开始放电。另一方面,高准位的致能信号CLK使启动单元650开启(开关元件652导通),且信号RS由高准位转换至低准位使重置单元670关闭(开关元件672不导通)。此时低准位的控制信号TG亦使充电单元660开启(开关元件662导通),电压源VCCA通过电阻664开始对电容640充电。
在T1至T2的时间内,一方面节点STG的准位持续下降,另一方面节点SCA的准位持续升高。当节点STG的准位下降至反相器634的临界点时(时间T2),控制信号TG由低准位转换至高准位,使得充电单元660关闭(开关元件662不导通)。因此时间点T2之后充电单元660停止对电容640充电,节点SCA的准位便不再变化。电容640的端电压在T1至T2的时间内共增加了ΔV。之后,在时间T3时,信号RS由低准位转换至高准位,使重置单元670再度开启(开关元件672导通)。开关元件672导通迫使节点SCA的准位下降至0,此时其上的跨压在节点V1上造成ΔV的压降。之后当对记忆体单元写入位元0时,写入驱动电路605在位元线610上(即节点V1)提供的低电位将被迫下降ΔV,使位元线610有更低的电压来加强写入下拉电流的能力,以克服记忆体单元的上拉电流,让位元0更容易写入。同现有的实施例,开关元件662的尺寸亦可以与记忆体单元的PMOS相同。
电容640的电位差与记忆体模拟单元620的等效电容的放电时间相关,也就是大致上与节点STG的准位在T1与T2之间的斜率相关。当记忆体模拟单元620的等效电容愈大时,也就是记忆体模拟单元620有更多的虚拟记忆体单元或是较长的金属线时(虚拟记忆体单元的个数或金属线的长度与连接至位元线610的记忆体单元的个数成比例,亦即与位元线610的长度成比例),节点STG会以较平缓的速度下降,使得控制信号TG转换准位的时间点(T2)往后延迟,亦即电容640有更长的充电时间。如图8所示,当节点STG的准位下降较快(虚线),电容640得到较少的电位差(ΔV1),反之(实线),电容640得到较大的电位差(ΔV2)。换句话说,电容640所获得的电位差与记忆体模拟单元620的大小成比例,也就是与连接至位元线610的记忆体单元的个数成比例。当位元线610的长度较长时,代表与其上所连接的记忆体单元也较多,因此在位元线610上需要更低的电压以克服更多与其相连接的上拉晶体管。综上所述,本图6的SRAM模块可以依据位元线610的长度适应性地在位元线610上提供不同的负压。电容640上的跨压ΔV可以表示为:
Cbl为位元线610的等效电容值,Cca为电容640的电容值。当位元线610的长度变长(即Cbl增大),电容640上的跨压ΔV也随之增大。因此本发明可应用于记忆体编译器,当记忆体单元的个数改变时,可以适应性地调整施加于位元线610上的负压,提高写入程序的可靠度。适应性地调整位元线的压降亦有助减少耗电,因为若以单一的压降来应用于各种位元线610的长度,此压降必须设计为较大,因此造成耗电增加。
图9及图10是本发明的SRAM模块的另一实施例的电路图及相对应的时序图。在这个实施中,记忆体单元910-1~910-k与位元线920相连接。当致能信号CLK由低准位转换至高准位时,检测单元930的开关元件932不导通,亦即停止将电压源VCCA耦接至记忆体单元910-1~910-k。高准位的致能信号CLK也使得开关元件935不导通及开关元件937导通。另一方面,信号LCY同时由高准位转换至低准位,令开关元件934导通。此时记忆体单元910开始经由电阻936放电,且开关元件935不导通后使得反相器938的输入端可以反应记忆体单元910的电压变化情形,亦即节点SC的准位变化的情形。高准位的致能信号CLK使得启动单元950开启(开关元件952导通),同时信号RS在T1时由高准位转换至低准位,使重置单元970关闭(开关元件972不导通)。因此在时间T1时节点SC的准位开始下降,且同时电压源VCCA经由开关元件952、开关元件962及电阻964对电容940充电,使节点SCA的准位渐渐上升。同现有的实施例,开关元件962的尺寸亦可以与记忆体单元910的PMOS相同。
当节点SC的准位低于反相器938的临界值时(于时间T2发生),控制信号TG(亦即检测单元930的输出信号)发生准位转换,使充电单元960关闭。此时因为充电路径关闭,节点SCA的准位便不再上升。直到时间T3,信号RS由低准位转换至高准位,使重置单元970再度开启,节点SCA的准位也顺应降至0V,此时电容940上的跨压ΔV4在节点V1上产生负压,拉低位元线920的准位,以利写入程序的进行。写入程序结束后,致能信号CLK及信号LCY在时间T4转换准位,使记忆体单元910重新获得VCCA的电压。在写入程序中,记忆体单元910上的供应或储存电压可以得到至少ΔV3的降幅,有助减弱记忆体单元910中的上拉电流。以上实施例的开关元件皆可由晶体管实作,但不以此为限。图3、图6及图9的电阻亦可省略,不影响本发明的功效。
在此实施例中,节点SC上的准位的下降速度与记忆体单元910的并联后的等效电容值成比例。当k值愈大,代表等效电容的电容值愈大,节点SC上的准位的下降速度则愈慢,则电容940受到充电的时间较长,也就是说充电结束后节点SCA的准位将更高。由此可知,位元线920的准位降低的幅度与k值成比例,亦即与SRAM模块的记忆体单元的阵列大小成比例。当阵列愈大时,表示位元线920上的电压应该降的更低,以克服更多与位元线920相连接的上拉晶体管。
图11是本发明的SRAM模块的写入控制方法的一实施例的流程图。SRAM模块包含多个记忆体单元,以及用来传输写入数据的位元线。该方法包含下列步骤:
步骤S1110:施加电压于该多个记忆体单元,使该多个记忆体单元具有一电位。SRAM的记忆体单元储存有数据,该多个记忆体单元藉由该电位来维持储存的数据,此时间为该多个记忆体单元的数据保存期间;
步骤S1120:产生致能信号CLK。致能信号CLK与SRAM模块的写入程序有关。致能信号CLK在写入程序开始前致能,或是于写入程序期间致能;
步骤S1130:依据致能信号CLK停止施加该电压于该多个记忆体单元;
步骤S1140:依据与该多个记忆体单元的个数相关的特征值产生控制信号。此特征值可以是图3的记忆体模拟单元320或图6的记忆体模拟单元620的等效电容值。因为记忆体模拟单元320或记忆体模拟单元620的大小与记忆体单元310的个数或位元线610的长度有关(位元线610的长度与连接其上的记忆体单元的个数成正比),所以实际上等效电容值与记忆体单元的个数相关;
步骤S1150:依据致能信号CLK及控制信号使记忆体单元的电位下降,以降低该多个记忆体单元的一晶体管的驱动能力。更详细地说,此电体晶可以是记忆体单元中的PMOS,耦接至该电位。该电位下降代表该PMOS的驱动能力也跟着下降,有助于SRAM模块的写入程序;以及
步骤S1160:依据致能信号CLK及控制信号产生一电压差,并将该电压差施加于位元线,以在位元线上形成一压降。因为控制信号与特征值有关,所以此电压差的大小亦与特征值成比例,更明确地说,在位元线上形成的压降会随着记忆体单元的个数而变化。此动态变化的压降可进一步提升写入操作的可靠度。
上述的记忆体模拟单元320及记忆体模拟单元620原本也连接至电压源(可与施加于记忆体单元的电压源相同或不同),并且在其上产生另一电位。步骤S1140的详细步骤为:依据致能信号CLK停止将记忆体模拟单元320或记忆体模拟单元620连接至电压源,然后检测该另一电位的变化来产生控制信号。其信号变化的时序已描述于图4、图5、图7及图8,故不再赘述。由于电位的变化与记忆体模拟单元320或记忆体模拟单元620的等效电容相关,所以控制信号与该特征值有关。
图12是本发明的SRAM模块的写入控制方法的另一实施例的流程图,包含下列步骤:
步骤S1210:产生致能信号CLK。致能信号CLK与SRAM模块的写入程序有关。致能信号CLK在写入程序开始前致能,或是于写入程序期间致能;
步骤S1220:依据与该多个记忆体单元的个数相关的特征值产生控制信号。此特征值可以是图6的记忆体模拟单元620的等效电容值,或是图9的记忆体单元910并联后的等效电容值。在图6的情况中,因为记忆体模拟单元620的等效电容值大小与位元线610的长度有关,所以实际上等效电容值与记忆体单元的个数相关,在图9的情况中,等效电容值直接与记忆体单元的个数相关;
步骤S1230:依据致能信号CLK及控制信号产生电压差。此电压差可以藉由一个已充电的电容产生。电容的充电时间与控制信号有关,其细节已揭示于图7、图8及图10的说明,故不再赘述;以及
步骤S1240:将该电压差施加于该位元线,以在该位元线上形成一压降。将上述的已充电电容的高准位端接地,其另一端则成为负压。该负压可以在与电容耦接的位元线上形成压降。因为控制信号与特征值有关,所以此电压差的大小亦与特征值成比例,更明确地说,在位元线上形成的压降会随着记忆体单元的个数而变化。
步骤S1220的详细实作方式可于前述的步骤S1140的详细实作方式相同,或是降低记忆体单元上的电位,并藉由检测该电位的变化来产生控制信号。其详细的操作方式包含前述的步骤S1110及步骤S1130,在停止施加该电压于该多个记忆体单元后,依据致能信号CLK使该多个记忆体单元的电位下降,并检测电位的变化产生控制信号。图11及图12所示的流程中,致能信号CLK可于SRAM模块的写入程序之前或是中间产生,也就是前述的降压步骤(例如步骤S1150使记忆体单元的电位下降,或是步骤S1160及步骤S1240在位元线上产生压降)可以发生于写入程序之前或是与写入程序同时发生。
由于本技术领域具有通常知识者可藉由图3至图8的装置发明的公开内容来了解图11的方法发明的实施细节与变化,以及由图6至图10的装置发明的公开内容来了解图12的方法发明的实施细节与变化,因此,为避免赘文,在不影响该方法发明的公开要求及可实施性的前提下,重复的说明在此予以节略。请注意,前揭附图中,元件的形状、尺寸、比例以及步骤的顺序等仅为示意,是供本技术领域具有通常知识者了解本发明之用,非用以限制本发明。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (11)

1.一种SRAM模块,具有多个记忆体单元,其特征在于,包含:
一位元线,耦接该多个记忆体单元,用来传输一写入数据;
一检测单元,用来产生一控制信号;
一电容元件,耦接该位元线;以及
一充电单元,耦接该检测单元及该电容元件,用来依据该控制信号对该电容元件充电;
其中,当该电容元件充电后,其两端的电压差被用来对该位元线产生一压降。
2.根据权利要求1所述的SRAM模块,其特征在于,该检测单元耦接该多个记忆体单元,用来检测该多个记忆体单元的一电压变化以产生该控制信号。
3.根据权利要求2所述的SRAM模块,其特征在于,该多个记忆体单元形成一等效电容,该等效电容具有一端电压,该检测单元检测该端电压的变化来改变该控制信号的准位,以开启该充电单元,使该电容元件充电。
4.根据权利要求1所述的SRAM模块,其特征在于,更包含:
一记忆体模拟单元,具有与该多个记忆体单元的个数相关的一特征值;
其中该检测单元耦接该记忆体模拟单元,用来依据该特征值产生该控制信号。
5.根据权利要求4所述的SRAM模块,其特征在于,该记忆体模拟单元形成一等效电容,该特征值为该等效电容的一电容值。
6.根据权利要求5所述的SRAM模块,其特征在于,该电容元件的充电时间与该电容值成比例。
7.根据权利要求4所述的SRAM模块,其特征在于,该记忆体模拟单元包含多个虚拟记忆体单元,并且该多个虚拟记忆体单元的个数与该多个记忆体单元中连接至该位元线的个数成比例。
8.根据权利要求1所述的SRAM模块,其特征在于,更包含:
一重置单元,耦接该电容元件,用来依据一重置信号使该电容元件的一端接地,以使该电容元件于其另一端产生该压降。
9.一种SRAM模块的写入控制方法,应用于具有多个记忆体单元及一位元线的一SRAM模块,其特征在于,包含:
产生一致能信号;
依据与该多个记忆体单元的个数相关的一特征值产生一控制信号;
依据该致能信号及该控制信号产生一电压差;以及
将该电压差施加于该位元线,以在该位元线上形成一压降。
10.根据权利要求9所述的SRAM模块的写入控制方法,其特征在于,更包含:
施加一电压于该多个记忆体单元,使该多个记忆体单元具有一电位,该多个记忆体单元藉由该电位维持其储存的数据;
其中该依据与该多个记忆体单元的个数相关的该特征值产生该控制信号的步骤包含:
依据该致能信号停止施加该电压于该多个记忆体单元;以及
依据该致能信号使该多个记忆体单元的电位下降,并依据该电位的变化产生该控制信号。
11.根据权利要求9所述的SRAM模块的写入控制方法,其特征在于,该压降的大小与该多个记忆体单元的数量成正比关系。
CN201910615928.3A 2015-02-12 2015-02-12 Sram模块与sram模块的写入控制方法 Active CN110310690B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910615928.3A CN110310690B (zh) 2015-02-12 2015-02-12 Sram模块与sram模块的写入控制方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201510075588.1A CN105989872B (zh) 2015-02-12 2015-02-12 Sram模块与sram模块的写入控制方法
CN201910615928.3A CN110310690B (zh) 2015-02-12 2015-02-12 Sram模块与sram模块的写入控制方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201510075588.1A Division CN105989872B (zh) 2015-02-12 2015-02-12 Sram模块与sram模块的写入控制方法

Publications (2)

Publication Number Publication Date
CN110310690A true CN110310690A (zh) 2019-10-08
CN110310690B CN110310690B (zh) 2022-12-09

Family

ID=57042020

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201910615928.3A Active CN110310690B (zh) 2015-02-12 2015-02-12 Sram模块与sram模块的写入控制方法
CN201510075588.1A Active CN105989872B (zh) 2015-02-12 2015-02-12 Sram模块与sram模块的写入控制方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201510075588.1A Active CN105989872B (zh) 2015-02-12 2015-02-12 Sram模块与sram模块的写入控制方法

Country Status (1)

Country Link
CN (2) CN110310690B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020131294A1 (en) * 2001-03-15 2002-09-19 Micron Technology, Inc. SRAM cell with horizontal merged devices
US20070268738A1 (en) * 2006-05-16 2007-11-22 Stephen Keith Heinrich-Barna Methods and apparatus to provide voltage control for SRAM write assist circuits
US20120033517A1 (en) * 2010-08-03 2012-02-09 Taiwan Semiconductor Manufacturing Company, Ltd. Adaptive write bit line and word line adjusting mechanism for memory
TW201322274A (zh) * 2011-11-23 2013-06-01 Faraday Tech Corp 記憶體裝置及其負位元線信號產生裝置
CN203376978U (zh) * 2013-08-17 2014-01-01 赵训彤 提高sram写能力的位线负电压电路
CN103943141A (zh) * 2013-01-23 2014-07-23 辉达公司 用于实施基于地址的sram访问协助的系统和方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8238141B2 (en) * 2010-08-09 2012-08-07 Taiwan Semiconductor Manufacturing Company, Ltd. VSS-sensing amplifier
JP5777991B2 (ja) * 2011-09-22 2015-09-16 ルネサスエレクトロニクス株式会社 半導体装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020131294A1 (en) * 2001-03-15 2002-09-19 Micron Technology, Inc. SRAM cell with horizontal merged devices
US20070268738A1 (en) * 2006-05-16 2007-11-22 Stephen Keith Heinrich-Barna Methods and apparatus to provide voltage control for SRAM write assist circuits
US20120033517A1 (en) * 2010-08-03 2012-02-09 Taiwan Semiconductor Manufacturing Company, Ltd. Adaptive write bit line and word line adjusting mechanism for memory
TW201322274A (zh) * 2011-11-23 2013-06-01 Faraday Tech Corp 記憶體裝置及其負位元線信號產生裝置
CN103943141A (zh) * 2013-01-23 2014-07-23 辉达公司 用于实施基于地址的sram访问协助的系统和方法
CN203376978U (zh) * 2013-08-17 2014-01-01 赵训彤 提高sram写能力的位线负电压电路

Also Published As

Publication number Publication date
CN105989872A (zh) 2016-10-05
CN110310690B (zh) 2022-12-09
CN105989872B (zh) 2019-08-09

Similar Documents

Publication Publication Date Title
CN103229242B (zh) 具有泄漏抑制和电平控制的静态随机存取存储器(sram)写入辅助电路
CN103886892B (zh) 具有延迟跟踪以获得经改进时序容限的存储器装置
KR101676724B1 (ko) 향상된 속도를 갖는 기록-보조된 메모리
CN105321558B (zh) 内存数据的写入追踪装置与方法
CN1734669A (zh) 半导体存储器件及其阵列内部电源电压产生方法
US8665658B2 (en) Tracking cell and method for semiconductor memories
KR900015159A (ko) 개량된 워드선 제어를 가지는 다이나믹 랜덤 억세스 메모리
CN105009216A (zh) 用于生成负位线电压的电路
CN102148614A (zh) 脉冲产生电路及方法、基准电压产生及其推动电路及方法
US10074418B2 (en) SRAM module and writing control method thereof
CN105895148B (zh) 一种低功耗的静态随机存储器及其写操作的控制方法
US20140313817A1 (en) Sram core cell design with write assist
CN109416671A (zh) 关于全局过程变化、电压和温度的用于追踪sram存储器性能的裸片内专用振荡器
CN106158029B (zh) 页面缓冲器
CN106409210A (zh) 信号产生电路及信号产生方法
CN105895146A (zh) 一种低漏电的本地字线驱动器控制电路及控制方法
CN105989872B (zh) Sram模块与sram模块的写入控制方法
JP3862346B2 (ja) 駆動回路及びそれを利用した半導体記憶装置
CN104992723B (zh) 一种高可靠sram编译器控制电路
US20050231266A1 (en) High voltage generation circuit
CN105989871A (zh) 随机存取记忆体与记忆体存取方法
CN114078495A (zh) 存储器电路的位线预充电电路和方法
CN101874271A (zh) 读出列选择和读出数据总线预充电控制信号的互锁
CN109841251B (zh) Sram写控制电路
CN108475081B (zh) 高差分电压下的脉冲锁存器复位跟踪

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant