CN109564746B - Goa电路、阵列基板和显示装置 - Google Patents

Goa电路、阵列基板和显示装置 Download PDF

Info

Publication number
CN109564746B
CN109564746B CN201780050125.7A CN201780050125A CN109564746B CN 109564746 B CN109564746 B CN 109564746B CN 201780050125 A CN201780050125 A CN 201780050125A CN 109564746 B CN109564746 B CN 109564746B
Authority
CN
China
Prior art keywords
transistor
node
signal
terminal
goa
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201780050125.7A
Other languages
English (en)
Other versions
CN109564746A (zh
Inventor
管曦萌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Royole Technologies Co Ltd
Original Assignee
Shenzhen Royole Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Royole Technologies Co Ltd filed Critical Shenzhen Royole Technologies Co Ltd
Publication of CN109564746A publication Critical patent/CN109564746A/zh
Application granted granted Critical
Publication of CN109564746B publication Critical patent/CN109564746B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

公开了一种GOA电路(10),用于为像素矩阵(20)提供扫描脉冲信号。GOA电路(10)包括级联的多个GOA单元(12)。每个GOA单元(12)具有关闭机制,关闭机制包括活跃状态和非活跃状态。每个GOA单元(12)包括使能输入端(EN)、时钟信号端(CLKB)和输出端(OUT)。使能输入端(EN)用于接收使能输入信号,时钟信号端(CLKB)用于接收时钟信号。当关闭机制处于非活跃状态时,输出端(OUT)根据使能输入信号和时钟信号输出扫描脉冲信号。当关闭机制处于活跃状态时,输出端(OUT)截止输出扫描脉冲信号。此外,还公开了一种阵列基板(100)和显示装置(1000)。

Description

GOA电路、阵列基板和显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种GOA电路、阵列基板和显示装置。
背景技术
近年来,GOA(Gate driver on array,阵列基板栅极驱动)电路广泛应用于LCD和AMOLED等电子显示器中。它是显示面板的关键部分,用于向像素矩阵提供扫描脉冲信号。GOA电路通常被设计成级联形式。随着人们对显示面板的分辨率要求越来越高,每一行像素的数目增加,每一级GOA单元需要驱动的负载也相应地增加。这就要求GOA单元采用更大尺寸的输出晶体管,以便在产生扫描脉冲信号时提供更大的驱动电流。然而,当输出晶体管的尺寸增大时,GOA单元的输入端到输出端的寄生耦合电容也会增加,以至于即使在输出晶体管关闭时,输出时钟的脉冲信号仍然会通过电容前馈到输出端,引起输出端的电压产生不必要的微小浮动,微小浮动经过级联的GOA单元后会变成更大的浮动,最终导致一定级数之后,某级GOA单元的输出晶体管在输出时钟信号的所有脉冲的触发沿到来时都被处于打开状态,引起误触发,产生多余或错误的脉冲输出。
发明内容
本发明旨在至少解决相关技术中存在的技术问题之一。为此,本发明实施方式需要提供一种GOA电路、阵列基板和显示装置。
本发明实施方式的GOA电路,用于为像素矩阵提供扫描脉冲信号,所述GOA电路包括级联的多个GOA单元,每个所述GOA单元具有关闭机制,所述关闭机制包括活跃状态和非活跃状态,每个所述GOA单元包括使能输入端、时钟信号端和输出端,所述使能输入端用于接收使能输入信号,所述时钟信号端用于接收时钟信号,当所述关闭机制处于非活跃状态时,所述输出端根据所述使能输入信号和所述时钟信号输出所述扫描脉冲信号,当所述关闭机制处于活跃状态时,所述输出端截止输出所述扫描脉冲信号。
本发明实施方式的GOA电路中,关闭机制在需要产生扫描脉冲信号的周期内处于非活跃状态,而可在其他时间内都处于活跃状态。如此,切断了产生误触发的传导和放大机制,能够有效抑制GOA电路的误触发。
在某些实施方式中,每个所述GOA单元包括调整单元、开关器件、第一电容和第一节点,所述调整单元连接所述使能输入端和所述第一节点,所述开关器件连接所述第一节点、所述时钟信号端和所述输出端,所述第一电容连接所述第一节点和所述输出端,当所述关闭机制处于非活跃状态时,所述调整单元用于将所述第一节点的电压调整至第一设定电压,所述开关器件开启;所述第一电容用于使得所述第一节点的电压从所述第一设定电压进一步调整至第二设定电压,所述开关器件深度开启,所述输出端输出所述扫描脉冲信号,其中,所述第二设定电压的绝对值大于所述第一设定电压的绝对值。
在某些实施方式中,所述调整单元包括第一晶体管,所述第一晶体管的栅极和源极连接所述使能输入端,所述第一晶体管的漏极连接所述第一节点。
在某些实施方式中,每个所述GOA单元包括高电平端、复位端、复位单元、保持单元、低电平端和第二节点,所述复位单元连接所述高电平端、所述复位端和所述第二节点,所述保持单元连接所述第一节点、所述第二节点、所述输出端和所述低电平端,当所述关闭机制处于活跃状态时,所述复位单元用于将所述第二节点的电压调整至所述第一设定电压,所述保持单元用于使得所述第一节点的电压和所述输出端的电压钳制在第三设定电压,所述开关器件关闭,所述输出端截止输出所述扫描脉冲信号,其中,所述第三设定电压的绝对值小于所述第一设定电压的绝对值。
在某些实施方式中,所述开关器件包括第三晶体管,所述第三晶体管的栅极连接所述第一节点,所述第三晶体管的源极连接所述时钟信号端,所述第三晶体管的漏极连接所述输出端。
在某些实施方式中,所述复位单元包括第六晶体管,所述第六晶体管的栅极连接所述复位端,所述第六晶体管的源极连接所述高电平端,所述第六晶体管的漏极连接所述第二节点。
在某些实施方式中,所述保持单元包括第二晶体管和第五晶体管,所述第二晶体管的栅极连接所述第二节点,所述第二晶体管的源极连接所述输出端,所述第二晶体管的漏极连接所述低电平端,所述第五晶体管的栅极连接所述第二节点,所述第五晶体管的源极连接所述第一节点,所述第五晶体管的漏极连接所述低电平端。
在某些实施方式中,每个所述GOA单元包括第二电容,所述第二电容的一端连接所述第二节点,所述第二电容的另一端连接所述低电平端,所述第二电容用于使得所述第二节点的电压保持在所述第一设定电压。
在某些实施方式中,每个所述GOA单元包括松弛单元和松弛信号端,所述松弛单元连接所述使能输入端或所述第一节点、所述松弛信号端、所述第二节点和所述低电平端,所述松弛单元用于将所述第二节点的电压调整至所述第三设定电压。
在某些实施方式中,所述松弛单元包括第四晶体管和第七晶体管,所述第四晶体管的栅极连接所述使能输入端或所述第一节点,所述第四晶体管的源极连接所述第二节点,所述第四晶体管的漏极连接所述低电平端,所述第七晶体管的栅极连接所述松弛信号端,所述第七晶体管的源极连接所述第二节点,所述第七晶体管的漏极连接所述低电平端。
在某些实施方式中,所述复位端用于接收复位信号,所述松弛信号端用于接收松弛信号,所述使能输入信号、所述时钟信号、所述复位信号和所述松弛信号的占空比均小于或等于25%。
在某些实施方式中,本级的所述GOA单元的所述使能输入信号与前级的所述GOA单元的所述扫描脉冲信号一致。
本发明实施方式的阵列基板,包括:
像素矩阵;和
如上述任一实施方式所述的GOA电路。
本发明实施方式的阵列基板中,关闭机制在需要产生扫描脉冲信号的周期内处于非活跃状态,而在其他时间内都处于活跃状态。如此,切断了产生误触发的传导和放大机制,能够有效抑制GOA电路的误触发。
在某些实施方式中,所述像素矩阵包括多行像素,每级的所述GOA单元的所述输出端用于输出扫描脉冲信号给所述像素矩阵的对应的一行像素,所述一行像素连接下级的所述GOA单元的所述使能输入端。
本发明实施方式的显示装置,包括如上述任一实施方式所述的阵列基板。
本发明实施方式的显示装置中,关闭机制在需要产生扫描脉冲信号的周期内处于非活跃状态,而在其他时间内都处于活跃状态。如此,切断了产生误触发的传导和放大机制,能够有效抑制GOA电路的误触发。
本发明实施方式的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
本发明的上述和/或附加的方面和优点可以从结合下面附图对实施方式的描述中将变得明显和容易理解,其中:
图1是本发明实施方式的显示装置的模块示意图。
图2是本发明实施方式的GOA单元的模块示意图。
图3是本发明实施方式的GOA单元的电路图。
图4是本发明实施方式的GOA电路的时序图。
图5是本发明实施方式的GOA单元第一阶段的工作波形图。
图6是本发明实施方式的GOA单元第一阶段的工作原理图。
图7是本发明实施方式的GOA单元第二阶段的工作波形图。
图8是本发明实施方式的GOA单元第二阶段的工作原理图。
图9是本发明实施方式的GOA单元第三阶段的工作波形图。
图10是本发明实施方式的GOA单元第三阶段的工作原理图。
图11是本发明实施方式的GOA单元第四阶段的工作波形图。
图12是本发明实施方式的GOA单元第四阶段的工作原理图。
图13是本发明实施方式的GOA单元第五阶段的工作波形图。
图14是本发明实施方式的GOA单元第五阶段的工作原理图。
图15是本发明实施方式的GOA单元第六阶段的工作波形图。
图16是本发明实施方式的GOA单元第六阶段的工作原理图。
图17是本发明实施方式的GOA单元第七阶段的工作波形图。
图18是本发明实施方式的GOA单元第七阶段的工作原理图。
图19是本发明实施方式的GOA电路的仿真结果图。
主要元件及符号说明:
GOA电路10、GOA单元12、调整单元121、开关器件122、复位单元123、保持单元124、松弛单元125、像素矩阵20、阵列基板100、显示装置1000;
第一电容C1、第二电容C2、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5、第六晶体管M6、第七晶体管M7、使能输入端EN、时钟信号端CLKB、输出端OUT、第一节点PU、第二节点PD、高电平端VGH、低电平端VGL、复位端CLKRST、松弛信号端PDRST。
具体实施方式
下面详细描述本发明的实施方式,所述实施方式的示例在附图中示出,其中,相同或类似的标号自始至终表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本发明的实施方式,而不能理解为对本发明的实施方式的限制。
在本发明的实施方式的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明的实施方式和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的实施方式的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本发明的实施方式的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本发明的实施方式的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“连接”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接连接,也可以通过中间媒介间接连接,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明的实施方式中的具体含义。
在本发明的实施方式中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本发明的实施方式的不同结构。为了简化本发明的实施方式的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本发明。此外,本发明的实施方式可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本发明的实施方式提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
本发明所有实施方式中采用的晶体管均可以为场效应管,更具体地可以为薄膜晶体管(Thin-film transistor,TFT)。由于这里采用的场效应管的源极、漏极是对称的,通常可以互换使用。为了便于区分场效应管除栅极之外的两极,可以按照附图中的形态规定场效应管的上侧端为源极、中间端为栅极、下侧端为漏极。
除特别说明外,以下对本发明实施方式GOA电路的描述主要是基于各晶体管(M1-M7)为N型场效应晶体管的特例。使用P型场效应晶体管可以采取类似的实施方式,而仅需将输入信号的电压极性反转,即高电平转成低电平,低电平转为高电平。因此本发明实施方式并不限定于N型场效应晶体管的实施方式。
请参阅图1-3,本发明实施方式的GOA电路10用于为像素矩阵20提供扫描脉冲信号。GOA电路10包括级联的多个GOA单元12。每个GOA单元12具有关闭机制。关闭机制包括活跃状态和非活跃状态。每个GOA单元12包括使能输入端EN、时钟信号端CLKB和输出端OUT。使能输入端EN用于接收使能输入信号。时钟信号端CLKB用于接收时钟信号。当关闭机制处于非活跃状态时,输出端OUT根据使能输入信号和时钟信号输出扫描脉冲信号。当关闭机制处于活跃状态时,输出端OUT截止输出扫描脉冲信号。
本发明实施方式的GOA电路10中,关闭机制在需要产生扫描脉冲信号的周期内处于非活跃状态,而在其他时间内都处于活跃状态。如此,切断了产生误触发的传导和放大机制,能够有效抑制GOA电路10的误触发。
本发明实施方式的阵列基板100包括像素矩阵20和GOA电路10。
本发明实施方式的阵列基板100可以用于本发明实施方式的显示装置1000。或者说,本发明实施方式的显示装置1000包括本发明实施方式的阵列基板100。
在一些示例中,显示装置1000可以为LCD(Liquid Crystal Display,液晶显示器)或AMOLED(Active-matrix organic light emitting diode,有源矩阵有机发光二极体)等显示装置。
在某些实施方式中,像素矩阵20包括多行像素。每级的GOA单元12的输出端OUT用于输出扫描脉冲信号给像素矩阵20的对应的一行像素,一行像素连接下级的GOA单元12的使能输入端EN。
在一个例子中,相邻的两级的GOA单元12位于像素矩阵20的两侧。
在某些实施方式中,每个GOA单元12包括调整单元121、开关器件122、第一电容C1和第一节点PU。调整单元121连接使能输入端EN和第一节点PU。开关器件122连接第一节点PU、时钟信号端CLKB和输出端OUT。第一电容C1连接第一节点PU和输出端OUT。当关闭机制处于非活跃状态时,调整单元121用于将第一节点PU的电压调整至第一设定电压,开关器件122开启。第一电容C1用于使得第一节点PU的电压从第一设定电压进一步调整至第二设定电压,开关器件122深度开启,输出端OUT输出扫描脉冲信号。其中,第二设定电压的绝对值大于第一设定电压的绝对值。
在一个实施方式中,各晶体管采用N型场效应晶体管。调整单元121用于对第一节点PU充电使得所述第一节点PU的电压上升至第一设定电压VGH,此时,调整单元121起到上拉的作用,例如第一设定电压为2V。第一电容C1用于使得第一节点PU的电压从第一设定电压进一步上升至第二设定电压,例如第二设定电压为3V。
可以理解,第一电容C1为自举电容。使能输入端EN和第一电容C1共使得第一节点PU的电压上升了2(VGH-VGL),开关器件122深度开启,输出端OUT输出扫描脉冲信号。其中,VGH为第一设定电压,(2VGH–VGL)为第二设定电压,VGL为第三设定电压。第一设定电压VGH可为高电平电压,第三设定电压VGL可为低电平电压。
在另一个实施方式中,各晶体管采用P型场效应晶体管。调整单元121用于对第一节点PU进行放电使得所述第一节点PU的电压下降至第一设定电压VGH,此时,调整单元121起到下拉的作用,例如第一设定电压VGH为-2V。第一电容C1用于使得第一节点PU的电压从第一设定电压VGH进一步下降至第二设定电压(2VGH–VGL),例如第二设定电压(2VGH–VGL)为-3V。在此不再详细展开。
在某些实施方式中,调整单元121包括第一晶体管M1。第一晶体管M1的栅极和源极连接使能输入端EN,第一晶体管M1的漏极连接第一节点PU。
当关闭机制处于非活跃状态时,使能输入信号通过第一晶体管M1对第一节点PU充电,使得第一节点PU的电压上升至第一设定电压VGH,从而开启开关器件122,完成输出扫描脉冲的准备工作。
在某些实施方式中,每个GOA单元12包括高电平端VGH、复位端CLKRST、复位单元123、保持单元124、低电平端VGL和第二节点PD。复位单元123连接高电平端VGH、复位端CLKRST和第二节点PD。保持单元124连接第一节点PU、第二节点PD、输出端OUT和低电平端VGL。当关闭机制处于活跃状态时,复位单元123用于将第二节点PD的电压调整至第一设定电压VGH。保持单元124用于使得第一节点PU电压和输出端OUT的电压钳制在第三设定电压VGL。开关器件122关闭,输出端OUT截止输出扫描脉冲信号。其中,第三设定电压VGL的绝对值小于第一设定电压VGH的绝对值。
在一个实施方式中,各晶体管采用N型场效应晶体管。复位单元123用于对第二节点PD充电使得第二节点PD的电压上升至第一设定电压VGH。此时,复位单元123起到上拉的作用,例如第一设定电压VGH为2V。保持单元124用于对第一节点PU和输出端OUT进行放电使得第一节点PU电压和输出端OUT的电压钳制在第三设定电压VGL,例如第三设定电压VGL为1V。
当关闭机制处于活跃状态时,开关器件122关闭,保持单元124将前级输出的微小浮动直接导入到地,避免其影响本级开关器件122的关闭深度。如此,切断了产生误触发的传导和放大机制,能够有效抑制由寄生效应导致的误触发。
在另一个实施方式中,各晶体管采用P型场效应晶体管。复位单元123用于对第二节点PD进行放电使得第二节点PD的电压下降至第一设定电压VGH。此时,复位单元123起到下拉的作用,例如第一设定电压VGH为-2V。保持单元124用于对第一节点PU和输出端OUT充电使得第一节点PU电压和输出端OUT的电压钳制在第三设定电压VGL,例如第三设定电压VGL为-1V。在此不再详细展开。
在某些实施方式中,开关器件122包括第三晶体管M3。第三晶体管M3的栅极连接第一节点PU,第三晶体管M3的源极连接时钟信号端CLKB,第三晶体管M3的漏极连接输出端OUT。
由于输出端OUT的充放电均是通过第三晶体管M3进行,每级的GOA单元12只需一个大尺寸的第三晶体管M3,因此,GOA单元12的占用面积得到优化。而且,流经第三晶体管M3的大电流为两个方向交替进行,第三晶体管M3的金属电极不易发生电迁徙(electro-migration),增强了GOA电路10的可靠性。
在某些实施方式中,复位单元123包括第六晶体管M6。第六晶体管M6的栅极连接复位端CLKRST,第六晶体管M6的源极连接高电平端VGH,第六晶体管M6的漏极连接第二节点PD。
也即是说,第六晶体管M6用于对第二节点PD充电使得第二节点PD的电压上升至第一设定电压VGH,从而打开保持单元124,关闭机制激活以进入活跃状态。
在某些实施方式中,保持单元124包括第二晶体管M2和第五晶体管M5。第二晶体管M2的栅极连接第二节点PD,第二晶体管M2的源极连接输出端OUT,第二晶体管M2的漏极连接低电平端VGL。第五晶体管M5的栅极连接第二节点PD,第五晶体管M5的源极连接第一节点PU,第五晶体管M5的漏极连接低电平端VGL。
具体地,第二晶体管M2用于对输出端OUT进行放电使得输出端OUT的电压钳制在第三设定电压VGL,第五晶体管M5用于对第一节点PU进行放电使得第一节点PU的电压钳制在第三设定电压VGL。
如此,时钟信号端CLKB通过开关器件122前馈到输出端OUT的电压毛刺被第二晶体管M2释放,前一级GOA单元12的时钟信号端CLKB前馈而传导到本级GOA单元12的使能输入端EN的电压毛刺被第五晶体管M5释放。
在某些实施方式中,每个GOA单元12包括第二电容C2。第二电容C2的一端连接第二节点PD,第二电容C2的另一端连接低电平端VGL,第二电容C2用于使得第二节点PD的电压保持在第一设定电压VGH。
在某些实施方式中,每个GOA单元12包括松弛单元125和松弛信号端PDRST。松弛单元125连接使能输入端EN或第一节点PU、松弛信号端PDRST、第二节点PD和低电平端VGL。松弛单元125用于将第二节点PD的电压调整至第三设定电压VGL。
在一个实施方式中,各晶体管采用N型场效应晶体管。松弛单元125用于对第二节点PD进行放电使得第二节点PD的电压降低至第三设定电压VGL。此时,松弛单元125起到下拉的作用,例如第三设定电压VGL为1V。
如此,松弛单元125有利于缓解第二节点PD的压力。而且,当保持单元124包括第二晶体管M2和第五晶体管M5时,松弛单元125对第二节点PD进行放电,使得第二晶体管M2和第五晶体管M5的栅极电压被释放,有利于减小第二晶体管M2和第五晶体管M5的阈值电压漂移、延长寿命。
在另一个实施方式中,各晶体管采用P型场效应晶体管。松弛单元125用于对第二节点PD充电使得第二节点PD的电压上升至第三设定电压VGL。此时,松弛单元125起到上拉的作用,例如第三设定电压为-1V。在此不再详细展开。
在某些实施方式中,松弛单元125包括第四晶体管M4和第七晶体管M7。第四晶体管M4的栅极既可连接使能输入端EN也可连接第一节点PU,第四晶体管M4的源极连接第二节点PD,第四晶体管M4的漏极连接低电平端VGL。第七晶体管M7的栅极连接松弛信号端PDRST,第七晶体管M7的源极连接第二节点PD,第七晶体管M7的漏极连接低电平端VGL。
在某些实施方式中,复位端CLKRST用于接收复位信号。松弛信号端PDRST用于接收松弛信号。使能输入信号、时钟信号、复位信号和松弛信号的占空比均小于或等于25%。
请参阅图4,在一个例子中,使能输入信号、时钟信号、复位信号、松弛信号的占空比可以均为25%。使能输入信号、时钟信号、松弛信号、复位信号依次为高电平信号。具体地,在本发明实施方式中,在第一阶段,使能输入信号为高电平信号;在第二阶段,时钟信号为高电平信号;在第三阶段,松弛信号为高电平信号;在第四阶段,复位信号为高电平信号。(具体阶段的划分将在后续部分详细介绍)
在某些实施方式中,使能输入信号用于打开本级的输出晶体管(第三晶体管M3),因而使能输入信号可以最先输出高电平信号,以完成准备工作。时钟信号、松弛信号、复位信号在使能输入信号后依次输出高电平信号,以完成自举输出,输出扫描脉冲信号,并在输出扫描脉冲信号后关闭输出晶体管,阻挡后续时钟信号通过。如此,可以得到如图4所示的第一节点PU、第二节点PD和输出端OUT预期的输出电压。
在某些实施方式中,本级的GOA单元12的使能输入信号与前级的GOA单元12的扫描脉冲信号一致。
具体地,在本发明实施方式中,在第一阶段,本级的GOA单元12的使能输入信号与前级的GOA单元12的扫描脉冲信号均为高电平信号。(具体阶段的划分将在后续部分详细介绍)
可以理解,每级的GOA单元12的输出端OUT用于输出扫描脉冲信号给像素矩阵20的对应的一行像素。一行像素连接下级的GOA单元12的使能输入端EN。也即是说,前级的GOA单元12的扫描脉冲信号除了用作前一行像素的扫描信号,也用作下一级GOA单元12的准备信号。
下面分阶段来说明本发明实施方式的GOA电路10的工作原理。
第一阶段:预充电阶段
请参阅图5及6,使能输入信号将第一节点PU的电压充高至第一设定电压VGH。使能输入信号打开第四晶体管M4,通过第四晶体管M4对第二节点PD放电。第三晶体管M3开启,输出端OUT准备输出扫描脉冲信号。
第二阶段:自举输出阶段
请参阅图7及8,时钟信号抬高输出端OUT电压的至第一设定电压VGH,第一电容C1抬高第一节点PU电压至第二设定电压(2VGH-VGL),第三晶体管M3深度开启,使得时钟信号端CLKB对输出端OUT迅速充电,输出端OUT输出扫描脉冲信号。
第三阶段:输出下降阶段
请参阅图9及10,第三晶体管M3继续打开,当时钟信号端CLKB的电压回落时,第三晶体管M3对输出端OUT放电,使得输出端OUT的电压随时钟信号端CLKB一同回落至第三设定电压VGL。松弛信号打开第七晶体管M7,使得第二节点PD保持在第三设定电压VGL。
由于输出端OUT的充放电均是通过第三晶体管M3进行,每级的GOA单元12只需一个大尺寸的第三晶体管M3,因此,GOA单元12的占用面积得到优化。而且,流经第三晶体管M3的大电流为两个方向交替进行,第三晶体管M3的金属电极不易发生电迁徙(electro-migration),增强了GOA电路10的可靠性。
可以理解,在第一阶段、第二阶段和第三阶段,关闭机制处于非活跃状态。
第四阶段:第一节点PU重置阶段
请参阅图11及12,复位信号打开第六晶体管M6。第六晶体管M6对第二节点PD充电,第二节点PD的电压抬高至第一设定电压VGH,打开第二晶体管M2和第五晶体管M5,关闭机制激活。第五晶体管M5对第一节点PU放电,将第一节点PU的电压重置为第三设定电压VGL,关闭第三晶体管M3。第二晶体管M2保持输出端OUT为第三设定电压VGL。
第五阶段:第一保持阶段
请参阅图13及14,第二电容C2保持第二节点PD为第一设定电压VGH,第二晶体管M2保持输出端OUT为第三设定电压VGL,第五晶体管M5保持第一节点PU在第三设定电压VGL。
由于前一级的时钟信号端CLKB前馈而传导到本级的使能输入端EN的电压毛刺被第五晶体管M5直接释放到地,因此,不会抬高本级的GOA单元的第一节点PU的电压。
等效来看,开启状态的第五晶体管M5和第一电容C1组成一个一阶低通滤波器,滤除了来自使能输入端EN的高频毛刺电流信号。
可以理解,第三阶段结束后,第四阶段、第五阶段、第六阶段、第七阶段会连续、交替进行,循环往复,即第三阶段、第四阶段、第五阶段、第六阶段、第七阶段、第四阶段、第五阶段、第六阶段、第七阶段、第四阶段、第五阶段、第六阶段、第七阶段……。因此除了第三阶段结束以后的第一个第四阶段,其余第四阶段都是在第七阶段结束后进行的。以上进入循环以后的第四阶段,第一节点PU和输出端OUT都被钳制在第三设定电压VGL,和紧接在第三阶段结束后出现的第一个第四阶段略不同,后者有一个将第一节点PU放电到第三设定电压VGL的动作,而循环开始后的第四阶段都是保持第一节点PU在第三设定电压VGL。
第六阶段:第二保持阶段
请参阅图15及16,第二电容C2保持第二节点PD在第一设定电压VGH,第二晶体管M2保持输出端OUT在第三设定电压VGL,第五晶体管M5保持第一节点PU在第三设定电压VGL。
时钟信号端CLKB通过第三晶体管M3前馈到输出端OUT的电压毛刺被第二晶体管M2释放。
第七阶段:第二节点PD压力缓解阶段
请参阅图17及18,松弛信号打开第七晶体管M7,第七晶体管M7对第二节点PD放电。
第二晶体管M2和第五晶体管M5的栅压被释放,有利于减小漂移、延长寿命。
可以理解,关闭机制在第四阶段激活,在第五阶段、第六阶段,关闭机制处于活跃状态。
如此,电路在第四阶段、第五阶段、第六阶段、第七阶段,这三个阶段循环往复,第一节点PU和输出端OUT的电压被钳制在第三设定电压VGL。
直到下一帧扫描脉冲信号到来,电路回到第一阶段。
需要说明的是,附图所示的电路图中,当晶体管上显示“X”时,表明该晶体管处于截止状态。
请参阅图19,图19为本发明实施方式的GOA电路10的仿真结果,当输出端OUT有负载时,即使输出端OUT的电压发生-2V到+3V的漂移,GOA电路10仍能正常工作。前级GOA单元12的输出毛刺没有累积在下级GOA单元12的第一节点PU上,而是被第二节点PD通过第五晶体管M5放电。
综上,本发明实施方式的GOA电路10具有如下优点:
1、通过改变内部电路设计和采用新的工作时序,本发明设计了新的关闭机制。关闭机制在需要产生扫描脉冲信号的周期内处于非活跃状态,而可在其他时间内都处于活跃状态。处于活跃状态的关闭机制可以将前级输出的微小浮动直接导入到地,避免其影响本级输出晶体管(即第三晶体管M3)的关闭深度。如此,切断了产生误触发的传导和放大机制,能够有效抑制由寄生效应导致的误触发。
2、本发明实施方式的GOA电路10所需的晶体管的数量少,对每个晶体管的尺寸要求也不大,因此,占用面积小,有利于减小屏幕边框的尺寸。
3、本发明实施方式的GOA电路10内部没有长时间保持恒定高压的节点,与有恒定高压节点的电路相比,本发明实施方式的GOA电路10对晶体管的压力小,有利于提高GOA电路10和屏幕显示的稳定性。
4、本发明实施方式的GOA电路10内负责驱动输出负载的晶体管(即第三晶体管M3)既负责充电也负责放电,承受的是双向电流,因而避免了由于电子对晶格持续单一方向碰撞引起的电迁徙效应,有利于延长电路寿命。
在本说明书的描述中,参考术语“一个实施方式”、“一些实施方式”、“示意性实施方式”、“示例”、“具体示例”或“一些示例”等的描述意指结合所述实施方式或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施方式或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现特定逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本发明的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本发明的实施例所属技术领域的技术人员所理解。
在流程图中表示或在此以其他方式描述的逻辑和/或步骤,例如,可以被认为是用于实现逻辑功能的可执行指令的定序列表,可以具体实现在任何计算机可读介质中,以供指令执行系统、装置或设备(如基于计算机的系统、包括处理模块的系统或其他可以从指令执行系统、装置或设备取指令并执行指令的系统)使用,或结合这些指令执行系统、装置或设备而使用。就本说明书而言,"计算机可读介质"可以是任何可以包含、存储、通信、传播或传输程序以供指令执行系统、装置或设备或结合这些指令执行系统、装置或设备而使用的装置。计算机可读介质的更具体的示例(非穷尽性列表)包括以下:具有一个或多个布线的电连接部(IPM过流保护电路),便携式计算机盘盒(磁装置),随机存取存储器(RAM),只读存储器(ROM),可擦除可编辑只读存储器(EPROM或闪速存储器),光纤装置,以及便携式光盘只读存储器(CDROM)。另外,计算机可读介质甚至可以是可在其上打印所述程序的纸或其他合适的介质,因为可以例如通过对纸或其他介质进行光学扫描,接着进行编辑、解译或必要时以其他合适方式进行处理来以电子方式获得所述程序,然后将其存储在计算机存储器中。
应当理解,本发明的实施方式的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行系统执行的软件或固件来实现。例如,如果用硬件来实现,和在另一实施方式中一样,可用本领域公知的下列技术中的任一项或他们的组合来实现:具有用于对数据信号实现逻辑功能的逻辑门电路的离散逻辑电路,具有合适的组合逻辑门电路的专用集成电路,可编程门阵列(PGA),现场可编程门阵列(FPGA)等。
本技术领域的普通技术人员可以理解实现上述实施例方法携带的全部或部分步骤是可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,该程序在执行时,包括方法实施例的步骤之一或其组合。
此外,在本发明的各个实施例中的各功能单元可以集成在一个处理模块中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。所述集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。
上述提到的存储介质可以是只读存储器,磁盘或光盘等。
尽管上面已经示出和描述了本发明的实施方式,可以理解的是,上述实施方式是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施实施进行变化、修改、替换和变型。

Claims (11)

1.一种GOA电路,用于为像素矩阵提供扫描脉冲信号,其特征在于,所述GOA电路包括级联的多个GOA单元,每个所述GOA单元具有关闭机制,所述关闭机制包括活跃状态和非活跃状态,每个所述GOA单元包括使能输入端、时钟信号端和输出端,所述使能输入端用于接收使能输入信号,所述时钟信号端用于接收时钟信号,当所述关闭机制处于非活跃状态时,所述输出端根据所述使能输入信号和所述时钟信号输出所述扫描脉冲信号,当所述关闭机制处于活跃状态时,所述输出端截止输出所述扫描脉冲信号,每个所述GOA单元包括调整单元、开关器件、第一电容和第一节点,所述调整单元连接所述使能输入端和所述第一节点,所述开关器件连接所述第一节点、所述时钟信号端和所述输出端,所述第一电容连接所述第一节点和所述输出端,当所述关闭机制处于非活跃状态时,所述调整单元用于将所述第一节点的电压调整至第一设定电压,所述开关器件开启;所述第一电容用于使得所述第一节点的电压从所述第一设定电压进一步调整至第二设定电压,所述开关器件深度开启,所述输出端输出所述扫描脉冲信号,其中,所述第二设定电压的绝对值大于所述第一设定电压的绝对值,每个所述GOA单元包括高电平端、复位端、复位单元、保持单元、低电平端和第二节点,所述复位单元连接所述高电平端、所述复位端和所述第二节点,所述保持单元连接所述第一节点、所述第二节点、所述输出端和所述低电平端,当所述关闭机制处于活跃状态时,所述复位单元用于将所述第二节点的电压调整至所述第一设定电压,所述保持单元用于使得所述第一节点的电压和所述输出端的电压钳制在第三设定电压,所述开关器件关闭,所述输出端截止输出所述扫描脉冲信号,其中,所述第三设定电压的绝对值小于所述第一设定电压的绝对值,每个所述GOA单元包括松弛单元和松弛信号端,所述松弛单元连接所述使能输入端或所述第一节点、所述松弛信号端、所述第二节点和所述低电平端,所述松弛单元用于将所述第二节点的电压调整至所述第三设定电压,所述松弛单元包括第四晶体管和第七晶体管,所述第四晶体管的栅极连接所述使能输入端或所述第一节点,所述第四晶体管的源极连接所述第二节点,所述第四晶体管的漏极连接所述低电平端,所述第七晶体管的栅极连接所述松弛信号端,所述第七晶体管的源极连接所述第二节点,所述第七晶体管的漏极连接所述低电平端,所述松弛信号端用于接收松弛信号,当接收到松弛信号时,所述第七晶体管打开,当所述开关器件开启时,第七晶体管使第二节点保持在第三设定电压;当所述开关器件关闭时,所述第七晶体管对第二节点放电。
2.如权利要求1所述的GOA电路,其特征在于,所述调整单元包括第一晶体管,所述第一晶体管的栅极和源极连接所述使能输入端,所述第一晶体管的漏极连接所述第一节点。
3.如权利要求1所述的GOA电路,其特征在于,所述开关器件包括第三晶体管,所述第三晶体管的栅极连接所述第一节点,所述第三晶体管的源极连接所述时钟信号端,所述第三晶体管的漏极连接所述输出端。
4.如权利要求1所述的GOA电路,其特征在于,所述复位单元包括第六晶体管,所述第六晶体管的栅极连接所述复位端,所述第六晶体管的源极连接所述高电平端,所述第六晶体管的漏极连接所述第二节点。
5.如权利要求1所述的GOA电路,其特征在于,所述保持单元包括第二晶体管和第五晶体管,所述第二晶体管的栅极连接所述第二节点,所述第二晶体管的源极连接所述输出端,所述第二晶体管的漏极连接所述低电平端,所述第五晶体管的栅极连接所述第二节点,所述第五晶体管的源极连接所述第一节点,所述第五晶体管的漏极连接所述低电平端。
6.如权利要求1所述的GOA电路,其特征在于,每个所述GOA单元包括第二电容,所述第二电容的一端连接所述第二节点,所述第二电容的另一端连接所述低电平端,所述第二电容用于使得所述第二节点的电压保持在所述第一设定电压。
7.如权利要求1所述的GOA电路,其特征在于,所述复位端用于接收复位信号,所述松弛信号端用于接收松弛信号,所述使能输入信号、所述时钟信号、所述复位信号和所述松弛信号的占空比均小于或等于25%。
8.如权利要求1所述的GOA电路,其特征在于,本级的所述GOA单元的所述使能输入信号与前级的所述GOA单元的所述扫描脉冲信号一致。
9.一种阵列基板,其特征在于,包括:
像素矩阵;和
权利要求1-8任意一项所述的GOA电路。
10.如权利要求9所述的阵列基板,其特征在于,所述像素矩阵包括多行像素,每级的所述GOA单元的所述输出端用于输出所述扫描脉冲信号给所述像素矩阵的对应的一行像素,所述一行像素连接下级的所述GOA单元的所述使能输入端。
11.一种显示装置,其特征在于,包括如权利要求9或10所述的阵列基板。
CN201780050125.7A 2017-05-15 2017-05-15 Goa电路、阵列基板和显示装置 Active CN109564746B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2017/084397 WO2018209519A1 (zh) 2017-05-15 2017-05-15 Goa电路、阵列基板和显示装置

Publications (2)

Publication Number Publication Date
CN109564746A CN109564746A (zh) 2019-04-02
CN109564746B true CN109564746B (zh) 2021-09-24

Family

ID=64273247

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780050125.7A Active CN109564746B (zh) 2017-05-15 2017-05-15 Goa电路、阵列基板和显示装置

Country Status (4)

Country Link
US (1) US20210280108A1 (zh)
EP (1) EP3627489A4 (zh)
CN (1) CN109564746B (zh)
WO (1) WO2018209519A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113261043A (zh) * 2019-01-17 2021-08-13 深圳市柔宇科技股份有限公司 像素驱动电路和显示面板
CN114120870A (zh) * 2020-09-01 2022-03-01 深圳市柔宇科技股份有限公司 Goa电路
CN114155803A (zh) * 2020-09-07 2022-03-08 深圳市柔宇科技股份有限公司 一种扫描驱动电路与显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104867472A (zh) * 2015-06-15 2015-08-26 合肥京东方光电科技有限公司 一种移位寄存器单元、栅极驱动电路和显示装置
CN105609071A (zh) * 2016-01-05 2016-05-25 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路及显示装置
CN106098011A (zh) * 2016-08-17 2016-11-09 京东方科技集团股份有限公司 双向扫描goa单元、驱动方法和goa电路
CN107980160A (zh) * 2016-12-15 2018-05-01 深圳市柔宇科技有限公司 Goa电路、阵列基板及显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202443728U (zh) * 2012-03-05 2012-09-19 京东方科技集团股份有限公司 移位寄存器、栅极驱动器及显示装置
CN102903323B (zh) * 2012-10-10 2015-05-13 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示器件
CN103000151B (zh) * 2012-11-29 2014-09-10 京东方科技集团股份有限公司 一种栅极驱动装置及显示设备
CN103065592B (zh) * 2012-12-13 2014-11-19 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路与显示器件
KR20140139757A (ko) * 2013-05-28 2014-12-08 네오뷰코오롱 주식회사 시프트 회로, 시프트 레지스터 및 표시장치
CN103426414B (zh) * 2013-07-16 2015-12-09 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104318909B (zh) * 2014-11-12 2017-02-22 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
CN104464628B (zh) * 2014-12-18 2017-01-18 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN104715710B (zh) * 2015-04-10 2016-10-19 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置
CN106652947A (zh) * 2016-12-27 2017-05-10 深圳市华星光电技术有限公司 栅极驱动电路以及液晶显示装置
CN106652872B (zh) * 2016-12-30 2019-12-31 深圳市华星光电技术有限公司 Goa驱动电路及显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104867472A (zh) * 2015-06-15 2015-08-26 合肥京东方光电科技有限公司 一种移位寄存器单元、栅极驱动电路和显示装置
CN105609071A (zh) * 2016-01-05 2016-05-25 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路及显示装置
CN106098011A (zh) * 2016-08-17 2016-11-09 京东方科技集团股份有限公司 双向扫描goa单元、驱动方法和goa电路
CN107980160A (zh) * 2016-12-15 2018-05-01 深圳市柔宇科技有限公司 Goa电路、阵列基板及显示装置

Also Published As

Publication number Publication date
WO2018209519A1 (zh) 2018-11-22
EP3627489A1 (en) 2020-03-25
US20210280108A1 (en) 2021-09-09
CN109564746A (zh) 2019-04-02
EP3627489A4 (en) 2020-12-16

Similar Documents

Publication Publication Date Title
US11011088B2 (en) Shift register unit, driving method, gate drive circuit, and display device
US10446104B2 (en) Shift register unit, gate line driving device, and driving method
EP3220381B1 (en) Pixel circuit, display panel and driving method thereof
JP6227530B2 (ja) ゲートドライバ集積回路、シフトレジスタ及びディスプレイスクリーン
EP2838079B1 (en) Shift register unit and driving method for the same, shift register, and display device
US8816949B2 (en) Shift register circuit and image display comprising the same
US8384648B2 (en) Liquid crystal display device and driving unit thereof
US10032416B2 (en) GOA unit, Goa circuit, display driving circuit and display device
US20180211606A1 (en) Shift register circuit and driving method therefor, gate line driving circuit and array substrate
EP2838200B1 (en) Buffer circuit and method for driving buffer circuit
US20140064439A1 (en) Shift Register Unit, Shift Register And Display Apparatus
US20140050294A1 (en) Gate line driving method and apparatus, shifting register and display device
US20150365085A1 (en) Dual Pull-Down Control Module, Shift Register Unit, Gate Driver, and Display Panel
US20140079175A1 (en) Shift Register Driving Apparatus And Display
CN109564746B (zh) Goa电路、阵列基板和显示装置
CN107980160B (zh) Goa电路、阵列基板及显示装置
US11361704B2 (en) Shift register unit, gate drive circuit, display device and method of driving gate drive circuit
US20170278466A1 (en) Shift register unit, method for driving the same, related gate driver circuit, and related semiconductor device
EP1911037A2 (en) A multiple input circuit
KR20160053191A (ko) 디스플레이 장치의 게이트 구동부
KR101768541B1 (ko) 쉬프트 레지스터
CN107863077B (zh) 一种改善goa电路开机大电流的方法
CN107112051B (zh) 单位移位寄存器电路、移位寄存器电路、单位移位寄存器电路的控制方法及显示装置
CN110648638B (zh) 栅极驱动电路、像素电路、显示面板和显示设备
US20160379585A1 (en) Gate driver on array circuit, driving method thereof, and display device including the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: Building 43, Dayun software Town, No. 8288 Longgang Avenue, Henggang street, Longgang District, Shenzhen City, Guangdong Province

Applicant after: Shenzhen Ruoyu Technology Co.,Ltd.

Address before: Building 43, Dayun software Town, No. 8288 Longgang Avenue, Henggang street, Longgang District, Shenzhen City, Guangdong Province

Applicant before: SHENZHEN ROYOLE TECHNOLOGIES Co.,Ltd.

GR01 Patent grant
GR01 Patent grant