CN109426626B - 连接电路及信息处理装置 - Google Patents

连接电路及信息处理装置 Download PDF

Info

Publication number
CN109426626B
CN109426626B CN201810820859.5A CN201810820859A CN109426626B CN 109426626 B CN109426626 B CN 109426626B CN 201810820859 A CN201810820859 A CN 201810820859A CN 109426626 B CN109426626 B CN 109426626B
Authority
CN
China
Prior art keywords
signal
data line
power supply
signala
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810820859.5A
Other languages
English (en)
Other versions
CN109426626A (zh
Inventor
山根陽一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba TEC Corp
Original Assignee
Toshiba TEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba TEC Corp filed Critical Toshiba TEC Corp
Publication of CN109426626A publication Critical patent/CN109426626A/zh
Application granted granted Critical
Publication of CN109426626B publication Critical patent/CN109426626B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/124Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
    • G06F13/126Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine and has means for transferring I/O instructions and statuses between control unit and main processor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H7/00Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions
    • H02H7/003Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for electrostatic apparatus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/20Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess voltage

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Sources (AREA)
  • Debugging And Monitoring (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明公开了一种连接电路及信息处理装置,其能够从因静电放电导致的通信故障中恢复。该连接电路包括:连接器、芯片组及开关。所述连接器与外部装置进行连接。所述芯片组通过数据线与所述连接器连接,并控制基于串行接口的通信。所述开关以被搭载的信息处理装置的电源处于OFF状态为条件,切断所述芯片组和所述连接器之间的所述数据线的连接。

Description

连接电路及信息处理装置
本申请主张申请日为2017年08月25日、申请号为JP2017-162469的日本申请为优先权,并引用上述申请的内容,通过引用将其公开内容全部结合于此。
技术领域
本发明的实施例涉及一种连接电路及信息处理装置。
背景技术
目前,个人计算机、POS(Point Of Sales:销售点)终端等信息处理装置,通过USB(Universal Serial Bus:通用串行总线)等接口与周边设备处于连接。使用了USB规格的通信通过芯片组来控制。
不过,上述的芯片组往往有当发生了静电放电时使USB的数据线上流动了非意图的电流的情况。这时,芯片组不管通信内容都使USB的数据线变成了High(高)电平,因此无法进行正常的通信。
发明内容
鉴于上述问题,本发明所要解决的技术问题是,提供一种连接电路及信息处理装置,其能够从因静电放电导致的通信故障中恢复。
为解决上述问题,本发明的一实施例,提供了一种连接电路,包括:连接器、芯片组及开关。所述连接器与外部装置进行连接。所述芯片组通过数据线与所述连接器连接,并控制基于串行接口的通信。所述开关以被搭载的信息处理装置的电源处于OFF状态为条件,切断所述芯片组和所述连接器之间的所述数据线的连接。
根据这样的构成,能够从因静电放电导致的通信故障中恢复。
对于连接电路,在一种可能的实施方式中,所述芯片组控制基于USB接口的通信。
根据这样的构成,能够从因静电放电导致的基于USB接口的通信的通信故障中恢复。
对于连接电路,在一种可能的实施方式中,所述开关是FET。
根据这样的构成,所述开关能够具有较高的开关速度。
对于连接电路,在一种可能的实施方式中,所述连接器以所述信息处理装置的电源处于ON状态为条件,供给所述外部装置所使用的电力。
根据这样的构成,能够确保外部装置所使用的电力。
对于连接电路,在一种可能的实施方式中,所述开关切断差动传输方式的所述数据线的双方。
根据这样的构成,能够更可靠地从因静电放电导致的通信故障中恢复。
对于连接电路,在一种可能的实施方式中,所述开关是机械式开关。
根据这样的构成,能够便于安装,成本低。
对于连接电路,在一种可能的实施方式中,所述芯片组通过高速握手协商来判定所述外部装置的通信速度。
根据这样的构成,能够快速可靠地判定出外部装置的通信速度。
对于连接电路,在一种可能的实施方式中,所述开关以被搭载的所述信息处理装置的电源处于ON状态为条件,进行所述芯片组和所述连接器之间的所述数据线的连接。
根据这样的构成,能够使信息处理装置与外部设备进行通信。
对于连接电路,在一种可能的实施方式中,所述开关以被搭载的所述信息处理装置的电源电路所输出的电源信号示出有该信息处理装置的电源处于OFF状态为条件,切断所述芯片组和所述连接器之间的所述数据线的连接。
根据这样的构成,用户能够通过使信息处理装置关机的操作、使信息处理装置再起动的操作,从因静电放电导致的通信故障中恢复(正常)。
本发明的另一实施例,提供了一种信息处理装置,设置根据上述的连接电路。
根据这样的构成,在信息处理装置中,能够从因静电放电导致的通信故障中恢复(正常)。
附图说明
下面,参照附图对实施例所涉及的连接电路进行说明。当结合附图考虑时,通过参照下面的详细描述,能够更完整更好地理解本发明以及容易得知其中许多伴随的优点,但此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定,其中:
图1是表示本实施例所涉及的在POS终端处于连接有USB装置的状态下的电子电路基板的构成的一例的框图;
图2是表示本实施例所涉及的电子电路基板的正常时的连接处理的概要的时间图;
图3是表示在现有技术中从芯片组流出电流时的连接处理的概要的时间图;以及
图4是表示在本实施例所涉及的电子电路基板中从芯片组流出电流时的连接处理的概要的时间图。
附图标记说明
1 POS终端 2 USB装置
10 电子电路基板 21 上拉电阻
140 芯片组 150 电源电路
160 模拟开关 170 USB连接器
110 CPU 120 ROM
130 RAM 141、142 下拉电阻
具体实施方式
以下,参照附图,对连接电路的实施例进行详细地说明。另外,以下说明的实施例是连接电路的一实施例,并不限定其构成、规格等。本实施例的连接电路是向控制POS(Point Of Sales:销售点)终端等的信息处理装置的电子电路基板的应用例。
图1是表示本实施例所涉及的在POS终端1处于连接了USB(Universal SerialBus:通用串行总线)装置2的状态下的电子电路基板10的构成的一例的框图。POS终端1是执行对销售对象的商品进行登记的销售登记处理,执行通过销售登记处理已登记的商品的结账的结账处理等的信息处理装置。USB装置2是与通过USB接口连接的POS终端1进行通信的周边设备。此外,USB装置2不是从AC适配器、蓄电池等接受电力的供给的自供电装置,而是通过USB接受电力的供给的总线供电装置。例如,USB装置2是打印票据的票据打印机,读取商品所附加的码符号的扫描装置等。
POS终端1在机箱的内部具有主板等电子电路基板10。电子电路基板10具有CPU(Central Processing Unit:中央处理器)110、ROM(Read Only Memory:只读存储器)120、RAM(Random Access Memory:随机存取存储器)130、芯片组140、电源电路150、模拟开关160及USB连接器170。
CPU110统括地控制POS终端1的动作。ROM120是存储各种程序、数据的存储介质。RAM130是暂时存储各种程序、各种数据的存储介质。而且,CPU110将RAM130作为工作区(作业区域)执行ROM120等所存储的程序。
芯片组140是根据来自CPU110的请求,控制通过串行接口与外部装置进行的通信的集成电路。例如,芯片组140对基于USB规格的通信进行控制。通过这样,能够从因静电放电导致的基于USB接口的通信的通信故障中恢复。另外,芯片组140不限于一个集成电路,也可以由多个集成电路构成。此外,芯片组140连接有作为数据的传输线路的数据线。芯片组140由于USB是差动传输方式,因此,具有传输在USB规格中的D+信号和D-信号的数据线。
D+信号的数据线在芯片组140的内部与地线所连接的下拉电阻141处于连接。下拉电阻141诸如具有15千欧姆的电阻值。此外,D-信号的数据线在芯片组140的内部与地线所连接的下拉电阻142连接。下拉电阻142诸如具有15千欧姆的电阻值。另外,将从芯片组140到模拟开关160之间的D+信号的数据线称为SignalA+信号。此外,将从芯片组140到模拟开关160之间的D-信号的数据线称为SignalA-信号。
电源电路150是将从AC(Alternating Current:交流电)电源通过AC适配器输入的电力供给给POS终端1的各部的电路。此外,电源电路150当POS终端1的电源处于接通(ON)状态时,也就是当POS终端1处于起动中时,输出表示POS终端1处于接通(ON)状态的电源信号。而且,电源电路150当POS终端1的电源处于接通(ON)状态时,也就是当POS终端1处于起动中时,通过VBUS信号供给USB装置2使用的电力。在这里,VBUS信号是向USB装置2供给电力的信号。
另一方面,电源电路150当POS终端1的电源处于断开(OFF)状态时,也就是当POS终端1处于停止中时,输出表示处于OFF状态的电源信号。而且,电源电路150当POS终端1的电源处于断开(OFF)状态时,也就是当POS终端1处于停止中时,停止向USB装置2供给电力。另外,POS终端1停止就是POS终端1处于已关机的状态,并处于通过插座等供给有电力的状态。
模拟开关160是当满足规定条件时,切换芯片组140和USB连接器170之间的连接的开闭的电路。例如,模拟开关160是FET(Field Effect Transistor:场效应晶体管)等开关元件。通过这样,模拟开关160能够具有较高的开关速度。例如,模拟开关160基于搭载有电子电路基板10的POS终端1的起动状态,对连接的开闭进行切换。更详细地说,模拟开关160当电源信号示出有ON状态时,对芯片组140和USB连接器170进行连接。另一方面,模拟开关160当电源信号示出有OFF状态时,切断芯片组140和USB连接器170之间(数据线)的连接。通过这样另外,模拟开关160不限于FET等电子式的开关,也可以是机械式开关。通过采用机械开关能够便于安装,成本低。
USB连接器170是连接POS终端1和USB装置2的接口。USB连接器170与传输SignalA+信号的数据线、传输SignalA-信号的数据线、通过VBUS信号向USB装置2供给电力的电源线处于连接。传输SignalA+信号的数据线、传输SignalA-信号的数据线通过模拟开关160与芯片组140连接。此外,向USB装置2供给电力的VBUS信号的电源线与电源电路150处于连接。
USB连接器170当与USB装置2连接了时,对传输SignalA+信号的数据线和传输USB装置2的D+信号的数据线进行连接。此外,USB连接器170对传输SignalA-信号的数据线和传输USB装置2的D-信号的数据线进行连接。而且,USB连接器170对电源线和VBUS信号进行连接。
另外,将从USB连接器170到USB装置2之间的D+信号的数据线称为SignalB+信号。此外,将从USB连接器170到USB装置2之间的D-信号的数据线称为SignalB-信号。
在USB装置2中,D+信号的数据线与VBUS信号相连接的上拉电阻21处于连接。上拉电阻21诸如具有1.5千欧姆的电阻值。
在这里,在USB规格中,规定有判定通过被称为Chirp handshake(高速握手协商)的协议连接的外部装置的通信速度。而且,在USB规格中,规定有与全速模式或高速模式对应的装置使D+信号变为High(高)电平,使D-信号变为Low(低)电平。而且,USB装置2的D+信号当在POS终端1处于ON状态中与USB连接器170连接了时,通过从VBUS信号被供给电力的上拉电阻21变成High(高)电平。另一方面,USB装置2的D-信号通过芯片组140的下拉电阻142变成Low(低)电平。图1所示的USB装置2是与全速模式或高速模式对应的装置。
接着,对POS终端1和USB装置2的连接动作进行说明。
首先,对未施加静电而POS终端1和USB装置2正常连接了时的电路的动作进行说明。在这里,图2是表示本实施例所涉及的电子电路基板10的正常时的连接处理的概要的时间图(timing chart:脉冲波形图)。
VBUS信号当POS终端1的电源处于ON状态时由于从电源电路150接受电力的供给从而变为High(高)电平。
SignalB+信号通过从VBUS信号被供给电力的上拉电阻21的影响而变为High(高)电平。此外,SignalA+信号随着SignalB+信号变为High(高)电平的情况,变为High(高)电平。另一方面,SignalA-信号通过下拉电阻142变为Low(低)电平。此外,SignalB-信号随着SignalA-信号变为Low(低)电平的情况,变为Low(低)电平。
芯片组140通过Chirp handshake来判定USB装置(外部装置)2的通信速度。通过这样,能够快速可靠地判定出USB装置(外部装置)2的通信速度。
当POS终端1的电源处于OFF状态时,SignalA+信号及SignalA-信号通过下拉电阻141及下拉电阻142的影响而变成Low(低)电平。此外,SignalB+信号及SignalB-信号随着SignalA+信号及SignalA-信号变为Low(低)电平的情况,变为Low(低)电平。
当POS终端1的电源再次处于ON状态时,VBUS信号、SignalB+信号及SignalA+信号与前次同样地变为High(高)电平。
接着,对在现有技术中,当施加静电并从芯片组140流动出电流了时的电路的动作进行说明。在这里,图3是表示在现有技术中从芯片组140流动电流时的连接处理的概要的时间图。图3所示的时间图是表示当在电子电路基板10中没有模拟开关160时的连接处理的概要的时间图。
各信号在施加静电前,与正常时的连接处理同样地进行动作。
也就是说,VBUS信号当POS终端1的电源处于ON状态时,由于从电源电路150接受电力的供给从而变为High(高)电平。
SignalB+信号通过从VBUS信号被供给电力的上拉电阻21的影响而变为High(高)电平。此外,SignalA+信号随着SignalB+信号变为High(高)电平的情况,变为High(高)电平。另一方面,SignalA-信号通过下拉电阻142变为Low(低)电平。此外,SignalB-信号随着SignalA-信号变为Low(低)电平的情况,变为Low(低)电平。
芯片组140通过Chirp handshake来判定USB装置2的通信速度。
芯片组140当通过静电放电施加静电时,则往往有流动出电流的情况。也就是说,芯片组140使SignalA+信号及SignalA-信号变成了High(高)电平。此外,芯片组140将SignalB+信号及SignalB-信号变成了High(高)电平。
当POS终端1处于OFF状态时,VBUS信号由于未从电源电路150供给电力从而变为Low(低)电平。即使POS终端1处于OFF状态VBUS信号变为Low(低)电平,芯片组140也流动出了电流。也就是说,SignalA+信号、SignalA-信号、SignalB+信号及SignalB-信号维持High(高)电平。
之后,当POS终端1处于ON状态时,VBUS信号由于从电源电路150供给电力因此变为High(高)电平。即使VBUS信号变为High(高)电平,芯片组140也流动出了电流。因此,SignalA+信号、SignalA-信号、SignalB+信号及SignalB-信号维持High(高)电平。
因而,芯片组140不能使D+信号及D-信号的两方变为Low(低)电平而输出将连接状态进行初始化的总线复位信号。而且,芯片组140及USB装置2由于D+信号及D-信号的两方为High(高)电平,因此,不能通过Chirp handshake进行通信速度的判定。因此,POS终端1和USB装置2不能进行通信。
接着,在本实施例中,对施加静电并从芯片组140流动出了电流时的电路的动作进行说明。在这里,图4是表示在本实施例所涉及的电子电路基板10中从芯片组140流出电流时的连接处理的概要的时间图。图4所示的时间图是表示当电子电路基板10具有模拟开关160时的连接处理的概要的时间图。
模拟开关160由于当POS终端1的电源处于ON状态时从电源电路150接受电源信号的输入,因此,对芯片组140和USB连接器170进行连接。也就是说,模拟开关160对SignalA+信号和SignalB+信号进行连接。而且,模拟开关160对SignalA-信号和SignalB-信号进行连接。也就是说,模拟开关160以被搭载的POS终端(信息处理装置)1的电源处于ON状态为条件,进行芯片组140和连接器170之间的数据线的连接。通过这样,能够使POS终端(信息处理装置)1与USB装置(外部设备)2进行通信。
VBUS信号由于当POS终端1的电源处于ON状态时,从电源电路150接受电力的供给,因此变为High(高)电平。通过这样,能够确保USB装置(外部装置)2所使用的电力。
SignalB+信号通过从VBUS信号被供给电力的上拉电阻21的影响而变为High(高)电平。此外,SignalA+信号由于连接有芯片组140和USB连接器170,因此,随着SignalB+信号变为High(高)电平的情况,变为High(高)电平。
在芯片组140中通过静电放电施加静电。其结果,芯片组140流动出了电流。也就是说,SignalA+信号和SignalA-信号变为High(高)电平。SignalB+信号及SignalB-信号由于通过模拟开关160与SignalA+信号及SignalA-信号处于连接,因此,变为High(高)电平。
VBUS信号由于当POS终端1处于OFF状态时,不从电源电路150供给电力,因此变为Low(低)电平。
模拟开关160由于没有从电源电路150输入电源信号,因此,切断芯片组140和USB连接器170之间的连接。SignalA+信号及SignalA-信号由于芯片组140流动有电流,因此变为High(高)电平。通过这样,能够更可靠地从因静电放电导致的通信故障中恢复。
另一方面,SignalB+信号及SignalB-信号由于通过模拟开关160从芯片组140被切断,因此,从芯片组140电流未被流入。而且,SignalB+信号及SignalB-信号由于从芯片组140流入的电流也被USB装置2消耗,因此,变为Low(低)电平。
之后,VBUS信号由于当POS终端1处于ON状态时,从电源电路150供给电力,因此,变为High(高)电平。
模拟开关160由于当POS终端1的电源处于ON状态时,从电源电路150接受电源信号的输入,因此,对芯片组140和USB连接器170进行连接。也就是说,模拟开关160对SignalA+信号和SignalB+信号进行连接。而且,模拟开关160对SignalA-信号和SignalB-信号进行连接。
SignalA+信号由于当在通过模拟开关160芯片组140和USB连接器170已被连接时,也从芯片组14流出有电流,因此变为High(高)电平。在这里,SignalB+信号通过从VBUS信号被供给了电力的上拉电阻21的影响而变为High(高)电平。SignalA+信号由于与SignalB+信号处于连接,因此,随着SignalB+信号变为High(高)电平的情况,变为High(高)电平。也就是说,SignalA+信号不论是否施加了静电,当VBUS信号为High(高)电平时都变为High(高)电平因此没有问题。
SignalA-信号当通过模拟开关160与SignalB-信号已连接了时,从芯片组140流入的电流被USB装置2使用。此外,在SignalB-信号中也没有上拉电阻21的影响。其结果,SignalA-信号变为Low(低)电平。
因此,电子电路基板10在VBUS信号为Low(低)电平时,通过模拟开关160被切断连接,因此,SignalB+信号及SignalB-信号的两方变为Low(低)电平并能够输出总线复位信号。而且,POS终端1及USB装置2在VBUS信号为High(高)电平时,SignalB+信号变为High(高)电平,SignalB-信号变为Low(低)电平,因此,能够通过Chirp handshake进行通信速度的判定。也就是说,能够判定POS终端1及USB装置2是与全速模式或高速模式对应的装置。因而,POS终端1及USB装置2即使因静电放电而施加了静电,也能够进行基于USB的通信。
如以上那样,根据电子电路基板10,模拟开关160切断芯片组140和USB连接器170之间的连接。这时,如图4所示的时间图所示,SignalB+信号变为High(高)电平,SignalB-信号变为Low(低)电平。因此,电子电路基板10能够从因静电放电导致的通信故障中恢复。
而且,模拟开关160基于来自电源电路150的电源信号,切断芯片组140和USB连接器170之间(数据线)的连接。也就是说,模拟开关160当POS终端1停止了时、即当POS终端1已关机时或当被再起动了时,切断芯片组140和USB连接器170之间(数据线)的连接。因此,用户能够通过使POS终端1关机的操作、使POS终端1再起动的操作,从因静电放电导致的通信故障中恢复。
虽然对本发明的几个实施例进行了说明,但是这些实施例是作为例子提出的,并不意图限定发明的范围。这些新颖的实施例可以用其他的各种形式来实施,在不脱离发明要旨的范围内可以进行各种省略、替换、变更。这些实施例及其变形均被包含在发明的范围或要旨中,而且,包含在权利要求的范围所记载的发明和其均等的范围内。

Claims (10)

1.一种连接电路,包括:
连接器,具有传输USB规格的SignalA+信号的数据线、传输SignalA-信号的数据线及VBUS信号的电源线,并与外部装置进行连接;
芯片组,具有传输在USB规格中的D+信号和D-信号的数据线,并控制基于串行接口与所述外部装置的通信;
电源电路,当信息处理装置的电源处于ON状态时,将从AC电源输入的电力供给信息处理装置的各部;以及
开关,设置于所述芯片组和所述连接器之间,
其中,所述连接器的所述SignalA+信号的数据线及SignalA-信号的数据线,通过所述开关,与所述芯片组的所述D+信号的数据线和所述D-信号的数据线连接,所述VBUS信号的电源线,不通过所述开关与所述电源电路连接,
所述电源电路,将表示所述信息处理装置处于ON状态的电源信号及表示信息处理装置处于OFF状态的电源信号,不通过所述芯片组输出给所述开关,进一步与所述连接器的所述VBUS信号的电源线连接并向所述外部装置供给电力,
所述开关,当来自所述电源电路输出的所述电源信号示出ON状态时,将所述D+信号的数据线和所述SignalA+信号的数据线、及所述D-信号的数据线和所述SignalA-信号的数据线进行连接,当来自所述电源电路输出的所述电源信号示出OFF状态时,将所述D+信号的数据线和所述SignalA+信号的数据线、及所述D-信号的数据线和所述SignalA-信号的数据线进行切断。
2.根据权利要求1所述的连接电路,其中,
所述电源电路供给电力的信息处理装置是POS终端,所述POS终端执行登记销售对象的商品的销售登记处理、进行通过销售登记处理已登记的商品的结账的结账处理。
3.根据权利要求1或2所述的连接电路,其中,
所述开关是FET。
4.根据权利要求1或2所述的连接电路,其中,
所述连接器以所述信息处理装置的电源处于ON状态为条件,供给所述外部装置所使用的电力。
5.根据权利要求3所述的连接电路,其中,
所述连接器以所述信息处理装置的电源处于ON状态为条件,供给所述外部装置所使用的电力。
6.根据权利要求1或2所述的连接电路,其中,
所述开关是机械式开关。
7.根据权利要求6所述的连接电路,其中,
所述芯片组通过高速握手协商来判定所述外部装置的通信速度。
8.根据权利要求2所述的连接电路,其中,
与所述连接器连接的所述外部装置是打印票据的票据打印机。
9.根据权利要求2所述的连接电路,其中,
与所述连接器连接的所述外部装置是读取附加在商品上的码符号的扫描装置。
10.一种信息处理装置,设置根据权利要求1至9中任一项所述的连接电路。
CN201810820859.5A 2017-08-25 2018-07-24 连接电路及信息处理装置 Active CN109426626B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP2017-162469 2017-08-25
JP2017162469A JP2019040446A (ja) 2017-08-25 2017-08-25 接続回路

Publications (2)

Publication Number Publication Date
CN109426626A CN109426626A (zh) 2019-03-05
CN109426626B true CN109426626B (zh) 2022-10-25

Family

ID=63371592

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810820859.5A Active CN109426626B (zh) 2017-08-25 2018-07-24 连接电路及信息处理装置

Country Status (4)

Country Link
US (1) US20190064901A1 (zh)
EP (1) EP3451182A1 (zh)
JP (1) JP2019040446A (zh)
CN (1) CN109426626B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6973053B2 (ja) * 2017-12-27 2021-11-24 ブラザー工業株式会社 画像処理装置、画像処理装置の制御方法、及びプログラム

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004127166A (ja) * 2002-10-07 2004-04-22 Nec Mitsubishi Denki Visual Systems Kk Usbターゲット機器
JP2007316946A (ja) * 2006-05-25 2007-12-06 Toshiba Tec Corp 情報処理装置
CN104239257A (zh) * 2013-06-21 2014-12-24 东芝泰格有限公司 接口装置及信息处理装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000293479A (ja) * 1999-04-07 2000-10-20 Sony Corp 周辺装置及びそれを用いた信号伝送装置
JP3718768B2 (ja) * 2001-10-17 2005-11-24 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータ
TWI309765B (en) * 2006-03-17 2009-05-11 Asustek Comp Inc Method and apparatus for controlling power supply in a computer system
JP5714274B2 (ja) * 2009-10-02 2015-05-07 ローム株式会社 半導体装置ならびにそれらを用いた電子機器
JP5700514B2 (ja) * 2010-10-27 2015-04-15 アルパイン株式会社 通信速度制御装置および通信速度制御方法
KR101956527B1 (ko) * 2011-12-26 2019-06-24 삼성전자 주식회사 Usb 호스트 장치 및 그 전원 관리 방법
US20140259337A1 (en) * 2013-03-14 2014-09-18 Brill Hygienic Products, Inc. Automatic hygienic toilet seat with wireless proximity sensor and controller
US20140359337A1 (en) * 2013-05-30 2014-12-04 Hewlett-Packard Development Company, L.P. Circuits for load power threshold

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004127166A (ja) * 2002-10-07 2004-04-22 Nec Mitsubishi Denki Visual Systems Kk Usbターゲット機器
JP2007316946A (ja) * 2006-05-25 2007-12-06 Toshiba Tec Corp 情報処理装置
CN104239257A (zh) * 2013-06-21 2014-12-24 东芝泰格有限公司 接口装置及信息处理装置

Also Published As

Publication number Publication date
EP3451182A1 (en) 2019-03-06
CN109426626A (zh) 2019-03-05
JP2019040446A (ja) 2019-03-14
US20190064901A1 (en) 2019-02-28

Similar Documents

Publication Publication Date Title
US7293118B1 (en) Apparatus and method for dynamically providing hub or host operations
US6913196B2 (en) Dual mode controller for ISO7816 and USB enabled smart cards
US9059906B1 (en) Data communication interface
US7287703B2 (en) Removable memory cards including USB and other controllers, connectors, and methods of operating same
US8055824B2 (en) Interface unit for interfacing host unit and peripheral unit
US7337977B2 (en) Universal micro memory card
US7343498B2 (en) ExpressCard power switch device with enhanced communications paths and security functions
US5734208A (en) Dynamic termination for signal buses going to a connector
US20050066102A1 (en) Method and apparatus for controlling connections of PC cards and a passive-card-adapting card used for connecting one of the PC cards to the apparatus
CN109426626B (zh) 连接电路及信息处理装置
US20050114718A1 (en) Electric device attachable to board having electric circuit and control method thereof
KR100314413B1 (ko) 내부상태확정장치및집적회로카드
US20070226388A1 (en) System for detecting USB device
EP1876512A1 (en) Network control apparatus and method for enabling network chip
JP2008129836A (ja) 処理装置
JP2007094659A (ja) 電子機器および省電力制御方法
CN102568118A (zh) 一种基于嵌入式pos机的usb数据下载接口
JP6069902B2 (ja) 電源電流供給システム及びコネクタ
KR20090014084A (ko) 데이터 전송장치, 요구 발생장치 및 요구 발생방법
CN109459918B (zh) 图像形成装置
KR100362478B1 (ko) 프린터의 케이블 연결상태 점검 방법 및 그 장치
JP2017054188A (ja) 放電装置及びこれを含む画像形成装置
CN107864306A (zh) 图像形成装置、图像形成装置的控制方法
JP2011046097A (ja) 画像形成装置
US7020726B2 (en) Methods and apparatus for signaling to switch between different bus bandwidths

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant