CN109347481A - 一种连续时间复数带通sigma-delta模数转换器和蓝牙射频收发机 - Google Patents

一种连续时间复数带通sigma-delta模数转换器和蓝牙射频收发机 Download PDF

Info

Publication number
CN109347481A
CN109347481A CN201811084249.XA CN201811084249A CN109347481A CN 109347481 A CN109347481 A CN 109347481A CN 201811084249 A CN201811084249 A CN 201811084249A CN 109347481 A CN109347481 A CN 109347481A
Authority
CN
China
Prior art keywords
resistance
active integrator
integrator
active
equal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811084249.XA
Other languages
English (en)
Other versions
CN109347481B (zh
Inventor
马科
吴悦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Sino Microelectronics Co Ltd
Original Assignee
Nanjing Sino Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Sino Microelectronics Co Ltd filed Critical Nanjing Sino Microelectronics Co Ltd
Priority to CN201811084249.XA priority Critical patent/CN109347481B/zh
Publication of CN109347481A publication Critical patent/CN109347481A/zh
Application granted granted Critical
Publication of CN109347481B publication Critical patent/CN109347481B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B5/00Near-field transmission systems, e.g. inductive or capacitive transmission systems
    • H04B5/40Near-field transmission systems, e.g. inductive or capacitive transmission systems characterised by components specially adapted for near-field transmission
    • H04B5/48Transceivers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

本申请实施例中提供了一种连续时间复数带通sigma‑delta模数转换器和蓝牙射频收发机,该模数转换器,包括:第一电路;第二电路;分压电路;分压电路连接在下述的任意一个或多个之间:第一RC有源积分器和第二RC有源积分器之间、第三RC有源积分器和第四RC有源积分器之间、第一RC有源积分器和第三RC有源积分器之间、或者第二RC有源积分器和第四RC有源积分器之间。采用本申请中的方案,在保持原有功耗和量化噪声性能的水平上,显著得减小连续时间复数带通sigma‑delta ADC中需要用到的电阻值,从而减小整体ADC的面积,进一步缩小芯片体积。

Description

一种连续时间复数带通sigma-delta模数转换器和蓝牙射频 收发机
技术领域
本申请涉及蓝牙技术领域,尤其涉及一种连续时间复数带通sigma-delta 模数转换器和蓝牙射频收发机。
背景技术
因为高速低功耗等优点,连续时间复数带通sigma-delta ADC(Analog-to-Digital Converter,模数转换器)在蓝牙射频收发机中得到了广泛的应用。在连续时间复数带通sigma-delta ADC中,经常使用线性度较好的RC (电阻电容)有源积分器来做环路滤波器,且需要交叉耦合(cross-couple)电阻做中心频率的搬移来实现复数带通功能,这些电阻在版图上占了ADC相当大的面积。采用现有技术中的方案,在设计更低功耗的连续时间复数带通 sigma-delta ADC时,需要用到更大的电阻,因此占用的ADC版图面积也更大,不利于缩小芯片体积。
发明内容
本申请实施例中提供了一种连续时间复数带通sigma-delta模数转换器和蓝牙射频收发机,用于解决现有技术中的连续时间复数带通sigma-delta模数转换器中电阻占用版图面积较大,不利于缩小芯片体积的技术问题。
根据本申请实施例的第一个方面,提供了一种连续时间复数带通 sigma-delta模数转换器,包括:第一电路,第一电路包括依次连接的第一RC 有源积分器和第二RC有源积分器;第二电路,第二电路包括依次连接的第三RC有源积分器和第四RC有源积分器;分压电路,分压电路包括:正输入端和负输入端;第一电阻和第二电阻,依次串联在正输入端和负输入端之间;第三电阻,一端连接至第一电阻和第二电阻之间,另一端作为输出端;分压电路连接在下述的任意一个或多个之间:第一RC有源积分器和第二RC有源积分器之间、第三RC有源积分器和第四RC有源积分器之间、第一RC有源积分器和第三RC有源积分器之间、或者第二RC有源积分器和第四RC有源积分器之间。
根据本申请实施例的第二个方面,提供了一种蓝牙射频收发机,包括:如本申请实施例第一个方面中的连续时间复数带通sigma-delta模数转换器;第一可编程增益放大器PGA,连接至模数转换器的第一RC有源积分器;第二PGA,连接至模数转换器中的第三RC有源积分器。
采用本申请实施例中提供的连续时间复数带通sigma-delta模数转换器和蓝牙射频收发机,通过全差分运放的共模反馈电阻分压,减小连续时间复数带通sigma-deltaADC中各积分器输入电阻和/或IQ交叉电阻的阻值;可以在保持原有功耗和量化噪声性能的水平上,显著得减小连续时间复数带通sigma-delta ADC中需要用到的电阻值,从而减小ADC的面积,进一步缩小芯片体积。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1示出了现有技术中的分压电路的原理图;
图2示出了本申请实施例一中的分压电路的原理图;
图3示出了根据本申请实施例二的连续时间复数带通sigma-delta模数转换器的电路连接示意图;
图4示出了根据本申请实施例三的蓝牙射频收发机的电路连接示意图。
具体实施方式
在实现本申请的过程中,发明人发现,在连续时间复数带通sigma-delta ADC中,经常使用线性度较好的RC(电阻电容)有源积分器来做环路滤波器,且需要交叉耦合(cross-couple)电阻做中心频率的搬移来实现复数带通功能。这些电阻在版图上占了ADC相当大的面积。采用现有技术中的方案,在设计更低功耗的连续时间复数带通sigma-deltaADC时,需要用到更大的电阻,因此占用的ADC版图面积也更大,不利于缩小芯片体积。
为了解决上述技术问题,本申请实施例中提供了一种连续时间复数带通 sigma-delta模数转换器和蓝牙射频收发机,该连续时间复数带通sigma-delta模数转换器包括:第一电路,第一电路包括依次连接的第一RC有源积分器和第二RC有源积分器;第二电路,第二电路包括依次连接的第三RC有源积分器和第四RC有源积分器;分压电路,分压电路包括:正输入端和负输入端;第一电阻和第二电阻,依次串联在正输入端和负输入端之间;第三电阻,一端连接至第一电阻和第二电阻之间,另一端作为输出端;分压电路连接在下述的任意一个或多个之间:第一RC有源积分器和第二RC有源积分器之间、第三RC 有源积分器和第四RC有源积分器之间、第一RC有源积分器和第三RC有源积分器之间、或者第二RC有源积分器和第四RC有源积分器之间。
采用本申请实施例中的方案,通过全差分运放的共模反馈电阻分压,减小连续时间复数带通sigma-delta ADC中各积分器输入电阻和/或IQ交叉电阻的阻值。可以在保持原有功耗和量化噪声性能的水平上,显著得减小连续时间复数带通sigma-delta ADC中需要用到的电阻值,从而减小整体ADC的面积,进一步缩小芯片体积。
为了使本申请实施例中的技术方案及优点更加清楚明白,以下结合附图对本申请的示例性实施例进行进一步详细的说明,显然,所描述的实施例仅是本申请的一部分实施例,而不是所有实施例的穷举。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
图1示出了现有技术中的分压电路的原理图;图2示出了本申请实施例一中的分压电路的原理图。
如图1所示,在现有技术中的分压电路中,包括串联在输入电压V1的正输入端和负输入端之间的两个单边的共模反馈电阻R2和R3,以及与R2和R3 并联的分压电阻R1,R1的一端接输入电压的正输入端,另一端连接输出电压 V2,即,作为输出端。
当在电压源V1到电压源V2之间,需要一个大小为I1的电流(全差分运放的输出电流)时,电阻R1的阻值可以如下表示:R1=(V1-V2)/I1,如果I1 较小,则R1需要较大的阻值。
如图2所示,本申请实施例一中的分压电路包括串联在输入电压V1的正输入端和负输入端之间的两个单边共模反馈电阻R2和R3;分压电阻R4一端接在R2和R3之间,另一端连接输出电压V2,即,作为输出端。
下面将对R4与R1的大小关系进行推导以说明本申请实施例的技术效果。
为了使图2达到与图1等效的结果,即,要求通过R4的电流I4等于图1 中的电流I1。记R2和R3中间节点电压为V3,运用叠加定理,可以先设V2=0。则流过R1的电流I1=V1/R1,流过R4的电流I4=V3/R4,这两个流进V2节点的电流相等。根据(V1-V3)/R2=V3/R3+V3/R4和I1=I4,即可推导得 R4=(R1-R2)/(1+R2/R3)。
或者运用叠加定理,再设V1=0。则图1中左图和右图中流进V1节点的电流为V2/R1和V3/R2,这两个电流值相等。再根据(V2-V3)/R4=V3/R2+V3/R3,也可推导得R4=(R1-R2)/(1+R2/R3)。
因此,当满足R4=(R1-R2)/(1+R2/R3)时,图1和图2的两种连接方法即可完全等效。
可以看到,当采用本申请实施例一中的分压电路时,分压电阻被至少减小了1+R2/R3倍。因此,当适当选取R2/R3的值后,这个电阻能被显著减小。
在具体实施时,R2和R3的绝对值与共模反馈环路参数设计相关,R2/R3 的比例,可以根据实际情况选取。
在本申请实施例中的分压电路应用在交叉电阻时,受共模环路稳定性限制, R2/R3可以选取得比较小,比如2或者4。在本申请实施例中的分压电路应用在其他场景时,R2/R3可以选取的较大。在ADC这种同时具有交叉电阻和INT 的输入电阻的场景中,可以通过拆分R2,即,从R2中再引出一个输出来同时实现这两点。
在本申请实施例中,还提供了一种连续时间复数带通sigma-delta模数转换器,包括:第一电路,第一电路包括依次连接的第一RC有源积分器和第二RC 有源积分器;第二电路,第二电路包括依次连接的第三RC有源积分器和第四 RC有源积分器;分压电路,分压电路包括:正输入端和负输入端;第一电阻和第二电阻,依次串联在正输入端和负输入端之间;第三电阻,一端连接至第一电阻和第二电阻之间,另一端作为输出端;分压电路连接在下述的任意一个或多个之间:第一RC有源积分器和第二RC有源积分器之间、第三RC有源积分器和第四RC有源积分器之间、第一RC有源积分器和第三RC有源积分器之间、或者第二RC有源积分器和第四RC有源积分器之间。
采用本申请实施例中的连续时间复数带通sigma-delta模数转换器,通过全差分运放的共模反馈电阻分压,减小连续时间复数带通sigma-delta ADC中各积分器输入电阻和/或IQ交叉电阻的阻值。可以在保持原有功耗和量化噪声性能的水平上,显著得减小连续时间复数带通sigma-delta ADC中需要用到的电阻值,从而减小整体ADC的面积。
图3示出了根据本申请实施例二的连续时间复数带通sigma-delta模数转换器的电路连接示意图。
如图3所示,根据本申请实施例二的连续时间复数带通sigma-delta模数转换器ADC部分主要由第一电路I路和第二电路Q路组成;I路包括RC有源积分器INT1、RC有源积分器INT2、量化器(Quantizer)和DAC(反馈数模转换器)。Q路与I路的电路结构及参数相同,也包括RC有源积分器INT1、RC 有源积分器INT2、量化器(Quantizer)和DAC(反馈数模转换器)。I路和Q 路由IQ交叉(cross-couple)电阻相连。
I路的RC有源积分器INT1的负输出端和正输出端之间依次串联四个共模反馈电阻R5_I、R6_I、R7_I、R8_I;电阻Rin3_I的一端连接在R5_I和R6_I 之间,另一端连接至I路的RC有源积分器INT2的正输入端VINN_I_2;电阻 Rin4_I的一端连接在R7_I和R8_I之间,另一端连接至INT2的负输入端 VINP_I_2;其中,电阻R5_I和R8_I的阻值相等;R6_I和R7_I的阻值相等。
在具体实施时,电阻Rin3_I的一端连接在R5_I和R6_I之间,另一端也可以连接至I路的INT2的负输入端VINP_I_2;此时,Rin4_I的一端连接在R7_I 和R8_I之间,另一端连接至INT2的正输入端VINN_I_2。
由于采用了共模反馈电阻分压技术,减小了INT2的输入电阻Rin3_I和 Rin4_I的阻值。
同理,Q路的RC有源积分器INT1的负输出端和正输出端之间依次串联四个电阻R5_Q、R6_Q、R7_Q、R8_Q;电阻Rin3_Q的一端连接在R5_Q和 R6_Q之间,另一端连接至Q路的RC有源积分器INT2的正输入端VINN_Q_2;电阻Rin4_Q的一端连接在R7_Q和R8_Q之间,另一端连接至第四RC有源积分器的负输入端VINP_Q_2;其中,电阻R5_Q和R8_Q的阻值相等;R6_Q和R7_Q的阻值相等。
在具体实施时,电阻Rin3_Q的一端连接在R5_Q和R6_Q之间,另一端也可以连接至Q路的INT2的负输入端VINP_Q_2;此时,Rin4_Q的一端连接在R7_Q和R8_Q之间,另一端连接至INT2的正输入端VINN_Q_2。
由于采用了共模反馈电阻分压技术,减小了INT2的输入电阻Rin3_Q和 Rin4_Q的阻值。
在具体实施时,也可以采用共模反馈电阻分压来减少交叉电阻的阻值。
具体地,R5_I与R6_I之间和R7_I与R8_I之间的输出信号可以分别表示为VOUTN_I_1和VOUTP_I_1。R5_Q与R6_Q之间和R7_Q与R8_Q之间的输出信号分别可以表示为VOUTN_Q_1和VOUTP_Q_1。I路中INT1的正输入端可以表示为VINP_I_1;INT1的负输入端可以表示为VINN_I_1。Q路中INT1 的正输入端可以表示为VINP_Q_1;INT1的负输入端可以表示为VINN_Q_1。
具体地,电阻Rk1连接在VOUTP_I_1和VINP_Q_1之间;电阻Rk2连接在VOUTN_I_1和VINN_Q_1之间;电阻Rk3连接在VOUTP_Q_1和VINN_I_1 之间;电阻Rk4的连接在VOUTN_Q_1和VINP_I_1之间。
由于采用了共模反馈电阻分压技术,交叉电阻Rk1、Rk2、Rk3、Rk4均被减小。
I路的INT2的负输出端VOUTP_I_3和正输出端VOUTN_I_3之间依次串联四个共模反馈电阻R9_I、R10_I、R11_I、R12_I;Q路的INT2的负输出端 VOUTP_Q_3和正输出端VOUTN_Q_3之间依次串联四个共模反馈电阻电阻 R9_Q、R10_Q、R11_Q、R12_Q。
R9_I与R10_I之间和R11_I与R12_I之间的输出信号可以分别表示为 VOUTP_I_2和VOUTN_I_2。R9_Q与R10_Q之间和R11_Q与R12_Q之间的输出信号分别可以表示为VOUTP_Q_2和VOUTN_Q_2。I路中INT2的正输入端可以表示为VINN_I_2;INT2的负输入端可以表示为VINP_I_2。Q路中INT2 的正输入端可以表示为VINN_Q_2;INT2的负输入端可以表示为VINP_Q_2。
具体地,电阻Rk5连接在VOUTP_I_2和VINP_Q_2之间;电阻Rk6连接在VOUTN_I_2和VINN_Q_2之间;电阻Rk7连接在VOUTP_Q_2和VINN_I_2 之间;电阻Rk8的一端连接在VINP_I_2和VOUTN_Q_2之间。
由于采用了共模反馈电阻分压技术,交叉电阻Rk5、Rk6、Rk7、Rk8均被减小。
图3中的ADC还包括I路的量化器和反馈数模转换器DAC,Q路的量化器和反馈数模转换器DAC。I路的量化器连接至I路的INT2的负输出端VOUTP_I_3和正输出端VOUTN_I_3;I路的DAC连接至I路的量化器的两个输出端QOUTP_I和QOUTN_I;以及INT1和INT2的四个输入端VINP_I_1、 VINP_I_2、VINN_I_1、VINN_I_2。Q路的量化器连接至Q路的INT2的负输出端VOUTP_Q_3和正输出端VOUTN_Q_3;Q路的DAC连接至Q路的量化器的两个输出端QOUTP_Q和QOUTN_Q;以及INT1和INT2的四个输入端 VINP_Q_1、VINP_Q_2、VINN_Q_1、VINN_Q_2。
应当理解,图3中的ADC仅为使本领域技术人员易于实施例的目的而示出,并不用于限制本申请。在具体实施时,可以仅在I路的INT1和INT2之间、 Q路的INT1和INT2之间、I路的INT1和Q路的INT1之间、或者I路的INT2 和Q路的INT2之间中的一个或任意多个中采用共模反馈电阻分压技术,均可以达到减少分压电阻阻值,并减小ADC的面积,进而缩小芯片体积的目的。
基于同一发明构思,本申请实施例中还提供了一种蓝牙射频收发机。由于该蓝牙射频收发机解决问题的原理与本申请实施例所提供的连续时间复数带通sigma-delta模数转换器相似,因此该蓝牙射频收发机的实施可以参见连续时间复数带通sigma-delta模数转换器的实施,重复之处不再赘述。
图4示出了根据本申请实施例三的蓝牙射频收发机的电路连接示意图。如图4所示,根据本申请实施例的蓝牙射频收发机包括:如前述的连续时间复数带通sigma-delta模数转换器;以及I路可编程增益放大器PGA和Q路的PGA。I路的PGA可以通过共模反馈电阻分压技术连接至I路的INT1;Q路的PGA 也可以通过共模反馈电阻分压技术连接至Q路的INT1。
具体地,I路的PGA的两个输出端之间依次串联四个电阻R1_I、R2_I、 R3_I、R4_I;电阻Rin1_I的一端连接在R1_I和R2_I之间,另一端连接至I 路的INT1的正输入端VINP_I_1;电阻Rin2_I的一端连接在R3_I和R4_I之间,另一端连接至I路的INT1的负输入端VINN_I_1;其中,电阻R1_I和R4_I 的阻值相等;R2_I和R3_I的阻值相等。
在具体实施时,Q路的PGA的两个输出端之间依次串联四个电阻R1_Q、 R2_Q、R3_Q、R4_Q;电阻Rin1_Q的一端连接在R1_Q和R2_Q之间,另一端连接至Q路的INT1的正输入端VINP_Q_1;电阻Rin2_Q的一端连接在R3_Q 和R4_Q之间,另一端连接至Q路的INT1的负输入端VINN_Q_1;其中,电阻R1_Q和R4_Q的阻值相等;R2_Q和R3_Q的阻值相等。
通过采用共模反馈电阻分压技术,减小了输入电阻Rin1_I和Rin2_I的阻值。同理,Q路中的Rin1_Q和Rin2_Q也被减小。
应当理解,图4中的蓝牙射频收发机仅为使本领域技术人员易于实施例的目的而示出,并不用于限制本申请。在具体实施时,可以仅在ADC中的I路的INT1和INT2之间、Q路的INT1和INT2之间、I路的INT1和Q路的INT1 之间、或者I路的INT2和Q路的INT2之间、I路的PGA和I路的INT1之间、或者Q路的PGA和Q路的INT1中的一个或任意多个中采用共模反馈电阻分压技术,均可以达到减少分压电阻阻值,并减小ADC的面积,进而缩小芯片体积的目的。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、 CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和 /或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/ 或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本申请的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (10)

1.一种连续时间复数带通sigma-delta模数转换器,其特征在于,包括:
第一电路,所述第一电路包括依次连接的第一RC有源积分器和第二RC有源积分器;
第二电路,所述第二电路包括依次连接的第三RC有源积分器和第四RC有源积分器;
分压电路,所述分压电路包括:正输入端和负输入端;第一电阻和第二电阻,依次串联在所述正输入端和所述负输入端之间;第三电阻,一端连接至所述第一电阻和所述第二电阻之间,另一端作为输出端;
所述分压电路连接在下述的任意一个或多个之间:所述第一RC有源积分器和第二RC有源积分器之间、所述第三RC有源积分器和第四RC有源积分器之间、所述第一RC有源积分器和所述第三RC有源积分器之间、或者所述第二RC有源积分器和所述第四RC有源积分器之间。
2.根据权利要求1所述的模数转换器,其特征在于,
在所述分压电路连接在所述第一RC有源积分器和第二RC有源积分器之间时,所述第一RC有源积分器的负输出端和正输出端之间依次串联四个电阻R5_I、R6_I、R7_I、R8_I;电阻Rin3_I的一端连接在R5_I和R6_I之间,另一端连接至所述第二RC有源积分器的第一输入端;电阻Rin4_I的一端连接在R7_I和R8_I之间,另一端连接至所述第二RC有源积分器的第二输入端;
其中,电阻R5_I和R8_I的阻值相等;R6_I和R7_I的阻值相等。
3.根据权利要求1所述的模数转换器,其特征在于,
在所述分压电路连接在所述第三RC有源积分器和第四RC有源积分器之间时,所述第三RC有源积分器的负输出端和正输出端之间依次串联四个电阻R5_Q、R6_Q、R7_Q、R8_Q;电阻Rin3_Q的一端连接在R5_Q和R6_Q之间,另一端连接至所述第四RC有源积分器的第一输入端;电阻Rin4_Q的一端连接在R7_Q和R8_Q之间,另一端连接至所述第四RC有源积分器的第二输入端;
其中,电阻R5_Q和R8_Q的阻值相等;R6_Q和R7_Q的阻值相等。
4.根据权利要求1所述的模数转换器,其特征在于,
在所述分压电路连接在所述第一RC有源积分器和所述第三RC有源积分器之间时,所述第一RC有源积分器的负输出端和正输出端之间依次串联四个电阻R5_I、R6_I、R7_I、R8_I,所述第三RC有源积分器的负输出端和正输出端之间依次串联四个电阻R5_Q、R6_Q、R7_Q、R8_Q;电阻Rk1的一端连接在R7_I和R8_I之间,另一端连接至所述第三RC有源积分器的正输入端;电阻Rk2的一端连接在R5_I和R6_I之间,另一端连接至所述第三RC有源积分器的负输入端;电阻Rk3的一端连接在R7_Q和R8_Q之间,另一端连接至所述第一RC有源积分器的负输入端;电阻Rk4的一端连接在R5_Q和R6_Q之间,另一端连接至所述第一RC有源积分器的正输入端;
其中,电阻R5_I和R8_I的阻值相等;R6_I和R7_I的阻值相等;电阻R5_Q和R8_Q的阻值相等;R6_Q和R7_Q的阻值相等。
5.根据权利要求1所述的模数转换器,其特征在于,
在所述分压电路连接在所述第二RC有源积分器和所述第四RC有源积分器之间时,所述第二RC有源积分器的负输出端和正输出端之间依次串联四个电阻R9_I、R10_I、R11_I、R12_I;所述第四RC有源积分器的负输出端和正输出端之间依次串联四个电阻R9_Q、R10_Q、R11_Q、R12_Q;电阻Rk5的一端连接在R9_I和R10_I之间,另一端连接至所述第四RC有源积分器的正输入端;电阻Rk6的一端连接在R11_I和R12_I之间,另一端连接至所述第四RC有源积分器的负输入端;电阻Rk7的一端连接在R9_Q和R10_Q之间,另一端连接至所述第二RC有源积分器的正输入端;电阻Rk8的一端连接在R11_Q和R12_Q之间,另一端连接至所述第二RC有源积分器的负输入端;
其中,电阻R9_I和R12_I的阻值相等;R10_I和R11_I的阻值相等;电阻R9_Q和R12_Q的阻值相等;R10_Q和R11_Q的阻值相等。
6.根据权利要求1所述的模数转换器,其特征在于,还包括:
第一量化器,连接至所述第二RC有源积分器的正输出端和负出端;
第一反馈数模转换器,连接至所述第一量化器和所述第一RC有源积分器的正输入端和负输入端,以及所述第二RC有源积分器的正输入端和负输入端;
第二量化器,连接至所述第四RC有源积分器的正输出端和负出端;
第二反馈数模转换器,连接至所述第二量化器和所述第三RC有源积分器的正输入端和负输入端,以及所述第四RC有源积分器的正输入端和负输入端。
7.一种蓝牙射频收发机,其特征在于,包括:
如权利要求2-6中任一项所述的连续时间复数带通sigma-delta模数转换器;
第一可编程增益放大器PGA,连接至所述模数转换器的第一RC有源积分器;
第二PGA,连接至所述模数转换器中的第三RC有源积分器。
8.根据权利要求7所述的蓝牙射频收发机,其特征在于,
所述第一PGA通过所述分压电路连接所述第一RC有源积分器;或者
所述第二PGA通过所述分压电路连接所述第三RC有源积分器。
9.根据权利要求8所述的蓝牙射频收发机,其特征在于,
当所述第一PGA通过所述分压电路连接所述第一RC有源积分器时,所述第一PGA的两个输出端之间依次串联四个电阻R1_I、R2_I、R3_I、R4_I;电阻Rin1_I的一端连接在R1_I和R2_I之间,另一端连接至所述第一RC有源积分器的正输入端;电阻Rin2_I的一端连接在R3_I和R4_I之间,另一端连接至所述第一RC有源积分器的负输入端;
其中,电阻R1_I和R4_I的阻值相等;R2_I和R3_I的阻值相等。
10.根据权利要求8所述的蓝牙射频收发机,其特征在于,
当所述第二PGA通过所述分压电路连接所述第三RC有源积分器时,所述第二PGA的两个输出端之间依次串联四个电阻R1_Q、R2_Q、R3_Q、R4_Q;电阻Rin1_Q的一端连接在R1_Q和R2_Q之间,另一端连接至所述第三RC有源积分器的正输入端;电阻Rin2_Q的一端连接在R3_Q和R4_Q之间,另一端连接至所述第三RC有源积分器的负输入端;
其中,电阻R1_Q和R4_Q的阻值相等;R2_Q和R3_Q的阻值相等。
CN201811084249.XA 2018-09-17 2018-09-17 一种连续时间复数带通sigma-delta模数转换器和蓝牙射频收发机 Active CN109347481B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811084249.XA CN109347481B (zh) 2018-09-17 2018-09-17 一种连续时间复数带通sigma-delta模数转换器和蓝牙射频收发机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811084249.XA CN109347481B (zh) 2018-09-17 2018-09-17 一种连续时间复数带通sigma-delta模数转换器和蓝牙射频收发机

Publications (2)

Publication Number Publication Date
CN109347481A true CN109347481A (zh) 2019-02-15
CN109347481B CN109347481B (zh) 2022-07-12

Family

ID=65305728

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811084249.XA Active CN109347481B (zh) 2018-09-17 2018-09-17 一种连续时间复数带通sigma-delta模数转换器和蓝牙射频收发机

Country Status (1)

Country Link
CN (1) CN109347481B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020008516A (ko) * 2000-07-20 2002-01-31 박종섭 디지털-아날로그 변환기
CN101917198A (zh) * 2010-08-05 2010-12-15 复旦大学 连续时间的高速低功耗sigma-delta调制器
CN103326694A (zh) * 2013-05-23 2013-09-25 江苏天源电子有限公司 新型可校准复数滤波器
CN105356884A (zh) * 2015-11-03 2016-02-24 南京天易合芯电子有限公司 基于Sigma-Delta模数转换器的传感器读出电路
CN105450211A (zh) * 2014-06-05 2016-03-30 无锡华润矽科微电子有限公司 一种信号检测电路
CN207623401U (zh) * 2017-10-19 2018-07-17 山东康威通信技术股份有限公司 一种负电压ad采样电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020008516A (ko) * 2000-07-20 2002-01-31 박종섭 디지털-아날로그 변환기
CN101917198A (zh) * 2010-08-05 2010-12-15 复旦大学 连续时间的高速低功耗sigma-delta调制器
CN103326694A (zh) * 2013-05-23 2013-09-25 江苏天源电子有限公司 新型可校准复数滤波器
CN105450211A (zh) * 2014-06-05 2016-03-30 无锡华润矽科微电子有限公司 一种信号检测电路
CN105356884A (zh) * 2015-11-03 2016-02-24 南京天易合芯电子有限公司 基于Sigma-Delta模数转换器的传感器读出电路
CN207623401U (zh) * 2017-10-19 2018-07-17 山东康威通信技术股份有限公司 一种负电压ad采样电路

Also Published As

Publication number Publication date
CN109347481B (zh) 2022-07-12

Similar Documents

Publication Publication Date Title
US9312840B2 (en) LC lattice delay line for high-speed ADC applications
US9564916B2 (en) Suppressing signal transfer function peaking in a feedforward delta sigma converter
US20160373101A1 (en) Rc lattice delay
EP2482463A1 (en) Delta-sigma modulator and signal processing system
CN102594350A (zh) 可调整功率和性能的可设置级联西格玛-德尔塔模数转换器
US20160173120A1 (en) Test signal generator for sigma-delta adc
CN103684471A (zh) 三角积分调变器以及三角积分调变方法
CN103312333A (zh) 适用于Sigma-Delta ADC电路的零点优化积分器电路
CN107017891B (zh) 单放大器双二次σ-δ调制器
TW201909553A (zh) 前端電路以及藉由調整前端濾波器電路而提升類比數位轉換器轉移函數之系統
US9685975B2 (en) Distributed combiner for parallel discrete-to-linear converters
TW201807956A (zh) Δ-σ調製器
CN108336998B (zh) 模数转换装置与模数转换方法
CN109347481A (zh) 一种连续时间复数带通sigma-delta模数转换器和蓝牙射频收发机
CN103762980B (zh) 一种高稳定性噪声抑制增强σδ调制器结构
KR102610918B1 (ko) 3차 루프필터 및 이를 포함하는 델타-시그마 변조기
CN104467860A (zh) 一种级联过采样模数调制器
US20160336956A1 (en) Delta-Sigma Analog-to-Digital Converter Topology with Improved Distortion Performance
CN102832945A (zh) Σ-δ调制器
JP6542185B2 (ja) マルチステージデルタシグマアナログ・デジタル変換器における信号伝達関数等化
CN204559547U (zh) 一种高二阶级联结构Sigma-Delta调制器系统
US7417573B2 (en) Sigma-delta circuit and related method with time sharing architecture
WO2009074470A1 (en) Automatic gain control for delta-sigma modulator
Śniatała et al. A hybrid current-mode passive second-order continuous-time ΣΔ modulator
CN101764615B (zh) 一种稳定的σ-δ调变器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant