CN109314065B - 安装装置和安装方法 - Google Patents

安装装置和安装方法 Download PDF

Info

Publication number
CN109314065B
CN109314065B CN201780032768.9A CN201780032768A CN109314065B CN 109314065 B CN109314065 B CN 109314065B CN 201780032768 A CN201780032768 A CN 201780032768A CN 109314065 B CN109314065 B CN 109314065B
Authority
CN
China
Prior art keywords
bonded
mounting
data
lower layer
alignment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201780032768.9A
Other languages
English (en)
Other versions
CN109314065A (zh
Inventor
寺田胜美
真下祐树
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toray Engineering Co Ltd
Original Assignee
Toray Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toray Engineering Co Ltd filed Critical Toray Engineering Co Ltd
Publication of CN109314065A publication Critical patent/CN109314065A/zh
Application granted granted Critical
Publication of CN109314065B publication Critical patent/CN109314065B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/75Apparatus for connecting with bump connectors or layer connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/04Mounting of components, e.g. of leadless components
    • H05K13/0404Pick-and-place heads or apparatus, e.g. with jaws
    • H05K13/0413Pick-and-place heads or apparatus, e.g. with jaws with orientation of the component while holding it; Drive mechanisms for gripping tools, e.g. lifting, lowering or turning of gripping tools
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K13/00Apparatus or processes specially adapted for manufacturing or adjusting assemblages of electric components
    • H05K13/08Monitoring manufacture of assemblages
    • H05K13/081Integration of optical monitoring devices in assembly lines; Processes using optical monitoring devices specially adapted for controlling devices or machines in assembly lines
    • H05K13/0815Controlling of component placement on the substrate during or after manufacturing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/75252Means for applying energy, e.g. heating means in the upper part of the bonding apparatus, e.g. in the bonding head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/757Means for aligning
    • H01L2224/75753Means for optical alignment, e.g. sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/759Means for monitoring the connection process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7598Apparatus for connecting with bump connectors or layer connectors specially adapted for batch processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/8113Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/81132Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed outside the semiconductor or solid-state body, i.e. "off-chip"
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81908Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving monitoring, e.g. feedback loop
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Operations Research (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)
  • Supply And Installment Of Electrical Components (AREA)
  • Die Bonding (AREA)

Abstract

提供安装装置和安装方法,在将半导体元件等被接合物层叠的安装装置中,能够不受气氛温度的影响而对下层和上层的位置偏移信息进行测量从而对层叠位置进行修正。具体而言,提供安装装置和安装方法,该安装装置具有:保持载台,其对与最下层相对应的被接合物进行保持;压接头,其对要依次层叠于最下层的被接合物进行保持;下层用识别单元,其对标记于下层的被接合物的对位标记进行识别;以及上层用识别单元,其对标记于上层的被接合部的对位标记进行识别,该安装装置具有控制部,该控制部具有如下的功能:利用所述下层用识别单元对依次层叠于最下层的被接合物的安装后的对位精度进行测量;以及对设置于所述保持载台的基准标记进行图像识别,根据基准标记的图像识别结果,对下层用识别单元的位置偏移进行测量,从而对依次层叠被接合物的位置进行校正。

Description

安装装置和安装方法
技术领域
本发明涉及三维安装中的安装装置和安装方法,该三维安装将半导体元件等被接合物在上下方向上依次层叠而进行接合。
背景技术
作为半导体元件的三维安装方法,有在半导体芯片部件(以下称为芯片)上依次层叠芯片的COC方法(Chip on Chip:芯片上芯片);在晶片上依次层叠芯片的COW方法(Chipon Wafer:晶片上芯片);在晶片上依次层叠晶片的WOW方法(Wafer on Wafer:晶片上晶片)等。在任意的三维安装方法中,均需要在使上层的被接合物的电极的位置相对于下层的被接合物的电极(包含凸块)的位置对齐的状态下依次对上层被接合物进行接合(例如专利文献1)。
在这样的三维安装中,以往在依次对上层被接合物进行层叠时,利用识别单元(例如CCD相机)从上方对下层的被接合物的位置(例如其电极的位置或对准标记的位置)进行识别,以所识别出的下层的被接合物的位置为基准而使要层叠于其上的上层被接合物的位置对齐,利用识别单元从上方对已层叠的上层被接合物的位置进行识别,以所识别出的被接合物的位置为基准,使要层叠于其上的上层被接合物的位置对齐,重复进行所需次数的这些动作,从而依次进行要层叠的上层被接合物的对位。
对于这样的层叠方法,为了使上层被接合物相对于下层的被接合物的电极精度良好地层叠,公知有如下的方法:对下层的电极的位置进行存储,对接合了上层被接合物之后的来自上层被接合物的上方的电极的位置信息与所述的下层的电极的位置信息进行比较,将其偏移量作为偏置值而对接下来要层叠的上层被接合物的层叠位置进行修正(例如专利文献2)。
现有技术文献
专利文献
专利文献1:日本特开2009-110995号公报
专利文献2:日本特开2014-17471号公报
发明内容
发明所要解决的课题
在利用上述那样的方法对上层被接合物进行层叠的情况下,在凸块的位置信息的识别中使用由在上下两个视野具有识别单元的一体型的壳体构成的双视野相机。双视野相机插入至被接合物彼此之间,分别利用上侧的视野的识别相机对上侧的被接合物的对位标记进行图像识别,利用下侧的视野的识别相机对下侧的被接合物的对位标记进行图像识别。
如专利文献2所公开的那样,使用双视野相机的下侧的视野的识别相机对下层的电极的位置进行存储,在接合了上层被接合物之后对上层的电极的位置进行测量,对下层的电极的位置信息与上层的电极的位置信息进行比较,求出电极的偏移,在上述情况下存在如下的问题:对双视野相机进行支承的壳体受到装置内的气氛温度的影响而无法准确地测量下层和上层的电极的偏移。
关于装置内的气氛温度,例如在TCB方法的情况下,采用使压接加热器的温度为280℃以上、使基盘保持载台的温度为100℃左右的温度设定。因此,双视野相机的壳体由于装置内的热的影响而慢慢发生热膨胀,上层的电极的位置要从对下层的电极的位置进行识别并存储时的坐标位置按照热膨胀的量加上伸长量,从而导致在电极的偏移的测量结果中产生误差。
当在包含这样的误差的状态下将偏移量作为偏置值而对接下来要层叠的上层被接合物的层叠位置进行修正时,存在如下的问题:会产生该误差量的安装偏移,导致安装精度劣化。
另外,当想要在消除双视野相机的壳体的热膨胀量之前重复进行直至该误差量的安装偏移收敛到某个允许值为止时,还存在花费时间、并且浪费被接合物的问题。
特别是在对被接合物进行层叠的三维安装中,设置于下层的对位标记被被接合物覆盖而无法在安装后进行识别,因此双视野相机的热膨胀所带来的伸长对安装精度的影响较大。
因此,本发明的课题在于提供安装装置和安装方法,在将半导体元件等被接合物层叠的安装装置中,能够不受气氛温度的影响而对下层和上层的位置偏移信息进行测量,从而对层叠位置进行修正。
用于解决课题的手段
为了解决本发明的课题,技术方案1所述的发明是安装装置,其用于三维安装,该三维安装将半导体元件等被接合物在上下方向上依次层叠而进行接合,其中,
该安装装置具有:
保持载台,其对与最下层相对应的被接合物进行保持;
压接头,其对要依次层叠于最下层的被接合物进行保持;
下层用识别单元,其对标记于下层的被接合物的对位标记进行识别;以及
上层用识别单元,其对标记于上层的被接合部的对位标记进行识别,
该安装装置具有控制部,该控制部具有如下的功能:利用所述下层用识别单元对依次层叠于最下层的被接合物的安装后的对位精度进行测量;以及对设置于所述保持载台的基准标记进行图像识别,根据基准标记的图像识别结果,对下层用识别单元的位置偏移进行测量,从而对要依次层叠被接合物的位置进行校正。
技术方案2所述的发明根据技术方案1所述的安装装置,其中,该安装装置具有由一体型的壳体来构成下层用识别单元和上层用识别单元的双视野相机。
技术方案3所述的发明根据技术方案2所述的安装装置,其中,该安装装置在所述双视野相机的内部具有对周围温度进行测量的温度传感器。
技术方案4所述的发明是安装方法,是用于三维安装的安装装置中的安装方法,该三维安装将半导体元件等被接合物在上下方向上依次层叠而进行接合,其中,
该安装装置具有:
保持载台,其对与最下层相对应的被接合物进行保持;
压接头,其对要依次层叠于最下层的被接合物进行保持;
下层用识别单元,其对标记于下层的被接合物的对位标记进行识别;以及
上层用识别单元,其对标记于上层的被接合部的对位标记进行识别,
该安装方法包含如下的工序:
在依次层叠被接合物的作业之前,利用下层用识别单元对设置于保持载台的基准标记进行图像识别,并将基准标记的图像识别信息作为安装前基准标记的位置信息进行存储;
利用下层用识别单元对保持载台所保持的与最下层相对应的被接合物的对位标记和施加在层叠于被接合物的上层上的被接合物的上层侧的对位标记进行图像识别,并作为下层的对位数据进行存储;
利用上层用识别单元对压接头所保持的被接合物的对位标记进行图像识别并作为上层的对位数据进行存储;
根据下层的对位数据和上层的对位数据,在对保持载台或压接头进行了对位之后,使被接合物彼此接合;
在层叠安装之后,根据所述下层的对位数据和已层叠安装的被接合物的上层部的对位标记,对安装后的位置偏移进行测量;
利用下层用识别单元对设置于保持载台的基准标记进行图像识别并作为安装中基准标记数据进行存储;
根据安装前基准标记数据和安装中基准标记数据,对下层用识别单元的伸长进行测量并作为位置偏移数据进行存储;以及
利用上层用识别单元对压接头所保持的接下来要层叠的被接合物的对位标记进行图像识别,将图像识别而得到的数据加上所述位置偏移数据的校正而作为上层校正对位数据进行存储,
重复进行对所述安装中基准标记数据进行存储的工序、对所述上层校正对位数据进行存储的工序以及在所述被接合物的上层接合被接合物的工序。
技术方案5所述的发明根据技术方案4所述的安装方法,其中,
根据设置于由一体型的壳体来构成下层用识别单元和上层用识别单元的双视野相机的内部的温度传感器的数据,不实施利用下层用识别单元对设置于保持载台的基准标记进行图像识别并作为安装中基准标记数据进行存储的工序,而具有如下的工序:使用前一次的安装中基准标记数据对下层用识别单元的水平方向的伸长进行测量并作为位置偏移数据进行存储。
发明效果
根据技术方案1所述的发明,具有控制部,该控制部具有如下的功能:利用下层用识别单元对依次层叠于最下层的被接合物的安装后的对位精度进行测量;以及对设置于所述保持载台的基准标记进行图像识别,根据基准标记的图像识别结果,对下层用识别单元的位置偏移进行测量,从而对要依次层叠被接合物的位置进行校正,因此能够不受气氛温度的影响而对下层和上层的位置偏移信息进行测量从而对层叠位置进行修正。
根据技术方案2所述的发明,具有由一体型的壳体来构成下层用识别单元和上层用识别单元的双视野相机,因此能够高效地进行测量。
根据技术方案3所述的发明,在双视野相机的内部具有对周围温度进行测量的温度传感器,因此能够对相对于气氛温度的双视野相机的水平方向的伸长进行测量。根据测量出的温度和伸长的关系,能够预先推测对基准标记进行测量的时机,因此能够高效地进行基准标记的测量,能够提高生产效率。
根据技术方案4所述的发明,对设置于保持载台的基准标记进行图像识别,对安装前基准标记数据和安装中基准标记数据进行存储,对下层用识别单元的水平方向的伸长进行测量并作为位置偏移数据进行存储。并且,利用上层用识别单元对接下来要层叠的被接合物的对位标记进行图像识别,将图像识别而得的数据加上所述位置偏移数据的校正而作为上层校正对位数据进行存储,因此能够不受气氛温度的影响而对下层和上层的位置偏移信息进行测量从而对层叠位置进行修正。
根据技术方案5所述的发明,根据设置于由一体型的壳体来构成下层用识别单元和上层用识别单元的双视野相机的内部的温度传感器的数据,不实施利用下层用识别单元对设置于保持载台的基准标记进行图像识别并作为安装中基准标记数据进行存储的工序,而具有如下的工序:使用前一次的安装中基准标记数据对下层用识别单元的水平方向的伸长进行测量并作为位置偏移数据进行存储,因此能够高效地进行基准标记的测量,能够提高生产效率。
附图说明
图1是本发明的第1实施方式的安装装置的概略侧视图。
图2是本发明的第1实施方式的安装装置的保持载台的俯视图。
图3是晶片的概略俯视图。
图4是芯片部件的概略俯视图。
图5是对本发明的第1实施方式的安装装置的动作进行说明的流程图(其一)。
图6是对本发明的第2实施方式的安装装置的动作进行说明的流程图(其二)。
图7是本发明的第2实施方式的安装装置的概略侧视图。
具体实施方式
以下,参照附图对本发明的第1实施方式的安装装置1进行说明。在图1中,面向安装装置1而将左右方向作为X轴、将近前方向作为Y轴、将与由X轴和Y轴构成的XY平面垂直的轴作为Z轴、将以Z轴为中心进行旋转的方向作为θ方向。安装装置1包含:压接头10,其将作为被接合物的半导体芯片部件4(以下称为芯片部件)向作为被接合物的晶片2按压并加热;保持载台20,其对晶片2进行吸附保持;搬送单元25,其将芯片部件4水平搬送至压接头10;双视野相机30,其对标记于芯片部件4和晶片2的对位标记进行图像识别;以及控制部50,其对安装装置1的整体进行控制。
如图2所示,在保持载台20上设置有基准标记60。基准标记60只要是与保持载台20一体移动的位置,则可以设置于任何位置,但优选设置于与所吸附保持的晶片2相邻的位置。保持载台20能够在XY方向上移动,通过未图示的驱动单元进行驱动。
如图3所示,在晶片2上设置有多个安装部位(在图3中示为标号2a、2b、2c…)。在各个安装部位标记有对位标记(在图3中示为标号3a、3b、3c…)。
如图4所示,在芯片部件4的背面(与晶片2接合的面)和正面(被压接头10保持的面)分别标记有对位标记5a、5b。对位标记5a标记于背面(与晶片2接合的面),对位标记5b标记于正面(被压接头10保持的面)。在图4中,对位标记5b用虚线表示。
双视野相机30具有:对压接头10所保持的芯片部件4上所标记的对位标记5a进行图像识别的上视野31;以及对保持载台20所保持的晶片2的对位标记3a、3b、3c…进行图像识别的下视野32。双视野的识别单元30支承于壳体33,在壳体33的内部安装有对周围温度进行测量的温度传感器35。上视野31与本发明的上层用识别单元相对应,下视野32与下层用识别单元相对应。
双视野相机30能够在XY方向和Z方向上移动,通过未图示的驱动单元进行驱动,具有近端编码器等位置检测单元。
压接头10构成为能够在Z方向(上下方向)和θ方向(水平旋转方向)上移动,对芯片部件4进行吸附保持而按照规定的加压力向晶片2进行按压。
搬送单元25具有芯片滑块26,该芯片滑块26在压接头10的下侧与未图示的芯片部件4的提供部之间水平移动。
控制部50根据从所述双视野相机30的驱动单元得到的位置信息以及双视野相机30要进行图像识别的晶片2与芯片部件4的对位标记的位置信息进行保持载台20的对位,并进行按照规定的加压力将压接头10按压至晶片2的控制。在安装作业之前,双视野相机30对设置于保持载台20的基准标记60进行图像识别而对初期的位置信息P0进行存储,在进行安装后的晶片2与芯片部件4的位置精度的测量之前,定期地对基准标记60进行图像识别而获取位置信息P1。由此,能够检测P1-P0作为气氛温度的变化所导致的壳体33的热膨胀量,在安装精度测量时对图像识别的数据进行位置偏移数据的校正。关于安装精度测量作业中的基准标记60的图像识别,在壳体33的热膨胀达到了饱和之后减少参照频率。控制部50根据设置于壳体33的温度传感器35的数据和壳体33的热膨胀量的数据对温度与壳体伸长的关系进行存储。
使用图5、图6的流程图对使用这样的安装装置1将芯片部件4层叠安装于晶片2的安装方法进行说明。
首先,将晶片2吸附保持于保持载台20(步骤ST01)。
接着,搬送单元25使用芯片滑块26从芯片提供部水平搬送芯片部件4,使压接头10下降至规定的高度,将芯片部件4从芯片滑块26交接至压接头10。当交接完成时,压接头10上升至待机位置的高度,芯片滑块26移动至芯片提供部(步骤ST02)。
在所述动作的同时,将双视野相机30插入至压接头10与保持载台20之间。按照使基准标记60进入至双视野相机30的下视野32的方式水平移动保持载台20。将利用下视野32进行图像识别而得到的数据作为安装前基准标记的位置信息的初期的位置信息P0存储于控制部50(步骤ST03)。
接着,按照使晶片2的安装部位2a来到压接头10的下侧的方式水平移动保持载台10。在晶片2上设置有多个安装位置。在本实施方式中,从安装部位2a开始进行芯片部件4的安装(步骤ST04)。
接着,利用上视野31对压接头10所吸附保持的芯片部件4的对位标记5a进行图像识别,利用下视野32对晶片2的安装部位2a的对位标记3a进行图像识别。晶片2的对位标记3a作为最下层对位数据72a存储于控制部50,芯片部件4的对位标记5a作为上层对位数据73a存储于控制部50(步骤ST05)。
接着,使双视野相机30移动至待机位置,根据最下层对位数据72a和上层对位数据73a,在XY方向上对保持载台20进行对位,在θ方向上对压接头10进行对位(步骤ST06)。
接着,使压接头10下降,将芯片部件4按压至晶片2的对象安装部位并加热而进行安装(步骤ST07)。
接着,若完成了规定的时间的按压和加热,则使压接头10上升至待机位置。当进行压接头10的上升时,使保持载台20在XY方向上移动而使接下来要安装的安装部位2b来到压接头10的下侧(步骤ST08)。
接着,搬送单元25的芯片滑块26将芯片部件4从芯片提供部水平搬送至压接头10,压接头10下降至规定的高度,从而将接下来要安装的芯片部件4从芯片滑块26交接至压接头10。当交接完成时,压接头10上升至待机位置的高度,芯片滑块26移动至芯片提供部(步骤ST09)。
接着,将双视野相机30插入至压接头10与保持载台20之间(步骤ST10)。
接着,重复进行步骤ST05至步骤ST10,将芯片部件4安装于晶片2的所有安装部位。另外,在步骤ST05中,安装部位移动至2b、2c…,对位标记也移动至3b、3c…,最下层的对位数据也在控制部50中存储为72a、72b、72c…,上层对位数据也在控制部50中存储为73a、73b、73c…。当对所有的安装部位安装完芯片部件4时,移动至下一步骤(步骤ST11)。
接着,将双视野相机30和保持载台20移动至与步骤ST03相同的位置。由于安装作业使气氛温度上升,从而双视野相机30的壳体33发生热膨胀,因此关于利用下视野32进行图像识别的基准标记60的位置,会在相对于步骤ST03中识别的位置发生了偏移的位置处被识别。控制部50将基准标记60的位置作为热膨胀后的基准位置信息P1进行存储,计算出与步骤ST03所存储的初期的安装前基准标记的位置信息P0之差,作为位置偏移数据P2进行存储(步骤ST12)。
接着,按照使晶片2的安装部位2a来到压接头10的下侧的方式水平移动保持载台10。在安装部位2a安装有芯片部件4,因此无法对对位标记3a进行图像识别。因此,关于对安装于安装部位2a的芯片部件4的安装位置精度的测量,使用的是利用双视野相机30的下视野32对已经安装的芯片部件4(在步骤ST07中安装的芯片部件4)的正面的对位标记5b进行图像识别而得到的位置信息以及在步骤ST05中存储的最下层对位数据72a,控制部50进行已经安装的芯片部件4(在步骤ST07中安装的芯片部件4)的安装位置偏移量的计算。该安装位置偏移量的计算所使用的通过图像识别而得到的对位标记5b的数据包含双视野相机30的热膨胀所带来的伸长,因此使用在步骤ST12中求出的位置偏移数据P2进行安装位置偏移量的校正。将校正后的安装位置偏移数据作为上层校正对位数据P3存储于控制部50(步骤ST13)。
接着,利用上视野31对压接头10所吸附保持的芯片部件4的对位标记5a进行图像识别,利用下视野32对已安装于晶片2的安装部位2a的芯片部件4的正面的对位标记5b进行图像识别。芯片部件4的对位标记5a的位置信息作为上层对位数据73a存储于控制部50(步骤ST14)。
接着,使双视野相机30移动至待机位置,根据最下层对位数据72a、上层对位数据73a以及所述上层校正对位数据P3,在XY方向上对保持载台20进行对位,在θ方向上对压接头10进行对位(步骤ST15)。
接着,使压接头10下降,将芯片部件4按压至安装部位2a并加热而进行层叠安装(步骤ST16)。
接着,若完成了规定的时间的按压和加热,则使压接头10上升至待机位置。当进行压接头10的上升时,使保持载台20在XY方向上移动而使接下来要安装的安装部位2b来到压接头10的下侧(步骤ST17)。
接着,搬送单元25的芯片滑块26将芯片部件4从芯片提供部水平搬送至压接头10,压接头10下降至规定的高度,将接下来要安装的芯片部件4从芯片滑块26交接至压接头10。当交接完成时,压接头10上升至待机位置的高度,芯片滑块26移动至芯片提供部(步骤ST18)。
接着,将双视野相机30插入至压接头10与保持载台20之间(步骤ST19)。
接着,重复进行步骤ST13至步骤ST19,将芯片部件4层叠安装于安装部位。另外,在步骤ST13中,安装部位移动至2b、2c…,对位标记也移动至3b、3c…。当对所有的安装部位层叠安装完芯片部件4时,移动至下一步骤(步骤ST20)。
接着,对层叠数是否达到规定的值进行确认。在未达到的情况下,返回至步骤ST12,继续进行层叠安装(步骤ST21)。在达到的情况下,结束对晶片2层叠安装芯片部件4。
这样,当对具有多个安装部位的晶片2按照每一层安装芯片部件4时,利用双视野相机30的下视野32对基准标记60进行图像识别,对安装前基准标记数据位置信息P0与热膨胀后的基准位置信息P1进行比较,制成位置偏移数据P2,因此能够对气氛温度的变化所导致的双视野相机30的壳体33的热膨胀所带来的伸长进行校正而进行层叠安装。
在气氛温度达到了饱和之后,在每一次的层叠安装时可以不进行基准标记的图像识别。根据设置于双视野相机30的壳体33的温度传感器35的数据和壳体的热膨胀所带来的伸长的数据,可以适当省略图像识别的定时。
当在步骤ST15中将步骤ST13中所测量的上层校正对位数据P3相加的情况下,可以对n次之后的安装部位使用依照安装部位的顺序连续地获取了n次的数据的平均值进行相加。这样,能够使测量偏差或突发偏移所导致的异常数据的影响为最小限度。
接着,对本发明的第2实施方式的安装装置100进行说明。图7是安装装置100的概略侧视图。在安装装置1中所用的标号在安装装置100中沿用。安装装置1将基准标记60设置于保持载台20,但在安装装置100中,将基准标记61设置于安装在压接头10的托架11的前端。
对使用这样的安装装置100将芯片部件4层叠安装于晶片2的安装方法进行说明。在第1实施方式中,利用双视野相机30的下视野32对基准标记60进行了图像识别,但在第2实施方式中,利用上视野31对基准标记61进行图像识别。与此相伴,第1实施方式的步骤ST03、ST12如下所示那样进行变更。其他步骤与第1实施方式同样。
步骤ST03变更为“将双视野相机30插入至压接头10与保持载台20之间。按照使基准标记61进入至双视野相机30的上视野31的方式移动双视野相机30。将利用上视野31进行图像识别而得到的安装前基准标记的位置信息作为初期的位置信息P0存储于控制部50(步骤ST03a)”。
将步骤ST12变更为“将双视野相机30移动至与步骤ST03相同的位置。由于安装作业气氛温度上升,从而双视野相机30的壳体33发生热膨胀,因此利用上视野31进行了图像识别的基准标记61的位置会在相对于步骤ST03a中识别的位置发生了偏移的位置处被识别。控制部50将基准标记61的位置作为热膨胀后的基准位置信息P1进行存储,计算出与在步骤ST03a中所存储的初期的安装前基准标记的位置信息P0之差,作为位置偏移数据P2进行存储(步骤ST12a)”。
通过这样的变更,第2实施方式能够起到与第1实施方式同样的效果。
在本实施方式中,采用了由在双视野具有识别单元的一体型的壳体构成的双视野相机30,但在采用使对晶片2这一侧进行识别的下视野32和对芯片部件4这一侧进行识别的上视野31分别分离的结构的情况下,也能够利用下视野32对安装后精度进行测量,因此即使在固定下视野32的壳体由于热膨胀而发生了变形的情况下,也能够通过识别保持载台20侧的基准标记60来求出热膨胀所导致的光轴的变化量,因此能够起到同样的效果。
若为由一体型的壳体构成对晶片2这一侧进行识别的下视野32和对芯片部件4这一侧进行识别的上视野31的双视野相机30,则能够同步对晶片2与芯片部件4的各个对位标记3a、5a、5b进行识别,因此能够进行高速且高精度的安装。
另外,关于用于测量安装后的精度的基准标记60,也可以使用层叠于对位标记3a、5a、5b以外的芯片部件4的上下相同的排列部位的贯通电极的头顶部。这样,能够高精度地对传递电信号的电极彼此的对位精度进行测量,因此可进行更高品质的接合。
标号说明
1:安装装置;2:晶片;2a:安装部位;2b:安装部位;2c:安装部位;3a:对位标记;3b:对位标记;3c:对位标记;4:芯片部件(半导体芯片);5a:对位标记;5b:对位标记;10:压接头;11:托架;20:保持载台;25:搬送单元;26:芯片滑块;30:双视野相机;31:上视野;32:下视野;33:壳体;35:温度传感器;50:控制部;60:基准标记;61:基准标记;72a:最下层对位数据;72b:最下层对位数据;72c:最下层对位数据;73a:上层对位数据;73b:上层对位数据;73c:上层对位数据。

Claims (7)

1.一种安装装置,其用于三维安装,该三维安装将被接合物在上下方向上依次层叠而进行接合,其中,
该安装装置具有:
保持载台,其对与最下层相对应的被接合物进行保持;
压接头,其对要依次层叠于最下层的被接合物进行保持;
下层用识别单元,其对标记于下层的被接合物的对位标记进行识别;以及
上层用识别单元,其对标记于上层的被接合物的对位标记进行识别,
该安装装置具有控制部,该控制部具有如下的功能:利用所述下层用识别单元对依次层叠于最下层的被接合物的安装后的对位精度进行测量;以及在安装作业之前,对设置于所述保持载台的基准标记进行图像识别并作为安装前基准标记数据,在进行所述对位精度的测量之前,对所述基准标记进行图像识别并作为安装中基准标记数据,根据所述安装前基准标记数据和所述安装中基准标记数据,对下层用识别单元的位置偏移进行测量并作为位置偏移数据,从而基于该位置偏移数据对要依次层叠被接合物的位置进行校正。
2.根据权利要求1所述的安装装置,其中,
该安装装置具有由一体型的壳体来构成下层用识别单元和上层用识别单元的双视野相机。
3.根据权利要求2所述的安装装置,其中,
该安装装置在所述双视野相机的内部具有对周围温度进行测量的温度传感器。
4.根据权利要求1所述的安装装置,其中,所述被接合物为半导体元件。
5.一种安装方法,是用于三维安装的安装装置中的安装方法,该三维安装将被接合物在上下方向上依次层叠而进行接合,其中,
该安装装置具有:
保持载台,其对与最下层相对应的被接合物进行保持;
压接头,其对要依次层叠于最下层的被接合物进行保持;
下层用识别单元,其对标记于下层的被接合物的对位标记进行识别;以及
上层用识别单元,其对标记于上层的被接合物的对位标记进行识别,
该安装方法包含如下的工序:
在依次层叠被接合物的作业之前,利用下层用识别单元对设置于保持载台的基准标记进行图像识别,并将基准标记的图像识别信息作为安装前基准标记的位置信息进行存储;
利用下层用识别单元对保持载台所保持的与最下层相对应的被接合物的对位标记和施加在层叠于被接合物的上层上的被接合物的上层侧的对位标记进行图像识别,并作为下层的对位数据进行存储;
利用上层用识别单元对压接头所保持的被接合物的对位标记进行图像识别并作为上层的对位数据进行存储;
根据下层的对位数据和上层的对位数据,在对保持载台或压接头进行了对位之后,使被接合物彼此接合;
在层叠安装之后,根据所述下层的对位数据和已层叠安装的被接合物的上层部的对位标记,对安装后的位置偏移进行测量;
利用下层用识别单元对设置于保持载台的基准标记进行图像识别并作为安装中基准标记数据进行存储;
根据安装前基准标记数据和安装中基准标记数据,对下层用识别单元的伸长进行测量并作为位置偏移数据进行存储;以及
利用上层用识别单元对压接头所保持的接下来要层叠的被接合物的对位标记进行图像识别,将图像识别而得到的数据加上所述位置偏移数据的校正而作为上层校正对位数据进行存储,
重复进行对所述安装中基准标记数据进行存储的工序、对所述上层校正对位数据进行存储的工序以及在所述被接合物的上层接合被接合物的工序。
6.根据权利要求5所述的安装方法,其中,
根据设置于由一体型的壳体来构成下层用识别单元和上层用识别单元的双视野相机的内部的温度传感器的数据,在气氛温度达到了饱和之后,不实施利用下层用识别单元对设置于保持载台的基准标记进行图像识别并作为安装中基准标记数据进行存储的工序,而具有如下的工序:使用前一次的安装中基准标记数据对下层用识别单元的水平方向的伸长进行测量并作为位置偏移数据进行存储。
7.根据权利要求5所述的安装方法,其中,所述被接合物为半导体元件。
CN201780032768.9A 2016-03-31 2017-03-21 安装装置和安装方法 Active CN109314065B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2016-071875 2016-03-31
JP2016071875A JP6478939B2 (ja) 2016-03-31 2016-03-31 実装装置および実装方法
PCT/JP2017/011110 WO2017169953A1 (ja) 2016-03-31 2017-03-21 実装装置および実装方法

Publications (2)

Publication Number Publication Date
CN109314065A CN109314065A (zh) 2019-02-05
CN109314065B true CN109314065B (zh) 2022-07-08

Family

ID=59964382

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201780032768.9A Active CN109314065B (zh) 2016-03-31 2017-03-21 安装装置和安装方法

Country Status (4)

Country Link
JP (1) JP6478939B2 (zh)
KR (1) KR102319865B1 (zh)
CN (1) CN109314065B (zh)
WO (1) WO2017169953A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6644115B2 (ja) * 2018-07-23 2020-02-12 アスリートFa株式会社 実装装置及び実装方法
US11456259B2 (en) * 2019-03-27 2022-09-27 Pyxis Cf Pte. Ltd. Panel level packaging for devices
KR20220008514A (ko) 2020-07-14 2022-01-21 삼성전자주식회사 웨이퍼 본딩 장치 및 웨이퍼 본딩 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1111820A (zh) * 1994-05-06 1995-11-15 松下电器产业株式会社 集成电路元件组装方法及其装置
JP2004022949A (ja) * 2002-06-19 2004-01-22 Toray Eng Co Ltd 実装装置および実装方法
JP2008192861A (ja) * 2007-02-06 2008-08-21 Matsushita Electric Ind Co Ltd 半導体検査装置および半導体検査方法
CN101587829A (zh) * 2008-05-22 2009-11-25 Juki株式会社 表面安装装置
JP2015111613A (ja) * 2013-12-06 2015-06-18 株式会社リコー 物品移送装置、電子部品実装装置、物品移送方法、電子部品実装方法及び電子部品実装体

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3963520B2 (ja) * 1997-04-07 2007-08-22 松下電器産業株式会社 基板マーク検出方法
JP2009110995A (ja) 2007-10-26 2009-05-21 Toray Eng Co Ltd 3次元実装方法及び装置
WO2012133760A1 (ja) * 2011-03-30 2012-10-04 ボンドテック株式会社 電子部品実装方法、電子部品実装システムおよび基板
JP5779386B2 (ja) * 2011-04-19 2015-09-16 富士機械製造株式会社 電気部品装着機
JP5696076B2 (ja) * 2012-03-21 2015-04-08 株式会社東芝 半導体装置の検査装置及び半導体装置の検査方法
JP5876000B2 (ja) * 2012-06-11 2016-03-02 株式会社新川 ボンディング装置およびボンディング方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1111820A (zh) * 1994-05-06 1995-11-15 松下电器产业株式会社 集成电路元件组装方法及其装置
JP2004022949A (ja) * 2002-06-19 2004-01-22 Toray Eng Co Ltd 実装装置および実装方法
JP2008192861A (ja) * 2007-02-06 2008-08-21 Matsushita Electric Ind Co Ltd 半導体検査装置および半導体検査方法
CN101587829A (zh) * 2008-05-22 2009-11-25 Juki株式会社 表面安装装置
JP2015111613A (ja) * 2013-12-06 2015-06-18 株式会社リコー 物品移送装置、電子部品実装装置、物品移送方法、電子部品実装方法及び電子部品実装体

Also Published As

Publication number Publication date
JP2017183628A (ja) 2017-10-05
JP6478939B2 (ja) 2019-03-06
KR102319865B1 (ko) 2021-10-29
WO2017169953A1 (ja) 2017-10-05
CN109314065A (zh) 2019-02-05
KR20180126487A (ko) 2018-11-27

Similar Documents

Publication Publication Date Title
KR101814270B1 (ko) 본딩 장치 및 본딩 방법
JP6823103B2 (ja) 実装方法および実装装置
US10299386B2 (en) Placement machine and method for equipping a substrate with unhoused chips
JP4840862B2 (ja) 実装装置のチップ供給方法、及びその実装装置
CN109314065B (zh) 安装装置和安装方法
KR101874756B1 (ko) 본딩 장치 및 본딩 방법
KR20190052136A (ko) 반도체 장치의 제조 방법, 및 실장 장치
KR101667488B1 (ko) 반도체 소자 이송장치 및 반도체 소자 이송방법
JP4482598B2 (ja) ボンディング装置、ボンディング装置の補正量算出方法及びボンディング方法
TWI423351B (zh) Image identification installation method
CN111066130B (zh) 相对于第二物体来定位第一物体的装置和方法
JP5986741B2 (ja) 部品搭載方法及び装置及びプログラム
KR100672227B1 (ko) 본딩 장치
CN112017992A (zh) 接合装置
JP5391007B2 (ja) 電子部品の実装装置及び実装方法
JP4343989B1 (ja) ボンディング装置およびボンディング装置に用いられるボンディング領域の位置認識方法及びプログラム
JP2023058432A (ja) 実装装置
US20220181181A1 (en) Semiconductor manufacturing apparatus, method of reading position of carrier, and method of attaching semiconductor die on carrier using semiconductor manufacturing apparatus
JP5120361B2 (ja) 部品実装装置
KR100718973B1 (ko) 반도체 칩 검사장치 및 검사방법
JP3271606B2 (ja) 電子部品のボンディング装置およびボンディング方法
JP2002110733A (ja) 電子部品のボンディング方法
JP5576219B2 (ja) ダイボンダおよびダイボンディング方法
JP2009010307A (ja) ボンディング装置
JP6167412B2 (ja) 積層パッケージの製造システムおよび製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant