CN109037233B - 阵列基板及其制作方法和显示装置 - Google Patents
阵列基板及其制作方法和显示装置 Download PDFInfo
- Publication number
- CN109037233B CN109037233B CN201710431986.1A CN201710431986A CN109037233B CN 109037233 B CN109037233 B CN 109037233B CN 201710431986 A CN201710431986 A CN 201710431986A CN 109037233 B CN109037233 B CN 109037233B
- Authority
- CN
- China
- Prior art keywords
- metal
- substrate
- photoresist
- pattern
- array substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 154
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 35
- 229910052751 metal Inorganic materials 0.000 claims abstract description 190
- 239000002184 metal Substances 0.000 claims abstract description 190
- 238000005530 etching Methods 0.000 claims abstract description 26
- 230000002093 peripheral effect Effects 0.000 claims abstract description 23
- 229920002120 photoresistant polymer Polymers 0.000 claims description 69
- 238000000034 method Methods 0.000 claims description 33
- 238000000059 patterning Methods 0.000 claims description 14
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 13
- 239000010936 titanium Substances 0.000 claims description 13
- 229910052719 titanium Inorganic materials 0.000 claims description 13
- 230000001681 protective effect Effects 0.000 claims description 11
- 229910052782 aluminium Inorganic materials 0.000 claims description 10
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 10
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 4
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 claims description 4
- 229910052802 copper Inorganic materials 0.000 claims description 4
- 239000010949 copper Substances 0.000 claims description 4
- 229910052709 silver Inorganic materials 0.000 claims description 4
- 239000004332 silver Substances 0.000 claims description 4
- 238000001039 wet etching Methods 0.000 claims description 4
- 239000007788 liquid Substances 0.000 abstract description 7
- 239000010410 layer Substances 0.000 description 97
- 239000011241 protective layer Substances 0.000 description 19
- 230000007547 defect Effects 0.000 description 8
- 239000000463 material Substances 0.000 description 7
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 230000007797 corrosion Effects 0.000 description 4
- 238000005260 corrosion Methods 0.000 description 4
- 239000010409 thin film Substances 0.000 description 3
- 229920001621 AMOLED Polymers 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000002245 particle Substances 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 230000002378 acidificating effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 239000011295 pitch Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
- H01L27/1244—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1248—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
- H01L27/127—Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/124—Insulating layers formed between TFT elements and OLED elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
一种阵列基板及其制作方法以及显示装置。该阵列基板的制作方法包括在基板上形成源漏金属图案,基板包括显示区和位于显示区周围的周边区,位于周边区的源漏金属图案包括多个金属线;以及在各金属线的侧面形成保护结构,保护结构接触并覆盖金属线的侧面。由此,该阵列基板的制作方法可防止刻蚀液刻蚀金属线,从而防止阵列基板上短路或断路的发生,进而可提高产品良率。
Description
技术领域
本发明的实施例涉及一种阵列基板的制作方法、阵列基板以及显示装置。
背景技术
随着显示技术的不断发展,液晶显示器(Liquid Crystal Display,LCD)和有机发光显示器(Organic Light Emitting Diode,OLED)成为市场的主流。液晶显示器通常包括设置有多个薄膜晶体管的阵列基板、对置基板以及设置在阵列基板和对置基板之间的液晶层。有机发光显示器通常包括设置有多个薄膜晶体管的阵列基板、对置基板以及设置在阵列基板和对置基板之间的有机发光层。
由于高分辨率具有较好的视觉效果,人们对于显示装置的分辨率的要求也越来越高。并且,随着可穿戴显示装置的发展,需要显示装置在较小的面积上安排更多的像素。
发明内容
本发明至少一个实施例提供一种阵列基板的制作方法,其包括:在基板上形成源漏金属图案,所述基板包括显示区和位于所述显示区周围的周边区,位于所述周边区的所述源漏金属图案包括多个金属线;以及在各所述金属线的侧面形成保护结构,所述保护结构接触并覆盖所述金属线的侧面。
在一些示例中,所述在基板上形成源漏金属图案包括:在基板上形成源漏金属层;在所述源漏金属层远离所述基板的一侧形成第一光刻胶;采用第一掩膜板对所述第一光刻胶进行曝光、显影以形成第一光刻胶图案;以及以所述第一光刻胶图案为掩膜对所述源漏金属层进行刻蚀以形成所述源漏金属图案。
在一些示例中,所述在各所述金属线的侧面形成保护结构包括:在所述源漏金属图案远离所述基板的一侧形成覆盖所述源漏金属图案的保护层;以及采用第二掩膜板对所述保护层进行图案化以去除所述金属线远离所述基板一侧的保护层并保留所述金属线的侧面的保护层以形成所述保护结构。
在一些示例中,所述保护层包括第二光刻胶。
在一些示例中,所述第一光刻胶为正性光刻胶,所述第二光刻胶为负性光刻胶,或者,所述第一光刻胶为负性光刻胶,所述第二光刻胶为正性光刻胶,所述第二掩膜板与所述第一掩膜板为同一掩膜板。
在一些示例中,该阵列基板的制作方法还包括:在所述源漏金属图案和所述保护结构远离所述基板的一侧形成第一电极层;以及图案化所述第一电极层以形成第一电极层图案并露出所述金属线和所述保护结构。
在一些示例中,所述图案化所述第一电极层以形成第一电极层图案并露出所述金属线和所述保护结构包括湿刻工艺。
本发明至少一个实施例提供一种阵列基板,其包括:基板;以及源漏金属图案,设置在所述基板上;所述基板包括显示区和围绕所述显示区的周边区,位于所述周边区的源漏金属图案包括多个金属线,各所述金属线的侧面设置有保护结构,所述保护结构接触并覆盖所述金属线的侧面。
在一些示例中,所述保护结构的材料包括光刻胶。
在一些示例中,所述源漏金属图案包括第一金属层以及位于所述第一金属层两侧的第二金属层。
在一些示例中,所述第一金属层包括铜、铝和银中的一种或多种。
在一些示例中,所述第二金属层包括钛。
在一些示例中,该阵列基板还包括:阳极,位于所述源漏金属图案远离所述基板的一侧;有机发光层,位于所述阳极远离所述基板的一侧;以及阴极,位于所述有机发光层远离所述基板的一侧。
本发明至少一个实施例提供一种显示装置,包括上述任一项所述的阵列基板。
该阵列基板的制作方法可在进行后续的刻蚀工艺时防止刻蚀液刻蚀金属线,从而防止阵列基板上短路或断路的发生,进而可提高产品良率。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1a-1e为一种阵列基板的制作方法的步骤示意图;
图2为根据本发明一实施例提供的一种阵列基板的制作方法的流程图;
图3为根据本发明一实施例提供的一种阵列基板的平面示意图;
图4a-4e为根据本发明一实施例提供的一种阵列基板的制作方法的步骤示意图;
图5a-5b为根据本发明一实施例提供的另一种阵列基板的制作方法的步骤示意图;
图6为根据本发明一实施例提供的另一种阵列基板的制作方法的步骤示意图;以及
图7a-7b为根据本发明一实施例提供另一种阵列基板的制作方法的步骤示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
随着显示装置向高分辨率、窄边框以及高PPI(Pixel Per Inch)等方向发展,液晶显示装置或有机发光显示装置中的阵列基板上各种电路的线宽以及线间距不断缩小,从而容易因为杂质颗粒(Particle)、金属残留(Metal Remain)以及刻蚀损失(Etching Loss)而导致电路的短路和断路,进而降低产品良率。例如,在有源矩阵有机发光二极管(ActiveMatrix Organic Light Emitting Diode,AMOLED)的阵列基板的制作工艺中,阳极通常采用湿法刻蚀,其酸性刻蚀液对于下方裸露的金属层有较为严重的过刻现象,从而导致短路和断路等不良。
图1a-1e为一种阵列基板的制作方法的步骤示意图。如图1a所示,在基板101上形成源漏金属层1100,源漏金属层1100可包括第一金属层1101和层叠在第一金属层1101两侧的第二金属层1102,在源漏金属层1100远离基板101的一侧形成光刻胶210;如图1b所示,利用第一掩膜板210对光刻胶210进行曝光和显影以形成光刻胶图案212;如图1c所示,利用光刻胶图案212作为掩膜对源漏金属层1100进行刻蚀以形成源漏金属图案110,图1c示出了基板周边区域的源漏金属图案;如图1d所示,在源漏金属图案110上形成用于形成阳极的阳极层1400;如图1e所示,刻蚀并去除阳极层。如图1e所示,刻蚀液对源漏金属图案110中的第一金属层1101产生过刻,从而导致被刻蚀的第一金属层1101上的第二金属层1102出现悬空并发生断裂和脱落。脱落的第二金属层往往呈长条状条,极其容易残留在阵列基板内,从而造成阵列基板上的电路发生短路,进而出现亮暗点等不良。
因此,本发明实施例提供一种阵列基板及其制作方法以及显示装置。该阵列基板的制作方法包括在基板上形成源漏金属图案,基板包括显示区和位于显示区周围的周边区,位于周边区的源漏金属图案包括多个金属线;以及在各金属线的侧面形成保护结构,保护结构接触并覆盖金属线的侧面。由此,在对上述阵列基板的制作方法制作的阵列基板进行后续的刻蚀工艺时,刻蚀液被保护结构阻挡,从而防止金属线被刻蚀,防止阵列基板上短路或断路的发生,进而可提高产品良率。
下面,结合附图对本发明实施例提供的阵列基板及其制作方法以及显示装置进行说明。
实施例一
本实施例提供一种阵列基板的制作方法。图2为根据本实施例的一种阵列基板的制作方法。如图2所示,该阵列基板的制作方法包括步骤S101-S102。
步骤S101:在基板上形成源漏金属图案,基板包括显示区和位于显示区周围的周边区,位于周边区的源漏金属图案包括多个金属线。需要说明的是,位于周边区的多个金属线可用于与外部驱动电路绑定。位于显示区的源漏金属图案可包括薄膜晶体管的源极和漏极以及数据线等。
例如,图3为根据本实施例的一种阵列基板的平面示意图。如图3所示,在基板101上形成源漏金属图案110,基板101包括显示区1010和位于显示区1010周围的周边区1012,位于周边区1012的源漏金属图案110包括多个金属线112。
步骤S102:在各金属线的侧面形成保护结构,保护结构接触并覆盖金属线的侧面。
在阵列基板的制作工艺中,为了将外部的驱动电路的引线和阵列基板上的多个金属线电连接,多个金属线上方不设置绝缘层(例如:栅绝缘层或钝化层等)。因此,在后续形成并图案化其他金属层(例如,阳极)的过程中,刻蚀液会腐蚀周边区的金属线,从而造成短路和断路等不良。然而,在本实施例提供的阵列基板的制作方法中,由于在金属线的侧面形成接触并覆盖金属线的侧面的保护结构,可防止刻蚀液腐蚀金属线,从而避免造成短路和断路等不良,进而可提高产品良率。例如,当金属线为钛/铝/钛的叠层结构时,本实施例提供的阵列基板的制作方法可防止刻蚀液从侧面刻蚀铝,并可防止因为铝被刻蚀而导致的被刻蚀的铝上方的钛断裂、脱落,从而防止短路的发生。需要说明的是,通常的金属线在垂直于基板的方向上的两侧设置有具有较强抗腐蚀能力的层,例如金属线可为钛/铝/钛的层叠,钛具有较强的抗腐蚀能力;因此刻蚀液主要是从金属线的侧面对金属线进行腐蚀。
例如,在本实施例一示例提供的阵列基板的制作方法中,在基板上形成源漏金属图案的步骤包括:在基板上形成源漏金属层;在源漏金属层远离基板的一侧形成第一光刻胶;采用第一掩膜板对第一光刻胶进行曝光、显影以形成第一光刻胶图案;和以第一光刻胶图案为掩膜对源漏金属层进行刻蚀以形成源漏金属图案。
例如,在本实施例一示例提供的阵列基板的制作方法中,在各金属线的侧面形成保护结构的步骤包括在源漏金属图案远离基板的一侧形成覆盖源漏金属图案的保护层;以及采用第二掩膜板对保护层进行图案化以去除金属线远离基板一侧的保护层并保留金属线的侧面的保护层以形成保护结构。由此,可通过图案化保护层以在金属线的侧面形成接触并覆盖金属线侧面的保护结构。
例如,图4a-4e为根据本实施例的一种阵列基板的步骤示意图。需要说明的是,图4a-4e中的源漏金属层或源漏金属图案采用了层叠结构。该层叠结构包括第一金属层以及位于第一金属层在垂直于基板的方向上的两侧层叠的第二金属层。当然,本发明实施例包括但不限于此,源漏金属层或源漏金属图案还可采用其他结构。
如图4a所示,在基板101上形成源漏金属层1100,并在源漏金属层1100远离基板101的一侧形成第一光刻胶210。源漏金属层1100包括第一金属层1101和位于第一金属层1101在垂直于基板101的方向上的两侧层叠的第二金属层1102。第一金属层1101的材料可包括铝、铜和银等金属,第二金属层1102的材料可包括钛。需要说明的是,源漏金属层的具体结构包括但不限于此。
如图4b所示,采用第一掩膜板310对第一光刻胶210进行曝光、显影以形成第一光刻胶图案212;图4b中第一光刻胶图案212的材料为负性光刻胶,即被曝光的部分被保留以形成第一光刻胶图案212,当然,本发明实施例包括但不限于此,第一光刻胶图案的材料也可为正性光刻胶。
如图4c所示,以第一光刻胶图案212为掩膜对源漏金属层1100进行刻蚀以形成源漏金属图案110,图4c示出了位于周边区的源漏金属图案110,即位于周边区的金属线112。
如图4d所示,去除第一光刻胶图案212;在源漏金属图案110远离基板101的一侧形成覆盖源漏金属图案110的保护层1300。
例如,保护层1300可为第二光刻胶,也就是说,保护层1300的材料可采用光刻胶。由此,可直接使用曝光、显影工艺完成对保护层1300的图案化,而不用使用刻蚀工艺,从而可减少工艺步骤,降低成本。当然,本发明实施例包括但不限于此,保护层也可不采用光刻胶。
如图4e所示,采用第二掩膜板320对保护层1300进行图案化以去除金属线112远离基板101一侧的保护层1300并保留金属线112的侧面的保护层1300以形成保护结构130。
例如,图4e中的保护层1300包括第二光刻胶,第二光刻胶的材料为正性光刻胶,即被曝光的部分被去除,此时,第二掩膜板可与第一掩膜板为同一掩膜板,从而可减少掩膜板,进一步降低成本。当然,本发明实施例包括但不限于此,第二光刻胶可与第一光刻胶的性质相反即可,也就是说,第一光刻胶为正性光刻胶时,第二光刻胶为负性光刻胶,或者,第一光刻胶为负性光刻胶时,第二光刻胶为正性光刻胶。此时,第二掩膜板可与第一掩膜板为同一掩膜板,从而减少掩膜板,进一步降低成本。需要说明的是,当第二掩膜板可与第一掩膜板为同一掩膜板时,位于基板的显示区的保护层不会被完全去除,显示区的保护层形成在源漏金属图案的周边(源漏金属图案的高度较高),从而有利于显示区的平坦化。
例如,本实施例一示例提供的阵列基板的制作方法还包括在源漏金属图案和保护结构远离基板的一侧形成第一电极层以及图案化第一电极层以形成第一电极层图案并露出金属线和保护结构。由此,在形成第一电极层和图案化第一电极层以形成第一电极层图案的过程中,保护结构可起到保护金属线的作用,防止刻蚀液腐蚀金属线,从而避免造成短路和断路等不良,进而可提高产品良率。
图5a-5b为根据本实施例的另一种阵列基板的制作方法的步骤图。如图5a所示,在源漏金属图案110和保护结构130远离基板101的一侧形成第一电极层1400。如图5b所示,图案化第一电极层1400以形成第一电极层图案并露出金属线112和保护结构130。需要说明的是,由于图5b示出的是阵列基板周边的(例如PAD区)的截面示意图,为了将外部的驱动电路的引线和阵列基板上的多个金属线电连接,金属线上方的第一电极层需要被完全去除。
例如,在本实施例一示例提供的阵列基板的制作方法中,图案化第一电极层以形成第一电极层图案并露出金属线和保护结构包括湿刻工艺。由于湿刻工艺容易腐蚀金属线,此时,位于金属线侧面的保护结构可防止刻蚀液腐蚀金属线,从而避免造成短路和断路等不良,进而可提高产品良率。
例如,本实施例一示例提供的阵列基板的制作方法还包括在第一电极层图案远离基板的一侧形成有机发光层;以及在有机发光层远离基板的一侧形成第二电极层,第一电极层图案包括阳极,第二电极层包括阴极。图6为根据本实施例的一种阵列基板的制作方法的步骤示意图。图6示出了阵列基板显示区的截面示意图。如图6所示,在第一电极层图案140远离基板101的一侧形成有机发光层150;以及在有机发光层150远离基板101的一侧形成第二电极层160,第一电极层图案140包括阳极,第二电极层160包括阴极。由此,该阵列基板可用于有机发光二极管(OLED)显示装置。当然,本发明实施例包括但不限于此,该阵列基板也可为液晶显示装置的阵列基板,其他部件和结构可参考通常设计,本发明实施例在此不再赘述。
实施例二
本实施例提供一种阵列基板的制作方法。与实施例一不同的是,保护层不采用光刻胶制作。图7a-7b为根据本实施例的一种阵列基板的制作方法的步骤示意图。如图7a所示,在源漏金属图案110远离基板101的一侧形成覆盖源漏金属图案110的保护层1300之后,使用第三掩膜板330在保护层1300远离基板101的一侧形成第二光刻胶图案232。如图7b所示,以第二光刻胶图案232为掩膜对保护层1300进行刻蚀以形成保护结构1300,并去除光刻胶图案232。
例如,第三掩膜板可与第一掩膜板为同一掩膜板,从而可减少掩膜板,进一步降低成本。
实施例三
本实施例提供一种阵列基板。图3为根据本实施例的一种阵列基板的平面示意图。图4e为根据本实施例的一种阵列基板的截面示意图。图4e示出了该阵列基板周边区的截面。如图3所示,该截面包括基板101以及位于基板101上的源漏金属图案110,基板101包括显示区1010和围绕显示区1010的周边区1012,位于周边区1012的源漏金属图案110包括多个金属线112。如图4e所示,各金属线112的侧面设置有保护结构130,保护结构130接触并覆盖金属线112的侧面。
为了将外部的驱动电路的引线和阵列基板上的多个金属线电连接,多个金属线上方不设置绝缘层(例如:栅绝缘层或钝化层等)。因此,在后续形成并图案化其他金属层(例如,阳极)的过程中,刻蚀液会腐蚀周边区的金属线,从而造成短路和断路等不良。然而,在本实施例提供的阵列基板中,由于在金属线的侧面形成接触并覆盖金属线的侧面的保护结构,可防止刻蚀液腐蚀金属线,从而避免造成短路和断路等不良,进而可提高产品良率。需要说明的是,通常的金属线在垂直于基板的方向上的两侧设置有具有较强抗腐蚀能力的层,例如金属线可为钛/铝/钛的层叠,钛具有较强的抗腐蚀能力;因此刻蚀液主要是从金属线的侧面对金属线进行腐蚀。
例如,在本实施例一示例提供的阵列基板中,保护结构的材料包括光刻胶。由此,只需通过曝光、显影工艺即可形成保护结构,从而可减少工艺步骤,降低成本。
例如,在本实施例一示例提供的阵列基板中,显示区的源漏金属图案可包括源极、漏极和数据线中的一个或多个。
例如,在本实施例一示例提供的阵列基板中,如图4e所示,源漏金属图案110包括第一金属层1101以及位于第一金属层1101在垂直于基板101的方向上两侧层叠的第二金属层1102。例如,第一金属层包括铜、铝和银中的一种或多种;第二金属层包括钛。
例如,图6为根据本实施例的一种阵列基板的截面示意图。图6示出了阵列基板显示区的截面示意图。该阵列基板还包括阳极140、有机发光层150以及阴极160。阳极140位于源漏金属图案110远离基板101的一侧;有机发光层150位于阳极140远离基板101的一侧;阴极160位于有机发光层150远离基板101的一侧。由此,该阵列基板可用于有机发光二极管(OLED)显示装置。当然,本发明实施例包括但不限于此,该阵列基板也可为液晶显示装置的阵列基板,其他部件和结构可参考通常设计,本发明实施例在此不再赘述。
实施例四
本实施例提供一种显示装置,包括上述实施例中任一示例所描述的阵列基板。由此,该显示装置具有与其包括的阵列基板的有益效果对应的有益效果。例如,该显示装置通过在金属线的两侧设置保护结构可有效避免短路和断路等不良的发生,从而具有较高的良率。
例如,该显示装置可为电脑、电视、笔记本电脑、平板电脑、导航仪等任意具有显示功能的电子产品。另外,该显示装置还可为可穿戴智能设备。
有以下几点需要说明:
(1)本发明实施例附图中,只涉及到与本发明实施例涉及到的结构,其他结构可参考通常设计。
(2)在不冲突的情况下,本发明同一实施例及不同实施例中的特征可以相互组合。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。
Claims (5)
1.一种阵列基板的制作方法,包括:
在基板上形成源漏金属图案,所述基板包括显示区和位于所述显示区周围的周边区,位于所述周边区的所述源漏金属图案包括多个金属线;以及
在各所述金属线的侧面形成保护结构,所述保护结构接触并覆盖所述金属线的侧面,
其中,所述在基板上形成源漏金属图案包括:在基板上形成源漏金属层;在所述源漏金属层远离所述基板的一侧形成第一光刻胶;采用第一掩膜板对所述第一光刻胶进行曝光、显影以形成第一光刻胶图案;以及以所述第一光刻胶图案为掩膜对所述源漏金属层进行刻蚀以形成所述源漏金属图案,
所述在各所述金属线的侧面形成保护结构包括:在所述源漏金属图案远离所述基板的一侧形成覆盖所述源漏金属图案的第二光刻胶;以及采用同样的所述第一掩膜板对所述第二光刻胶进行图案化以去除所述金属线远离所述基板一侧的光刻胶并保留所述金属线的侧面的光刻胶以形成所述保护结构,
所述金属线被配置为与外部驱动电路的引线电连接,所述保护结构远离所述基板的表面与所述基板的距离小于或等于所述金属线远离所述基板的表面与所述基板的距离,所述保护结构在所述基板上的正投影与所述金属线在所述基板上的正投影不交叠,
所述第一光刻胶为正性光刻胶,所述第二光刻胶为负性光刻胶,或者,所述第一光刻胶为负性光刻胶,所述第二光刻胶为正性光刻胶,
所述制作方法还包括:
在所述源漏金属图案和所述保护结构远离所述基板的一侧形成第一电极层;以及
图案化所述第一电极层以形成第一电极层图案并露出所述金属线和所述保护结构,在图案化所述第一电极层以形成所述第一电极层图案的过程中,所述保护结构保护所述金属线,防止所述金属线被刻蚀。
2.根据权利要求1所述的阵列基板的制作方法,其中,所述图案化所述第一电极层以形成第一电极层图案并露出所述金属线和所述保护结构包括湿刻工艺。
3.根据权利要求1所述的阵列基板的制作方法,其中,所述源漏金属图案包括第一金属层以及位于所述第一金属层两侧的第二金属层。
4.根据权利要求3所述的阵列基板的制作方法,其中,所述第一金属层包括铜、铝和银中的一种或多种。
5.根据权利要求4所述的阵列基板的制作方法,其中,所述第二金属层包括钛。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710431986.1A CN109037233B (zh) | 2017-06-09 | 2017-06-09 | 阵列基板及其制作方法和显示装置 |
EP17892060.9A EP3664137B1 (en) | 2017-06-09 | 2017-12-15 | Array substrate and manufacturing method thereof, and display device |
US16/072,407 US11282871B2 (en) | 2017-06-09 | 2017-12-15 | Array substrate and manufacturing method thereof, and display device |
PCT/CN2017/116447 WO2018223654A1 (zh) | 2017-06-09 | 2017-12-15 | 阵列基板及其制作方法和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710431986.1A CN109037233B (zh) | 2017-06-09 | 2017-06-09 | 阵列基板及其制作方法和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109037233A CN109037233A (zh) | 2018-12-18 |
CN109037233B true CN109037233B (zh) | 2022-02-08 |
Family
ID=64565669
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710431986.1A Active CN109037233B (zh) | 2017-06-09 | 2017-06-09 | 阵列基板及其制作方法和显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11282871B2 (zh) |
EP (1) | EP3664137B1 (zh) |
CN (1) | CN109037233B (zh) |
WO (1) | WO2018223654A1 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110349978A (zh) * | 2019-07-25 | 2019-10-18 | 京东方科技集团股份有限公司 | 一种阵列基板及其制作方法、显示面板和显示装置 |
CN110890323A (zh) * | 2019-11-27 | 2020-03-17 | 京东方科技集团股份有限公司 | 源漏层引线结构及其制备方法、阵列基板和显示面板 |
CN111725436A (zh) * | 2020-06-09 | 2020-09-29 | 武汉华星光电半导体显示技术有限公司 | 基板及其制备方法、显示面板 |
CN111725278B (zh) * | 2020-06-11 | 2022-09-27 | 武汉华星光电半导体显示技术有限公司 | Oled显示面板 |
CN112864340B (zh) * | 2021-01-26 | 2022-10-28 | 苏州清越光电科技股份有限公司 | 一种显示面板、显示面板制备方法及显示装置 |
CN113471219A (zh) * | 2021-06-30 | 2021-10-01 | 云谷(固安)科技有限公司 | 一种半导体器件的金属走线及其制备方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103165540A (zh) * | 2012-11-19 | 2013-06-19 | 友达光电股份有限公司 | 阵列基板及其制作方法 |
CN104900656A (zh) * | 2015-05-21 | 2015-09-09 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示面板和显示装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0862628A (ja) * | 1994-08-16 | 1996-03-08 | Toshiba Corp | 液晶表示素子およびその製造方法 |
TWI232991B (en) | 2002-11-15 | 2005-05-21 | Nec Lcd Technologies Ltd | Method for manufacturing an LCD device |
US20080032431A1 (en) | 2006-08-03 | 2008-02-07 | Tpo Displays Corp. | Method for fabricating a system for displaying images |
CN100477248C (zh) * | 2007-06-20 | 2009-04-08 | 中国科学院长春光学精密机械与物理研究所 | Led阵列微显示器件及制作方法 |
CN101577274B (zh) | 2008-05-08 | 2015-04-08 | 统宝光电股份有限公司 | 有源式矩阵显示装置以及应用该装置的影像显示系统 |
KR20130009257A (ko) * | 2011-07-15 | 2013-01-23 | 삼성디스플레이 주식회사 | 구리를 포함하는 금속막의 식각액, 이를 이용한 표시 기판의 제조 방법 및 표시 기판 |
JP2014002250A (ja) * | 2012-06-18 | 2014-01-09 | Mitsubishi Electric Corp | 液晶表示装置及びその製造方法 |
KR102023937B1 (ko) * | 2012-12-21 | 2019-09-23 | 엘지디스플레이 주식회사 | 박막트랜지스터 어레이 기판 및 그의 제조방법 |
KR20150028449A (ko) * | 2013-09-06 | 2015-03-16 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 박막 트랜지스터 기판의 제조 방법 |
KR102169684B1 (ko) * | 2014-01-10 | 2020-10-26 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
KR20160013433A (ko) * | 2014-07-25 | 2016-02-04 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
US10224238B2 (en) * | 2016-04-12 | 2019-03-05 | Apple Inc. | Electrical components having metal traces with protected sidewalls |
CN106098704B (zh) * | 2016-07-06 | 2019-05-03 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制备方法、阵列基板 |
KR20180057805A (ko) * | 2016-11-22 | 2018-05-31 | 삼성디스플레이 주식회사 | 표시 장치용 백플레인 및 이의 제조 방법 |
-
2017
- 2017-06-09 CN CN201710431986.1A patent/CN109037233B/zh active Active
- 2017-12-15 US US16/072,407 patent/US11282871B2/en active Active
- 2017-12-15 WO PCT/CN2017/116447 patent/WO2018223654A1/zh active Application Filing
- 2017-12-15 EP EP17892060.9A patent/EP3664137B1/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103165540A (zh) * | 2012-11-19 | 2013-06-19 | 友达光电股份有限公司 | 阵列基板及其制作方法 |
CN104900656A (zh) * | 2015-05-21 | 2015-09-09 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
EP3664137B1 (en) | 2024-02-07 |
US11282871B2 (en) | 2022-03-22 |
WO2018223654A1 (zh) | 2018-12-13 |
EP3664137A1 (en) | 2020-06-10 |
EP3664137A4 (en) | 2021-03-10 |
US20210210526A1 (en) | 2021-07-08 |
CN109037233A (zh) | 2018-12-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109037233B (zh) | 阵列基板及其制作方法和显示装置 | |
JP4644179B2 (ja) | 液晶表示装置用アレイ基板及びその製造方法 | |
JP7239481B2 (ja) | アレイ基板、その製造方法及び表示装置 | |
US10444579B2 (en) | Display substrate and manufacturing method thereof, and display device | |
US9490271B2 (en) | Array substrate having jump wire connecting first and second wirings | |
KR20140011623A (ko) | 표시장치용 어레이 기판 및 그의 제조방법 | |
CN110459505B (zh) | 过孔连接结构及阵列基板的制造方法、阵列基板 | |
US20150287799A1 (en) | Semiconductor device, display panel, and semiconductor device manufacturing method | |
WO2017202188A1 (zh) | 显示基板的制作方法、显示基板和显示装置 | |
WO2021213041A1 (zh) | 阵列基板及其制造方法、显示面板、显示装置 | |
CN107579040B (zh) | 一种掩膜版、阵列基板及其制作方法 | |
KR100560398B1 (ko) | 박막 트랜지스터 어레이 기판의 제조방법 | |
KR20070043098A (ko) | 어레이 기판 및 이의 제조방법 | |
CN110148618B (zh) | 一种显示基板及其制作方法、显示装置 | |
KR20210106065A (ko) | 디스플레이 장치 | |
JP6905421B2 (ja) | 表示装置 | |
KR101450884B1 (ko) | 평판표시장치 및 이의 제조 방법 | |
TWI754323B (zh) | 元件陣列基板及其製作方法 | |
KR101374959B1 (ko) | 표시기판 및 이의 제조 방법 | |
US20240188411A1 (en) | Display Substrate and Preparation Method thereof, and Display Apparatus | |
KR20130105161A (ko) | 유기전계 발광소자 및 이의 제조 방법 | |
KR20220053708A (ko) | 표시 장치 및 표시 장치의 제조 방법 | |
KR101327851B1 (ko) | 구리배선 형성방법 및 이를 이용한 액정표시장치의제조방법 | |
JP2010256754A (ja) | 電気光学装置、電気光学装置の製造方法および電子機器 | |
KR20070118795A (ko) | 듀얼패널 타입 유기전계 발광소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |