CN108766489A - 一种用于倒装封装的ddr接口 - Google Patents
一种用于倒装封装的ddr接口 Download PDFInfo
- Publication number
- CN108766489A CN108766489A CN201810862722.6A CN201810862722A CN108766489A CN 108766489 A CN108766489 A CN 108766489A CN 201810862722 A CN201810862722 A CN 201810862722A CN 108766489 A CN108766489 A CN 108766489A
- Authority
- CN
- China
- Prior art keywords
- unit
- rdl
- diode
- pull
- drop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/36—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using diodes, e.g. as threshold elements, i.e. diodes assuming a stable ON-stage when driven above their threshold (S- or N-characteristic)
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开了一种用于倒装封装的DDR接口,包括靠近芯片内部的主驱动单元,该主驱动单元从左到右或者从右到左依次包括:P型二极管、上拉单元、下拉单元和N型二极管,横向电源RDL从外侧依次横向连接P型二极管和上拉单元,并纵向连接电源焊球;横向地RDL从外侧依次横向连接N型二极管和下拉单元,并纵向连接地焊球;信号RDL纵向穿过上拉单元和下拉单元之间,并纵向连接信号焊球;信号RDL从内侧依次横向连接上拉单元和P型二极管,同时从内侧依次横向连接下拉单元和N型二极管。减少底层非RDL金属线层数。
Description
技术领域
本发明涉及DDR(双倍速率同步动态随机存储器)技术领域,尤其涉及用于倒装封装的DDR接口。
背景技术
随着工作速度的越来越高,现有DDR接口单元(DDRIO)需要倒装封装,倒装封装需要从IO接口的接触点用厚铝(RDL)走线走到焊球(bump)处,而后封装出去。从整个芯片看,电源/地的焊球通常靠近芯片中心,信号焊球通常位于芯片外沿。传统DDRIO版图布局中,需要大电流的主驱动单元位于芯片外沿,其电流通过横向的底层非RDL金属线由左右的电源单元供电,信号由纵向的厚铝连至焊球,所以供电压力全部集中在横向的底层非RDL金属线上,导致金属层次无法减少。
发明内容
本发明的目的在于提供用于倒装封装的DDR接口,减少底层非RDL金属线层数。
实现上述目的的技术方案是:
一种用于倒装封装的DDR接口,包括靠近芯片内部的主驱动单元,该主驱动单元从左到右或者从右到左依次包括:P型二极管、上拉单元、下拉单元和N型二极管,
横向电源RDL从外侧依次横向连接P型二极管和上拉单元,并纵向连接电源焊球;
横向地RDL从外侧依次横向连接N型二极管和下拉单元,并纵向连接地焊球;
信号RDL纵向穿过上拉单元和下拉单元之间,并纵向连接信号焊球;
信号RDL从内侧依次横向连接上拉单元和P型二极管,同时从内侧依次横向连接下拉单元和N型二极管。
本发明的有益效果是:本发明针对倒装封装对版图重新布局规划,让需要大电流的主驱动单元靠近芯片内部,改变主驱动子单元的上下结构为左右结构,从而充分利用导电能力强大的RDL的横纵走线,供给大电流,减少底层非RDL金属线层数,从7层/8层金属可望降到5层/6层,大大降低成本。同时电源/地RDL直接向上到电源/地焊球,信号RDL直接向下到信号焊球,大大减小传统布局RDL全部向上的走线难度。
附图说明
图1是本发明的DDR接口中单个接口单元的结构布置图;
图2是本发明的DDR接口中多个接口单元组合的结构布置图。
具体实施方式
下面将结合附图对本发明作进一步说明。
请参阅图1和图2,本发明的用于倒装封装的DDR接口,包括靠近芯片内部的主驱动单元,该主驱动单元从左到右或者从右到左依次包括:P型二极管(P diode)1、上拉单元(PD)2、下拉单元(ND)3和N型二极管(N diode)4。从而将原先的上下结构变为左右结构。从而充分利用RDL的横向走线,横向电源(VDDQ)RDL从外侧依次横向连接P型二极管1和上拉单元2,并纵向连接电源焊球。横向地(VSSQ)RDL从外侧依次横向连接N型二极管4和下拉单元3,并纵向连接地焊球。从而可分别提供从电源到主驱动单元以及从主驱动单元到地的大电流。
信号(DQ)RDL纵向穿过上拉单元2和下拉单元3之间,并纵向连接信号焊球。信号RDL从内侧依次横向连接上拉单元2和P型二极管1,同时从内侧依次横向连接下拉单元3和N型二极管4。
综上,本发明中RDL很强的导电能力提供静电防护(ESD)大电流,减少底层非RDL金属线层数,降低成本。
以上实施例仅供说明本发明之用,而非对本发明的限制,有关技术领域的技术人员,在不脱离本发明的精神和范围的情况下,还可以作出各种变换或变型,因此所有等同的技术方案也应该属于本发明的范畴,应由各权利要求所限定。
Claims (1)
1.一种用于倒装封装的DDR接口,其特征在于,包括靠近芯片内部的主驱动单元,该主驱动单元从左到右或者从右到左依次包括:P型二极管、上拉单元、下拉单元和N型二极管,
横向电源RDL从外侧依次横向连接P型二极管和上拉单元,并纵向连接电源焊球;
横向地RDL从外侧依次横向连接N型二极管和下拉单元,并纵向连接地焊球;
信号RDL纵向穿过上拉单元和下拉单元之间,并纵向连接信号焊球;
信号RDL从内侧依次横向连接上拉单元和P型二极管,同时从内侧依次横向连接下拉单元和N型二极管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810862722.6A CN108766489B (zh) | 2018-08-01 | 2018-08-01 | 一种用于倒装封装的ddr接口 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810862722.6A CN108766489B (zh) | 2018-08-01 | 2018-08-01 | 一种用于倒装封装的ddr接口 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108766489A true CN108766489A (zh) | 2018-11-06 |
CN108766489B CN108766489B (zh) | 2023-08-08 |
Family
ID=63968183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810862722.6A Active CN108766489B (zh) | 2018-08-01 | 2018-08-01 | 一种用于倒装封装的ddr接口 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108766489B (zh) |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7209384B1 (en) * | 2005-12-08 | 2007-04-24 | Juhan Kim | Planar capacitor memory cell and its applications |
CN101814489A (zh) * | 2010-03-02 | 2010-08-25 | 晶科电子(广州)有限公司 | 带有功能芯片的发光二极管封装结构及其封装方法 |
CN103069358A (zh) * | 2010-06-07 | 2013-04-24 | 杰森·A·苏利万 | 关于电源、存储器、互连件与led的小型化技术、系统及装置 |
CN103681636A (zh) * | 2012-09-12 | 2014-03-26 | 英飞凌科技股份有限公司 | 芯片到封装接口 |
CN104135268A (zh) * | 2014-06-27 | 2014-11-05 | 晨星半导体股份有限公司 | 适用于ddr的信号传输电路 |
CN106206570A (zh) * | 2016-08-23 | 2016-12-07 | 灿芯半导体(上海)有限公司 | 版图布局优化的集成电路 |
CN107301981A (zh) * | 2016-04-15 | 2017-10-27 | 台湾积体电路制造股份有限公司 | 集成的扇出型封装件以及制造方法 |
CN107437545A (zh) * | 2016-05-25 | 2017-12-05 | 台湾积体电路制造股份有限公司 | 半导体器件的制造方法 |
CN107452634A (zh) * | 2016-05-17 | 2017-12-08 | 台湾积体电路制造股份有限公司 | 封装件结构及其形成方法 |
CN208422418U (zh) * | 2018-08-01 | 2019-01-22 | 灿芯半导体(上海)有限公司 | 一种用于倒装封装的ddr接口 |
-
2018
- 2018-08-01 CN CN201810862722.6A patent/CN108766489B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7209384B1 (en) * | 2005-12-08 | 2007-04-24 | Juhan Kim | Planar capacitor memory cell and its applications |
CN101814489A (zh) * | 2010-03-02 | 2010-08-25 | 晶科电子(广州)有限公司 | 带有功能芯片的发光二极管封装结构及其封装方法 |
CN103069358A (zh) * | 2010-06-07 | 2013-04-24 | 杰森·A·苏利万 | 关于电源、存储器、互连件与led的小型化技术、系统及装置 |
CN103681636A (zh) * | 2012-09-12 | 2014-03-26 | 英飞凌科技股份有限公司 | 芯片到封装接口 |
CN104135268A (zh) * | 2014-06-27 | 2014-11-05 | 晨星半导体股份有限公司 | 适用于ddr的信号传输电路 |
CN107301981A (zh) * | 2016-04-15 | 2017-10-27 | 台湾积体电路制造股份有限公司 | 集成的扇出型封装件以及制造方法 |
CN107452634A (zh) * | 2016-05-17 | 2017-12-08 | 台湾积体电路制造股份有限公司 | 封装件结构及其形成方法 |
CN107437545A (zh) * | 2016-05-25 | 2017-12-05 | 台湾积体电路制造股份有限公司 | 半导体器件的制造方法 |
CN106206570A (zh) * | 2016-08-23 | 2016-12-07 | 灿芯半导体(上海)有限公司 | 版图布局优化的集成电路 |
CN208422418U (zh) * | 2018-08-01 | 2019-01-22 | 灿芯半导体(上海)有限公司 | 一种用于倒装封装的ddr接口 |
Non-Patent Citations (1)
Title |
---|
胡杨 等: "系统级封装(SiP)技术研究现状与发展趋势", 《电子工业专用设备》, vol. 41, no. 11, pages 1 - 6 * |
Also Published As
Publication number | Publication date |
---|---|
CN108766489B (zh) | 2023-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106206570B (zh) | 版图布局优化的集成电路 | |
EP2267354A3 (en) | LED package structure with standby bonding pads for increasing wire-bonding yield and method for manufacturing the same | |
CN108054152A (zh) | 集成电路封装结构 | |
CN107452815A (zh) | 一种同轴封装的光器件及光模块 | |
CN208422418U (zh) | 一种用于倒装封装的ddr接口 | |
TW201310612A (zh) | 電容耦合器封裝結構 | |
CN108766489A (zh) | 一种用于倒装封装的ddr接口 | |
CN206532778U (zh) | 版图布局优化的集成电路 | |
CN104966708A (zh) | 半导体封装结构 | |
CN203707108U (zh) | 一种硅基圆片级扇出封装结构 | |
CN103337486A (zh) | 半导体封装构造及其制造方法 | |
CN206789537U (zh) | 表面贴装整流芯片 | |
US8405214B2 (en) | Semiconductor package structure with common gold plated metal conductor on die and substrate | |
CN110648991B (zh) | 一种用于框架封装芯片的转接板键合结构及其加工方法 | |
CN207425909U (zh) | 防静电型led封装模块 | |
CN207624678U (zh) | 一种三维pop封装结构 | |
CN106711116B (zh) | 电子电路供电电位的分布 | |
CN202423267U (zh) | 一种引线框架 | |
CN204538011U (zh) | 高可靠性指纹锁器件 | |
CN104681517A (zh) | 一种适合于led照明应用的多芯片qfn封装 | |
CN204361080U (zh) | 电路系统及其芯片封装 | |
CN202423270U (zh) | 集成电路引线框架 | |
CN206789545U (zh) | 分立超薄整流器件 | |
CN204303801U (zh) | 双面bump芯片包封后重布线的封装结构 | |
CN204614772U (zh) | 新型的指纹锁封装结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: 6th floor, building 2, Lide international, 1158 Zhangdong Road, Pudong New Area pilot Free Trade Zone, Shanghai, 201203 Applicant after: Canxin semiconductor (Shanghai) Co.,Ltd. Address before: 6th floor, building 2, Lide international, 1158 Zhangdong Road, Pudong New Area pilot Free Trade Zone, Shanghai, 201203 Applicant before: BRITE SEMICONDUCTOR (SHANGHAI) Corp. |
|
CB02 | Change of applicant information | ||
GR01 | Patent grant | ||
GR01 | Patent grant |