CN108667483A - 一种用于宽带信号的收发装置 - Google Patents

一种用于宽带信号的收发装置 Download PDF

Info

Publication number
CN108667483A
CN108667483A CN201810496678.1A CN201810496678A CN108667483A CN 108667483 A CN108667483 A CN 108667483A CN 201810496678 A CN201810496678 A CN 201810496678A CN 108667483 A CN108667483 A CN 108667483A
Authority
CN
China
Prior art keywords
signal
module
broadband
input
fpga
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201810496678.1A
Other languages
English (en)
Inventor
田雨
曾浩
苏艺飞
郭连平
王猛
叶芃
郭祥巩
李煜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN201810496678.1A priority Critical patent/CN108667483A/zh
Publication of CN108667483A publication Critical patent/CN108667483A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/403Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
    • H04B1/408Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency the transmitter oscillator frequency being identical to the receiver local oscillator frequency
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/54Circuits using the same frequency for two directions of communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transceivers (AREA)

Abstract

本发明公开了一种用于宽带信号的收发装置,采用ADC+FPGA+DAC的架构模式,先采用模数转换ADC模块对宽带信号进行高速采集,并将采样后的数据送入FPGA中完成数据接收,再利用FPGA内部丰富的逻辑资源和存储资源进行实时数字信号处理功能,最后采用数模转换DAC模块对处理完成的数据进行信号产生,以实现输入宽带信号的收发功能,且有效提高了信号转发延时指标。

Description

一种用于宽带信号的收发装置
技术领域
本发明属于信号处理及测量技术领域,更为具体地讲,涉及一种用于宽带信号的收发装置。
背景技术
对于宽带、瞬时复杂和非平稳信号的高速数据采集,以及对采集数据进行实时分析已逐渐成为测试测量技术领域中急需解决的关键技术问题。在部分应用场合,用户甚至需要对采样后的宽带信号完成直接转发功能,这都对测试及处理速度和测试成本提出了严峻的挑战。
对于宽带信号的转发功能主要应用在雷达目标模拟系统中,用于模拟雷达回波性能,如图1所示。其中包括在转发过程加入延时量以控制输入、输出信号的时间差,模拟回波信号的传输时间以反映目标与发射端的距离信息。
传统测试体系在实现宽带信号的转发功能上,通常需要同时使用宽带信号分析仪和宽带信号源相叠加,并在两者间连接高速信号线以完成数据传输。这样的测试系统不仅十分占用有限的测试空间、降低测试效率,以高速信号线传输采集与产生数据的方式更使模拟雷达回波的延时指标加长,在许多模拟短距离雷达目标的场合无法满足要求。
与此同时,传统的信号收发装置由于其基带信号带宽的限制,为实现宽带信号的收发,往往是利用测频电路先跟踪输入射频信号的频率,并通过调节本振信号的频率使基带信号的带宽满足其采集与产生电路带宽要求。这样的结构不仅需要额外的频率跟踪单元占用装置面积,且由于其采集与产生电路带宽较窄,对基带信号的信息捕获也不够完全。同时为保证测频的准确性,其信号转发的延时时间往往需控制在微秒级别。
发明内容
本发明的目的在于克服现有宽带信号收发技术的不足,提供一种用于宽带信号的收发装置,采用ADC+FPGA+DAC的架构模式,具备宽带信号的采集和独立接收及发射功能。
为实现上述发明目的,本发明一种用于宽带信号的收发装置,其特征在于,包括:
一射频信号输入模块,包括射频信号接收调理模块、调解器和低通滤波器;
输入的宽带射频信号首先在射频信号接收调理模块下完成信号调理,使宽带射频信号的幅度进行衰减或放大,从而满足解调器的输入信号幅度要求,再输入至调解器;调解器在本振信号的控制下进行正交解调,输出瞬时带宽内的基带I/Q两路信号,最后利用低通滤波器分别对I/Q两路信号进行滤波,得到能够直接被模数转换器采样的零中频I/Q两路信号,并输入至宽带信号采集与产生电路;
一宽带信号采集与产生电路,包括模数转换ADC模块、数模转换DAC模块、时钟模块和FPGA;
时钟模块分别为ADC模块、DAC模块和FPGA提供时钟信号,在时钟信号上升沿到来时,ADC模块对零中频I/Q两路信号进行模数转,再输入至FPGA,FPGA在时钟信号上升沿到来时,通过内部集成的吉比特级别可配置的高速收发器对模数转换后的两路数字信号进行缓存和延时,并将处理后的数据在时钟信号上升沿到来时由吉比特级别可配置的高速收发器输出给DAC模块,DAC模块同样在时钟信号上升沿到来时进行输出数据的数模转换,并将转换后的模拟I/Q信号输入至射频信号输出模块;
一射频信号输出模块,包括射频信号发送调理模块、调制器和低通滤波器;
低通滤波器先对模拟I/Q两路信号进行滤波,再在本振信号的控制下,利用调制器进行正交调制,使其输出的宽带信号满足发射信号的频率要求,射频信号发送调理模块再对正交调制后的信号进行幅度上的衰减或放大,使其输出的幅度满足发射信号的动态范围要求,然后进行发送。
本发明的发明目的是这样实现的:
本发明一种用于宽带信号的收发装置,采用ADC+FPGA+DAC的架构模式,先采用模数转换ADC模块对宽带信号进行高速采集,并将采样后的数据送入FPGA中完成数据接收,再利用FPGA内部丰富的逻辑资源和存储资源进行实时数字信号处理功能,最后采用数模转换DAC模块对处理完成的数据进行信号产生,以实现输入宽带信号的收发功能,且有效提高了信号转发延时指标。
同时,本发明一种用于宽带信号的收发装置还具有以下有益效果:
(1)、采用高带宽的模数转换器和数模转换器以直接实现对宽带信号的转发功能,这样使用单一仪器完成两种测试功能以节省空间,较传统的信号收发系统省去额外的频率跟踪单元,增大装置面积利用率,且高采样率的工作方式可以捕获频率范围更广的基带信号。
(2)、采用储频转发的方式不仅将信号产生的延时控制在纳秒级别,且输出宽带信号是由输入宽带信号经采集并处理后得到的,因此其相参也可确保一致性。
(3)、采用高性能FPGA,在实现高速数据接收和发送的同时,可直接利用其丰富的逻辑资源完成数字信号处理,FPGA作为可编程逻辑器件,还具有便于设计人员做调试、用户做二次开发和定义自身所需功能的优点。
(4)、装置通过PXIe接口可与控制器完成数据交互,在实现对整个装置实时控制,也可以将控制和软件处理的功能通过专用处理器来完成,为整个装置节省了面积。
附图说明
图1是宽带信号收发装置应用图;
图2是本发明一种用于宽带信号的收发装置原理图;
图3是零中频宽带信号收发结构图;
图4是宽带信号采集与产生电路构架图;
图5是模数转换器AD9691的传输链路框图;
图6是数模转换器DAC37J82的传输链路框图;
图7是宽带信号采集与产生电路中时钟需求示意图。
具体实施方式
下面结合附图对本发明的具体实施方式进行描述,以便本领域的技术人员更好地理解本发明。需要特别提醒注意的是,在以下的描述中,当已知功能和设计的详细描述也许会淡化本发明的主要内容时,这些描述在这里将被忽略。
实施例
图2是本发明一种用于宽带信号的收发装置原理图。
在本实施例中,整个宽带信号收发装置其接收和发送的信号频率均在吉赫兹级别,因此对此类信号的高速采样不仅对于器件选型的要求较高,且对于数据接收和发送的逻辑器件的选择和其内部数字信号处理的设计也难度较大。为完成对宽带信号的接收和发送,本发明采用现代无线通信技术常用的接收/发射机结构:零中频结构。
由于零中频结构的接收/发射机结构上仅包含带通滤波器、低噪声放大器以及一级混频器,结构更加简单,更有利于系统的集成化设计。零中频结构下的宽带信号接收机和发射机结构如图3所示,其中,图3(a)是宽带信号接收示意图,图3(b)是宽带信号发射示意图;
下面我们结合图2和图3,对本发明一种用于宽带信号的收发装置进行详细说明,具体包括:射频信号输入模块、宽带信号采集与产生电路和射频信号输出模块。
其中,射频信号输入模块又包括射频信号接收调理模块、调解器和低通滤波器;
输入的宽带射频信号首先在射频信号接收调理模块下完成信号调理,使宽带射频信号的幅度进行衰减或放大,从而满足解调器的输入信号幅度要求,再输入至调解器;调解器在本振信号的控制下进行正交解调,输出瞬时带宽内的基带I/Q两路信号,最后利用低通滤波器分别对I/Q两路信号进行滤波,得到能够直接被模数转换器采样的零中频I/Q两路信号,并输入至宽带信号采集与产生电路;
宽带信号采集与产生电路,包括模数转换ADC模块、数模转换DAC模块、时钟模块和FPGA;宽带信号采集与产生电路在功能上主要完成I/Q信号的高速采集,并对采样数字信号做缓存、延时等数字信号处理,最后完成对处理后的基带信号的产生功能,在硬件上采用“ADC+FPGA+DAC”的构架,如图4所示。其次,电路还安装有PXIe接口,通过PXIe接口可与外置的控制器完成数据交互,在实现对整个装置实时控制。
在本实施例中,由于本收发装置的信号采集与产生电路采样率足够高,能覆盖整个收发信号瞬时带宽的要求,因此我们在设计电路中的器件时需要考虑:ADC模块或DAC模块均满足其自身接收和产生信号的带宽要大于等于输入宽带射频信号的瞬时带宽;其次,ADC模块或DAC模块的采样率要大于等于输入宽带射频信号的2倍瞬时带宽频率;最后考虑时钟模块产生的时钟信号的频率要大于等于该收发装置2倍瞬时带宽频率。
时钟模块分别为ADC模块、DAC模块和FPGA提供时钟信号,在时钟信号上升沿到来时,ADC模块对零中频I/Q两路信号进行模数转,再输入至FPGA,FPGA在时钟信号上升沿到来时,通过内部集成的吉比特级别可配置的高速收发器对模数转换后的两路数字信号进行缓存和延时,并将处理后的数据在时钟信号上升沿到来时由吉比特级别可配置的高速收发器输出给DAC模块,DAC模块同样在时钟信号上升沿到来时进行输出数据的数模转换,并将转换后的模拟I/Q信号输入至射频信号输出模块;
射频信号输出模块,包括射频信号发送调理模块、调制器和低通滤波器;
射频信号输出模块完成的任务即为射频信号输入模块的逆过程,具体为:低通滤波器先对模拟I/Q两路信号进行滤波,再在本振信号的控制下,利用调制器进行正交调制,使其输出的宽带信号满足发射信号的频率要求,射频信号发送调理模块再对正交调制后的信号进行幅度上的衰减或放大,使其输出的幅度满足发射信号的动态范围要求,然后进行发送。
实例
下面以具体例子来阐述本发明具体的实施过程。其指标要求需满足:
①宽带信号采集:
通道数:1(信号形式:标准I、Q信号)
瞬时带宽:±600MHz
垂直分辨率:14bit;
有效位数:≥10.0bit@600MHz
信噪比:≥62dB@600MHz
②宽带信号产生:
通道数:1(信号形式:标准I、Q信号)
瞬时带宽:±600MHz
垂直分辨率:16bit
③储频转发延时:≤800ns
为满足其瞬时带宽和垂直分辨率的指标,需选择合适的模数转换器和数模转换器器件使其单通道采样率达到1.2GSPS及以上且分辨率足够高。同时还需针对采集电路信噪比等指标选择能输出高频率且输出抖动足够小的锁相环芯片。最后对于上述采样率下得到的高速数据,需选择满足该速率要求的FPGA对采样数据进行接收、缓存和发送。
本实施例选择了ADI公司的AD9691作为模数转换器,其单通道采样率可达1.25GSPS,输入含双通道,垂直分辨率14bit,采样数据采用串行JESD204B的方式输出,如图5所示。
选择了TI公司的DAC37J82作为数模转换器,其单通道采样率可达1.6GSPS,输入含双通道,垂直分辨率16bit,采样数据采用串行JESD204B的方式输出,如图6所示。
上述器件的选择满足了宽带信号采集与产生采样率和垂直分辨率的指标,为保证数据采集与产生电路能正常工作且满足宽带信号采集的信噪比和有效位数指标,需考虑采样时钟的抖动对宽带信号采集电路的影响。而宽带信号采集电路的抖动值是由时钟抖动值和模数转换器的抖动值相叠加而构成,且关系满足关系式1。
对于宽带信号采集电路的抖动值与其系统的信噪比严格相关,二者满足关系式2。
fin,为输入宽带信号的频率。因此根据信噪比指标要求可计算出宽带信号采集电路的抖动值应小于316.75fs。而本发明所选用的模数转换器为AD9691,其固有抖动为55fs,因此计算得到采样时钟抖动的有效值应小于311.94fs
这里选择了TI公司的LMK04828作为超低噪声时钟芯片,其输出时钟满足在频偏范围100Hz到20MHz内,均方根抖动值为最大仅为112fs。且具有14路时钟输出,最高频率可到3.2GHz,输出信号符合JESD204B标准,方便与上述ADC和DAC连接。宽带信号采集与产生电路时钟需求如图7所示。
最后对于FPGA的选择,本发明选择了Xilinx公司的XC7VX690T-FFG1761这款FPGA,其具有大量的逻辑资源可满足整个宽带信号收发装置的逻辑控制,该系列FPGA独有的GTH收发器资源最高支持13.1Gbps的数据传输速率,可轻松实现高速串行的ADC和DAC的数据传输。丰富的DSP资源可提供足够的数字信号处理功能,足够的用户IO资源能保证整个系统内相关器件的互联和控制。
考虑储频转发延的控制,本发明采用的AD9691在模数转换过程中存在55个采样时钟周期的流水线延时以及固定530ps的孔径延时,同理DAC37J82也存在2ns输出传播延时和43个采样时钟周期的数字信号传播延时,而在FPGA内部通过JESD204B IP核进行数据收发同样存在延时,对于JESD204B IP核用作数据接收端存在28+88±4个字节周期的延时,对于JESD204B IP用作数据发送端存在36+56±2个字节周期的延时,因此本设计完成宽带信号收发功能的最小延时可控制在:
46ns+2ns+36ns+200ns+157ns=441ns
在完成上述主要器件的选择和连接后,控制器可通过PXIe接口与FPGA进行数据交互以完成对整个装置的配置:
A.对锁相环进行寄存器配置,使其输出频率满足采样率和FPGA接收数据速率要求。
B.对ADC和DAC进行寄存器配置,使其采样率和工作状态满足指标要求。
C.配置ADC与FPGA和FPGA与DAC的之间传输的数据格式和数据通道参数等,使数据发送端和数据接收端参数相匹配。
D.在上述参数配置完成后,可通过控制器控制整个宽带信号采集与产生的开始。
用户可通过修改FPGA中的逻辑代码和控制器的控制代码来更改整个电路的工作方式。
尽管上面对本发明说明性的具体实施方式进行了描述,以便于本技术领域的技术人员理解本发明,但应该清楚,本发明不限于具体实施方式的范围,对本技术领域的普通技术人员来讲,只要各种变化在所附的权利要求限定和确定的本发明的精神和范围内,这些变化是显而易见的,一切利用本发明构思的发明创造均在保护之列。

Claims (4)

1.一种用于宽带信号的收发装置,其特征在于,包括:
一射频信号输入模块,包括射频信号接收调理模块、调解器和低通滤波器;
输入的宽带射频信号首先在射频信号接收调理模块下完成信号调理,使宽带射频信号的幅度进行衰减或放大,从而满足解调器的输入信号幅度要求,再输入至调解器;调解器在本振信号的控制下进行正交解调,输出瞬时带宽内的基带I/Q两路信号,最后利用低通滤波器分别对I/Q两路信号进行滤波,得到能够直接被模数转换器采样的零中频I/Q两路信号,并输入至宽带信号采集与产生电路;
一宽带信号采集与产生电路,包括模数转换ADC模块、数模转换DAC模块、时钟模块和FPGA;
时钟模块分别为ADC模块、DAC模块和FPGA提供时钟信号,在时钟信号上升沿到来时,ADC模块对零中频I/Q两路信号进行模数转,再输入至FPGA,FPGA在时钟信号上升沿到来时,通过内部集成的吉比特级别可配置的高速收发器对模数转换后的两路数字信号进行进行缓存和延时,并将处理后的数据在时钟信号上升沿到来时由吉比特级别可配置的高速收发器输出给DAC模块,DAC模块同样在时钟信号上升沿到来时进行输出数据的数模转换,并将转换后的模拟I/Q信号输入至射频信号输出模块;
一射频信号输出模块,包括射频信号发送调理模块、调制器和低通滤波器;
低通滤波器先对模拟I/Q两路信号进行滤波,再在本振信号的控制下,利用调制器进行正交调制,使其输出的宽带信号满足发射信号的频率要求,射频信号发送调理模块再对正交调制后的信号进行幅度上的衰减或放大,使其输出的幅度满足发射信号的动态范围要求,然后进行发送。
2.根据权利要求1所述的一种用于宽带信号的收发装置,其特征在于,所述的ADC模块或DAC模块均满足其自身接收信号的带宽要大于等于输入宽带射频信号的瞬时带宽。
3.根据权利要求1所述的一种用于宽带信号的收发装置,其特征在于,所述的ADC模块和DAC模块的采样率要大于等于输入宽带射频信号的2倍瞬时带宽频率。
4.根据权利要求1所述的一种用于宽带信号的收发装置,其特征在于,所述的时钟信号的频率要大于等于输入宽带射频信号的2倍瞬时带宽频率。
CN201810496678.1A 2018-05-22 2018-05-22 一种用于宽带信号的收发装置 Pending CN108667483A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810496678.1A CN108667483A (zh) 2018-05-22 2018-05-22 一种用于宽带信号的收发装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810496678.1A CN108667483A (zh) 2018-05-22 2018-05-22 一种用于宽带信号的收发装置

Publications (1)

Publication Number Publication Date
CN108667483A true CN108667483A (zh) 2018-10-16

Family

ID=63776452

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810496678.1A Pending CN108667483A (zh) 2018-05-22 2018-05-22 一种用于宽带信号的收发装置

Country Status (1)

Country Link
CN (1) CN108667483A (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110113059A (zh) * 2019-04-12 2019-08-09 博微太赫兹信息科技有限公司 一种降低adc采样速率的装置及方法
CN111537969A (zh) * 2020-05-25 2020-08-14 电子科技大学 一种宽带瞬时频率测量与跟踪装置
CN112597097A (zh) * 2020-12-28 2021-04-02 济南浪潮高新科技投资发展有限公司 一种pxie接口的adc数据采集卡及其应用方法、介质
CN112881535A (zh) * 2021-01-06 2021-06-01 深圳市麒博精工科技有限公司 新型低电压频域合成式超声显微镜电路设计方法
CN113033087A (zh) * 2021-03-17 2021-06-25 电子科技大学 一种基于fpga用于光神经网络的高速数据传输方法
CN113406435A (zh) * 2021-06-17 2021-09-17 太原理工大学 一种基于混沌同步的电缆故障快速无损定位装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102435981A (zh) * 2011-12-06 2012-05-02 北京理工大学 一种77GHz毫米波汽车防碰撞雷达收发装置
CN103051354A (zh) * 2012-12-17 2013-04-17 中国科学院半导体研究所 一种片上超低功耗的无线收发装置
CN103117768A (zh) * 2013-01-25 2013-05-22 中国科学院微电子研究所 一种无线收发装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102435981A (zh) * 2011-12-06 2012-05-02 北京理工大学 一种77GHz毫米波汽车防碰撞雷达收发装置
CN103051354A (zh) * 2012-12-17 2013-04-17 中国科学院半导体研究所 一种片上超低功耗的无线收发装置
CN103117768A (zh) * 2013-01-25 2013-05-22 中国科学院微电子研究所 一种无线收发装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110113059A (zh) * 2019-04-12 2019-08-09 博微太赫兹信息科技有限公司 一种降低adc采样速率的装置及方法
CN110113059B (zh) * 2019-04-12 2021-10-22 博微太赫兹信息科技有限公司 一种降低adc采样速率的装置及方法
CN111537969A (zh) * 2020-05-25 2020-08-14 电子科技大学 一种宽带瞬时频率测量与跟踪装置
CN111537969B (zh) * 2020-05-25 2023-04-28 电子科技大学 一种宽带瞬时频率测量与跟踪装置
CN112597097A (zh) * 2020-12-28 2021-04-02 济南浪潮高新科技投资发展有限公司 一种pxie接口的adc数据采集卡及其应用方法、介质
CN112597097B (zh) * 2020-12-28 2022-11-22 山东浪潮科学研究院有限公司 一种基于adc数据采集卡的通信系统及其应用方法、介质
CN112881535A (zh) * 2021-01-06 2021-06-01 深圳市麒博精工科技有限公司 新型低电压频域合成式超声显微镜电路设计方法
CN113033087A (zh) * 2021-03-17 2021-06-25 电子科技大学 一种基于fpga用于光神经网络的高速数据传输方法
CN113033087B (zh) * 2021-03-17 2022-06-07 电子科技大学 一种基于fpga用于光神经网络的高速数据传输方法
CN113406435A (zh) * 2021-06-17 2021-09-17 太原理工大学 一种基于混沌同步的电缆故障快速无损定位装置

Similar Documents

Publication Publication Date Title
CN108667483A (zh) 一种用于宽带信号的收发装置
CN107462876B (zh) 一种雷达回波信号模拟器
CN101610095B (zh) 一种基于fpga的超宽带射频数字接收机装置及其实现方法
WO2020087657A1 (zh) 一种高性能通用化的多通道雷达系统
CN107168098B (zh) 一种电子对抗仿真系统
CN102707263A (zh) 一种多频多基地高频地波雷达系统及其操作方法
CN111007469B (zh) 一种雷达模拟器的接收机
CN104009765A (zh) 一种高性能lte信道模拟器射频发射机
CN209606513U (zh) 一种基于ad9361多路频谱分析嵌入式硬件平台
CN111580092B (zh) 一种雷达收发时序可变的电离层测高仪数控系统及方法
CN109361477B (zh) 一种瞬时频率测量装置及测量方法
CN111537969A (zh) 一种宽带瞬时频率测量与跟踪装置
CN201887751U (zh) 软件无线电开发平台
CN203133273U (zh) 基于cpci总线的高频地波雷达数据采集和处理装置
CN102340321A (zh) 改善Pol-SAR通道一致性的数字中频信号处理装置
CN201499161U (zh) 一种基于fpga的超宽带射频数字接收机装置
CN108173556A (zh) 一种低频超宽带接收机系统
Grubb et al. A new general purpose high performance HF Radar
CN114755630B (zh) 一种基于soc的调频连续波雷达
CN203688805U (zh) 卫星导航信号中频采样装置
Wang et al. Design and FPGA implementation of digital pulse compression for HF chirp radar based on modified orthogonal transformation
TWI712271B (zh) 用於提供基於雙音調測試的快速二階輸入截取點校準的設備及方法
CN205003282U (zh) 一种全数字超高频雷达装置
CN109218238B (zh) 一种基于希尔伯特变换的实信号多普勒频移方法
CN103654853A (zh) 基带波束合成超声成像方法及其系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20181016

RJ01 Rejection of invention patent application after publication