CN108563278A - 一种降低参考电压缓冲电路功耗的方法及电路 - Google Patents
一种降低参考电压缓冲电路功耗的方法及电路 Download PDFInfo
- Publication number
- CN108563278A CN108563278A CN201810717554.1A CN201810717554A CN108563278A CN 108563278 A CN108563278 A CN 108563278A CN 201810717554 A CN201810717554 A CN 201810717554A CN 108563278 A CN108563278 A CN 108563278A
- Authority
- CN
- China
- Prior art keywords
- reference voltage
- transistor
- buffer circuit
- voltage buffer
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
Abstract
一种降低参考电压缓冲电路功耗的方法及电路,所述方法包括步骤:在参考电压缓冲电路中引入可控时钟信号,控制参考电压缓冲电路的输出级电流的大小。本发明的降低参考电压缓冲电路功耗的方法及电路,能够在保证参考电压缓冲电路提供的参考电压的精度,以及参考电压的驱动力和快速建立的前提下,降低参考电压缓冲电路在整个转换过程中的平均功耗,以及降低混合信号系统的平均功耗。
Description
技术领域
本发明涉及集成电路设计技术领域,特别是涉及一种降低参考电压缓冲电路功耗的方法及电路。
背景技术
本部分以现有技术中逐次逼近型模数转换器系统为例,说明现有技术中混合信号系统中参考电压缓冲电路的工作原理。图1为现有技术中逐次逼近型模数转换器系统的参考电压缓冲电路的工作原理图。
如图1所示,现有技术中逐次逼近型模数转换器系统,包括:带隙基准电路、参考电压缓冲电路,以及逐次逼近型模数转换器电路,其中,带隙基准电路,用于为后续电路产生基准电压VBGH和VBGL,以及基准电流IBIAS_BG。但是带隙基准电路产生的基准电压没有驱动力,因此需要参考电压缓冲电路增大基准电压的驱动力和提供瞬态能力,从而为逐次逼近型模数转换器电路提供具有大驱动力和强瞬态能力的参考电压VREFH和VREFL。
典型的逐次逼近型模数转换电路由采样保持电路、比较电路、逻辑控制电路、参考电压缓冲电路、锁存电路,以及去耦电容等电路模块组成。其中,采样保持电路一般由开关电容电路组成,开关电容电路中的电容阵列在逐次比较的过程中切换工作状态:存储或者释放电荷,比较结果经过逻辑控制电路置位电容阵列,并最终输出至锁存电路。
由于参考电压缓冲电路需要为采样保持电路提供精准的电压源,因此在电容阵列切换工作状态的过程中,参考电压缓冲电路为采样保持电路提供的参考电压VREFH和VREFL必须具有较大电流驱动能力,并且在半个异步时钟周期内恢复至初始值,达到较高的精度建立要求。
若图1中的逐次逼近型模数转换器系统为一个12bit125MSPS的逐次逼近型模数转换器,其一个未经调整的异步时钟周期为333ps,其瞬态最大驱动电流为6mA。也就是说,在高位开关电容切换时,参考电压VREFH和VREFL需要在异步时钟周期内提供6mA的瞬态驱动电流,并快速恢复至12bit精度。
因此参考电压缓冲电路提供的参考电压VREFH和VREFL必须同时满足大电流驱动、短恢复稳定时间、高建立精度的要求,但是现有技术中提供高瞬态响应能力的方式是,提高参考电压缓冲电路输出级的电流从而提高压摆率,会致使参考电压缓冲电路通常消耗超过逐次逼近型模数转换器系统50%的系统功耗。
发明内容
为了解决现有技术存在的不足,本发明的目的在于提供一种降低参考电压缓冲电路功耗的方法及电路,可以降低混合信号系统中参考电压缓冲电路的功耗。
为实现上述目的,本发明提供的参考电压缓冲电路,参考电压缓冲电路,其输入端接收前端电路产生的基准电压和基准电流,输出端为后续电路提供参考电压,其中,
所述参考电压缓冲电路,其具有可控时钟信号的输入端,控制所述参考电压缓冲电路的输出级电流的大小。
进一步地,所述参考电压缓冲电路,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管,以及开关元件,其中,
所述第一晶体管、所述第二晶体管的栅极分别接收所述混合信号系统的基准电压;
所述第一晶体管的漏极接收电源电压;
所述第一晶体管的源极与所述第二晶体管的漏极相连;
所述第二晶体管的源极与所述第四晶体管、所述第五晶体管的漏极相连;
所述第四晶体管、所述第五晶体管的栅极通过所述开关元件相连;
所述开关元件的开闭通过所述可控时钟信号进行控制;
所述第四晶体管的栅极与所述第三晶体管的栅极、漏极相连,并且接收所述混合信号系统的基准电流;
所述第三晶体管、所述第四晶体管、所述第五晶体管的源极分别接地。
进一步地,以及模数转换器电路,其特征在于,所述参考电压缓冲电路采用权利要求1或2所述的参考电压缓冲电路。
更进一步地,所述参考电压缓冲电路,其可控时钟信号与所述模数转换器电路的转换时钟信号的时钟周期相同,并且超前于所述转换时钟信号时间间隔大于等于所述模数转换器电路的基准参考电压的电压波动的恢复时间。
为实现上述目的,本发明提供的降低参考电压缓冲电路功耗的方法,所述方法包括:在参考电压缓冲电路中引入可控时钟信号,控制参考电压缓冲电路的输出级电流的大小。
进一步地,可控时钟信号通过控制开关元件的开闭,控制参考电压缓冲电路的输出级电流的大小。
进一步地,参考电压缓冲电路为模数转换器电路提供参考电压:
在模数转换器电路进行比较操作期间,可控时钟信号控制参考电压缓冲电路的输出级电流增加;在模数转换器电路进行采样操作期间,可控时钟信号控制参考电压缓冲电路的输出级电流降低。
更进一步地,可控时钟信号与模数转换器电路的转换时钟信号的时钟周期相同,并且超前于转换时钟信号的时间间隔为大于等于模数转换器电路的基准参考电压的电压波动的恢复时间。
本发明的降低参考电压缓冲电路功耗的方法及电路,能够在保证参考电压缓冲电路提供的参考电压的精度,以及参考电压的驱动力和快速建立的前提下,降低参考电压缓冲电路在整个转换过程中的平均功耗,以及降低混合信号系统的平均功耗。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,并与本发明的实施例一起,用于解释本发明,并不构成对本发明的限制。在附图中:
图1为现有技术中逐次逼近型模数转换器系统的参考电压缓冲电路的工作原理图;
图2为根据本发明的逐次逼近型模数转换器系统中参考电压缓冲电路的工作原理图;
图3为图2中相应电路模块中时钟信号的时序图。
具体实施方式
以下结合附图对本发明的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。
发明人经过对现有技术的分析发现,逐次逼近型模数转换器系统具有采样时驱动电流小,比较时驱动电流大的特点,因此,参考电压缓冲电路只需在电容切换过程提供大的驱动电流,而在采样过程提供固定电平驱动,从而能够通过分阶段改变参考电压缓冲电路的自身功耗的方式,在保证参考电压缓冲电路提供的参考电压的精度,以及参考电压的驱动力和快速建立的前提下,降低参考电压缓冲电路在整个转换过程中的平均功耗,以及降低逐次逼近型模数转换器系统的平均功耗。
图2为根据本发明的逐次逼近型模数转换器系统中参考电压缓冲电路的工作原理图,如图2所示,本发明的参考电压缓冲电路,接收带隙基准电路输入的基准电压VBGH和VBGL,并且输出参考电压VREFH和VREFL到逐次逼近型模数转换器电路,具体而言,本发明的参考电压缓冲电路,包括:第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5,以及栅级开关S1,其中,
第一晶体管M1、第二晶体管M2的栅极分别接收经基准电压VBGH和VBGL转换的第一电压偏置vb1和第二电压偏置vb2;
第一晶体管M1的漏极接收电源电压VDD;
第一晶体管M1的源极与第二晶体管M2的漏极相连;
第二晶体管M2的源极与第四晶体管M4、第五晶体管M5的漏极相连;
第四晶体管M4、第五晶体管M5的栅极通过栅级开关S1相连;
栅级开关S1的开闭通过可控时钟信号Clk_in进行控制;
第四晶体管M4的栅极与第三晶体管M3的栅极、漏极相连,并且接收带隙基准电路输入的基准电流IBIAS_BG;
第三晶体管M3、第四晶体管M4、第五晶体管M5的源极分别接地。
图3为图2中相应电路模块中时钟信号的时序图,其中,Clk_in为参考电压缓冲电路中控制输出级电流Itotal的可控时钟信号;CLK为逐次逼近型模数转换器电路的转换时钟信号;Clk1为逐次逼近型模数转换器电路中比较器的比较时钟信号;峰值功耗为逐次逼近型模数转换器电路的峰值功耗;平均功耗为逐次逼近型模数转换器电路的平均功耗;VREF为逐次逼近型模数转换器电路的基准参考电压。
下面基于图2,结合图3,详细地阐述本发明的参考电压缓冲电路的工作原理,以及本发明的降低参考电压缓冲电路功耗的方法。
本发明的降低参考电压缓冲电路功耗的方法在于,在参考电压缓冲电路中引入可控时钟信号Clk_in,改变参考电压缓冲电路的输出级电流Itotal的大小:
在转换时钟信号CLK为低电平期间,逐次逼近型模数转换器电路进行比较操作,峰值功耗和平均功耗较大,需要强瞬态响应能力,因此,通过可控时钟信号Clk_in,控制参考电压缓冲电路的输出级电流Itotal增加;
在转换时钟信号CLK为高电平期间,逐次逼近型模数转换器电路进行采样操作,峰值功耗和平均功耗降低,瞬态响应能力降低,因此,通过可控时钟信号Clk_in,控制参考电压缓冲电路的输出级电流Itotal降低,提供低的驱动力。
由于在转换时钟信号CLK为高电平期间,通过可控时钟信号Clk_in,降低输出级电流Itotal,因此在转换时钟信号CLK为高电平期间的这半个时钟周期内,参考电压缓冲电路的自身功耗降低了,并且折合后,在整个时钟周期内,参考电压缓冲电路自身的平均功耗是降低的。
下面进一步详细地阐述可控时钟信号Clk_in的控制输出级电流Itotal的具体过程。如图3所示,时钟信号Clk_in与转换时钟信号CLK的时钟周期相同,并且超前于转换时钟信号CLK的时间间隔为T,时间间隔T取决于基准参考电压VREF的电压波动的恢复时间,时间间隔T至少要等于基准参考电压VREF的电压波动恢复稳定所需时间
控制过程具体分为以下4个阶段:
t1阶段:可控时钟信号Clk_in由1→0(电平由高变低),栅级开关S1闭合,参考电压缓冲电路处于active mode状态,输出级电流Itotal增加,并以IBIAS1+IBIAS2进行工作,此时驱动力增加,瞬态响应能力增强,参考电压缓冲电路的自身功耗增加,并且会带来基准参考电压VREF的电压波动。
t2阶段:逐次逼近型模数转换器电路进行比较操作,基准参考电压VREF此时处于active状态,逐次逼近型模数转换器电路的峰值功耗和平均功耗的增大会再次引起基准参考电压VREF的电压波动。
基准参考电压VREF在t1阶段和t2阶段的两次电压波动不要重叠,需要在t1阶段引起的基准参考电压VREF的电压波动恢复到稳定值后,才可以开始进行t2阶段的基准参考电压VREF的电压波动,否则会导致基准参考电压VREF幅度变化过大,不符合逐次逼近型模数转换器电路对基准参考电压VREF的幅值要求。
优选地,t1阶段的时间间隔最好等于时间间隔T。
t3阶段:可控时钟信号Clk_in由0→1(电平由低变高),栅级开关S1断开,参考电压缓冲电路处于sleep mode状态,输出级电流Itotal降低,以IBIAS2进行工作,参考电压缓冲电路的自身功耗降低,也会引起基准参考电压VREF的电压波动,此时也要注意对基准参考电压VREF的电压波动的控制,满足逐次逼近型模数转换器电路对基准参考电压VREF的幅值要求。
优选地,t3阶段的时间间隔最好与时间间隔T基本一致。
t4阶段:逐次逼近型模数转换器电路进行采样操作,基准参考电压VREF此时处于sleep状态,逐次逼近型模数转换器电路的峰值功耗和平均功耗的降低,会再次引起基准参考电压VREF的电压波动,此时需确保由于输出级电流Itotal变化引起的基准参考电压VREF电压波动已经消失。
优选地,t4阶段的时间间隔尽量短,但不做特殊限制。
当然,图2中所示的参考电压缓冲电路,仅是基于本发明的降低参考电压缓冲电路功耗的方法的一种具体的实施方式,与本发明的参考电压缓冲电路具有相同工作方式的电路,均可采用本发明的降低参考电压缓冲电路功耗的方法。并且本发明的降低参考电压缓冲电路功耗的方法及电路,不仅限于图2中所示的逐次逼近型模数转换器系统,还可适用于具有相同工作方式的其余的混合信号系统中。
本发明的降低参考电压缓冲电路功耗的方法及电路,能够在保证参考电压缓冲电路提供的参考电压的精度,以及参考电压的驱动力和快速建立的前提下,降低参考电压缓冲电路在整个转换过程中的平均功耗,以及降低混合信号系统的平均功耗。
本领域普通技术人员可以理解:以上所述仅为本发明的优选实施例而已,并不用于限制本发明,尽管参照前述实施例对本发明进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (8)
1.一种参考电压缓冲电路,其输入端接收前端电路产生的基准电压和基准电流,输出端为后续电路提供参考电压,其特征在于,
所述参考电压缓冲电路,其具有可控时钟信号的输入端,控制所述参考电压缓冲电路的输出级电流的大小。
2.根据权利要求1所述的参考电压缓冲电路,其特征在于,所述参考电压缓冲电路,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管,以及开关元件,其中,
所述第一晶体管、所述第二晶体管的栅极分别接收所述混合信号系统的基准电压;
所述第一晶体管的漏极接收电源电压;
所述第一晶体管的源极与所述第二晶体管的漏极相连;
所述第二晶体管的源极与所述第四晶体管、所述第五晶体管的漏极相连;
所述第四晶体管、所述第五晶体管的栅极通过所述开关元件相连;
所述开关元件的开闭通过所述可控时钟信号进行控制;
所述第四晶体管的栅极与所述第三晶体管的栅极、漏极相连,并且接收所述混合信号系统的基准电流;
所述第三晶体管、所述第四晶体管、所述第五晶体管的源极分别接地。
3.一种混合信号系统,包括带隙基准电路、参考电压缓冲电路,以及模数转换器电路,其特征在于,所述参考电压缓冲电路采用权利要求1或2所述的参考电压缓冲电路。
4.根据权利要求3所述的混合信号系统,其特征在于,所述参考电压缓冲电路,其可控时钟信号与所述模数转换器电路的转换时钟信号的时钟周期相同,并且超前于所述转换时钟信号时间间隔大于等于所述模数转换器电路的基准参考电压的电压波动的恢复时间。
5.一种降低参考电压缓冲电路功耗的方法,其特征在于,所述方法包括:在参考电压缓冲电路中引入可控时钟信号,控制参考电压缓冲电路的输出级电流的大小。
6.根据权利要求5所述的降低参考电压缓冲电路功耗的方法,其特征在于,可控时钟信号通过控制开关元件的开闭,控制参考电压缓冲电路的输出级电流的大小。
7.根据权利要求6所述的降低参考电压缓冲电路功耗的方法,其特征在于,
参考电压缓冲电路为模数转换器电路提供参考电压:
在模数转换器电路进行比较操作期间,可控时钟信号控制参考电压缓冲电路的输出级电流增加;在模数转换器电路进行采样操作期间,可控时钟信号控制参考电压缓冲电路的输出级电流降低。
8.根据权利要求7所述的降低参考电压缓冲电路功耗的方法,其特征在于,
可控时钟信号与模数转换器电路的转换时钟信号的时钟周期相同,并且超前于转换时钟信号的时间间隔为大于等于模数转换器电路的基准参考电压的电压波动的恢复时间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810717554.1A CN108563278B (zh) | 2018-07-03 | 2018-07-03 | 一种降低参考电压缓冲电路功耗的方法及电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810717554.1A CN108563278B (zh) | 2018-07-03 | 2018-07-03 | 一种降低参考电压缓冲电路功耗的方法及电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108563278A true CN108563278A (zh) | 2018-09-21 |
CN108563278B CN108563278B (zh) | 2020-05-12 |
Family
ID=63555109
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810717554.1A Active CN108563278B (zh) | 2018-07-03 | 2018-07-03 | 一种降低参考电压缓冲电路功耗的方法及电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108563278B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115053196A (zh) * | 2020-01-27 | 2022-09-13 | 高通股份有限公司 | 减轻由高电压电路驱动的低电压参考缓冲器中的可靠性问题 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6300821B1 (en) * | 1998-12-25 | 2001-10-09 | Nec Corporation | Output buffer circuit having changeable output impedance |
US20070205926A1 (en) * | 2006-03-01 | 2007-09-06 | Nec Corporation | Interface circuit and binary data transfer method |
CN101517898A (zh) * | 2006-08-18 | 2009-08-26 | 松下电器产业株式会社 | A/d转换器 |
CN101986570A (zh) * | 2010-11-02 | 2011-03-16 | 西安电子科技大学 | 模数转换器及其采样保持电路 |
CN103023499A (zh) * | 2013-01-04 | 2013-04-03 | 北京昆腾微电子有限公司 | 模数转换器及其工作方法 |
CN205490150U (zh) * | 2016-03-15 | 2016-08-17 | 西安紫光国芯半导体有限公司 | 一种低功耗的电源供电系统 |
CN107390756A (zh) * | 2016-05-16 | 2017-11-24 | 瑞昱半导体股份有限公司 | 参考电压缓冲电路 |
CN108089627A (zh) * | 2016-11-22 | 2018-05-29 | 瑞昱半导体股份有限公司 | 参考电压缓冲电路 |
-
2018
- 2018-07-03 CN CN201810717554.1A patent/CN108563278B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6300821B1 (en) * | 1998-12-25 | 2001-10-09 | Nec Corporation | Output buffer circuit having changeable output impedance |
US20070205926A1 (en) * | 2006-03-01 | 2007-09-06 | Nec Corporation | Interface circuit and binary data transfer method |
CN101517898A (zh) * | 2006-08-18 | 2009-08-26 | 松下电器产业株式会社 | A/d转换器 |
CN101986570A (zh) * | 2010-11-02 | 2011-03-16 | 西安电子科技大学 | 模数转换器及其采样保持电路 |
CN103023499A (zh) * | 2013-01-04 | 2013-04-03 | 北京昆腾微电子有限公司 | 模数转换器及其工作方法 |
CN205490150U (zh) * | 2016-03-15 | 2016-08-17 | 西安紫光国芯半导体有限公司 | 一种低功耗的电源供电系统 |
CN107390756A (zh) * | 2016-05-16 | 2017-11-24 | 瑞昱半导体股份有限公司 | 参考电压缓冲电路 |
CN108089627A (zh) * | 2016-11-22 | 2018-05-29 | 瑞昱半导体股份有限公司 | 参考电压缓冲电路 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115053196A (zh) * | 2020-01-27 | 2022-09-13 | 高通股份有限公司 | 减轻由高电压电路驱动的低电压参考缓冲器中的可靠性问题 |
Also Published As
Publication number | Publication date |
---|---|
CN108563278B (zh) | 2020-05-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108155903B (zh) | 应用于GaN栅极驱动的高速高压电平转换电路 | |
US10985743B2 (en) | Low-power-consumption high-speed zero-current switch | |
CN108415502B (zh) | 一种无有限周期震荡的数字线性稳压电源及稳压方法 | |
CN102739209B (zh) | 时钟脉冲宽度调制电路和时钟脉冲宽度调制方法 | |
CN103248221A (zh) | 降压转换器 | |
CN106067787A (zh) | 一种应用于电荷泵系统的时钟产生电路 | |
CN110311562A (zh) | 一种直流-直流变换器 | |
CN1323363C (zh) | 数据输出电路和数据输出方法 | |
CN100474455C (zh) | 取样保持电路模块 | |
CN106961260A (zh) | 低功耗可调频率、可调占空比的时钟产生电路 | |
CN101546986B (zh) | 可改善回转率的运算放大器 | |
CN112737586A (zh) | 高速采样电路 | |
CN110109501B (zh) | 负载跳变快速响应电路及快速响应方法 | |
CN108563278A (zh) | 一种降低参考电压缓冲电路功耗的方法及电路 | |
CN103151944A (zh) | 用于芯片上交流直流转换的自启动晶体管全波整流器 | |
EP2887177B1 (en) | Stacked clock distribution for low power devices | |
CN207135003U (zh) | 有源整流器 | |
CN109818485A (zh) | 可重新配置的低功率和低功率栅极引导电路 | |
CN109783061B (zh) | 一种利用振荡器采样的真随机数发生器 | |
CN105511542A (zh) | 一种应用于sar adc的电压缓冲器 | |
CN111929522B (zh) | 状态检测电路及控制检测方法 | |
CN205811975U (zh) | 应用于电荷泵系统的时钟产生电路 | |
CN107888192A (zh) | 一种提升模数转换器中动态开关线性度的电路 | |
CN102023671A (zh) | 电源配置方法及电源配置结构 | |
CN109547005B (zh) | 转换电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder | ||
CP01 | Change in the name or title of a patent holder |
Address after: 100102 floor 2, block a, No.2, lizezhong 2nd Road, Chaoyang District, Beijing Patentee after: Beijing Huada Jiutian Technology Co.,Ltd. Address before: 100102 floor 2, block a, No.2, lizezhong 2nd Road, Chaoyang District, Beijing Patentee before: HUADA EMPYREAN SOFTWARE Co.,Ltd. |