CN108428426B - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN108428426B CN108428426B CN201810094041.XA CN201810094041A CN108428426B CN 108428426 B CN108428426 B CN 108428426B CN 201810094041 A CN201810094041 A CN 201810094041A CN 108428426 B CN108428426 B CN 108428426B
- Authority
- CN
- China
- Prior art keywords
- gate
- pulse signal
- pixel element
- low
- gate pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种显示面板,包括:一第一栅极驱动电路,产生一第一栅极脉波信号;一第二栅极驱动电路,产生一第二栅极脉波信号,其中该第一栅极脉波信号与该第二栅极脉波信号同时启动;以及一第一像素元件列,包括一第一像素元件接收该第一栅极脉波信号与一第二像素元件接收该第二栅极脉波信号;其中,当该第一像素元件为一负极性状态时,该第二像素元件为一正极性状态,该第一栅极脉波信号中的一第一低栅极电压关闭该第一像素元件,该第二栅极脉波信号中的一第二低栅极电压关闭该第二像素元件;其中,当该第一像素元件为该正极性状态时,该第二像素元件为该负极性状态,该第一栅极脉波信号中的一第二低栅极电压关闭该第一像素元件,且该第二栅极脉波信号中的一第一低栅极电压关闭该第二像素元件。
Description
技术领域
本公开是有关于一种显示面板与显示装置,且特别是有关于一种具低关闭电流(off current)或高影像品质的显示面板与显示装置。
背景技术
请参照图1,其所绘示为已知显示面板示意图。显示面板10中包括栅极驱动电路(gate driving circuit)100、源极总线(source bus)150、像素元件(pixel element)p11~p24。
栅极驱动器110根据前一栅极脉波信号Gn-1与时脉信号组CLK1~CLKx产生栅极脉波信号(gate pulse signal)Gn,经由栅极线(gate line)传递至一列的像素元件p11~像素元件p14以及下一级的栅极驱动器120。同理,栅极驱动器120也利用如上述相同的原理来运作。
另外,源驱动器产生的影像信号(video voltage)Sn-1、Sn、Sn+1、Sn+2,经由一源极总线150传递至对应行的像素元件p11与p24。
每个像素元件p11~像素元件p24皆有相同的构造。以像素元件p12为例,其包括开关晶体管Md、与储存电容Cs。
基本上,栅极脉波信号Gn、或栅极脉波信号Gn+1的高电位可用来开启开关晶体管Md以开启对应的像素元件,此高电位称为高栅极电压(high gate voltage,VGH),而低电位可用来关闭开关晶体管Md以关闭对应的像素元件,此低电位称为低栅极电压(low gatevoltage,VGL)。
关闭电流(off current)可视为漏电流(leakage current),且关闭电流正比于开关晶体管Md的栅极与源极之间的电压差(称为栅极源极电压Vgs)。当栅极源极电压Vgs越大,关闭电流越大。而关闭电流可能会造成显视面板的画面品质恶化(deteriorated imagequality)或画面闪烁(flickering frame),或造成源驱动器较高的能耗(higher powerconsumption)。
发明内容
本公开是有关于一种显示面板,包括:一第一栅极驱动电路,产生一第一栅极脉波信号;一第二栅极驱动电路,产生一第二栅极脉波信号,其中该第一栅极脉波信号与该第二栅极脉波信号同时启动;以及一第一像素元件列,包括一第一像素元件与一第二像素元件,该第一像素元件接收该第一栅极脉波信号,该第二像素元件接收该第二栅极脉波信号;其中,当该第一像素元件为一负极性状态时,该第二像素元件为一正极性状态,该第一栅极脉波信号中的一第一低栅极电压关闭该第一像素元件,该第二栅极脉波信号中的一第二低栅极电压关闭该第二像素元件;其中,当该第一像素元件为该正极性状态时,该第二像素元件为该负极性状态,该第一栅极脉波信号中的一第二低栅极电压关闭该第一像素元件,该第二栅极脉波信号中的一第一低栅极电压关闭该第二像素元件;以及,其中,该第一栅极脉波信号的该第一低栅极电压小于该第一栅极脉波信号的该第二低栅极电压,且该第二栅极脉波信号的该第一低栅极电压小于该第二栅极脉波信号的该第二低栅极电压。
本公开是有关于一种显示面板,包括:一第一栅极驱动电路,产生一第一栅极脉波信号;一第二栅极驱动电路,产生一第二栅极脉波信号;一第一像素元件列,接收该第一栅极脉波信号;以及一第二像素元件列,接收该第二栅极脉波信号;其中,当该第一像素元件列中的多个像素元件为一负极性状态时,该第二像素元件列中的多个像素元件为一正极性状态,该第一栅极脉波信号中的一第一低栅极电压关闭该第一像素元件列中的这些像素元件,该第二栅极脉波信号中的一第二低栅极电压关闭该第二像素元件列中的这些像素元件;其中,当该第一像素元件列中的这些像素元件为该正极性状态时,该第二像素元件列中的这些像素元件为该负极性状态,该第一栅极脉波信号中的一第二低栅极电压关闭该第一像素元件列中的这些像素元件,该第二栅极脉波信号的一第一低栅极电压关闭该第二像素元件列中的这些像素元件;以及,其中,该第一栅极脉波信号的该第一低栅极电压小于该第一栅极脉波信号的该第二低栅极电压,且该第二栅极脉波信号的该第一低栅极电压小于该第二栅极脉波信号的该第二低栅极电压。
本公开是有关于一种显示装置,包括:一驱动控制单元;以及一显示面板,驱动控制单元电性连接该显示面板,其中该显示面板包括:一第一栅极驱动电路,产生一第一栅极脉波信号;一第二栅极驱动电路,产生一第二栅极脉波信号,其中该第一栅极脉波信号与该第二栅极脉波信号同时启动;以及一第一像素元件列,包括一第一像素元件与一第二像素元件,该第一像素元件接收该第一栅极脉波信号,该第二像素元件接收该第二栅极脉波信号;其中,当该第一像素元件为一负极性状态时,该第二像素元件为一正极性状态,该第一栅极脉波信号中的一第一低栅极电压关闭该第一像素元件,且该第二栅极脉波信号中的一第二低栅极电压关闭该第二像素元件;其中,当该第一像素元件为该正极性状态时,该第二像素元件为该负极性状态,该第一栅极脉波信号中的一第二低栅极电压关闭该第一像素元件,该第二栅极脉波信号中的一第一低栅极电压关闭该第二像素元件;以及,其中,该第一栅极脉波信号的该第一低栅极电压小于该第一栅极脉波信号的该第二低栅极电压,且该第二栅极脉波信号的该第一低栅极电压小于该第二栅极脉波信号的该第二低栅极电压。
附图说明
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明,其中:
图1为传统显示面板示意图。
图2A为本公开的显示面板的栅极驱动器示意图。
图2B为栅极驱动器的相关时序信号示意图。
图2C为栅极驱动器的另一相关时序信号示意图。
图3A为本公开显示面板的第一实施例。
图3B与图3C为本公开显示面板第一实施例的运作示意图。
图4A为本公开显示面板的第二实施例。
图4B与图4C为本公开显示面板第二实施例的运作示意图。
图5A为本公开显示面板的第三实施例。
图5B与图5C为本公开显示面板第三实施例的运作示意图。
图6A为本公开显示面板的第四实施例。
图6B与图6C为本公开显示面板第四实施例的运作示意图。
图7为本公开的显示装置示意图。
具体实施方式
本公开提出一种显示面板,而显示面板中的栅极驱动器会可根据像素元件的状态来提供不同的低电位。举例来说,当像素元件为负极性状态(negative polarity state)时,栅极驱动器提供的低电位可例如为第一低栅极电压VGL1。当像素元件为正极性状态(positive polarity state)时,栅极驱动器提供的低电位可例如为第二低栅极电压VGL2。另外,在本实施例中,显示面板为液晶显示面板,显示装置为液晶显示装置,其包括:液晶显示面板、背光单元(backlight unit,未绘示)与驱动控制单元(driving control unit,未绘示)。在其他的实施例中,显示面板也可为有机或无机发光二极管面板,比如LED(包括micro LED、mini LED)、OLED显示面板。显示装置为LED或者OLED显示装置,其包括:LED或者OLED显示面板、与驱动控制单元(未绘示)。
请参照图2A,其所绘示为本公开栅极驱动器示意图。栅极驱动器210包括一栓锁电路(latch circuit)202与一输出电路(output circuit)204。栓锁电路202接收时脉信号CLK1以及前级栅极驱动器输出的栅极脉波信号Gn-1。输出电路204连接至栓锁电路202,并产生栅极脉波信号Gn。栅极驱动器210输出的栅极脉波信号Gn可选择性地为第一低栅极电压VGL1或第二低栅极电压VGL2。详细说明如下:
栓锁电路202包括晶体管T3~晶体管T6。晶体管T3的漏极与晶体管T3的栅极皆连接至节点S以接收前级栅极驱动器所输出的栅极脉波信号Gn-1,晶体管T3的源极连接至节点N1。晶体管T4的漏极接连接至节点S以接收前级栅极驱动器所输出的栅极脉波信号Gn-1,晶体管T4的栅极连接至节点N2,晶体管T4的源极连接至节点N1。晶体管T5的漏极与晶体管T5的栅极连接至节点R以接收时脉信号CLK1,晶体管T5的源极连接至节点N2。晶体管T6的漏极连接至节点R以接收时脉信号CLK1,晶体管T6的栅极连接至节点N1,晶体管T6的源极连接至节点N2。其中,栓锁电路202是为一SR栓锁器(SR latch),节点S为栓锁器202的设定端(set terminal),节点R为栓锁器202的重置端(reset terminal)。
另外,输出电路204包括电容器C1、晶体管T1与T2。晶体管T1的漏极接收时脉信号CLK2、晶体管T1的栅极连接至节点N1、晶体管T1的源极连接至节点N3。电容器C1连接于节点N1与节点N3之间。晶体管T2的漏极连接至节点N3、晶体管T2的栅极连接至节点N2、晶体管T2的源极连接至节点N4。其中,节点N3上的电压即为栅极驱动器210的栅极脉波信号Gn。
根据本公开的实施例,节点N4连接至低栅极电压产生器(low gate voltagegenerator,未绘示),而低栅极电压产生器可提供二种低栅极电压,例如低栅极电压产生器可提供第一低栅极电压VGL1或第二低栅极电压VGL2其中一者至节点N4。当像素元件为负极性状态时,节点N4可接收第一低栅极电压VGL1;当像素元件为正极性状态时,节点N4可接收第二低栅极电压VGL2。
请参照图2B,其所绘示为栅极驱动器的相关时序信号示意图。在图2B中,时脉信号CLK1超前时脉信号CLK2相位180度。再者,时脉信号CLK2的高电位为高栅极电压VGH,CLK2的低电位为第一低栅极电压VGL1。根据本公开的实施例,可运用于栅极驱动器210的第一低栅极电压VGL1为-7.5V,第二低栅极电压VGL2为-2.5V,但并不限定于此。
当显示面板每切换一个帧时,栅极驱动器所连接的像素元件会切换其状态。如图2B所示,于时间点t2至时间点t6的时间区间,像素元件为负极性状态;于时间点t6至时间点t10的时间区间,像素元件为正极性状态。
如图2B所示,于时间点t1之前,前级栅极脉波信号为低电位,时脉信号CLK1为高电位,此时的栓锁电路202为重置(reset)状态,当节点N1为低电位且节点N2为高电位,使得输出电路204的晶体管T1关闭(turn off),而晶体管T2开启(turn on)。因此,输出电路204可以将节点N4接收的第二低栅极电压VGL2作为栅极脉波信号Gn。
于时间点t1至时间点t2的时间区间,前级栅极脉波信号Gn-1为高电位且时脉信号CLK1为低电位,此时的栓锁电路202为设定(set)状态,当节点N1为高电位且节点N2为低电位,使得输出电路204的晶体管T1开启(turn on)且晶体管T2关闭(turn off)。因此,输出电路204可以以时脉信号CLK2的第一低栅极电压VGL1作为栅极脉波信号Gn。
于时间点t2至时间点3的时间区间,此时的栓锁电路202维持在设定(set)状态,电容器C1可根据时脉信号CLK2将节点N1的电压推升(boost)至更高的高电位。输出电路204的晶体管T1开启(turn on)且晶体管T2关闭(turn off)。因此,输出电路204可以将时脉信号CLK2的高栅极电压VGH作为栅极脉波信号Gn。
于时间点t3至时间点t4的时间区间,此时的栓锁电路202维持在设定(set)状态,使得输出电路204的晶体管T1开启(turn on)且晶体管T2关闭(turn off)。因此,输出电路204可以将时脉信号CLK2的第一低栅极电压VGL1作为栅极脉波信号Gn。
于时间点t4至时间点t5的时间区间,前级栅极脉波信号Gn-1为低电位,时脉信号CLK1在高电位与低电位两者之间变化,此时的栓锁电路202为重置(reset)状态,节点N1的电压为低电位且节点N2为高电位,使得输出电路204的晶体管T1关闭(turn off)且晶体管T2开启(turn on)。因此,输出电路204可以将节点N4接收的第一低栅极电压VGL1作为栅极脉波信号Gn。
同理,时间点t5到时间点t8的时间区间的栅极脉波信号Gn的调控相同于时间点t1到时间点t4,不再赘述。
于时间点t8至时间点t9的时间区间,前级栅极脉波信号Gn-1为低电位,且时脉信号CLK1在高电位与低电位两者之间变化,此时的栓锁电路202为重置(reset)状态,节点N1的电压为低电位且节点N2为高电位,使得输出电路204的晶体管T1关闭(turn off)且晶体管T2开启(turn on)。因此,输出电路204可以将节点N4接收的第二低栅极电压VGL2作为栅极脉波信号Gn。
由以上图2B的说明可知,当栓锁电路202为设定状态时,输出电路204可以将时脉信号CLK2作为栅极脉波信号Gn。当栓锁电路202为重置状态且像素元件为负极性状态时,输出电路204可以将第一低栅极电压VGL1作为栅极脉波信号Gn。当栓锁电路202为重置状态,且像素元件为正极性状态时,输出电路204可以将第二低栅极电压VGL2作为栅极脉波信号Gn。
另外,于时间点t2至时间点t6的时间区间,像素元件为负极性状且显示面板呈现一个帧。另外,于时间点t2至时间点t3的时间区间,栅极脉波信号Gn为高栅极电压VGH,使得像素元件的开关晶体管Md开启。于时间点t3至时间点t6的时间区间,栅极脉波信号Gn为第一低栅极电压VGL1,使得像素元件的开关晶体管Md关闭。
于时间点t6至时间点t9的时间区间,像素元件为正极性状态且显示面板呈现另一个帧。同理,于时间点t6至时间点t7的时间区间,栅极脉波信号Gn为高栅极电压VGH,使得像素元件的开关晶体管Md开启。于时间点t7至时间点t10的时间区间,栅极脉波信号Gn的大部分时间都维持在第二低栅极电压VGL2,使得像素元件的开关晶体管Md关闭。
由图2B可知,像素元件在正极性状态时,栅极脉波信号Gn的少部分的时间会维持在第一低栅极电压VGL1,大部分的时间皆会维持在第二低栅极电压VGL2。而透过修改时脉信号CLK2的波形可降低上述情形的发生。
请参照图2C,其所绘示为栅极驱动器的另一相关信号示意图。相较于图2B,差异在于时脉信号CLK2。其中,当像素元件为负极性状态时,时脉信号CLK2于高栅极电压VGH后会先维持在第一低栅极电压VGL1一段时间,后续再回复至第二低栅极电压VGL2。当像素元件为正极性状态时,时脉信号CLK2于高栅极电压VGH后,先维持在第二低栅极电压VGL2一段时间,后续再回复至第一低栅极电压VGL1。
如图2C所示,于时间点ta至时间点tc的时间区间,栓锁电路202为设定状态,输出电路204可以将时脉信号CLK2作为栅极脉波信号Gn。同理,于时间点td至时间点tf的时间区间,栓锁电路202为设定状态,输出电路204可以将时脉信号CLK2作为栅极脉波信号Gn。
因此,于时间点tb至时间点te的时间区间,像素元件为负极性状态且显示面板呈现一个帧。栅极脉波信号Gn的高电位为高栅极电压VGH,低电位为第一低栅极电压VGL1。另外,于时间点te至时间点th的时间区间,像素元件为正极性状态且显示面板呈现另一个帧。栅极脉波信号Gn的高电位为高栅极电压VGH,低电位为第二低栅极电压VGL2。
搭配上述特性的栅极驱动器,本公开更提出一种具极性反转(polarityinversion)的显示面板,此显示面板例如搭配含有上述元件或特性的栅极驱动器。请参照图3A,其所绘示为本公开显示面板的第一实施例。显示面板300中包括第一栅极驱动电路301、第二栅极驱动电路302、源极总线350、像素元件p11~像素元件p24。其中,像素元件p11~像素元件p24形成像素阵列,且显示面板300为行反转(column inversion)的运作。在本实施例中,第一栅极驱动电路301与第二栅极驱动电路302配置于显示面板300的相对的两侧上。在其他的实施例中,第一栅极驱动电路301与第二栅极驱动电路302也可以配置在显示面板300的同一侧上。以下的说明是以2×4的像素阵列来说明,当然并不限定于此。
第一栅极驱动电路301中可包括多个串接的栅极驱动器310x、栅极驱动器320x。第二栅极驱动电路302中可包括多个串接的栅极驱动器310y、栅极驱动器320y。再者,显示面板300上,同一列的多个像素元件中,部分的像素元件连接至第一栅极驱动电路301,另一部分的像素元件则连接至第二栅极驱动电路302。
如图3A所示,像素元件p11~像素元件p14中,单数的像素元件p11、像素元件p13连接至第一栅极驱动电路301中的栅极驱动器310x;偶数的像素元件p12、像素元件p14连接至第二栅极驱动电路302中的栅极驱动器310y。且栅极驱动器310x的栅极脉波信号Gxn与栅极驱动器310y的栅极脉波信号Gyn可同时启动。
另外,像素元件p21~像素元件p24中,单数的像素元件p21、p23连接至第一栅极驱动电路301中的栅极驱动器320x;偶数的像素元件p22、像素元件p24连接至第二栅极驱动电路302中的栅极驱动器320y。且栅极驱动器320x的栅极脉波信号Gxn+1与栅极驱动器320y的栅极脉波信号Gyn+1可同时动作。
再者,源极总线350包括多条源极线,连接至对应行的像素元件。如图3A所示,源极总线350举例包括四条源极线,像素元件p11、像素元件p21例如连接于第一条源极线以接收影像信号Sn-1、像素元件p12、像素元件p22例如连接于第二条源极线以接收影像信号Sn、像素元件p13、像素元件p23例如连接于第三条源极线以接收影像信号Sn+1、像素元件p14、像素元件p24例如连接于第四条源极线以接收影像信号Sn+2。
请参照图3B与图3C,其所绘示为本公开显示面板第一实施例的运作示意图。如图3B所示,于显示面板300呈现第一帧时,影像信号Sn-1与影像信号Sn+1为第一极性(例如负极性),影像信号Sn与影像信号Sn+2为第二极性(例如正极性)。再者,第一栅极驱动电路301接收第一低栅极电压VGL1、时脉信号CLK1与时脉信号CLK2;第二栅极驱动电路302接收第二低栅极电压VGL2、时脉信号CLK1与时脉信号CLK2。其中,时脉信号CLK2的波形可例如为图2B中的时脉信号CLK2或者图2C中的时脉信号CLK2,在此不做限制。
当栅极驱动器310x与栅极驱动器310y的栅极驱动信号Gxn与栅极驱动信号Gyn同时动作时,像素元件p11~像素元件p14可同时开启。再者,像素元件p11与像素元件p13会接收第一极性的影像信号Sn-1与影像信号Sn+1而成为负极性状态,像素元件p12与像素元件p14会接收第二极性的影像信号Sn与影像信号Sn+2而成为正极性状态。之后,栅极驱动器310x的栅极驱动信号Gxn以第一低栅极电压VGL1作为低电位并关闭像素元件p11与像素元件p13,且栅极驱动器310y的栅极驱动信号Gyn以第二低栅极电压VGL2作为低电位并关闭像素元件p12与像素元件p14。
栅极驱动器320x与栅极驱动器320y根据栅极驱动信号Gxn与栅极驱动信号Gyn,来同时动作栅极驱动信号Gxn+1与栅极驱动信号Gyn+1。当栅极驱动信号Gxn+1与栅极驱动信号Gyn+1同时动作时,像素元件p21~像素元件p24同时开启。再者,像素元件p21与像素元件p23会接收第一极性的影像信号Sn-1与影像信号Sn+1而成为负极性状态,像素元件p22与像素元件p24会接收第二极性的影像信号Sn与影像信号Sn+2而成为正极性状态。之后,栅极驱动器320x的栅极驱动信号Gxn+1以第一低栅极电压VGL1作为低电位并关闭像素元件p21与像素元件p23,且栅极驱动器320y的栅极驱动信号Gyn+1可以第二低栅极电压VGL2作为低电位并关闭像素元件p22与像素元件p24。
如图3C所示,于显示面板300呈现第二帧时,影像信号Sn-1与影像信号Sn+1为第二极性(例如正极性),影像信号Sn与影像信号Sn+2为第一极性(例如负极性)。再者,第一栅极驱动电路接收第二低栅极电压VGL2、时脉信号CLK1与时脉信号CLK2;第二栅极驱动电路接收第一低栅极电压VGL1、时脉信号CLK1与时脉信号CLK2。
当栅极驱动器310x与栅极驱动器310y的栅极驱动信号Gxn与栅极驱动信号Gyn同时动作时,像素元件p11~像素元件p14同时开启。再者,像素元件p11与像素元件p13会接收第二极性的影像信号Sn-1与影像信号Sn+1而成为正极性状态,像素元件p12与像素元件p14会接收第一极性的影像信号Sn与影像信号Sn+2而成为负极性状态。之后,栅极驱动器310x的栅极驱动信号Gxn以第二低栅极电压VGL2作为低电位并关闭像素元件p11与影像信号p13,且栅极驱动器310y的栅极驱动信号Gyn以第一低栅极电压VGL1作为低电位并关闭像素元件p12与像素元件p14。
接着,栅极驱动器320x与栅极驱动器320y可根据栅极驱动信号Gxn与栅极驱动信号Gyn来同时动作栅极驱动信号Gxn+1与栅极驱动信号Gyn+1。当栅极驱动信号Gxn+1与栅极驱动信号Gyn+1同时动作时,像素元件p21~像素元件p24可同时开启。再者,像素元件p21与像素元件p23会接收第二极性的影像信号Sn-1与影像信号Sn+1而成为正极性状态,像素元件p22与像素元件p24会接收第一极性的影像信号Sn与影像信号Sn+2而成为负极性状态。之后,栅极驱动器320x的栅极驱动信号Gxn+1以第二低栅极电压VGL2作为低电位并关闭像素元件p21与像素元件p23,且栅极驱动器320y的栅极驱动信号Gyn+1以第一低栅极电压VGL1作为低电位并关闭像素元件p22与像素元件p24。
请参照图4A,其所绘示为本公开显示面板的第二实施例。显示面板400中包括第一栅极驱动电路401、第二栅极驱动电路402、源极总线450、像素元件p11~像素元件p24。在本实施例中,第一栅极驱动电路401与第二栅极驱动电路402配置于显示面板400的相对两侧上。在其他的实施例中,第一栅极驱动电路401与第二栅极驱动电路402也可以配置在显示面板400的同一侧上。以下的说明是以2×4的像素阵列来说明,当然并不限定于此。
第一栅极驱动电路401中包括多个串接的栅极驱动器410x、栅极驱动器420x。第二栅极驱动电路402中包括多个串接的栅极驱动器410y、栅极驱动器420y。再者,显示面板400上,同一列的多个像素元件中,部分的像素元件连接至第一栅极驱动电路401,另一部分的像素元件则连接至第二栅极驱动电路402。
如图4A所示,像素元件p11~像素元件p14中,单数的像素元件p11、像素元件p13连接至第一栅极驱动电路401中的栅极驱动器410x;偶数的像素元件p12、像素元件p14连接至第二栅极驱动电路402中的栅极驱动器410y。且栅极驱动器410x的栅极脉波信号Gxn与栅极驱动器410y的栅极脉波信号Gyn可同时动作。
另外,像素元件p21~像素元件p24中,单数的像素元件p21、像素元件p23连接至第二栅极驱动电路402中的栅极驱动器420y;偶数的像素元件p22、像素元件p24连接至第一栅极驱动电路401中的栅极驱动器420x。且栅极驱动器420x的栅极脉波信号Gxn+1与栅极驱动器420y的栅极脉波信号Gyn+1可同时动作。
再者,源极总线450可包括多条源极线,连接至对应行的像素元件。如图4A所示,源极总线450例如可包括五条源极线,像素元件p11连接于第一条源极线以接收影像信号Sn-1、像素元件p12、像素元件p21连接于第二条源极线以接收影像信号Sn、像素元件p13、像素元件p22连接于第三条源极线以接收影像信号Sn+1、像素元件p14、像素元件p23连接于第四条源极线以接收影像信号Sn+2、像素元件p24连接于第五条源极线以接收影像信号Sn+3。
请参照图4B与图4C,其所绘示为本公开显示面板第二实施例的运作示意图。如图4B所示,于显示面板400呈现第一帧时,影像信号Sn-1、影像信号Sn+1与影像信号Sn+3为第一极性(例如负极性),影像信号Sn与影像信号Sn+2为第二极性(例如正极性)。再者,第一栅极驱动电路401接收第一低栅极电压VGL1、时脉信号CLK1与CLK2;第二栅极驱动电路402接收第二低栅极电压VGL2、时脉信号CLK1与CLK2。其中,时脉信号CLK2的波形可为图2B中的时脉信号CLK2或者图2C中的时脉信号CLK2,在此不作限制。
当栅极驱动器410x与410y的栅极驱动信号Gxn与栅极驱动信号Gyn可同时动作时,像素元件p11~像素元件p14同时开启。再者,像素元件p11与像素元件p13会接收第一极性的影像信号Sn-1与影像信号Sn+1而成为负极性状态,像素元件p12与影像信号p14会接收第二极性的影像信号Sn与影像信号Sn+2而成为正极性状态。之后,栅极驱动器410x的栅极驱动信号Gxn以第一低栅极电压VGL1作为低电位并关闭像素元件p11与像素元件p13,且栅极驱动器410y的栅极驱动信号Gyn以第二低栅极电压VGL2作为低电位并关闭像素元件p12与像素元件p14。
接着,栅极驱动器420x与栅极驱动器420y可根据栅极驱动信号Gxn与栅极驱动信号Gyn,来同时启动栅极驱动信号Gxn+1与栅极驱动信号Gyn+1。当栅极驱动信号Gxn+1与栅极驱动信号Gyn+1同时启动时,像素元件p21~像素元件p24可同时开启。再者,像素元件p22与像素元件p24会接收第一极性的影像信号Sn+1与影像信号Sn+3而成为负极性状态,像素元件p21与影像信号p23会接收第二极性的影像信号Sn与Sn+2而成为正极性状态。之后,栅极驱动器420y的栅极驱动信号Gyn+1以第一低栅极电压VGL1作为低电位并关闭像素元件p21与像素元件p23,且栅极驱动器420x的栅极驱动信号Gxn+1以第二低栅极电压VGL2作为低电位并关闭像素元件p22与像素元件p24。
如图4C所示,于显示面板400呈现第二帧时,影像信号Sn-1、影像信号Sn+1与影像信号Sn+3为第二极性(例如正极性),影像信号Sn与影像信号Sn+2为第一极性(例如负极性)。再者,第一栅极驱动电路接收第二低栅极电压VGL2、时脉信号CLK1与时脉信号CLK2;第二栅极驱动电路接收第一低栅极电压VGL1、时脉信号CLK1与时脉信号CLK2。
因此,当栅极驱动器410x与栅极驱动器410y的栅极驱动信号Gxn与栅极驱动信号Gyn可同时动作时,像素元件p11~像素元件p14同时开启。再者,像素元件p11与像素元件p13会接收第二极性的影像信号Sn-1与影像信号Sn+1而成为正极性状态,像素元件p12与像素元件p14会接收第一极性的影像信号Sn与影像信号Sn+2而成为负极性状态。之后,栅极驱动器410x的栅极驱动信号Gxn以第二低栅极电压VGL2作为低电位并关闭像素元件p11与像素元件p13,且栅极驱动器410y的栅极驱动信号Gyn以第一低栅极电压VGL1作为低电位并关闭像素元件p12与像素元件p14。
接着,栅极驱动器420x与像素元件420y可根据栅极驱动信号Gxn与栅极驱动信号Gyn,来同时动作栅极驱动信号Gxn+1与栅极驱动信号Gyn+1。当栅极驱动信号Gxn+1与栅极驱动信号Gyn+1同时动作时,像素元件p21~像素元件p24可同时开启。再者,像素元件p22与像素元件p24会接收第二极性的影像信号Sn+1与影像信号Sn+3而成为正极性状态,像素元件p21与影像信号p23会接收第一极性的影像信号Sn与影像信号Sn+2而成为负极性状态。之后,栅极驱动器420y的栅极驱动信号Gyn+1以第二低栅极电压VGL2作为低电位并关闭像素元件p21与像素元件p23,且栅极驱动器420x的栅极驱动信号Gxn+1以第一低栅极电压VGL1作为低电位并关闭像素元件p22像素元件与像素元件p24。
请参照图5A,其所绘示为本公开显示面板的第三实施例。显示面板500中包括第一栅极驱动电路501、第二栅极驱动电路502、源极总线550、像素元件p11~像素元件p24。其中,像素元件p11~像素元件p24形成像素阵列,且显示面板500为线反转(line inversion)的运作。在本实施例中,第一栅极驱动电路501与第二栅极驱动电路502配置于显示面板500的相对二侧上。在其他的实施例中,第一栅极驱动电路501与第二栅极驱动电路502也可以配置在显示面板500的相同侧上。以下的说明是以2×4的像素阵列来说明,当然并不限定于此。
第一栅极驱动电路501中可包括多个串接的栅极驱动器510x、栅极驱动器520x。第二栅极驱动电路502中可包括多个串接的栅极驱动器510y。再者,第一列的像素元件p11~像素元件p14连接至第一栅极驱动电路501中的栅极驱动器510x;第二列的像素元件p21~像素元件p24连接至第二栅极驱动电路502中的栅极驱动器510y。
源极总线550可包括多条源极线,连接至对应行的像素元件。如图5A所示,源极总线550例如包括四条源极线,像素元件p11、像素元件p21连接于第一条源极线以接收影像信号Sn-1、像素元件p12、像素元件p22连接于第二条源极线以接收影像信号Sn、像素元件p13、像素元件p23连接于第三条源极线以接收影像信号Sn+1、像素元件p14、像素元件p24连接于第四条源极线以接收影像信号Sn+2。
请参照图5B与图5C,其所绘示为本公开显示面板第三实施例的运作示意图。如图5B所示,于显示面板500呈现第一帧中的第一列时,影像信号Sn-1~影像信号Sn+2为第一极性(例如负极性)。而呈现第一帧中的第二列时,影像信号Sn-1~影像信号Sn+2为第二极性(例如正极性)。再者,第一栅极驱动电路501接收第一低栅极电压VGL1、时脉信号CLK1与CLK2;第二栅极驱动电路502接收第二低栅极电压VGL2、时脉信号CLK1与CLK2。其中,时脉信号CLK2的波形可为图2B中的时脉信号CLK2或者图2C中的时脉信号CLK2,在此不作限制。
当栅极驱动器510x的栅极驱动信号Gxn动作时,像素元件p11~像素元件p14可同时开启。再者,像素元件p11~像素元件p14会接收第一极性的影像信号Sn-1~影像信号Sn+2而成为负极性状态。之后,栅极驱动器510x的栅极驱动信号Gxn以第一低栅极电压VGL1作为低电位并关闭像素元件p11~像素元件p14。
当栅极驱动器510y的栅极驱动信号Gyn动作时,像素元件p21~像素元件p24同时开启。再者,像素元件p21~像素元件p24会接收第二极性的影像信号Sn-1~影像信号Sn+2而成为正极性状态。之后,栅极驱动器510y的栅极驱动信号Gyn以第二低栅极电压VGL2作为低电位并关闭像素元件p21~像素元件p24。
如图5C所示,于显示面板500呈现第二帧中的第一列时,影像信号Sn-1~影像信号Sn+2为第二极性(例如正极性)。而呈现第二帧中的第二列时,影像信号Sn-1~影像信号Sn+2为第一极性(例如负极性)。再者,第一栅极驱动电路501接收第二低栅极电压VGL2、时脉信号CLK1与时脉信号CLK2;第二栅极驱动电路502接收第一低栅极电压VGL1、时脉信号CLK1与时脉信号CLK2。
当栅极驱动器510x的栅极驱动信号Gxn动作时,像素元件p11~像素元件p14同时开启。再者,像素元件p11~像素元件p14会接收第二极性的影像信号Sn-1~影像信号Sn+2而成为正极性状态。之后,栅极驱动器510x的栅极驱动信号Gxn以第二低栅极电压VGL2作为低电位并关闭像素元件p11~影像信号p14。
当栅极驱动器510y的栅极驱动信号Gyn动作时,像素元件p21~像素元件p24可同时开启。再者,像素元件p21~像素元件p24会接收第一极性的影像信号Sn-1~影像信号Sn+2而成为负极性状态。之后,栅极驱动器510y的栅极驱动信号Gyn以第一低栅极电压VGL1作为低电位并关闭像素元件p21~像素元件p24。
请参照图6A,其所绘示为本公开显示面板的第四实施例。显示面板600中包括第一栅极驱动电路601、第二栅极驱动电路602、源极总线650、像素元件p11~像素元件p24。其中,像素元件p11~像素元件p24形成像素阵列,且显示面板500为点反转(dot inversion)的运作。在本实施例中,第一栅极驱动电路601与第二栅极驱动电路602配置于显示面板600的相对的两侧上。在其他的实施例中,第一栅极驱动电路601与第二栅极驱动电路602也可以配置在显示面板600的同一侧上。以下的说明是以2×4的像素阵列来说明,当然并不限定于此。
第一栅极驱动电路601中包括多个串接的栅极驱动器610x、栅极驱动器620x。第二栅极驱动电路602中可包括多个串接的栅极驱动器610y、栅极驱动器620y。再者,显示面板600上,同一列的多个像素元件中,部分的像素元件连接至第一栅极驱动电路601,另一部分的像素元件则连接至第二栅极驱动电路602。
如图6A所示,像素元件p11~像素元件p14中,单数的像素元件p11、像素元件p13连接至第一栅极驱动电路601中的栅极驱动器610x;偶数的像素元件p12、像素元件p14连接至第二栅极驱动电路602中的栅极驱动器610y。且栅极驱动器610x的栅极脉波信号Gxn与栅极驱动器610y的栅极脉波信号Gyn可同时动作。
另外,像素元件p21~像素元件p24中,单数的像素元件p21、像素元件p23连接至第二栅极驱动电路602中的栅极驱动器620y;偶数的像素元件p22像素元件p24连接至第一栅极驱动电路601中的栅极驱动器620x。且栅极驱动器620x的栅极脉波信号Gxn+1与栅极驱动器620y的栅极脉波信号Gyn+1可同时动作。
再者,源极总线650可包括多条源极线,连接至对应行的像素元件。如图6A所示,源极总线650例如可包括四条源极线,像素元件p11、像素元件p21连接于第一条源极线以接收影像信号Sn-1、像素元件p12、像素元件p22连接于第二条源极线以接收影像信号Sn、像素元件p13、像素元件p23连接于第三条源极线以接收影像信号Sn+1、像素元件p14、像素元件p24连接于第四条源极线以接收影像信号Sn+2。
请参照图6B与图6C,其所绘示为本公开显示面板第四实施例的运作示意图。如图6B所示,于显示面板600呈现第一帧的第一列时,影像信号Sn-1与影像信号Sn+1为第一极性(例如负极性),影像信号Sn与影像信号Sn+2为第二极性(例如正极性)。于显示面板600呈现第一帧的第二列时,影像信号Sn-1与影像信号Sn+1为第二极性(例如正极性),影像信号Sn与影像信号Sn+2为第一极性(例如负极性)。再者,第一栅极驱动电路601接收第一低栅极电压VGL1、时脉信号CLK1与时脉信号CLK2;第二栅极驱动电路602接收第二低栅极电压VGL2、时脉信号CLK1与时脉信号CLK2。其中,时脉信号CLK2的波形可为图2B中的时脉信号CLK2或者图2C中的时脉信号CLK2,在此不作限制。
当栅极驱动器610x与栅极驱动器610y的栅极驱动信号Gxn与栅极驱动信号Gyn同时动作时,像素元件p11~像素元件p14同时开启。再者,像素元件p11与像素元件p13会接收第一极性的影像信号Sn-1与影像信号Sn+1而成为负极性状态,像素元件p12与像素元件p14会接收第二极性的影像信号Sn与影像信号Sn+2而成为正极性状态。之后,栅极驱动器610x的栅极驱动信号Gxn以第一低栅极电压VGL1作为低电位并关闭像素元件p11与像素元件p13,且栅极驱动器610y的栅极驱动信号Gyn以第二低栅极电压VGL2作为低电位并关闭像素元件p12与像素元件p14。
栅极驱动器620x与栅极驱动器620y根据栅极驱动信号Gxn与栅极驱动信号Gyn,来同时动作栅极驱动信号Gxn+1与栅极驱动信号Gyn+1。当栅极驱动信号Gxn+1与Gyn+1同时动作时,像素元件p21~像素元件p24同时开启。再者,像素元件p21与像素元件p23会接收第二极性的影像信号Sn-1与影像信号Sn+1而成为正极性状态,像素元件p22与影像信号p24会接收第一极性的影像信号Sn与影像信号Sn+2而成为负极性状态。之后,栅极驱动器620x的栅极驱动信号Gxn+1以第一低栅极电压VGL1作为低电位并关闭像素元件p22与影像信号p24,且栅极驱动器620y的栅极驱动信号Gyn+1以第二低栅极电压VGL2作为低电位并关闭像素元件p21与影像信号p23。
如图6C所示,于显示面板600呈现第二帧的第一列时,影像信号Sn-1与影像信号Sn+1为第二极性(例如正极性),影像信号Sn与影像信号Sn+2为第一极性(例如负极性)。于显示面板600呈现第二帧的第二列时,影像信号Sn-1与影像信号Sn+1为第一极性(例如负极性),影像信号Sn与影像信号Sn+2为第二极性(例如正极性)。再者,第一栅极驱动电路601接收第二低栅极电压VGL2、时脉信号CLK1与CLK2;第二栅极驱动电路602接收第一低栅极电压VGL1、时脉信号CLK1与时脉信号CLK2。
当栅极驱动器610x与时脉信号610y的栅极驱动信号Gxn与时脉信号Gyn同时动作时,像素元件p11~像素元件p14同时开启。再者,像素元件p11与像素元件p13会接收第二极性的影像信号Sn-1与影像信号Sn+1而成为正极性状态,像素元件p12与像素元件p14会接收第一极性的影像信号Sn与影像信号Sn+2而成为负极性状态。之后,栅极驱动器610x的栅极驱动信号Gxn以第二低栅极电压VGL2作为低电位并关闭像素元件p11与像素元件p13,且栅极驱动器610y的栅极驱动信号Gyn以第一低栅极电压VGL1作为低电位并关闭像素元件p12与像素元件p14。
接着,栅极驱动器620x与620y可根据栅极驱动信号Gxn与栅极驱动信号Gyn,来同时动作栅极驱动信号Gxn+1与栅极驱动信号Gyn+1。当栅极驱动信号Gxn+1与栅极驱动信号Gyn+1同时动作时,像素元件p21~像素元件p24同时开启。再者,像素元件p21与像素元件p23会接收第一极性的影像信号Sn-1与影像信号Sn+1而成为负极性状态,像素元件p22与像素元件p24会接收第二极性的影像信号Sn与影像信号Sn+2而成为正极性状态。之后,栅极驱动器620x的栅极驱动信号Gxn+1以第二低栅极电压VGL2作为低电位并关闭像素元件p22与像素元件p24,且栅极驱动器620y的栅极驱动信号Gyn+1以第一低栅极电压VGL1作为低电位并关闭像素元件p21与像素元件p23。
请参照图7,其所绘示为本公开的显示装置示意图。显示装置780包括时序控制器(timing controller)770、时脉产生器772、低栅极电压产生器774、源驱动器776以及显示面板700。其中,时序控制器(timing controller)770、时脉产生器772、低栅极电压产生器774、源驱动器776是驱动控制单元的一部分。另外,显示面板700适用于本公开任一实施例的显示面板,其包括第一栅极驱动电路701、第二栅极驱动电路702、像素阵列740、源极总线750。
时脉产生器772产生时脉信号CLK1与CLK2至第一栅极驱动电路701与第二栅极驱动电路702。低栅极电压产生器774产生第一低栅极电压VGL1与第二低栅极电压VGL2至第一栅极驱动电路701与第二栅极驱动电路702。源驱动器776产生影像信号组S1~Sn+2至源极总线750,使得源极总线750可传递影像信号组S1~Sn+2至像素阵列740。
时序控制器770产生一启动脉波信号(enable pulse signal,EN)至第一栅极驱动电路701或第二栅极驱动电路702。当第一栅极驱动电路701中的起始栅极驱动器(startinggate driver)与第二栅极驱动电路702中的起始栅极驱动器接收到启动脉波信号EN时,即各别产生栅极脉波信号Gx1与栅极脉波信号Gy1。使得第一栅极驱动电路701接续产生栅极脉波信号组Gx2~Gxn+1至像素阵列740,且第二栅极驱动电路702接续产生栅极脉波信号组Gy2~Gyn+1至像素阵列740。
第一栅极驱动电路701连接至像素阵列740中第一部分的像素元件;第二栅极驱动电路702连接至像素阵列740中第二部分的像素元件。且当第一部分的像素件为负极性状态时,第二部分的像素元件为正极性状态;当第一部分的像素件为正极性状态时,第二部分的像素元件为负极性状态。
当第一部分像素元件为负极性状态时,第一栅极驱动电路701将第一低栅极电压VGL1作为栅极脉波信号组Gx1~Gxn+1的低电位,用来关闭第一部分的像素元件。当第一部分的像素元件为正极性状态时,第一栅极驱动电路701将第二低栅极电压VGL2作为栅极脉波信号组Gx1~Gxn+1的低电位,用来关闭第一部分的像素元件。
同理,当第二部分的像素元件为负极性状态时,第二栅极驱动电路702将第一低栅极电压VGL1作为栅极脉波信号组Gy1~Gyn+1的低电位,用来关闭第二部分的像素元件。当第二部分像素元件为正极性状态时,第二栅极驱动电路702将第二低栅极电压VGL2作为栅极脉波信号组Gy1~Gyn+1的低电位,用来关闭第二部分像素元件。
由以上的说明可知,本公开提出显示面板及显示装置。在本公开的四种实施例的显示面板中,栅极驱动器提供的栅极脉波信号是以高栅极电压VHG来开启所有的像素元件。另外,栅极驱动器根据像素元件的状态提供不同的低栅极电压来关闭像素元件。举例来说,栅极驱动器提供的栅极脉波信号是以第一低栅极电压VGL1来关闭负极性状态的像素元件,而以第二低栅极电压VGL2来关闭正极性状态的像素元件。
由于栅极驱动器是根据像素元件的状态来提供不同的低栅极电压,使得像素元件中开关晶体管Md的栅极源极电压(Vgs)降低,或可降低像素元件内的关闭电流(offcurrent)。另外,当像素元件的关闭电流降低时,本公开的显示面板在显示静态画面(static image)时可降低帧率(frame rate)而不会造成画面品质降低(image qualitydegradation)。举例来说,本公开的显示面板在显示静态的画面时,由每秒60帧的帧率下降至每秒10帧的帧率时,仍可以维持画面的品质。因此,可以降低显示面板的耗能(powerconsumption)。
再者,显示面板中形成晶体管的半导体层可由低温多晶硅(low temperaturepoly-silicon,简称LTPS)、非晶硅(amorphous silicon)或者半导体氧化物薄膜晶体管(oxide semiconductor thin film transistor)所组成,在此不做限制。另外,本案的栅极驱动电路并非限定需要用图2A的栅极驱动器来组成。在此领域的技术人员也可以设计功能相同的栅极驱动器,并组合成栅极驱动电路来完成本公开的显示面板与显示装置。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的修改和完善,因此本发明的保护范围当以权利要求书所界定的为准。
Claims (10)
1.一种显示面板,其特征在于包括:
一第一栅极驱动电路,产生一第一栅极脉波信号;
一第二栅极驱动电路,产生一第二栅极脉波信号,其中该第一栅极脉波信号与该第二栅极脉波信号同时启动;以及
一第一像素元件列,包括一第一像素元件及一第二像素元件,该第一像素元件接收该第一栅极脉波信号,且该第二像素元件接收该第二栅极脉波信号;
其中,当该第一像素元件为一负极性状态时,该第二像素元件为一正极性状态,该第一栅极脉波信号中的一第一低栅极电压关闭该第一像素元件,且该第二栅极脉波信号中的一第二低栅极电压关闭该第二像素元件;
其中,当该第一像素元件为该正极性状态时,该第二像素元件为该负极性状态,该第一栅极脉波信号中的一第二低栅极电压关闭该第一像素元件,且该第二栅极脉波信号中的一第一低栅极电压关闭该第二像素元件;以及
其中,该第一栅极脉波信号的该第一低栅极电压小于该第一栅极脉波信号的该第二低栅极电压,且该第二栅极脉波信号的该第一低栅极电压小于该第二栅极脉波信号的该第二低栅极电压。
2.如权利要求1所述的显示面板,其特征在于该第一栅极驱动电路包括一第一栅极驱动器接收一第一时脉信号、一第二时脉信号、及一第一前级栅极脉波信号,且该第一栅极驱动器产生该第一栅极脉波信号;以及该第二栅极驱动电路包括一第二栅极驱动器接收该第一时脉信号、该第二时脉信号、及一第二前级栅极脉波信号,且该第二栅极驱动器产生该第二栅极脉波信号。
3.如权利要求2所述的显示面板,其特征在于该第一栅极驱动器包括:
一栓锁电路,接收该第一时脉信号与该第一前级栅极脉波信号,以决定该栓锁电路为一设定状态或者一重置状态;以及
一输出电路,接收该第二时脉信号,并产生该第一栅极脉波信号;
其中,于该设定状态时,该输出电路产生的该第一栅极脉波信号中包括该第二时脉信号;以及于该重置状态时,该输出电路产生的该第一栅极脉波信号中包括该第一低栅极电压或者该第二低栅极电压。
4.如权利要求1所述的显示面板,其特征在于该第一像素元件接收该第一栅极脉波信号以及一源极总线输出的一第一影像信号;以及该第二像素元件接收该第二栅极脉波信号及该源极总线输出的一第二影像信号。
5.一种显示面板,其特征在于包括:
一第一栅极驱动电路,产生一第一栅极脉波信号;
一第二栅极驱动电路,产生一第二栅极脉波信号;
一第一像素元件列,接收该第一栅极脉波信号;以及
一第二像素元件列,接收该第二栅极脉波信号;
其中,当该第一像素元件列中的多个像素元件为一负极性状态时,该第二像素元件列中的多个像素元件为一正极性状态,该第一栅极脉波信号中的一第一低栅极电压关闭该第一像素元件列中的该多个像素元件,且该第二栅极脉波信号中的一第二低栅极电压关闭该第二像素元件列中的该多个像素元件;
其中,当该第一像素元件列中的该多个像素元件为该正极性状态时,该第二像素元件列中的该多个像素元件为该负极性状态,该第一栅极脉波信号中的一第二低栅极电压关闭该第一像素元件列中的该多个像素元件,且该第二栅极脉波信号的一第一低栅极电压关闭该第二像素元件列中的该多个像素元件;以及
其中,该第一栅极脉波信号的该第一低栅极电压小于该第一栅极脉波信号的该第二低栅极电压,且该第二栅极脉波信号的该第一低栅极电压小于该第二栅极脉波信号的该第二低栅极电压。
6.如权利要求5所述的显示面板,其特征在于该第一栅极驱动电路包括一第一栅极驱动器接收一第一时脉信号、一第二时脉信号及一第一前级栅极脉波信号,且该第一栅极驱动器产生该第一栅极脉波信号;以及该第二栅极驱动电路包括一第二栅极驱动器接收该第一时脉信号、该第二时脉信号、及一第二前级栅极脉波信号,且该第二栅极驱动器产生该第二栅极脉波信号。
7.如权利要求6所述的显示面板,其特征在于该第一栅极驱动器包括:
一栓锁电路,接收该第一时脉信号与该第一前级栅极脉波信号,以决定该栓锁电路为一设定状态或者一重置状态;以及
一输出电路,接收该第二时脉信号,并产生该第一栅极脉波信号;
其中,于该设定状态时,该输出电路产生的该第一栅极脉波信号中包括该第二时脉信号;以及于该重置状态时,该输出电路产生的该第一栅极脉波信号中包括该第一低栅极电压或者该第二低栅极电压。
8.一种显示装置,其特征在于包括:
一驱动控制单元;以及
一显示面板,该驱动控制单元电性连接该显示面板,其中该显示面板包括:
一第一栅极驱动电路,产生一第一栅极脉波信号;
一第二栅极驱动电路,产生一第二栅极脉波信号,其中该第一栅极脉波信号与该第二栅极脉波信号同时启动;以及
一第一像素元件列,包括一第一像素元件与一第二像素元件,该第一像素元件接收该第一栅极脉波信号,且该第二像素元件接收该第二栅极脉波信号;
其中,当该第一像素元件为一负极性状态时,该第二像素元件为一正极性状态,该第一栅极脉波信号中的一第一低栅极电压关闭该第一像素元件,且该第二栅极脉波信号中的一第二低栅极电压关闭该第二像素元件;
其中,当该第一像素元件为该正极性状态时,该第二像素元件为该负极性状态,该第一栅极脉波信号中的一第二低栅极电压关闭该第一像素元件,且该第二栅极脉波信号中的一第一低栅极电压关闭该第二像素元件;以及
其中,该第一栅极脉波信号的该第一低栅极电压小于该第一栅极脉波信号的该第二低栅极电压,且该第二栅极脉波信号的该第一低栅极电压小于该第二栅极脉波信号的该第二低栅极电压。
9.如权利要求8所述的显示装置,其特征在于该第一栅极驱动电路包括一第一栅极驱动器接收一第一时脉信号、一第二时脉信号、及一第一前级栅极脉波信号,且该第一栅极驱动器产生该第一栅极脉波信号;以及该第二栅极驱动电路包括一第二栅极驱动器接收该第一时脉信号、该第二时脉信号、及一第二前级栅极脉波信号,且该第二栅极驱动器产生该第二栅极脉波信号。
10.如权利要求9所述的显示装置,其特征在于该第一栅极驱动器包括:
一栓锁电路,接收该第一时脉信号与该第一前级栅极脉波信号,以决定该栓锁电路为一设定状态或者一重置状态;以及
一输出电路,接收该第二时脉信号,并产生该第一栅极脉波信号;
其中,于该设定状态时,该输出电路产生的该第一栅极脉波信号中包括该第二时脉信号;以及于该重置状态时,该输出电路产生的该第一栅极脉波信号中包括该第一低栅极电压或者该第二低栅极电压。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/430,569 US10121443B2 (en) | 2017-02-13 | 2017-02-13 | Display panel and display device |
US15/430,569 | 2017-02-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108428426A CN108428426A (zh) | 2018-08-21 |
CN108428426B true CN108428426B (zh) | 2021-02-12 |
Family
ID=63105389
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810094041.XA Active CN108428426B (zh) | 2017-02-13 | 2018-01-31 | 显示面板及显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10121443B2 (zh) |
CN (1) | CN108428426B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107633801B (zh) * | 2017-10-31 | 2021-04-30 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
KR102472141B1 (ko) * | 2018-02-12 | 2022-12-01 | 삼성디스플레이 주식회사 | 표시 장치 |
JP2020115179A (ja) * | 2019-01-17 | 2020-07-30 | 株式会社ジャパンディスプレイ | 表示装置 |
CN109616039B (zh) * | 2019-01-30 | 2021-10-12 | 京东方科技集团股份有限公司 | 显示面板及其发光控制电路、驱动方法、显示装置 |
TWI767654B (zh) * | 2021-04-16 | 2022-06-11 | 友達光電股份有限公司 | 顯示裝置及其驅動方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7342566B2 (en) * | 2003-03-04 | 2008-03-11 | Lg.Philips Lcd Co., Ltd. | Liquid crystal display device and driving method thereof |
KR101006450B1 (ko) | 2004-08-03 | 2011-01-06 | 삼성전자주식회사 | 액정 표시 장치 |
KR20070043314A (ko) | 2005-10-21 | 2007-04-25 | 삼성전자주식회사 | 액정 디스플레이 장치 |
KR101261604B1 (ko) * | 2006-07-06 | 2013-05-06 | 삼성디스플레이 주식회사 | 양면 표시 장치 |
JP2009222777A (ja) | 2008-03-13 | 2009-10-01 | Toppoly Optoelectronics Corp | 表示装置、電子装置、システム |
KR20090105630A (ko) * | 2008-04-03 | 2009-10-07 | 삼성전자주식회사 | 전기 영동 표시 장치 및 그 구동 방법 |
KR101274710B1 (ko) * | 2008-07-10 | 2013-06-12 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시장치 |
CN101655642B (zh) * | 2008-08-19 | 2012-11-21 | 奇美电子股份有限公司 | 液晶显示面板及其驱动方法 |
KR101478667B1 (ko) | 2008-10-16 | 2015-01-02 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
KR101341906B1 (ko) | 2008-12-23 | 2013-12-13 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치와 그 구동방법 |
KR101429922B1 (ko) * | 2009-12-02 | 2014-08-14 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치와 그 구동방법 |
US20110164076A1 (en) | 2010-01-06 | 2011-07-07 | Sang Tae Lee | Cost-effective display methods and apparatuses |
KR101170241B1 (ko) | 2010-06-03 | 2012-07-31 | 하이디스 테크놀로지 주식회사 | Epd 및 디스플레이 장치의 구동회로 |
TWI453724B (zh) * | 2011-08-22 | 2014-09-21 | Chunghwa Picture Tubes Ltd | 可補償閘極電壓的液晶顯示器及其方法 |
CN104252079B (zh) * | 2014-09-28 | 2017-12-26 | 京东方科技集团股份有限公司 | 一种阵列基板及其驱动方法、显示面板、显示装置 |
US9325311B1 (en) | 2014-11-20 | 2016-04-26 | Innolux Corporation | Gate driver and display device using the same |
-
2017
- 2017-02-13 US US15/430,569 patent/US10121443B2/en active Active
-
2018
- 2018-01-31 CN CN201810094041.XA patent/CN108428426B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
US20180233097A1 (en) | 2018-08-16 |
CN108428426A (zh) | 2018-08-21 |
US10121443B2 (en) | 2018-11-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108428426B (zh) | 显示面板及显示装置 | |
KR102167138B1 (ko) | 쉬프트 레지스터 및 그를 이용한 표시 장치 | |
US9997112B2 (en) | Display device | |
US10490133B2 (en) | Shift register module and display driving circuit thereof | |
KR101552420B1 (ko) | 주사 신호선 구동 회로, 그것을 구비한 표시 장치 및 주사 신호선의 구동 방법 | |
US8723844B2 (en) | Display panel | |
CN107358902B (zh) | 显示面板驱动器、显示装置及驱动显示面板的方法 | |
US9318071B2 (en) | Display device | |
US20150138176A1 (en) | Scanning signal line drive circuit and display device provided with same | |
US9053669B2 (en) | Apparatus for scan driving including scan driving units | |
US10923064B2 (en) | Scanning signal line drive circuit and display device equipped with same | |
US8912996B2 (en) | Scan driver and driving method thereof | |
JP2008040499A (ja) | ゲートオン電圧発生回路及びゲートオフ電圧発生回路並びにそれらを有する液晶表示装置 | |
WO2010116778A1 (ja) | シフトレジスタおよびそれを備えた表示装置、ならびにシフトレジスタの駆動方法 | |
KR102411044B1 (ko) | 게이트 구동부와 이를 포함한 유기발광 표시장치 | |
US10586497B2 (en) | Gate driver and image display device including the same | |
KR20140036729A (ko) | 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치 | |
TWI776554B (zh) | 移位暫存器及顯示裝置 | |
JP2009181612A (ja) | シフトレジスタ回路及び液晶表示装置 | |
KR102223902B1 (ko) | 쉬프트 레지스터 및 그를 이용한 표시 장치 | |
KR102294690B1 (ko) | 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치 | |
KR101502174B1 (ko) | 제어 드라이버 및 이를 구비한 표시장치 | |
KR20160141346A (ko) | 게이트 드라이버 및 이를 포함하는 액정표시장치 | |
KR20170015704A (ko) | 게이트 드라이버 및 이를 이용한 표시장치 | |
KR20180067105A (ko) | 스캔 드라이버 및 그를 이용한 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |