CN108281104B - 显示面板和显示装置 - Google Patents

显示面板和显示装置 Download PDF

Info

Publication number
CN108281104B
CN108281104B CN201810001879.XA CN201810001879A CN108281104B CN 108281104 B CN108281104 B CN 108281104B CN 201810001879 A CN201810001879 A CN 201810001879A CN 108281104 B CN108281104 B CN 108281104B
Authority
CN
China
Prior art keywords
display area
shift register
gate line
display panel
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810001879.XA
Other languages
English (en)
Other versions
CN108281104A (zh
Inventor
金慧俊
苏畅
邵琬童
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai AVIC Optoelectronics Co Ltd
Original Assignee
Shanghai AVIC Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai AVIC Optoelectronics Co Ltd filed Critical Shanghai AVIC Optoelectronics Co Ltd
Priority to CN201810001879.XA priority Critical patent/CN108281104B/zh
Publication of CN108281104A publication Critical patent/CN108281104A/zh
Application granted granted Critical
Publication of CN108281104B publication Critical patent/CN108281104B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Abstract

本发明公开了一种显示面板和显示装置。显示面板包括多条栅极线,栅极线包括第一栅极线和第二栅极线,第一栅极线的电阻大于第二栅极线的电阻;显示面板包括多个移位寄存器,移位寄存器分为第一移位寄存器和第二移位寄存器,第一移位寄存器与第一栅极线电连接,第二移位寄存器与第二栅极线电连接;移位寄存器包括第一薄膜晶体管,其中,第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比。解决了显示区横纹现象,提升了显示面板显示效果。

Description

显示面板和显示装置
技术领域
本发明涉及显示技术领域,更具体地,涉及一种显示面板和显示装置。
背景技术
随着显示技术的不断发展,目前不仅对显示功能的要求越来越高,而且为了更好的适应环境的整体结构和使用要求,在外形上的要求也在逐步提升,因此异形显示面板随之产生。
显示面板中通常包括为子像素提供信号的栅极线和数据线,在异形显示面板中,由于显示面板的形状为非规则的矩形形状,在设置栅极线时,为了适应显示面板的形状设置走线,可能会由使得显示面板中栅极线长度不均一,由此造成栅极线的阻抗不同。或者在异形显示面板中也有可能会将栅极线设置在不同的金属层走线,这样也会造成栅极线的阻抗不同。由于显示面板中存在阻抗不同的栅极线,进而使得这些栅极线驱动的子像素打开和关闭时间不一致,导致显示面板的显示区出现横纹现象,影响了显示面板的显示效果。
因此,提供一种显示面板和显示装置解决显示区横纹现象,是本领域亟待解决的问题。
发明内容
有鉴于此,本发明提供了一种显示面板和显示装置,解决了显示区出现横纹的技术问题。
第一方面,为了解决上述技术问题,本发明提出一种显示面板,
显示面板包括多条栅极线,栅极线包括第一栅极线和第二栅极线,第一栅极线的电阻大于第二栅极线的电阻;
显示面板包括多个移位寄存器,移位寄存器分为第一移位寄存器和第二移位寄存器,第一移位寄存器与第一栅极线电连接,第二移位寄存器与第二栅极线电连接;
移位寄存器包括第一薄膜晶体管,其中,第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比。
第二方面,为了解决上述技术问题,本发明提出一种显示装置,包括本发明提出的任意一种显示面板。
与现有技术相比,本发明的显示面板和显示装置,实现了如下的有益效果:
本发明中,与第一栅极线电连接的第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比,大于与第二栅极线电连接的第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比,则第一移位寄存器的等效电阻小于第二移位寄存器的等效电阻。补偿了第一栅极线的电阻大于第二栅极线的电阻造成的阻抗差异,使得第一栅极线上的总电阻和第二栅极线上的总电阻大致相同,保证了给栅极线施加电压时,第一栅极线上的信号衰减程度与第二栅极线上的信号衰减程度大致相同,提升了显示面板的显示效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1为本发明实施例提供的显示面板的俯视示意图;
图2为本发明实施例提供的薄膜晶体管的一种可选实施方式俯视示意图;
图3为本发明实施例提供的移位寄存器的一种可选实施方式电路的局部示意图;
图4为本发明实施例提供的显示面板的一种可选实施方式示意图;
图5为本发明实施例提供的显示面板的另一种可选实施方式的膜层结构图;
图6为本发明实施例提供的显示面板的另一种可选实施方式俯视的局部示意图;
图7为图6中切线Q1位置处的截面示意图;
图8为图6中切线Q2位置处的截面示意图;
图9为本发明实施例提供的显示面板的另一种可选实施方式示意图;
图10为本发明实施例提供的显示面板的另一种可选实施方式示意图;
图11为本发明实施例提供的显示面板的另一种可选实施方式示意图;
图12为本发明实施例提供的显示装置示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
本发明涉及一种显示面板和显示装置,显示面板中包括多条栅极线,栅极线中包括电阻大小不相同的栅极线,本发明通过调整与栅极线电连接的移位寄存器中的薄膜晶体管沟道区的宽长比,来补偿不同栅极线的阻抗差异,解决了显示面板中由于栅极线阻抗不同造成的显示区横纹现象,提升了显示面板的显示效果。
本发明实施例提供一种显示面板,图1为本发明实施例提供的显示面板的俯视示意图。如图1所示,显示面板100包括多条栅极线g,栅极线g包括第一栅极线1g和第二栅极线2g,第一栅极线1g的电阻大于第二栅极线2g的电阻;显示面板100包括多个移位寄存器A,移位寄存器A分为第一移位寄存器1A和第二移位寄存器2A,第一移位寄存器1A与第一栅极线1g电连接,第二移位寄存器2A与第二栅极线2g电连接;移位寄存器A包括第一薄膜晶体管,其中,第一移位寄存器1A内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器2A内的第一薄膜晶体管的沟道区的宽长比。
为了实现显示面板的显示,移位寄存器的结构通常比较复杂,包括多个电器元件。移位寄存器可以仅包括一个薄膜晶体管,此时这一个薄膜晶体管就是本发明中提到的第一薄膜晶体管。移位寄存器也可以包括多个薄膜晶体管,移位寄存器中任何一个薄膜晶体管都可以是本发明中提到的第一薄膜晶体管。本发明中,第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比,则第一移位寄存器的等效电阻小于第二移位寄存器的等效电阻。补偿了第一栅极线的电阻大于第二栅极线的电阻造成的阻抗差异,使得第一栅极线上的总电阻和第二栅极线上的总电阻大致相同,保证了给栅极线施加电压时,第一栅极线上的信号衰减程度与第二栅极线上的信号衰减程度大致相同,提升了显示面板的显示效果。
需要说明的是,图1中显示面板的形状仅是示意性表示,不是对本发明中显示面板的形状的限定。例如显示面板可以是梯形形状,或者是圆形形状,或者是具有缺口的显示面板,这样显示面板显示区的栅极线长度是不均一的,造成了显示面板栅极线的电阻不同。本发明解决的问题是由于显示面板中栅极线的电阻不同,造成的显示区出现横纹问题。对于栅极线电阻不同的原因,可以是栅极线的长度不同造成的,也有可能是栅极线在不同的金属层走线造成的,在此不做赘述。总之,通过调整与栅极线电连接的移位寄存器中的薄膜晶体管沟道区的宽长比,来补偿栅极线的阻抗差异,解决显示区横纹现象的技术方案,均在本发明保护的范围之内。
图2为本发明实施例提供的薄膜晶体管的一种可选实施方式俯视示意图。如图2所示,薄膜晶体管通常包括栅极G、源极S、漏极D和半导体层B。半导体层B又包括沟道区B1和非沟道区B2。半导体层B中被栅极G覆盖的区域称为沟道区B1,半导体层B中没有被栅极G覆盖的区域都称为非沟道区B2。沟道区B1的宽长比即为沟道区B1的宽度W和沟道区B1的长度L之比,沟道区B1的宽度W为图2中沿栅极G延伸方向上沟道区B1的长度,沟道区B1的长度L为沟道区B1沿连接源漏极方向上沟道区B1的长度。本发明中调整第一薄膜晶体管的沟道区的宽长比的大小包括以下三种情况。
第一种情况,沟道区的宽度不变,调整沟道区的长度,改变沟道区的宽长比。第一移位寄存器内的第一薄膜晶体管的沟道区的宽度等于第二移位寄存器内的第一薄膜晶体管的沟道区的宽度,而第一移位寄存器内的第一薄膜晶体管的沟道区的长度小于第二移位寄存器内的第一薄膜晶体管的沟道区的长度,从而第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比。
第二种情况,沟道区的长度不变,调整沟道区的宽度,改变沟道区的宽长比。第一移位寄存器内的第一薄膜晶体管的沟道区的长度等于第二移位寄存器内的第一薄膜晶体管的沟道区的长度,而第一移位寄存器内的第一薄膜晶体管的沟道区的宽度大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽度,从而第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比。
第三种情况,沟道区的长度和沟道区的宽度均变化,改变沟道区的宽长比。第一移位寄存器内的第一薄膜晶体管的沟道区的宽度和第二移位寄存器内的第一薄膜晶体管的沟道区的宽度不相同,第一移位寄存器内的第一薄膜晶体管的沟道区的长度和第二移位寄存器内的第一薄膜晶体管的沟道区的长度也不相同,但是第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比。
在通过调整第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比,以补偿第一栅极线的电阻大于第二栅极线的电阻的情况,避免显示面板出现横纹现象时,可依据上述三种方案对第一薄膜晶体管进行沟道区的设计。
进一步的,在一些可选的实施方式中,图3为本发明实施例提供的移位寄存器的一种可选实施方式电路的局部示意图。如图3所示,移位寄存器中至少包括与栅极线g电连接的栅极输出管T1、与栅极输出管T1电连接的栅极充电管T2和与栅极输出管T1电连接的栅极放电管T3。本发明中的第一薄膜晶体管可以为栅极输出管T1,或者为栅极充电管T2,或者为栅极放电管T3。该实施方式提供的显示面板中,可以通过调整栅极输出管或者栅极充电管或者为栅极放电管的沟道区的宽长比,来实现第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比,补偿显示面板中第一栅极线的电阻大于第二栅极线的电阻造成的栅极线中的阻抗差异。优选的,第一薄膜晶体管为栅极输出管,在移位寄存器中,栅极输出管的沟道区宽长比相对较大,调整栅极输出管的沟道区宽长比的大小,在制作工艺上难度较低,易于实现。
进一步的,在一些可选的实施方式中,本发明实施例提供的显示面板中,移位寄存器可以包括N个薄膜晶体管,即移位寄存器包括第一薄膜晶体管、第二薄膜晶体管至第N薄膜晶体管,其中,N为正整数,且N大于等于3,第一移位寄存器内的第M薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第M薄膜晶体管的沟道区的宽长比,其中,M为正整数,且2≤M≤N。
该实施方式提供的显示面板中,移位寄存器包括多个薄膜晶体管,第一移位寄存器内的任一个薄膜晶体管的沟道区的宽长比均大于第二移位寄存器中与之对应的薄膜晶体管的沟道区的宽长比,则,第一移位寄存器中任一个薄膜晶体管的等效电阻均小于第二移位寄存器中与之对应的薄膜晶体管的等效电阻,第一移位寄存器的总的等效电阻小于第二移位寄存器的总的等效电阻,通过调整移位寄存器中所有的薄膜晶体管的沟道区的宽长比,来补偿第一栅极线的电阻大于第二栅极线的电阻造成的栅极线中的阻抗差异,使得第一栅极线上的总电阻和第二栅极线上的总电阻大致相同,保证了给栅极线施加电压时,第一栅极线上的信号衰减程度与第二栅极线上的信号衰减程度大致相同,提升了显示面板的显示效果。
进一步的,在一些可选的实施方式中,本发明实施例提供的显示面板中,第一移位寄存器内的第一薄膜晶体管的沟道区的长度等于第二移位寄存器内的第一薄膜晶体管的沟道区的长度,第一移位寄存器内的第一薄膜晶体管的沟道区的宽度大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽度。在薄膜晶体管电路中,通常情况下沟道区的长度越短,该薄膜晶体管的等效电阻越小。该实施方式中,在保证薄膜晶体管电路连接性能、器件稳定性和开启速度的情况下,确定沟道区的长度为一定值,然后通过调整沟道区的宽度改变宽长比,改善了第一栅极线的阻值大于第二栅极线的电阻造成的栅极线中的阻抗差异,同时该实施方式中能够栅极线的驱动电路中总的等效电阻最小,保证了该实施方式提供的显示面板功耗低。
进一步的,在一些可选的实施方式中,图4为本发明实施例提供的显示面板的一种可选实施方式示意图。如图4所示,显示面板包括显示区AA和包围显示区AA的非显示区BA,显示面板具有至少一个缺口K,非显示区BA包括围绕缺口K设置的子非显示区ZBA,显示面板包括多条栅极线g,栅极线g包括第一栅极线1g和第二栅极线2g,第一栅极线1g的电阻大于第二栅极线2g的电阻,第一栅极线1g包括沿第一方向x延伸的第一分部1g1和在子非显示区ZBA内走线的第二分部1g2,第二栅极线2g包括沿第一方向x延伸的第三分部2g1和在子非显示区ZBA内走线的第四分部2g2,第二分部1g2的电阻大于第四分部2g2的电阻。显示面板包括多个移位寄存器A,移位寄存器A分为第一移位寄存器1A和第二移位寄存器2A,第一移位寄存器1A与第一栅极线1g电连接,第二移位寄存器2A与第二栅极线2g电连接;移位寄存器A包括第一薄膜晶体管,其中,第一移位寄存器1A内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器2A内的第一薄膜晶体管的沟道区的宽长比。需要说明的是,本发明实施例提供的显示面板可以如图4所示的具有一个缺口,或者也可以具有多个缺口,图4仅是示意性的表示。
该实施方式提供的显示面板具有至少一个缺口,缺口的存在使得缺口两侧的栅极线断开。为了保证缺口两侧的显示区内的子像素能够正常显示,本发明中在缺口周围的子非显示区内设置走线将两侧的位于同一行的栅极线连接起来。子非显示区内设置走线时,可能会由于走线长度的不同,或者为了节省子非显示区内的空间,将子非显示区内的多条走线设置在不同金属层,从而会导致不同的栅极线在子非显示区内的走线的部分电阻不同,也即本发明中第一栅极线的第二分部的电阻大于第二栅极线的第四分部的电阻。本发明中,第一移位寄存器与第一栅极线电连接,第二移位寄存器与第二栅极线电连接,第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比,则第一移位寄存器内第一薄膜晶体管的等效电阻小于第二移位寄存器内第一薄膜晶体管的等效电阻,补偿了第二分部的电阻与第四分部的电阻的差异,使得第一栅极线上的总电阻和第二栅极线上的总电阻大致相同,保证了给栅极线施加电压时,第一栅极线上的信号衰减程度与第二栅极线上的信号衰减程度大致相同,在缺口两侧的显示区不会出现显示横纹现象,提升了显示面板的显示效果。
进一步的,在一些可选的实施方式中,图5为本发明实施例提供的显示面板的另一种可选实施方式的膜层结构图。图6为本发明实施例提供的显示面板的另一种可选实施方式俯视的局部示意图。
如图5所示,显示面板包括第一金属层M1和第二金属层M2,其中,第一金属层M1的方阻大于第二金属层M2的方阻,在第一金属层M1和第二金属层M2中设置显示面板中的栅极线或其他信号线,在第一金属层M1和第二金属层M2之间还设置有绝缘膜层或者其他结构层。第二分部位于第一金属层M1,第四分部位于第二金属层M2,第四分部在第一金属层M1的投影覆盖至少部分第二分部。
如图6中显示面板的局部俯视图所示,显示面板具有一个缺口K,第一栅极线1g的第一分部1g1和第二栅极线的第三分部2g1在缺口K两侧的显示区AA内走线,第一栅极线1g的第二分部1g2和第二栅极线2g的第四分部2g2在缺口K周围的子非显示区走线,第二栅极线2g的第四分部2g2至少部分覆盖第一栅极线1g的第二分部1g2。第一移位寄存器1A与第一栅极线1g电连接,第二移位寄存器2A与第二栅极线2g电连接,第一移位寄存器1A内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器2A内的第一薄膜晶体管的沟道区的宽长比。该实施方式的设置能够避免缺口两侧的显示区出现显示横纹的现象,同时,第二分部和第四分部分层走线的设置能够有效减小缺口周围的子非显示区内的走线密度,减小缺口周围的边框宽度,实现该区域的窄边框设计。
该实施方式中,第一栅极线和第二栅极线中的部分线段在缺口周围的子非显示区内分层走线,显示面板中走线设置至少包括以下两种情况。
第一种情况,第二栅极线的第四分部换层走线。第一栅极线和第二栅极线的第三分部在第一金属层走线,第二栅极线的第四分部在第二金属层走线,也即第一栅极线的第一分部和第二分部在第一金属层直接相连接,而第二栅极线的第三分部与第四分部通过第一过孔相连接。以图6中为第二栅极线2g的第四分部2g2换层走线为例,图7为图6中切线Q1位置处的截面示意图,如图7所示,第二栅极线2g的第三分部2g1在第一金属层M1走线,第二栅极线2g的第四分部2g2在第二金属层M2走线,第三分部2g1和第四分部2g2通过第一过孔C1相连接,为了清楚示意过孔连接方式,图7中仅示意出了第二栅极线2g的第三分部2g1和第四分部2g2。
第二种情况,第一栅极线的第二分部换层走线。第二栅极线和第一栅极线的第一分部在第二金属层走线,第一栅极线的第二分部在第一金属层走线,也即第二栅极线的第三分部和第四分部在第二金属层直接相连接,而第一栅极线的第一分部与第二分部通过第二过孔相连接。以图6中为第一栅极线的第二分部换层走线为例,图8为图6中切线Q2位置处的截面示意图,如图8所示,第一栅极线1g的第一分部1g1在第二金属层M2走线,第一栅极线1g的第二分部1g2在第一金属层M1走线,第一分部1g1与第二分部1g2通过第二过孔C2相连接。为了清楚示意过孔连接方式,图8中仅示意出了第一栅极线1g的第一分部1g1和第二分部1g2。
需要说明的是,图5、图7和图8中第一金属层M1在第二金属层M2之下,这种位置关系仅是示意性表示,不是对显示面板中第一金属层M1和第二金属层M2的相对位置关系的限定。
进一步的,在一些可选的实施方式中,图9为本发明实施例提供的显示面板的另一种可选实施方式示意图。如图9所示,显示面板具有一个缺口,在显示区AA,第一栅极线1g的第一分部1g1和第二栅极线2g的第三分部2g1(2g)沿第二方向y交替排列,第二方向y与第一方向x交叉,第一栅极线1g的第二分部1g2和第二栅极线2g的第四分部2g4在子非显示区ZBA内走线,并且,第二分部1g2位于第一金属层,第四分部2g4位于第二金属层,第一金属层的方阻大于第二金属层的方阻;第一移位寄存器1A与第一栅极线1g电连接,第二移位寄存器2A与第二栅极线2g电连接,第一移位寄存器1A内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器2A内的第一薄膜晶体管的沟道区的宽长比;非显示区BA包括沿第二方向y延伸的第一非显示区BA1,在沿第一方向上x,第一非显示区BA位于显示区AA远离子非显示区ZBA一侧,第一移位寄存器1A和第二移位寄存器2A位于第一非显示区BA1,其中,第一移位寄存器1A与第二移位寄存器2A沿第二方向y交替排列。
该实施方式中,第一栅极线的第二分部和第二栅极线的第四分部在不同的金属层走线的设置能够有效减小缺口周围的子非显示区内的走线密度,减小缺口周围的边框宽度,实现该区域的窄边框设计。同时,第一栅极线的第一分部和第二栅极线的第三分部在显示区内交替排列,保证了缺口两侧的显示区的显示均一性,与第一栅极线连接的第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于与第二栅极线连接的第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比,补偿了第二分部和第四分部之间的电阻差异,保证了给栅极线施加电压时,第一栅极线上的信号衰减程度与第二栅极线上的信号衰减程度大致相同,在缺口两侧的显示区不会出现显示横纹现象,进一步提升了显示面板的显示效果。该实施方式中,第一移位寄存器和第二移位寄存器在第一非显示区内交替排列,能够实现显示面板的单边驱动。
进一步的,在一些可选的实施方式中,图10为本发明实施例提供的显示面板的另一种可选实施方式示意图。如图10所示,显示面板具有一个缺口,在显示区AA,第一分部1g1和第三分部2g1沿第二方向y交替排列,第二方向y与第一方向x交叉,第一栅极线1g的第二分部1g2和第二栅极线2g的第四分部2g4在子非显示区ZBA内走线,并且,第二分部1g2位于第一金属层,第四分部2g4位于第二金属层,第一金属层的方阻大于第二金属层的方阻;第一移位寄存器1A与第一栅极线1g电连接,第二移位寄存器2A与第二栅极线2g电连接,第一移位寄存器1A内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器2A内的第一薄膜晶体管的沟道区的宽长比;非显示区BA包括沿第二方向y延伸的第一非显示区BA1和第二非显示区BA2,在沿第一方向x上,第一非显示区BA1和第二非显示区BA2均位于显示区AA远离子非显示区ZBA一侧,且,第一非显示区BA1和第二非显示区BA2在沿第一方向x上相对设置,第一移位寄存器1A位于第一非显示区BA1,第二移位寄存器2A位于第二非显示区BA2。
该实施方式中,第一栅极线的第二分部和第二栅极线的第四分部在不同的金属层走线的设置能够有效减小缺口周围的子非显示区内的走线密度,减小缺口周围的边框宽度。同时,第一栅极线的第一分部和第二栅极线的第三分部在显示区内交替排列,保证了缺口两侧的显示区的显示均一性,与第一栅极线连接的第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于与第二栅极线连接的第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比,补偿了第二分部和第四分部之间的电阻差异,在缺口两侧的显示区不会出现显示横纹现象,进一步提升了显示面板的显示效果。该实施方式中,第一移位寄存器位于第一非显示区,第二移位寄存器位于第二非显示区内,能够实现显示面板的交叉驱动,同时在显示面板两侧的非显示区内分散设置移位寄存器,减小了移位寄存器在单侧非显示内占用面积,有利于边框的窄化。
进一步的,在一些可选的实施方式中,图11为本发明实施例提供的显示面板的另一种可选实施方式示意图。如图11所示,显示面板具有一个缺口,在显示区AA,第一分部1g1和第三分部2g1沿第二方向y交替排列,第二方向y与第一方向x交叉,第一栅极线1g的第二分部1g2和第二栅极线2g的第四分部2g4在子非显示区ZBA内走线,并且,第二分部1g2位于第一金属层,第四分部2g4位于第二金属层,第一金属层的方阻大于第二金属层的方阻;第一移位寄存器1A与第一栅极线1g电连接,第二移位寄存器2A与第二栅极线2g电连接,第一移位寄存器1A内的第一薄膜晶体管的沟道区的宽长比大于第二移位寄存器2A内的第一薄膜晶体管的沟道区的宽长比;非显示区BA包括沿第二方向y延伸的第一非显示区BA1和第二非显示区BA2,在沿第一方向x上,第一非显示区BA1和第二非显示区BA2均位于显示区AA远离子非显示区ZBA一侧,且,第一非显示区BA1和第二非显示区BA2在沿第一方向x上相对设置,一条第一栅极线1g与两个第一移位寄存器1A电连接,一条第二栅极线2g与两个第二移位寄存器2A电连接,在第一非显示区内BA1,第一移位寄存器1A与第二移位寄存器2A沿第二方向y交替排列;在第二非显示区内BA2,第一移位寄存器1A与第二移位寄存器2A沿第二方向y交替排列。
该实施方式中,第一栅极线的第二分部和第二栅极线的第四分部在不同的金属层走线的设置能够有效减小缺口周围的子非显示区内的走线密度,减小缺口周围的边框宽度。同时,第一栅极线的第一分部和第二栅极线的第三分部在显示区内交替排列,保证了缺口两侧的显示区的显示均一性,与第一栅极线连接的第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比大于与第二栅极线连接的第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比,补偿了第二分部和第四分部之间的电阻差异,在缺口两侧的显示区不会出现显示横纹现象,进一步提升了显示面板的显示效果。该实施方式中,第一栅极线与两个第一移位寄存器电连接,第二栅极线与两个第二移位寄存器电连接,能够实现显示面板的双边驱动。
需要说明的是,虽然本发明附图中的缺口的形状都为矩形,但这仅是示例性说明,并不用于限定缺口的形状。可选地,缺口的形状包括但不限于矩形、梯形或三角形,缺口的形状可根据实际的设计需求确定。
进一步的,本发明还提供一种显示装置,包括本发明实施例提供的任意一种显示面板。图12为本发明实施例提供的显示装置示意图。本发明实施例提供的显示装置,通过调整与栅极线电连接的移位寄存器中的薄膜晶体管沟道区的宽长比,来补偿不同栅极线的阻抗差异,解决了显示面板中由于栅极线阻抗不同造成的显示区横纹现象,提升了显示面板的显示效果。
通过上述实施例可知,本发明的显示面板和显示装置,达到了如下的有益效果:
本发明中,与第一栅极线电连接的第一移位寄存器内的第一薄膜晶体管的沟道区的宽长比,大于与第二栅极线电连接的第二移位寄存器内的第一薄膜晶体管的沟道区的宽长比,则第一移位寄存器的等效电阻小于第二移位寄存器的等效电阻。补偿了第一栅极线的电阻大于第二栅极线的电阻造成的阻抗差异,使得第一栅极线上的总电阻和第二栅极线上的总电阻大致相同,保证了给栅极线施加电压时,第一栅极线上的信号衰减程度与第二栅极线上的信号衰减程度大致相同,提升了显示面板的显示效果。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

Claims (12)

1.一种显示面板,其特征在于,
所述显示面板包括多条栅极线,所述栅极线包括第一栅极线和第二栅极线,所述第一栅极线的电阻大于所述第二栅极线的电阻;
所述显示面板包括多个移位寄存器,所述移位寄存器分为第一移位寄存器和第二移位寄存器,所述第一移位寄存器与所述第一栅极线电连接,所述第二移位寄存器与所述第二栅极线电连接;
所述移位寄存器包括第一薄膜晶体管,其中,所述第一移位寄存器内的所述第一薄膜晶体管的沟道区的宽长比大于所述第二移位寄存器内的所述第一薄膜晶体管的沟道区的宽长比;
所述显示面板包括显示区和包围所述显示区的非显示区,所述显示面板具有至少一个缺口,所述非显示区包括围绕所述缺口设置的子非显示区,
所述第一栅极线包括沿第一方向延伸的第一分部和在所述子非显示区内走线的第二分部,所述第二栅极线包括沿所述第一方向延伸的第三分部和在所述子非显示区内走线的第四分部,
所述第二分部的电阻大于所述第四分部的电阻。
2.根据权利要求1所述的显示面板,其特征在于,
所述第一薄膜晶体管为与所述栅极线电连接的栅极输出管,或者为与所述栅极输出管电连接的栅极充电管,或者为与所述栅极输出管电连接的栅极放电管。
3.根据权利要求1所述的显示面板,其特征在于,
所述移位寄存器包括N个薄膜晶体管,所述移位寄存器还包括第二薄膜晶体管至第N薄膜晶体管,其中,N为正整数,且N大于等于3,
所述第一移位寄存器内的所述第M薄膜晶体管的沟道区的宽长比大于所述第二移位寄存器内的所述第M薄膜晶体管的沟道区的宽长比,其中,M为正整数,且2≤M≤N。
4.根据权利要求1所述的显示面板,其特征在于,
所述第一移位寄存器内的所述第一薄膜晶体管的沟道区的长度等于所述第二移位寄存器内的所述第一薄膜晶体管的沟道区的长度,所述第一移位寄存器内的所述第一薄膜晶体管的沟道区的宽度大于所述第二移位寄存器内的所述第一薄膜晶体管的沟道区的宽度。
5.根据权利要求1所述的显示面板,其特征在于,
所述显示面板包括第一金属层和第二金属层,所述第一金属层的方阻大于所述第二金属层的方阻,
所述第二分部位于所述第一金属层,所述第四分部位于所述第二金属层,所述第四分部在所述第一金属层的投影覆盖至少部分所述第二分部。
6.根据权利要求5所述的显示面板,其特征在于,
所述第一分部和所述第三分部位于所述第一金属层,所述第三分部与所述第四分部通过第一过孔相连接。
7.根据权利要求5所述的显示面板,其特征在于,
所述第一分部和所述第三分部位于所述第二金属层,所述第一分部与所述第二分部通过第二过孔相连接。
8.根据权利要求1所述的显示面板,其特征在于,
在所述显示区,所述第一分部和所述第三分部沿第二方向交替排列,所述第二方向与所述第一方向交叉;
所述非显示区包括沿所述第二方向延伸的第一非显示区,在沿所述第一方向上,所述第一非显示区位于所述显示区远离所述子非显示区一侧,所述第一移位寄存器和所述第二移位寄存器位于所述第一非显示区,其中,所述第一移位寄存器与所述第二移位寄存器沿所述第二方向交替排列。
9.根据权利要求1所述的显示面板,其特征在于,
在所述显示区,所述第一分部和所述第三分部沿第二方向交替排列,所述第二方向与所述第一方向交叉;
所述非显示区包括沿所述第二方向延伸的第一非显示区和第二非显示区,在沿所述第一方向上,所述第一非显示区和所述第二非显示区均位于所述显示区远离所述子非显示区一侧,且,所述第一非显示区和所述第二非显示区在沿所述第一方向上相对设置,
所述第一移位寄存器位于所述第一非显示区,所述第二移位寄存器位于所述第二非显示区。
10.根据权利要求1所述的显示面板,其特征在于,
在所述显示区,所述第一分部和所述第三分部沿第二方向交替排列,所述第二方向与所述第一方向交叉;
所述非显示区包括沿所述第二方向延伸的第一非显示区和第二非显示区,在沿所述第一方向上,所述第一非显示区和所述第二非显示区均位于所述显示区远离所述子非显示区一侧,且,所述第一非显示区和所述第二非显示区在沿所述第一方向上相对设置,
一条所述第一栅极线与两个所述第一移位寄存器电连接,一条所述第二栅极线与两个所述第二移位寄存器电连接,
在所述第一非显示区内,所述第一移位寄存器与所述第二移位寄存器沿所述第二方向交替排列;
在所述第二非显示区内,所述第一移位寄存器与所述第二移位寄存器沿所述第二方向交替排列。
11.根据权利要求1所述的显示面板,其特征在于,
所述缺口的形状为矩形、梯形或三角形。
12.一种显示装置,其特征在于,包括权利要求1至11任一项所述的显示面板。
CN201810001879.XA 2018-01-02 2018-01-02 显示面板和显示装置 Active CN108281104B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810001879.XA CN108281104B (zh) 2018-01-02 2018-01-02 显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810001879.XA CN108281104B (zh) 2018-01-02 2018-01-02 显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN108281104A CN108281104A (zh) 2018-07-13
CN108281104B true CN108281104B (zh) 2021-05-14

Family

ID=62802943

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810001879.XA Active CN108281104B (zh) 2018-01-02 2018-01-02 显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN108281104B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109147572B (zh) * 2018-09-30 2020-12-01 武汉天马微电子有限公司 显示面板和显示装置
CN109192172A (zh) * 2018-10-29 2019-01-11 厦门天马微电子有限公司 显示面板和显示装置
CN109767735A (zh) * 2019-01-09 2019-05-17 惠科股份有限公司 一种显示面板、驱动方法和显示装置
CN110010078B (zh) * 2019-03-14 2022-02-08 合肥京东方卓印科技有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN114067738B (zh) * 2020-07-31 2023-11-28 京东方科技集团股份有限公司 显示面板及其制备方法、显示装置
CN112634807A (zh) * 2020-12-22 2021-04-09 昆山国显光电有限公司 栅极驱动电路、阵列基板和显示面板
KR20220090115A (ko) * 2020-12-22 2022-06-29 엘지디스플레이 주식회사 게이트 구동부 및 이를 포함하는 표시 장치

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060028959A (ko) * 2004-09-30 2006-04-04 엘지.필립스 엘시디 주식회사 액정표시장치용 트랜지스터 및 이의 제조방법
WO2010058581A1 (ja) * 2008-11-20 2010-05-27 シャープ株式会社 シフトレジスタ
CN101779227A (zh) * 2007-10-24 2010-07-14 夏普株式会社 显示面板和显示装置
CN103296022A (zh) * 2012-12-21 2013-09-11 上海中航光电子有限公司 显示面板的开关电路及显示面板
CN104252076A (zh) * 2014-09-24 2014-12-31 深圳市华星光电技术有限公司 阵列基板及液晶显示面板
CN105590601A (zh) * 2015-12-18 2016-05-18 上海中航光电子有限公司 驱动电路、阵列基板及显示装置
CN106297680A (zh) * 2015-05-13 2017-01-04 友达光电股份有限公司 显示面板
CN106711180A (zh) * 2016-12-29 2017-05-24 上海天马有机发光显示技术有限公司 显示面板、显示装置及显示面板制作方法
CN107424551A (zh) * 2017-05-25 2017-12-01 上海天马微电子有限公司 阵列基板、异形显示器及显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102293411B1 (ko) * 2015-05-08 2021-08-25 삼성디스플레이 주식회사 비사각형 디스플레이

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060028959A (ko) * 2004-09-30 2006-04-04 엘지.필립스 엘시디 주식회사 액정표시장치용 트랜지스터 및 이의 제조방법
CN101779227A (zh) * 2007-10-24 2010-07-14 夏普株式会社 显示面板和显示装置
WO2010058581A1 (ja) * 2008-11-20 2010-05-27 シャープ株式会社 シフトレジスタ
CN103296022A (zh) * 2012-12-21 2013-09-11 上海中航光电子有限公司 显示面板的开关电路及显示面板
CN104252076A (zh) * 2014-09-24 2014-12-31 深圳市华星光电技术有限公司 阵列基板及液晶显示面板
CN106297680A (zh) * 2015-05-13 2017-01-04 友达光电股份有限公司 显示面板
CN105590601A (zh) * 2015-12-18 2016-05-18 上海中航光电子有限公司 驱动电路、阵列基板及显示装置
CN106711180A (zh) * 2016-12-29 2017-05-24 上海天马有机发光显示技术有限公司 显示面板、显示装置及显示面板制作方法
CN107424551A (zh) * 2017-05-25 2017-12-01 上海天马微电子有限公司 阵列基板、异形显示器及显示装置

Also Published As

Publication number Publication date
CN108281104A (zh) 2018-07-13

Similar Documents

Publication Publication Date Title
CN108281104B (zh) 显示面板和显示装置
EP3640927A1 (en) Array substrate and display screen
CN107634072B (zh) 阵列基板及显示面板
US8618863B2 (en) Signal distribution circuit, signal distribution device, and display device
CN108957890B (zh) 显示面板和显示装置
US9864246B2 (en) Array substrate and display device
CN107644614A (zh) 一种阵列基板、显示面板和显示装置
CN108445686A (zh) 阵列基板、显示面板与显示装置
TW345654B (en) Active matrix display device
CN109637374B (zh) 显示面板和显示装置
JP5431502B2 (ja) アレイ基板、及び、液晶表示パネル
CN102929051B (zh) 一种防静电液晶显示屏及其制造方法
CN109164939B (zh) 显示面板、显示装置和显示面板的制作方法
CN112767852B (zh) 一种用于透明显示的迷你发光二极管显示面板及拼接屏
US10748940B2 (en) TFT substrate having data lines as touch driving electrode and common electrodes as touch sensing electrode and touch display panel using same
CN103676369A (zh) 一种阵列基板及其制造方法、显示器件
US20180012907A1 (en) Array substrate and display device
CN111798784A (zh) 显示面板及其驱动方法、显示装置
JP6415271B2 (ja) 液晶表示装置
KR20040017923A (ko) 액정표시패널
KR20200040302A (ko) Amoled 디스플레이 패널 및 디스플레이 장치
CN111009183B (zh) 显示装置
CN111863897A (zh) 一种无边框显示面板、显示装置及拼接型显示装置
CN116504791A (zh) 一种薄膜晶体管、栅极行驱动电路及阵列基板
US11335223B2 (en) Display panel and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant