CN107908097B - 采用混合内插级联结构的时间间隔测量系统及测量方法 - Google Patents

采用混合内插级联结构的时间间隔测量系统及测量方法 Download PDF

Info

Publication number
CN107908097B
CN107908097B CN201711111412.2A CN201711111412A CN107908097B CN 107908097 B CN107908097 B CN 107908097B CN 201711111412 A CN201711111412 A CN 201711111412A CN 107908097 B CN107908097 B CN 107908097B
Authority
CN
China
Prior art keywords
unit
interpolation
interpolation unit
analog
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711111412.2A
Other languages
English (en)
Other versions
CN107908097A (zh
Inventor
杜念文
毛黎明
刘强
李伟
杨帆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 41 Institute
Original Assignee
CETC 41 Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 41 Institute filed Critical CETC 41 Institute
Priority to CN201711111412.2A priority Critical patent/CN107908097B/zh
Publication of CN107908097A publication Critical patent/CN107908097A/zh
Application granted granted Critical
Publication of CN107908097B publication Critical patent/CN107908097B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04FTIME-INTERVAL MEASURING
    • G04F10/00Apparatus for measuring unknown time intervals by electric means
    • G04F10/04Apparatus for measuring unknown time intervals by electric means by counting pulses or half-cycles of an ac

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measurement Of Unknown Time Intervals (AREA)
  • Transmission And Conversion Of Sensor Element Output (AREA)

Abstract

本发明提供了一种采用混合内插级联结构的时间间隔测量系统及测量方法,包括主门生成及误差提取单元、时钟单元、粗测单元、第一模拟内插单元、第二模拟内插单元、第一数字内插单元、第二数字内插单元和运算单元,主门生成及误差提取单元分别与时钟单元、粗测单元、第一模拟内插单元和第二模拟内插单元相连,第一模拟内插单元与第一数字内插单元相连,第二模拟内插单元与第二数字内插单元相连,粗测单元、第一数字内插单元和第二数字内插单元均与运算单元相连,时钟单元还分别与粗测单元、第一数字内插单元和第二数字内插单元相连。本发明采用模拟内插和数字内插的级联结构,充分发挥两种内插的技术优势,可大幅提升时间间隔测量分辨率。

Description

采用混合内插级联结构的时间间隔测量系统及测量方法
技术领域
本发明涉及时间间隔测量领域,具体涉及一种采用混合内插级联结构的时间间隔测量系统及测量方法。
背景技术
时间间隔测量是指测量两个事件发生时刻之间的时间差,其测量原理如图1所示。在进行时间间隔测量时,主门由开始事件和结束事件控制,开始事件打开主门,停止事件关闭主门,在主门打开期间,时钟脉冲累计计数,累计的时钟脉冲个数乘以时钟周期,就是开始事件和停止事件之间的时间间隔。开始事件和结束事件也可以是同一个输入信号相邻的两个脉冲信号。
由于输入的被测事件与电子计数器时钟信号没有同步关系,因此主门信号和时钟信号不同步,这种方法在原理上存在±1个时钟周期的测量误差。通过提高时钟频率可以减小测量误差,例如当要求达到±1ns的测量分辨率时,时钟频率需要提高到1GHz,此时会大大增加时序同步、器件性能、电路板布局布线等方面的要求,实现非常困难。
采用时间间隔误差修正技术,可进一步提高时间间隔测量分辨率。误差修正原理如图2所示。T为开始事件与结束事件之间的时间间隔;T0为开始事件以后的第一个时钟脉冲与停止事件以后的第一个时钟脉冲之间的时间间隔;T1为开始事件与之后的第一个时钟脉冲之间的时间间隔误差;T2为停止事件与之后的第一个时钟脉冲之间的时间间隔误差。
在直接计数的基础上,把时间间隔误差T1和T2以更高的分辨率测量出来,可进一步提升时间间隔T的测量分辨率。推导可得待测的时间间隔如下式所示。
T=T0+T1-T2 (1)
为了准确测量T1和T2,发展出了模拟内插法、延迟线内插法、游标法、时间-幅度转换法等方法。
单独采用模拟内插技术,提升分辨率的主要措施是提高时钟频率和提高模拟内插扩展倍数,在现有的主流模拟内插分辨率的基础上,提高时钟频率会大大增加时序同步、器件性能、电路板布局布线等方面的要求,实现困难;提高模拟扩展倍数,会面临漏电流导致的非线性以及测量速度变慢等问题,实现困难。
单独采用数字内插技术,提升分辨率的主要措施是提高单个延时单元的分辨率。在现有的主流数字内插分辨率的基础上,进一步提高单个延时单元的分辨率,对延时线的长度、时序同步、数据锁存及延时校准等环节的要求均非常严苛,实现非常困难。
发明内容
针对现有的时间间隔测量方法存在的测量结果不准确的问题,本发明的第一目的是提供了一种采用混合内插级联结构的时间间隔测量系统。
本发明采用以下的技术方案:
一种采用混合内插级联结构的时间间隔测量系统,包括主门生成及误差提取单元、时钟单元、粗测单元、第一模拟内插单元、第二模拟内插单元、第一数字内插单元、第二数字内插单元和运算单元,所述主门生成及误差提取单元分别与时钟单元、粗测单元、第一模拟内插单元和第二模拟内插单元相连,第一模拟内插单元与第一数字内插单元相连,第二模拟内插单元与第二数字内插单元相连,粗测单元、第一数字内插单元和第二数字内插单元均与运算单元相连,所述时钟单元还分别与粗测单元、第一数字内插单元和第二数字内插单元相连。
本发明的第二目的是提供了一种采用混合内插级联结构的时间间隔测量系统的测量方法。
一种采用混合内插级联结构的时间间隔测量系统的测量方法,采用以上所述的采用混合内插级联结构的时间间隔测量系统,包括以下步骤:
步骤1:主门生成及误差提取单元接收开始事件和结束事件,并生成主门信号;
步骤2:主门信号送至粗测单元,结合时钟单元进行粗测计数,粗测计数后送至运算单元;
步骤3:主门信号结合时钟单元在主门生成及误差提取单元内,生成前误差脉冲宽度T1和后误差脉冲宽度T2,前误差脉冲宽度T1送至第一模拟内插单元,后误差脉冲宽度T2送至第二模拟内插单元;
步骤4:第一模拟内插单元接收前误差脉冲宽度T1,通过充放电电路和电平比较电路,把前误差脉冲宽度T1进行N1倍展宽,送至第一数字内插单元;
第二模拟内插单元接收后误差脉冲宽度T2,通过充放电电路和电平比较电路,把后误差脉冲宽度T2进行N2倍展宽,送至第二数字内插单元;
步骤5:第一数字内插单元和第二数字内插单元内均进行延时线数字内插计数,并将计数结果送至运算单元,运算单元结合粗测单元的结果得出时间间隔。
本发明具有的有益效果是:
本发明提供的采用混合内插级联结构的时间间隔测量系统及测量方法,在对前误差脉冲宽度和后误差脉冲宽度进行精密测量时,采用模拟内插和数字内插的级联结构,首先用模拟内插技术对前误差脉冲宽度和后误差脉冲宽度进行扩展,然后用数字内插技术对扩展后的信号进行高分辨率测量,充分发挥两种内插的技术优势,在现有的主流模拟内插和数字内插分辨率的基础上,在不增加模拟内插和数字内插设计难度的条件下,可大幅提升时间间隔测量分辨率。
附图说明
图1时间间隔测量基本原理图。
图2时间间隔测量误差修正原理图。
图3为采用混合内插级联结构的时间间隔测量系统的原理图。
具体实施方式
下面结合附图和具体实施例对本发明的具体实施方式做进一步说明:
实施例1
结合图3,一种采用混合内插级联结构的时间间隔测量系统,包括主门生成及误差提取单元、时钟单元、粗测单元、第一模拟内插单元、第二模拟内插单元、第一数字内插单元、第二数字内插单元和运算单元。
其中,主门生成及误差提取单元分别与时钟单元、粗测单元、第一模拟内插单元和第二模拟内插单元相连,第一模拟内插单元与第一数字内插单元相连,第二模拟内插单元与第二数字内插单元相连。
粗测单元、第一数字内插单元和第二数字内插单元均与运算单元相连,时钟单元还分别与粗测单元、第一数字内插单元和第二数字内插单元相连。
本发明在对前误差脉冲宽度和后误差脉冲宽度进行精密测量时,采用了模拟内插和数字内插级联的测量方法。首先用模拟内插技术对前误差脉冲宽度和后误差脉冲宽度进行扩展,然后用数字内插技术对扩展后的信号进行高分辨率测量。例如如果模拟内插扩展倍数为1000,数字内插分辨率为50ps,则级联后的分辨率理论上可达到50ps/1000=50fs,相对于单独使用数字内插技术,分辨率进一步提升了1000倍;相对于单独使用模拟内插的方案,在以上参数不变的条件下,如果模拟内插的计数时钟为100MHz,则本方案的分辨率比模拟内插方案进一步提升10ns/50ps=200倍。
实施例2
一种采用混合内插级联结构的时间间隔测量系统的测量方法,采用以上实施例1所述的采用混合内插级联结构的时间间隔测量系统,包括以下步骤:
步骤1:主门生成及误差提取单元接收开始事件和结束事件,并生成主门信号。
步骤2:主门信号送至粗测单元,结合时钟单元进行粗测计数,粗测计数后送至运算单元;
设定粗测单元的时钟周期为Tclk,M0为粗测单元的计数值,则由粗测单元得出的时间间隔值为T0=M0×Tclk
步骤3:主门信号结合时钟单元在主门生成及误差提取单元内生成前误差脉冲宽度T1和后误差脉冲宽度T2,前误差脉冲宽度T1送至第一模拟内插单元,后误差脉冲宽度T2送至第二模拟内插单元;
步骤4:第一模拟内插单元接收前误差脉冲宽度T1,通过充放电电路和电平比较电路,把前误差脉冲宽度T1进行N1倍展宽,送至第一数字内插单元;
第二模拟内插单元接收后误差脉冲宽度T2,通过充放电电路和电平比较电路,把后误差脉冲宽度T2进行N2倍展宽,送至第二数字内插单元。
步骤5:第一数字内插单元和第二数字内插单元内均进行延时线数字内插计数,第一数字内插单元和第二数字内插单元利用电信号的传播延时确定的特性,构造“串行延时、并行计数”的延时链,来完成误差脉冲信号的内插计数,之后将计数结果送至运算单元,运算单元结合粗测单元的结果得出时间间隔。
设定第一数字内插单元和第二数字内插单元的分辨率均为Td,M1为第一数字内插单元的计数值,M2为第二数字内插单元的计数值;则第一数字内插单元计算可得T1=M1×Td/N1,由第二数字内插单元计算可得T2=M2×Td/N2
结合公式T=T0+T1-T2可得出,时间间隔T=T0+T1-T2=M0×Tclk+M1×Td/N1-M2×Td/N2
当然,上述说明并非是对本发明的限制,本发明也并不仅限于上述举例,本技术领域的技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也应属于本发明的保护范围。

Claims (2)

1.一种采用混合内插级联结构的时间间隔测量系统,其特征在于,包括主门生成及误差提取单元、时钟单元、粗测单元、第一模拟内插单元、第二模拟内插单元、第一数字内插单元、第二数字内插单元和运算单元,所述主门生成及误差提取单元分别与时钟单元、粗测单元、第一模拟内插单元和第二模拟内插单元相连,第一模拟内插单元与第一数字内插单元相连,第二模拟内插单元与第二数字内插单元相连,粗测单元、第一数字内插单元和第二数字内插单元均与运算单元相连,所述时钟单元还分别与粗测单元、第一数字内插单元和第二数字内插单元相连。
2.根据权利要求1所述的一种采用混合内插级联结构的时间间隔测量系统的测量方法,其特征在于,包括以下步骤:
步骤1:主门生成及误差提取单元接收开始事件和结束事件,并生成主门信号;
步骤2:主门信号送至粗测单元,结合时钟单元进行粗测计数,粗测计数后送至运算单元;
步骤3:主门信号结合时钟单元在主门生成及误差提取单元内,生成前误差脉冲宽度T1和后误差脉冲宽度T2,前误差脉冲宽度T1送至第一模拟内插单元,后误差脉冲宽度T2送至第二模拟内插单元;
步骤4:第一模拟内插单元接收前误差脉冲宽度T1,通过充放电电路和电平比较电路,把前误差脉冲宽度T1进行N1倍展宽,送至第一数字内插单元;
第二模拟内插单元接收后误差脉冲宽度T2,通过充放电电路和电平比较电路,把后误差脉冲宽度T2进行N2倍展宽,送至第二数字内插单元;
步骤5:第一数字内插单元和第二数字内插单元内均进行延时线数字内插计数,并将计数结果送至运算单元,运算单元结合粗测单元的结果得出时间间隔。
CN201711111412.2A 2017-11-13 2017-11-13 采用混合内插级联结构的时间间隔测量系统及测量方法 Active CN107908097B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201711111412.2A CN107908097B (zh) 2017-11-13 2017-11-13 采用混合内插级联结构的时间间隔测量系统及测量方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711111412.2A CN107908097B (zh) 2017-11-13 2017-11-13 采用混合内插级联结构的时间间隔测量系统及测量方法

Publications (2)

Publication Number Publication Date
CN107908097A CN107908097A (zh) 2018-04-13
CN107908097B true CN107908097B (zh) 2019-12-03

Family

ID=61844732

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711111412.2A Active CN107908097B (zh) 2017-11-13 2017-11-13 采用混合内插级联结构的时间间隔测量系统及测量方法

Country Status (1)

Country Link
CN (1) CN107908097B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109164695B (zh) * 2018-10-19 2021-01-08 天津津航计算技术研究所 一种皮秒级时间间隔测量电路及方法
CN110794668B (zh) * 2019-11-14 2021-03-12 中电科思仪科技股份有限公司 一种基于多通道内插的时间间隔测量装置及方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100902291B1 (ko) * 2007-07-23 2009-06-10 삼성전자주식회사 인터폴레이션을 이용한 고해상도의 시간검출장치 및 이를이용한 시간검출방법
US7843771B2 (en) * 2007-12-14 2010-11-30 Guide Technology, Inc. High resolution time interpolator
CN103472712B (zh) * 2013-09-26 2016-01-27 中国科学技术大学 一种基于fpga的高精度高集成度时间数字转换器及实现方法
CN103676622B (zh) * 2013-10-28 2016-08-17 中国电子科技集团公司第四十一研究所 一种高精度的正负时间间隔测量方法及装置
CN104597748B (zh) * 2015-02-12 2017-05-03 中国科学技术大学 一种基于fpga的时间数字变换器
CN104614976B (zh) * 2015-02-12 2017-03-29 中国科学技术大学 一种基于fpga的时间数字变换器
CN106019923B (zh) * 2016-05-18 2018-11-13 中国科学技术大学 一种基于fpga的时间数字变换器
CN106227026B (zh) * 2016-09-05 2019-01-11 中国科学院国家授时中心 一种双延迟内插法的时间间隔计数器
CN106814595B (zh) * 2017-02-08 2022-03-18 中国科学院精密测量科学与技术创新研究院 基于等效细分的高精度tdc及其等效测量方法
CN107247183B (zh) * 2017-06-09 2019-12-31 中国电子科技集团公司第四十一研究所 一种相位测量系统及方法

Also Published As

Publication number Publication date
CN107908097A (zh) 2018-04-13

Similar Documents

Publication Publication Date Title
CN103676622B (zh) 一种高精度的正负时间间隔测量方法及装置
US7804290B2 (en) Event-driven time-interval measurement
CN101976037B (zh) 一种多次同步模拟内插的时间间隔测量方法和装置
CN100545780C (zh) 利用相移周期波形进行时间测量的电路、方法、系统及仪器
CN104460304B (zh) 一种具有自动校正功能的高分辨率时间间隔测量装置
CN108599743A (zh) 一种基于相位补偿的精密数字延时同步方法
CN103580656B (zh) 一种随机取样过程中的触发抖动实时校正电路及方法
CN108061848B (zh) 基于fpga的加法进位链延时的测量方法及系统
TWI644516B (zh) 電路延遲監測設備及方法
CN102246415B (zh) 用于确定信号的频率或周期的方法
CN102928677A (zh) 一种纳米级脉冲信号采集方法
CN107908097B (zh) 采用混合内插级联结构的时间间隔测量系统及测量方法
CN106443184B (zh) 一种相位检测装置及相位检测方法
CN106501622A (zh) 一种基于fpga的纳秒级脉冲宽度测量装置及方法
CN105067896B (zh) 一种异频相位重合模糊区特征脉冲检测系统及检测方法
CN102664701A (zh) 一种动态调整多通道大范围时钟传输延迟的系统和方法
KR101541175B1 (ko) 지연선 기반 시간-디지털 변환기
CN206223867U (zh) 一种相位检测装置
TW202101908A (zh) 用於產生具有可控脈衝寬度之脈衝輸出的電路
Aloisio et al. High-precision time-to-digital converters in a fpga device
TW201303533A (zh) 距離量測方法及系統
Polzer et al. Refined metastability characterization using a time-to-digital converter
CN107566199A (zh) 信号处理装置和方法及包括该装置的电子设备
CN203502749U (zh) 脉冲时间间隔测量装置
US6944099B1 (en) Precise time period measurement

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant