CN107850970A - 积分电路及信号处理模块 - Google Patents

积分电路及信号处理模块 Download PDF

Info

Publication number
CN107850970A
CN107850970A CN201680000590.5A CN201680000590A CN107850970A CN 107850970 A CN107850970 A CN 107850970A CN 201680000590 A CN201680000590 A CN 201680000590A CN 107850970 A CN107850970 A CN 107850970A
Authority
CN
China
Prior art keywords
switch
coupled
resistance
module
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201680000590.5A
Other languages
English (en)
Other versions
CN107850970B (zh
Inventor
楊富強
文亚南
梁颖思
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Goodix Technology Co Ltd
Original Assignee
Shenzhen Goodix Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Goodix Technology Co Ltd filed Critical Shenzhen Goodix Technology Co Ltd
Publication of CN107850970A publication Critical patent/CN107850970A/zh
Application granted granted Critical
Publication of CN107850970B publication Critical patent/CN107850970B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H19/00Networks using time-varying elements, e.g. N-path filters
    • H03H19/004Switched capacitor networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/52Input signal integrated with linear return to datum
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/18Arrangements for performing computing operations, e.g. operational amplifiers for integration or differentiation; for forming integrals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • G06F17/10Complex mathematical operations
    • G06F17/11Complex mathematical operations for solving equations, e.g. nonlinear equations, general mathematical optimization problems
    • G06F17/12Simultaneous equations, e.g. systems of linear equations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/0418Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/0418Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
    • G06F3/04182Filtering of noise external to the device and not generated by digitiser components
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/14Balanced arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/12Frequency selective two-port networks using amplifiers with feedback
    • H03H11/126Frequency selective two-port networks using amplifiers with feedback using a single operational amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/38Impedance-matching networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/02Shaping pulses by amplifying
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/125Discriminating pulses
    • H03K5/1252Suppression or limitation of noise or interference
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0086Reduction or prevention of harmonic frequencies
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/264An operational amplifier based integrator or transistor based integrator being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45526Indexing scheme relating to differential amplifiers the FBC comprising a resistor-capacitor combination and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45594Indexing scheme relating to differential amplifiers the IC comprising one or more resistors, which are not biasing resistor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45616Indexing scheme relating to differential amplifiers the IC comprising more than one switch, which are not cross coupled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/02Variable filter component
    • H03H2210/028Resistor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H2210/00Indexing scheme relating to details of tunable filters
    • H03H2210/03Type of tuning
    • H03H2210/036Stepwise

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Human Computer Interaction (AREA)
  • Software Systems (AREA)
  • Data Mining & Analysis (AREA)
  • Operations Research (AREA)
  • Algebra (AREA)
  • Databases & Information Systems (AREA)
  • Computer Hardware Design (AREA)
  • Amplifiers (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Networks Using Active Elements (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

一种积分电路(20),包含有:一运算放大器;一积分电容,耦接于该运算放大器的一输出端及一第一输入端;以及一可调式电阻模块,耦接于该运算放大器的该第一输入端与该积分电路的一积分输入端之间,该可调式电阻模块接收若干个控阻信号第一控制信号,以调整该可调式电阻模块的电阻值。提高了信噪比。

Description

积分电路及信号处理模块 【技术领域】
本发明涉及一种积分电路及信号处理模块,尤指一种可抑制旁波带(Sidelobe)的积分电路及信号处理模块。
【背景技术】
匹配滤波器(Match Filter)与混频器(Mixer)已广泛地应用于通讯系统与电容式触控系统中,一般来说,混频器可通过一乘法器实现,而产生一接收信号与一本地信号的相乘结果。另外,混频器另可通过具有高线性度及低噪声的一切换式混波器(Switching Mixer)来实现,切换式混波器可等效于将接收信号乘以一方波(即本地信号)。然而,无论是方波或正弦波在频谱上都具有较高的旁波带(Sidelobe)而引入额外噪声,而使得系统的信噪比(Signal to Noise Ratio,SNR)降低。为了解决旁波带引入噪声的问题,可于积分器前加入窗函数,如图1所示,一信号SIG1代表未加入窗函数之波形图,而一信号SIG2代表已加入一窗函数e之波形图,由图1可知,窗函数e可视为信号SIG2之一包迹(Envelop),而加入窗函数e可有效抑制旁波带所引入之噪声,增加对频带附近干扰的抵抗能力,进而提高系统信噪比。
窗函数的功能可利用数字积分器来实现,数字积分器可于不同时间区段使用不同的积分增益,以达到施加窗函数的功能。然而,数字积分器的输出频率较高,反倒不利于后端模拟数字转换器(Analog-to-Digital Converter,ADC)的设计,换句话说,后端模拟数字转换器需要更高的采样频率,始能精准地对数字积分器的输出信号进行采样,而增加电路的功耗以及复杂度。因此,现有技术实有改善之必要。
【发明内容】
因此,本发明的目的之一在于提供一种积分电路及信号处理模块,其可抑 制旁波带,以改善现有技术的缺点。
本发明公开了一种积分电路,该积分电路包含有一运算放大器;一积分电容,耦接于该运算放大器的一输出端及一第一输入端;以及一可调式电阻模块,耦接于该运算放大器的该第一输入端与该积分电路的一积分输入端之间,该可调式电阻模块接收若干个第一控制信號,以调整该可调式电阻模块的电阻值。
本发明另公开了一种积分电路,该积分电路包含有一运算放大器;一积分电容,耦接于该运算放大器的一输出端及一第一输入端;以及一切换电容模块,耦接于该运算放大器的该第一输入端与该积分电路的该积分输入端之间,该切换电容模块包含有一可调式电容模块,接收若干个第二控制信號,以调整该可调式电容模块的一第一端与一第二端之间之一电容值;一第一开关,耦接于该可调式电容模块的第一端;一第二开关,耦接于该第一端与一接地端之间;一第三开关,耦接于该第二端与该运算放大器的该第一输入端之间;以及一第四开关,耦接于该第二端与该接地端之间。
本发明另公开了一种信号处理模块,包含有一切换式混波器;一模拟数字转换器;一积分电路,耦接于该切换式混波器与该模拟数字转换器之间,该积分电路包含有一运算放大器;一积分电容,耦接于该运算放大器的一输出端及一第一输入端;以及一可调式模块,耦接于该运算放大器的该第一输入端与该积分电路的一积分输入端之间,该可调式模块受控于若干个信号,以调整该可调式模块的电阻值或一电容值。
本发明公开了一种积分电路,该积分电路包含有一第一运算放大器;一可调式积分电容模块,耦接于该第一运算放大器的一第一输入端与一输出端之间,该可调式积分电容模块包含有若干个积分电容选择单元,每一积分电容选择单元包含有一积分电容及至少一开关;以及一电压跟随模块,耦接于该可调式积分电容模块的该若干个电容选择单元;其中,该可调式积分电容模块接收若干个控制信号,以调整该第一输入端与该输出端之间的一电容值。
通过本发明提供的积分电路,其通过控制信号可控制可调式电阻模块,以 于不同时间区段中,调整可调式电阻模块的第一端与第二端之间的电阻值,进而于不同时间区段中,改变积分电路的积分增益;或者通过控制信号控制可调式电容模块,以于不同时间区段中,调整可调式电容模块的第一端与第二端之间的电容值,进而于不同时间区段中,改变积分电路的积分增益;本发明利用模拟积分电路实现窗函数的功能,其可于不同时间区段调整对应于各个时间区段的积分增益,进而实现降低旁波带所引入的噪声而提高信噪比。相较于现有技术,本发明之积分电路可降低模拟数字转换器对采样频率的需求,进而减低整体电路的功耗以及电路复杂度。
【附图说明】
图1为若干个波形图。
图2为本发明实施例一积分电路的示意图。
图3为图1的积分电路的一输出信号的波形图。
图4为本发明实施例一积分电路的示意图。
图5为本发明实施例一积分电路的示意图。
图6为本发明实施例一积分电路的示意图。
图7为本发明实施例一积分电路的示意图。
图8为本发明实施例一切换电容模块的示意图。
图9为本发明实施例一积分电路的示意图。
图10为本发明实施例一信号处理模块的示意图。
图11为本发明实施例一积分电路的示意图。
图12为本发明实施例一积分电路的示意图。
【具体实施方式】
本发明利用模拟积分电路实现窗函数的功能,其可于不同时间区段调整对应于各个时间区段的积分增益。请参考图2,图2为本发明实施例一积分电路 20的示意图,积分电路20为一电阻电容积分器(RC Integrator),其包含有一运算放大器Amp、一积分电容CI以及一可调式电阻模块VR。运算放大器Amp包含有一负输入端(标示有「-」号)、一正输入端(标示有「+」号)及一输出端,积分电容CI耦接于运算放大器Amp的负输入端与输出端之间。可调式电阻模块VR耦接于运算放大器Amp的负输入端与积分电路20的一积分输入端NIN之间,可调式电阻模块VR包含有电阻选择单元RU1~RUM,可调式电阻模块VR由电阻选择单元RU1~RUM相互并联(Connected in Parallel)而成,其中电阻选择单元RU1~RUM中任一电阻选择单元RUm包含有一电阻Rm以及一控阻开关SRm,控阻开关SRm受控于一控制信号ctrl_R_m,电阻选择单元RUm由电阻Rm与控阻开关SRm相互串联(Connected in Series)而成。换句话说,控制信号ctrl_R_1~ctrl_R_M可控制可调式电阻模块VR,以于不同时间区段中,调整可调式电阻模块VR的一第一端NR1与一第二端NR2之间之电阻值,进而于不同时间区段中,改变积分电路20的积分增益。
关于不同时间区段中积分电路20的积分增益的改变情况可进一步参考图3,图3绘示当积分电路20的一输入信号VIN为一直流(Direct Current,DC)信号时,积分电路20的一输出信号VOUT的波形图。由图3可知,对应于时间区段T1~T7,可藉由控制信号ctrl_R_1~ctrl_R_M调整可调式电阻模块VR的第一端NR1与第二端NR2之间之电阻值,使得积分电路20于时间区段T1~T7中具有不同的积分增益。为了实现窗函数,较佳地,时间区段T1、T7可具有最小的积分增益,时间区段T2、T6可具有次小的积分增益,而位于中央的时间区段T4可具有最大的积分增益。
另外,请参考图4,图4为本发明实施例一积分电路40的示意图,积分电路40与积分电路20相似,故相同组件沿用相同符号。与积分电路20不同的是,积分电路40为一切换电容积分器(Switched-Capacitor Integrator),积分电路40包含有一切换电容模块SCM,切换电容模块SCM耦接于运算放大器Amp的负输入端与积分电路40的积分输入端NIN之间,切换电容模块SCM包含有一可 调式电容模块VC以及开关SW1~SW4,开关SW1、SW2耦接于可调式电阻模块VC的一第一端NC1,开关SW3、SW4耦接于可调式电阻模块VC的一第二端NC2,开关SW2、SW4耦接于一接地端。可调式电容模块VC包含有电容选择单元CU1~CUN,可调式电容模块VC由电容选择单元CU1~CUN相互并联而成,其中电容选择单元CU1~CUN中任一电容选择单元CUn包含有一电容Cn以及一控容开关SCn,控容开关SCn受控于一控制信号ctrl_C_n,电容选择单元CUn由电容Cn与控容开关SCn相互串联而成。换句话说,控制信号ctrl_C_1~ctrl_C_N可用来控制可调式电容模块VC,以于不同时间区段中,调整可调式电容模块VC的第一端NC1与第二端NC2之间之电容值,进而于不同时间区段中,改变积分电路40的积分增益。
另外,开关SW1、SW2、SW3、SW4可受控于频率控制信号ph1、ph2,其中频率控制信号ph1、ph2为相互正交之频率控制信号(即频率控制信号ph1、ph2为高电位的时间不相互重迭),具体来说,于一实施例中,频率控制信号ph1可用来控制开关SW1、SW3的导通状态,而频率控制信号ph2可用来控制开关SW2、SW4的导通状态;于另一实施例中,频率控制信号ph1可用来控制开关SW1、SW4的导通状态,而频率控制信号ph2可用来控制开关SW2、SW3的导通状态。只要利用相互正交之频率控制信号ph1、ph2控制开关SW1、SW2、SW3、SW4的导通状态,皆符合本发明之要求且属于本发明之范畴。
由上述可知,积分电路20及积分电路40可分别通过可调式电阻模块VR及可调式电容模块VC,于不同时间区段调整可调式电阻模块VR的电阻值及可调式电容模块VC的电容值,换句话说,积分电路20及积分电路40可于不同时间区段中,改变积分电路20及积分电路40的积分增益,进而实现窗函数的效果。如此一来,积分电路20及积分电路40可降低旁波带(Sidelobe)所引入的噪声,进而提高整体信噪比(Signal to Noise Ratio,SNR)。
需注意的是,前述实施例系用以说明本发明之概念,本领域具通常知识者当可据以做不同之修饰,而不限于此。举例来说,于可调式电阻模块VR中,电 阻选择单元RU1~RUM以并联的方式相互连接,而电阻Rm与控阻开关SRm以串联的方式相互连接,于可调式电容模块VC中,电容选择单元CU1~CUN以并联的方式相互连接,而电容Cn与控容开关SCn以串联的方式相互连接,而不限于此。请参考图5,图5为本发明实施例一积分电路50的示意图。积分电路50与积分电路20相似,故相同组件沿用相同符号。与积分电路20不同的是,积分电路50包含一可调式电阻模块VR’,可调式电阻模块VR’包含有电阻选择单元RU1’~RUM’,可调式电阻模块VR’由电阻选择单元RU1’~RUM’相互串联而成,其中电阻选择单元RU1’~RUM’中任一电阻选择单元RUm’包含有一电阻Rm’以及一控阻开关SRm’,控阻开关SRm’受控于一控制信号ctrl_R_m’,电阻选择单元RUm’由电阻Rm’与控阻开关SRm’相互并联而成。同样地,请参考图6,图6为本发明实施例一积分电路60的示意图,积分电路60与积分电路20相似,故相同组件沿用相同符号。与积分电路20不同的是,积分电路60包含一切换电容模块SCM’,切换电容模块SCM’包含一可调式电容模块VC’,可调式电容模块VC’包含有电容选择单元CU1’~CUN’,可调式电容模块VC’由电容选择单元CU1’~CUN’相互串联而成,其中电容选择单元CU1’~CUN’中任一电容选择单元CUn’包含有一电容Cn’以及一控容开关SCn’,控容开关SCn’受控于一控制信号ctrl_C_n’,电容选择单元CUn’由电容Cn’与控容开关SCn’相互并联而成。
另外,积分电路可同时包含可调式电阻模块与可调式电容模块。举例来说,请参考图7,图7为本发明实施例一积分电路70的示意图。积分电路70与积分电路20相似,故相同组件沿用相同符号。积分电路70包含一可调式电阻模块700及一切换电容模块702,可调式电阻模块700及切换电容模块702皆耦接于运算放大器Amp的负输入端与积分电路70的积分输入端NIN之间,其中可调式电阻模块700可由可调式电阻模块VR或可调式电阻模块VR’来实现,切换电容模块702可由切换电容模块SCM或切换电容模块SCM’来实现,而不限于此。
另外,切换电容模块不限于以前述切换电容模块SCM或切换电容模块 SCM’来实现,切换电容模块可另包含一电阻耦接于开关SW1、SW3之间。举例来说,请参考图8,图8为本发明实施例一切换电容模块80的示意图。切换电容模块80与切换电容模块SCM、SCM’不同的是,切换电容模块80另包含一电阻单元R耦接于开关SW1、SW3之间,其中电阻单元R可为一单一电阻组件或是一可调式电阻模块,亦属于本发明之范畴。
另外,前述可调式电阻模块或切换电容模块皆应用于单端(Single-Ended)输入的积分电路,而不限于此,可调式电阻模块或切换电容模块亦可应用于差分(Diffferential)输入的积分电路。举例来说,请参考图9,图9为本发明实施例一全差分积分电路90的示意图。积分电路90接收差分输入信号VI+、VI-并产生差分输出信号VO+、VO-,积分电路90包含一全差分运算放大器FOP、积分电容CI、CI’以及可调式模块900、900’,可调式模块900与可调式模块900’皆可由可调式电阻模块VR、可调式电阻模块VR’、切换电容模块SCM或切换电容模块SCM’其中之一来实现,除此之外,可调式模块900与可调式模块900’亦可通过可调式电阻模块VR(或可调式电阻模块VR’)串接切换电容模块SCM(或切换电容模块SCM’)来实现,而不限于此。较佳地,可控制可调式模块900与可调式模块900’的电阻值或电容值为一致,以维持差分信号之平衡,进而增进全差分积分电路90的效能。
另外,积分电路90可应用于一信号处理模块中,请参考图10,图10为本发明实施例一信号处理模块12的示意图。信号处理模块12包含有一切换式混波器120、积分电路90以及一模拟数字转换器ADC,切换式混波器120接收差分信号VIN+、VIN-并产生差分输入信号VI+、VI-至积分电路90,模拟数字转换器ADC接收积分电路90所产生的差分输出信号VO+、VO-,并将模拟的差分输出信号VO+、VO-转换成数字信号供后端电路进行运算。切换式混波器120可包含开关S1~S4,开关S1、S2用来接收差分信号VIN-,开关S3、S4用来接收差分信号VIN+,开关S1、S4耦接于积分电路90的一第一输入端以传递差分输入信号VI-至积分电路90,开关S2、S3耦接于积分电路90的一第二输入 端以传递差分输入信号VI+至积分电路90。
另外,前述积分电路中耦接于运算放大器Amp输入端与输出端之间的积分电容均以单一电容组件来实现,而不限于此,亦可利用可调式电容模块来实现耦接于运算放大器Amp输入端与输出端之间的积分电容。请参考图11,图11为本发明实施例一积分电路14之示意图,积分电路14包含一可调式积分电容模块140、一电压跟随模块142以及运算放大器Amp。可调式积分电容模块140耦接于运算放大器Amp的正、负输入端与输出端之间,电压跟随模块142耦接于可调式积分电容模块140。详细来说,可调式积分电容模块140包含积分电容选择单元CIU1~CIUN,可调式积分电容模块140可视为由积分电容选择单元CU1~CUN相互并联而成,积分电容选择单元CIU1~CIUN中任一积分电容选择单元CIUn包含有一积分电容CIn以及开关Mn、Jn,积分电容CIn与开关Mn、Jn相互串连,积分电容CIn透过开关Mn耦接于运算放大器Amp的正、负输入端,积分电容CIn透过开关Jn耦接于运算放大器Amp的输出端。
另外,电压跟随模块142包含有开关H1~HN、K1~KN以及一电压跟随电路144,电压跟随电路144包含一运算放大器OP,运算放大器OP的一负输入端(标示有「-」号)耦接于运算放大器OP的一输出端,运算放大器OP的输出端耦接于开关K1~KN,而运算放大器OP的一正输入端(标示有「+」号)耦接于开关H1~HN。另外,电压跟随模块142具有节点ND1~NDN,开关H1~HN分别耦接于开关K1~KN于节点ND1~NDN。换句话说,开关H1~HN中任一开关Hn的一端耦接于节点NDn,开关Hn的另一端耦接于运算放大器OP的正输入端,开关K1~KN中任一开关Kn的一端耦接于节点NDn,开关Kn的另一端耦接于运算放大器OP的输出端,节点ND1~NDN中每一节点NDn耦接于积分电容CIn与开关Jn之间。开关M1~MN、J1~JN、H1~HN、K1~KN可接收并受控于若干个控制信号(未绘示于图11)而进行积分操作,该若干个控制信号可于不同时间区段中改变积分电路14的积分增益,以调整运算放大器Amp的负输入端与输出端之间的一电容值,进而以实现窗函数的功能。
积分电路14的操作细节简述如下。当积分电路14对积分电容CI1~CIN中一积分电容CIp进行积分时,该若干个控制信号控制开关H1~HN、K1~KN皆为断路(Cutoff),另外,开关J1~JN中除了对应于积分电容CIp-的一开关Jp为导通(Conducted)之外,该若干个控制信号控制其余开关J1~Jp-1、Jp+1~JN为断路,另外,该若干个控制信号控制开关M1~MN中对应于积分电容CIp-的一开关Mp导通积分电容CIp-与运算放大器Amp的负输入端之间的连结,除了开关Mp之外,该若干个控制信号控制其余开关M1~Mp-1、Mp+1~MN皆导通积分电容与运算放大器Amp的正输入端之间的连结。当积分电路14即将由积分电容CIp切换至对积分电容CI1~CIN中另一积分电容CIq进行积分之前,该若干个控制信号将对应于积分电容CIp的开关Hp以及对应于积分电容CIq的开关Kq闭合(即开关Hp、Kq为导通),其余开关H1~Hp-1、Hp+1~HN、K1~Kq-1、Kq+1~KN皆为断路。如此一来,于不同时间区段中,可调整运算放大器Amp的负输入端与输出端之间的电容值,而使积分电路14具有不同的积分增益,进而实现窗函数的功能。
另外,积分电路14中,可调式积分电容模块140可视为由积分电容选择单元CIU1~CIUN相互并联而成,而不限于此。请参考图12,图12为本发明实施例一积分电路24之示意图,积分电路24与积分电路14相似,故相同组件沿用相同符号。与积分电路14不同的是,积分电路24包含一可调式积分电容模块240,可调式积分电容模块240包含积分电容选择单元CIU1’~CIUN’,可调式积分电容模块240由积分电容选择单元CIU1’~CIUN’相互串联而成。积分电容选择单元CIU1’~CIUN’中任一积分电容选择单元CIUn’包含有一积分电容CIn’以及开关Mn’、Ln’、Jn’,积分电容CIn’与开关Mn’、Ln’相互串联,即积分电容CIn’与开关Mn’、Ln’形成一串行,而开关Jn’与积分电容CIn’、开关Mn’、Ln’所形成的串行相互并联。
积分电路24的操作细节简述如下。当积分电路24对积分电容CI1’~CIN’中一积分电容CIp’进行积分时,开关H1~HN、K1~KN皆为断路,开关J1’~ JN’中除了对应于积分电容CIp’-的开关Jp’为断路之外,其余开关J1’~Jp-1’、Jp+1’~JN’皆为导通,另外,开关L1’~LN’中对应于积分电容CIp’-的开关Lp’为导通,开关M1’~MN’中对应于积分电容CIp-’的一开关Mp’导通积分电容CIp-’与运算放大器Amp的负输入端之间的连结。当积分电路24即将由积分电容CIp’切换至对积分电容CI1’~CIN’中另一积分电容CIq’进行积分之前,将对应于积分电容CIp’的开关Hp以及对应于积分电容CIq’的开关Kq闭合(即开关Hp、Kq为导通),其余开关H1~Hp-1、Hp+1~HN、K1~Kq-1、Kq+1~KN皆为断路。另外,开关M1’~MN’中对应于积分电容CIq’的一开关Mq’导通积分电容CIq-’与运算放大器Amp的正输入端之间的连结。如此一来,于不同时间区段中,可调整运算放大器Amp的负输入端与输出端之间的电容值,而使积分电路24具有不同的积分增益,进而实现窗函数的功能。
需注意的是,前述实施例系用以说明本发明之优选实施例,但不限于此。举例来说,图11中当积分电容CIq没有进行积分时,其对应开关Mq耦接于运算放大器Amp的正输入端。另一实施例中(未绘出),Mq可耦接于任意参考电压,而此参考电压不需要与运算放大器Amp的正输入端相同,也可积分电路14具有不同的积分增益,进而实现窗函数的功能。同理,图12中的开关M1’~MN’在其对应积分电容没有进行积分时,也可耦接于任意参考电压,利用积分电路24实现窗函数的功能。
综上所述,本发明透过可调式电阻模块或可调式电容模块,于不同时间区段中改变积分电路的积分增益,以实现窗函数的功能,进而降低旁波带所引入的噪声而提高信噪比。相较于现有技术,本发明之积分电路可降低模拟数字转换器对采样频率的需求,进而减低整体电路的功耗以及电路复杂度。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (26)

  1. 一种积分电路,包含有:
    一运算放大器;
    一积分电容,耦接于该运算放大器的一输出端及一第一输入端;以及
    一可调式电阻模块,耦接于该运算放大器的该第一输入端与该积分电路的一积分输入端之间,该可调式电阻模块接收若干个第一控制信号,以调整该可调式电阻模块的电阻值。
  2. 如权利要求1所述的积分电路,其中该可调式电阻模块包含有若干个电阻选择单元,分别受控于该若干个第一控制信号,每一电阻选择单元包含有:
    一电阻;以及
    一控阻开关,耦接于该电阻。
  3. 如权利要求2所述的积分电路,其中该若干个电阻选择单元之间以并联的方式相互耦接,每一电阻选择单元中的该电阻与该控阻开关串联。
  4. 如权利要求2所述的积分电路,其中该若干个电阻选择单元之间以串联的方式相互耦接,该每一电阻选择单元中的该电阻与该控阻开关相互并联。
  5. 如权利要求1所述的积分电路,另包含一切换电容模块,耦接于该运算放大器的该第一输入端与该积分电路的该积分输入端之间,该切换电容模块包含有:
    一可调式电容模块,接收若干个第二控制信号,以调整该可调式电容模块的第一端与第二端之间的电容值;
    一第一开关,耦接于該可调式电容模块的该第一端;
    一第二开关,耦接于該可调式电容模块的该第一端与一接地端之间;
    一第三开关,耦接于該可调式电容模块的该第二端与该运算放大器的该第一输入端之间;以及
    一第四开关,耦接于該可调式电容模块的该第二端与该接地端之间。
  6. 如权利要求5所述的积分电路,其中该可调式电容模块包含有若干个电容选择单元,分别受控于若干个第二控制信号,以调整该可调式电容模块的电容值;
    每一电容选择单元包含有:
    一电容;以及
    一控容开关,耦接于该电容。
  7. 如权利要求6所述的积分电路,其中所述若干个电容选择单元之间以并联的方式相互耦接,该每一电容选择单元中的该电容与该控容开关串联;或者其中所述若干个电容选择单元之间以串联的方式相互耦接,该每一电容选择单元中的该电容与该控阻开关相互并联。
  8. 如权利要求5所述的积分电路,其中该切换电容模块另包含:
    至少一电阻单元,耦接于该第一开关与该第三开关之间。
  9. 一种积分电路,包含有:
    一运算放大器;
    一积分电容,耦接于该运算放大器的一输出端及一第一输入端;以及
    一切换电容模块,耦接于该运算放大器的该第一输入端与该积分电路的该积分输入端之间,该切换电容模块包含有:
    一可调式电容模块,接收若干个控制信号,以调整该可调式电容模块的一第一端与一第二端之间之一电容值;
    一第一开关,耦接于該可调式电容模块的该第一端;
    一第二开关,耦接于該可调式电容模块的该第一端与一接地端之间;
    一第三开关,耦接于該可调式电容模块的该第二端与该运算放大器的该第一输入端之间;以及
    一第四开关,耦接于該可调式电容模块的该第二端与该接地端之间。
  10. 如权利要求9所述的积分电路,其中该可调式电容模块包含有若干个电容选择单元,分别受控于该若干个控制信号,每一电容选择单元包含有:
    一电容;以及
    一控容开关,耦接于该电容。
  11. 如权利要求10所述的积分电路,其中所述若干个电容选择单元之间以并联的方式相互耦接,该每一电容选择单元中的该电容与该控容开关串联;或者其中所述若干个电容选择单元之间以串联的方式相互耦接,该每一电容选择单元中的该电容与该控阻开关相互并联。
  12. 如权利要求9所述的积分电路,其中该切换电容模块另包含:
    至少一电阻单元,耦接于该第一开关与该第三开关之间。
  13. 一种信号处理模块,包含有:
    一切换式混波器;
    一模拟数字转换器;
    一积分电路,耦接于该切换式混波器与该模拟数字转换器之间,该积分电路包含有:
    一运算放大器;
    一积分电容单元,耦接于该运算放大器的一输出端及一第一输入端;以及
    一可调式模块,耦接于该运算放大器的该第一输入端与该积分电路的一积分输入端之间,该可调式模块受控于若干个信号,以调整该可调式模块的电阻值或电容值。
  14. 如权利要求13所述的信号处理模块,其中该可调式模块包含一可调式电阻模块,该可调式电阻模块接收若干个第一控制信号,以调整该可调式电阻模块的电阻值。
  15. 如权利要求14所述的信号处理模块,其中该可调式电阻模块包含有若干个电阻选择单元,分别受控于该若干个第一控制信号,每一电阻选择单元包含有:
    一电阻;以及
    一控阻开关,耦接于该电阻。
  16. 如权利要求15所述的信号处理模块,其中所述若干个电阻选择单元之间以并联的方式相互耦接,每一电阻选择单元中的该电阻与该控阻开关串联信号;或者所述若干个电阻选择单元之间以串联的方式相互耦接,该每一电阻选择单元中的该电阻与该控阻开关相互并联。
  17. 如权利要求13所述的信号处理模块,其中该可调式模块包含一切换电容模块,耦接于该运算放大器的该第一输入端与该积分电路的该积分输入端之间,该切换电容模块包含有:
    一可调式电容模块,接收若干个第二控制信号,以调整该可调式电容模块的一第一端与一第二端之间之一电容值;
    一第一开关,耦接于该第一端;
    一第二开关,耦接于该第一端与一接地端之间;
    一第三开关,耦接于该第二端与该运算放大器的该第一输入端之间;以及
    一第四开关,耦接于该第二端与该接地端之间。
  18. 如权利要求17所述的信号处理模块,其中该可调式电容模块包含有若干个电容选择单元,分别受控于该若干个第二控制信号,每一电容选择单元包含有:
    一电容;以及
    一控容开关,耦接于该电容。
  19. 如权利要求18所述的信号处理模块,其中所述若干个电容选择单元之间以并联的方式相互耦接,该每一电容选择单元中的该电容与该控容开关串联信号;或者其中所述若干个电容选择单元之间以串联的方式相互耦接,该每一电容选择单元中的该电容与该控阻开关相互并联。
  20. 如权利要求17所述的信号处理模块,其中该切换电容模块另包含:
    至少一电阻单元,耦接于该第一开关与该第三开关之间。
  21. 一种积分电路,包含有:
    一第一运算放大器;
    一可调式积分电容模块,耦接于该第一运算放大器的一第一输入端与一输出端之间,该可调式积分电容模块包含有若干个积分电容选择单元,每一积分电容选择单元包含有一积分电容及至少一开关;以及
    一电压跟随模块,耦接于该可调式积分电容模块的该若干个电容选择单元;
    其中,该可调式积分电容模块接收若干个控制信号,以调整该第一输入端与该输出端之间的一电容值。
  22. 如权利要求21所述的积分电路,其中该电压跟随模块具有若干个节点,该若干个节点分别电性连接于该若干个电容选择单元的该积分电容。
  23. 如权利要求22所述的积分电路,其中该电压跟随模块包含一电压跟随电路,该若干个节点的每一节点通过一第一开关耦接至该电压跟随电路的一输入端并且通过一第二开关耦接至该电压跟随电路的一输出端。
  24. 如权利要求23所述的积分电路,其中该电压跟随电路包含一第二运算放大器,其中该第二运算放大器的一第一输入端电性连接于该第二运算放大器的一输出端,该运算放大器的一第二输入端为该电压跟随电路的该输入端,该运算放大器的一输出端为该电压跟随电路的该输出端。
  25. 如权利要求21所述的积分电路,其中该若干个积分电容选择单元之间以并联的方式相互耦接。
  26. 如权利要求21所述的积分电路,其中该若干个积分电容选择单元之间以串联的方式相互耦接。
CN201680000590.5A 2016-04-01 2016-04-01 积分电路及信号处理模块 Active CN107850970B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2016/078308 WO2017166286A1 (zh) 2016-04-01 2016-04-01 积分电路及信号处理模块

Publications (2)

Publication Number Publication Date
CN107850970A true CN107850970A (zh) 2018-03-27
CN107850970B CN107850970B (zh) 2021-04-27

Family

ID=59962518

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201680000590.5A Active CN107850970B (zh) 2016-04-01 2016-04-01 积分电路及信号处理模块
CN201780000819.XA Active CN107438951B (zh) 2016-04-01 2017-03-31 窗函数处理模块

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201780000819.XA Active CN107438951B (zh) 2016-04-01 2017-03-31 窗函数处理模块

Country Status (5)

Country Link
US (2) US20180026608A1 (zh)
EP (2) EP3252581A4 (zh)
KR (2) KR20170131380A (zh)
CN (2) CN107850970B (zh)
WO (2) WO2017166286A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170131380A (ko) 2016-04-01 2017-11-29 선전 구딕스 테크놀로지 컴퍼니, 리미티드 적분 회로 및 신호처리 모듈
US10644675B2 (en) * 2017-10-02 2020-05-05 Robert Bosch Gmbh Switched resistance device with reduced sensitivity to parasitic capacitance
WO2020058885A1 (en) * 2018-09-20 2020-03-26 Sendyne Corporation Improved analog computing using dynamic amplitude scaling and methods of use
CN111565032B (zh) * 2019-02-13 2023-11-10 上海耕岩智能科技有限公司 信号转换电路及信号读出电路架构
US10733391B1 (en) * 2019-03-08 2020-08-04 Analog Devices International Unlimited Company Switching scheme for low offset switched-capacitor integrators
US11226706B2 (en) 2020-01-13 2022-01-18 Cypress Semiconductor Corporation Low-emissions touch controller
US11307712B2 (en) * 2020-04-07 2022-04-19 Cypress Semiconductor Corporation Systems, methods, and devices for capacitive sensing with sinusoidal demodulation

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110043279A1 (en) * 2009-08-18 2011-02-24 Ricoh Company, Ltd. Electronic volume circuit
US20120218020A1 (en) * 2011-02-25 2012-08-30 Maxim Integrated Products, Inc. Calibration for mixed-signal integrator architecture
CN103391069A (zh) * 2012-05-08 2013-11-13 精工爱普生株式会社 电路装置及电子设备
US20140009431A1 (en) * 2012-07-09 2014-01-09 Samsung Electro-Mechanics Co., Ltd. Capacitance sensing apparatus and method, and touch screen apparatus
CN203909739U (zh) * 2013-03-13 2014-10-29 3M创新有限公司 触敏设备
CN104238846A (zh) * 2013-06-20 2014-12-24 财团法人工业技术研究院 触控装置及感测补偿方法

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5245646A (en) * 1992-06-01 1993-09-14 Motorola, Inc. Tuning circuit for use with an integrated continuous time analog filter
EP0678980B1 (en) * 1994-04-21 1999-08-04 STMicroelectronics S.r.l. Low distortion circuit with switched capacitors
FR2879373A1 (fr) * 2004-12-14 2006-06-16 St Microelectronics Sa Autoajustement de cellules rc dans un circuit
TWI397843B (zh) * 2009-10-30 2013-06-01 Orise Technology Co Ltd 用於觸控面板之偵測電路
JP5834377B2 (ja) * 2010-01-13 2015-12-24 富士通株式会社 フィルタ回路
JP2011188250A (ja) * 2010-03-09 2011-09-22 Renesas Electronics Corp 時定数調整回路
CN101873182A (zh) * 2010-06-17 2010-10-27 复旦大学 一种快速多分辨率频谱感知模块
CN102299716A (zh) * 2010-06-22 2011-12-28 君曜科技股份有限公司 取样保持电路及其触控感测装置
JP5622596B2 (ja) 2011-01-13 2014-11-12 アルプス電気株式会社 容量検出装置
CN102707821B (zh) * 2011-03-28 2015-04-22 深圳市汇顶科技股份有限公司 触摸检测装置的降噪处理方法及系统
KR101919056B1 (ko) * 2011-04-28 2018-11-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 회로
US8766939B2 (en) * 2012-01-09 2014-07-01 Broadcom Corporation Highly configurable analog preamp with analog to digital converter
US9141239B2 (en) * 2012-02-07 2015-09-22 Zinitix Touch screen device, and driving device and driving method for touch panel using predetermined binary sequences
US8982093B2 (en) * 2012-12-20 2015-03-17 Broadcom Corporation Capacitive touch sensing system with interference rejection
CN203014760U (zh) * 2012-12-31 2013-06-19 上海贝岭股份有限公司 有源滤波器
WO2014135194A1 (en) * 2013-03-04 2014-09-12 Advantest (Singapore) Pte. Ltd. Switchable signal routing circuit
US9001066B2 (en) * 2013-05-06 2015-04-07 Rajkumari Mohindra PAPR optimized OFDM touch engine with tone spaced windowed demodulation
US20150180493A1 (en) * 2013-12-23 2015-06-25 Yu-Ren Liu Capacitor Sensor Circuit with Rectifier and Integrator
CN106575183B (zh) * 2014-08-25 2020-02-14 3M创新有限公司 干扰减少的基于电容的触摸设备
CN204386337U (zh) * 2015-01-09 2015-06-10 成都数云科技有限公司 一种温控自动开关窗控制电路
JP6518322B2 (ja) * 2015-04-22 2019-05-22 オリンパス株式会社 半導体装置
KR20170131380A (ko) 2016-04-01 2017-11-29 선전 구딕스 테크놀로지 컴퍼니, 리미티드 적분 회로 및 신호처리 모듈

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110043279A1 (en) * 2009-08-18 2011-02-24 Ricoh Company, Ltd. Electronic volume circuit
US20120218020A1 (en) * 2011-02-25 2012-08-30 Maxim Integrated Products, Inc. Calibration for mixed-signal integrator architecture
CN103391069A (zh) * 2012-05-08 2013-11-13 精工爱普生株式会社 电路装置及电子设备
US20140009431A1 (en) * 2012-07-09 2014-01-09 Samsung Electro-Mechanics Co., Ltd. Capacitance sensing apparatus and method, and touch screen apparatus
CN203909739U (zh) * 2013-03-13 2014-10-29 3M创新有限公司 触敏设备
CN104238846A (zh) * 2013-06-20 2014-12-24 财团法人工业技术研究院 触控装置及感测补偿方法

Also Published As

Publication number Publication date
US20180026608A1 (en) 2018-01-25
KR20170126467A (ko) 2017-11-17
CN107438951A (zh) 2017-12-05
EP3267298A4 (en) 2018-04-18
EP3267298B1 (en) 2020-11-18
KR101965274B1 (ko) 2019-04-03
CN107438951B (zh) 2020-12-15
CN107850970B (zh) 2021-04-27
WO2017166286A1 (zh) 2017-10-05
WO2017167297A1 (zh) 2017-10-05
KR20170131380A (ko) 2017-11-29
US10367478B2 (en) 2019-07-30
US20180013410A1 (en) 2018-01-11
EP3252581A1 (en) 2017-12-06
EP3252581A4 (en) 2018-04-18
EP3267298A1 (en) 2018-01-10

Similar Documents

Publication Publication Date Title
CN107850970A (zh) 积分电路及信号处理模块
CN101399550B (zh) 离散时间可编程增益adc输入电路及方法
KR100190766B1 (ko) 고조파 왜곡을 감소시킨 스위치드 캐패시터 디지탈-아날로그변환기
US6573785B1 (en) Method, apparatus, and system for common mode feedback circuit using switched capacitors
CN107135002B (zh) 开关电容输入电路、开关电容放大器和开关电容电压比较器
US20110210763A1 (en) Common-mode insensitive sampler
US20130214951A1 (en) Sigma-delta modulators with excess loop delay compensation
EP2945292A1 (en) Improved radio receiver
CN101447790A (zh) 离散时间可编程增益adc输入电路及方法
US10069507B1 (en) Mismatch and reference common-mode offset insensitive single-ended switched capacitor gain stage
EP3044874A1 (en) Circuits and methods for switched-mode operational amplifiers
CN104639068A (zh) 一种开关电容实现的线性可编程增益放大器
US7323931B2 (en) System and method for operating a feedback network
EP1315290B1 (en) Pseudo-differential amplifier and analog-to-digital converter using the same
TW201601468A (zh) 經改良的無線電接收器
US20070120595A1 (en) Increasing the common mode range of a circuit
EP0415080A2 (en) Device for converting unbalanced analog electric signals into fully-differential signals
EP3570436A1 (en) Mismatch and reference common-mode offset insensitive single-ended switched capacitor gain stage with reduced capacitor mismatch sensitivity
CN102498672A (zh) 包括门坎值产生电路的集成电路、电子装置以及方法
US20070290896A1 (en) Integrator current matching
US20100225509A1 (en) Analog-digital converter with pipeline architecture associated with a programmable gain amplifier
US11115042B1 (en) Low pass filter embedded digital-to-analog converter
US5760728A (en) Input stage for an analog-to-digital converter and method of operation thereof
CN111969963A (zh) 前置放大器
CN111446946B (zh) 一种单端输出的低噪声全差分开关电容滤波器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant