CN107731829B - 3d nand闪存的接触窗形成方法及接触窗结构 - Google Patents
3d nand闪存的接触窗形成方法及接触窗结构 Download PDFInfo
- Publication number
- CN107731829B CN107731829B CN201710726107.8A CN201710726107A CN107731829B CN 107731829 B CN107731829 B CN 107731829B CN 201710726107 A CN201710726107 A CN 201710726107A CN 107731829 B CN107731829 B CN 107731829B
- Authority
- CN
- China
- Prior art keywords
- contact hole
- silicon nitride
- dielectric layer
- wall
- forming method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 53
- 229910052581 Si3N4 Inorganic materials 0.000 claims abstract description 60
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims abstract description 50
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims abstract description 30
- 229910052721 tungsten Inorganic materials 0.000 claims abstract description 30
- 239000010937 tungsten Substances 0.000 claims abstract description 30
- 238000005530 etching Methods 0.000 claims abstract description 29
- 239000000758 substrate Substances 0.000 claims abstract description 24
- 229910052751 metal Inorganic materials 0.000 claims abstract description 13
- 239000002184 metal Substances 0.000 claims abstract description 13
- 239000000463 material Substances 0.000 claims abstract description 11
- 238000005498 polishing Methods 0.000 claims abstract description 9
- 238000001465 metallisation Methods 0.000 claims abstract description 4
- 230000002093 peripheral effect Effects 0.000 claims description 9
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical group O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 8
- 238000000151 deposition Methods 0.000 claims description 6
- PQZSQOYXZGDGQW-UHFFFAOYSA-N [W].[Pb] Chemical compound [W].[Pb] PQZSQOYXZGDGQW-UHFFFAOYSA-N 0.000 claims description 5
- 230000008021 deposition Effects 0.000 claims description 5
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 4
- 239000000377 silicon dioxide Substances 0.000 claims description 4
- 238000003860 storage Methods 0.000 claims description 4
- 239000000126 substance Substances 0.000 claims description 4
- 229910003978 SiClx Inorganic materials 0.000 claims description 2
- 229910052757 nitrogen Inorganic materials 0.000 claims description 2
- 230000000149 penetrating effect Effects 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 40
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 3
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000009738 saturating Methods 0.000 description 2
- DZKDPOPGYFUOGI-UHFFFAOYSA-N tungsten(iv) oxide Chemical compound O=[W]=O DZKDPOPGYFUOGI-UHFFFAOYSA-N 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 238000007521 mechanical polishing technique Methods 0.000 description 1
- 210000003205 muscle Anatomy 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 239000013049 sediment Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 229910001934 tungsten pentoxide Inorganic materials 0.000 description 1
- CMPGARWFYBADJI-UHFFFAOYSA-L tungstic acid Chemical compound O[W](O)(=O)=O CMPGARWFYBADJI-UHFFFAOYSA-L 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
- H10B43/35—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本发明涉及一种接触窗形成方法和接触窗结构,接触窗形成方法包括:提供衬底,在衬底表面沉积介质层;第一次刻蚀,形成贯穿介质层、并伸入衬底上部一定距离的第一接触孔洞;生长,在第一接触孔洞的内壁生长氮化硅内墙;第二次刻蚀,在衬底表面的基质层形成第二接触孔洞,保证第二接触孔洞的刻蚀对氮化硅和介质层材料具有高选择比;回刻,去掉在第一接触孔洞的底部内壁生长的部分氮化硅内墙,生成氮化硅侧墙;钨插塞‑化学机械抛光,形成第一接触窗和第二接触窗。本发明通过在刻蚀形成某一接触窗的接触孔洞之前,先在已生成的另一接触窗的接触孔洞内生长氮化硅侧墙,保护了该在先生成的接触孔洞的内壁的完整性,保证3DNAND闪存的接触窗结构的可靠性以及IC电路的金属互联。
Description
技术领域
本发明涉及半导体的制造工艺领域,特别涉及3D NAND闪存的接触窗形成方法和接触窗结构。
背景技术
3D NAND闪存的接触窗形成方法不同于传统的二维芯片制造中的接触窗形成方法,3D NAND闪存包括外围电路区域和核心存储区域,其接触窗不仅需要将外围电路区域中的器件引出互联,还需要将核心存储区域的存储单元通过钨引线引出,这就要求3D NAND闪存的接触窗形成方法需要进行两步或多步蚀刻工艺分别形成接触窗,才能将两种区域的器件单元做出引线引出,但是两步或者多步蚀刻工艺带来的后果是,后一步进行的蚀刻会对先一步蚀刻生成的接触孔洞的孔壁造成损伤,进而影响电路可靠性甚至影响电路的互联。
目前习惯采用多步蚀刻多步化学机械抛光(CMP)工艺避免以上问题,就是在完成每一步蚀刻后就对此步生成的接触孔洞进行钨插塞(W Plug),直至完成一次化学机械抛光工艺。这种工艺流程保证了已经形成的接触窗的接触孔洞不会直接接触后面蚀刻过程中的气体环境,因此不会产生损伤,但是工艺流程过于复杂,工艺挑战大,而且成本高。
发明内容
本发明的目的是为解决以上问题的至少一个,本发明提供一种接触窗形成方法和接触窗结构,该方法能够保证3D NAND闪存的接触窗的接触孔洞内壁的光滑和完整性。
根据本发明的一个方面提供一种3D NAND闪存的接触窗形成方法,其特征在于,方法包括:
提供衬底,在衬底表面沉积介质层。
第一次刻蚀,形成贯穿介质层、并伸入衬底上部一定距离的第一接触孔洞。
生长,向第一接触孔洞内沉积氮化硅,使得第一接触孔洞的底壁和侧壁生成氮化硅内墙,保证在沉积氮化硅过程中,介质层表面不产生或仅产生厚度为4nm以下的多余氮化硅。
第二次刻蚀,保证第二次刻蚀的方法对氮化硅和介质层的材料具有高度的选择比,从而能够穿透介质层表面的多余氮化硅,并在介质层内部形成第二接触孔洞,同时不穿透氮化硅内墙,第二接触孔洞的深度小于第一接触孔洞的深度。
在第二次刻蚀之后回刻,去除生长在第一接触孔洞的底壁的氮化硅,形成在第一接触孔洞侧壁生长的氮化硅侧墙。
以及钨插塞-化学机械抛光,在第一接触孔洞和第二接触孔洞内沉积钨,并进行化学机械抛光,去除介质层表面沉积的微量氮化硅和钨,形成第一接触窗和第二接触窗。
其中,氮化硅侧墙的厚度大于60埃,且位于第一接触孔洞内的氮化硅侧墙的顶端厚度和底端厚度的比值(S/C)大于75%。
其中,第一接触孔洞的底部关键尺寸大于100nm,第一接触孔洞的顶部关键尺寸大于150nm。
其中,介质层的成份为二氧化硅。
其中,第一接触孔洞位于3D NAND闪存的外围电路区域,第二接触孔洞位于3DNAND闪存的核心存储区域,第二接触孔洞位于介质层的内部,并与位于介质层内部的钨引线连通。
根据本发明的另一方面,提供该形成方法形成的接触窗结构,包括内部设有金属钨插塞的第一接触孔洞,第一接触孔洞位于3D NAND闪存的外围电路区域;以及内部设有金属钨插塞的第二接触孔洞,第二接触孔洞位于3D NAND闪存的核心存储区域。
其中,第一接触孔洞的侧壁贴设有氮化硅内墙层,氮化硅内墙层的与第一接触孔洞的内壁相对的一侧与内部对应设置的金属钨插塞的外周贴合;第二接触孔洞的内壁与内部对应设置的金属钨插塞的外周贴合。
本发明具有以下有益效果:
1.本发明通过在进行后一接触窗的接触孔洞刻蚀前,预先于在先刻蚀成的接触孔洞内壁生长氮化硅保护墙,并选择对作为侧墙的氮化硅和作为介质层的二氧化硅具有高选择比的方法第二次刻蚀,利用氮化硅保护墙保护了在先形成的接触孔洞内壁,保证了3DNAND闪存接触窗的可靠性;同时本发明加入回刻步骤,去除位于在先接触孔洞底壁的导电性能弱的部分氮化硅保护墙,保证了IC电路的金属互联。
2.本发明的接触窗的形成方法,工艺简化,操作简单,工艺成本低。
附图说明
通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本发明的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:
图1和图2示出了传统工艺生成的接触窗的内壁结构;
图3示出了本实施方式的接触窗形成工艺的流程图;
图4a~4e示出了本实施方式的接触窗形成工艺的结构流程图;
图中,1.衬底,2.介质层,10.第一接触孔洞,20.第二接触孔洞,210.钨引线,11.氮化硅侧墙。
具体实施方式
下面将参照附图更详细地描述本公开的示例性实施方式。虽然附图中显示了本公开的示例性实施方式,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施方式所限制。相反,提供这些实施方式是为了能够更透彻地理解本公开,并且能够将本公开的范围完整的传达给本领域的技术人员。
近年来,由于平面存储器的发展遭遇各种挑战,物理极限、显影技术极限以及存储电子密度极限等等,3D NAND闪存得到了重大发展,成为研发的主流方向。但是由于3D NAND闪存的结构特性,导致在衬底上多个区域均需生成接触窗进行电路互联,因此在工艺上需要在衬底的介质层上进行两步或多步刻蚀,这样导致进行后一步刻蚀时,对先刻蚀形成的接触窗的接触孔洞内壁进行破坏,具体如图1和图2所示。
基于以上问题,如图3所示,本发明的实施方式提供了一种3D NAND闪存的接触窗形成方法。如图1所示,该形成方法具体包括以下步骤:
提供衬底,在衬底表面沉积介质层;
第一次刻蚀,形成贯穿介质层、并伸入衬底上部一定距离的第一接触孔洞;
生长,向第一接触孔洞内沉积氮化硅,使得第一接触孔洞的底壁和侧壁生成氮化硅内墙,保证在沉积氮化硅过程中,介质层表面不产生或仅产生厚度为4nm以下的多余氮化硅;
第二次刻蚀,保证第二次刻蚀的方法对氮化硅和介质层的材料具有高度的选择比,从而能够穿透介质层表面的多余氮化硅,并在介质层内部形成第二接触孔洞,同时不穿透氮化硅内墙,第二接触孔洞的深度小于第一接触孔洞的深度。
第二次刻蚀之后回刻,去除生长在第一接触孔洞的底壁的氮化硅,形成在第一接触孔洞侧壁生长的氮化硅侧墙。
钨插塞-化学机械抛光,在第一接触孔洞和第二接触孔洞内沉积钨,并进行化学机械抛光,去除介质层表面沉积的微量氮化硅和钨,形成第一接触窗和第二接触窗。
下面将结合图4a~4e,通过具体实施例的方式,对本实施方式提供的技术方案进行具体的解释,其中图4a~4e为本申请的接触窗形成工艺的结构流程图,同时4a~4e中的每一图分别表示在对应步骤发生的结构变化。
如图4a所示,其对应图3的提供衬底和第一次刻蚀两个步骤。其中图中虚线仅作为对区域进行区分,不具备实际意义。在3D NAND闪存中,首先提供半导体衬底1,在衬底1的表面沉积有介质层2,通过在位于3D NAND闪存的外围电路区域的介质层2沉积光刻胶,并以光刻胶作为掩膜进行刻蚀,形成第一接触孔洞10。第一接触孔洞贯穿介质层2并延伸至衬底1的上部的一定距离处,在衬底的上部形成槽沟。
正常情况下,3D NAND闪存沿水平某一方向,依次分为外围电路区域和核心存储区域,图中以虚线对两个区域进行区分,其中设置有钨引线210的区域表示为核心存储区域。需要说明的是,图中虚线仅作为对3D NAND闪存的外围电路区域和核心存储区域进行区分,不具备实际意义。
第一接触孔洞的底部的关键尺寸(Critical Dimension,简称CD)大于100nm,第一接触孔洞的顶部的关键尺寸大于150nm。以上尺寸能够满足后续步骤中氮化硅内墙生长和钨插塞的空间需求。
需要说明的是,3D NAND闪存的半导体衬底的材质,需根据应用具体选取,虽常用为硅,但在本申请中并没有具体限制。另外,形成第一接触孔洞10的刻蚀方法,为常见干、湿法刻蚀中的一种,在本申请中同样不做限定。
如图4b所示,其对应图3的生长步骤,在第一接触孔洞10的内壁(包括底壁和侧壁)生长一层氮化硅内墙。由于氮化硅内墙的生长通常由位于介质层2表面的第一接触孔洞10的开口向槽底进行沉积,因此在这一过程中,不可避免地会有微量氮化硅沉积在介质层2表面,此多余氮化硅表层需在以后步骤中去除。
需要说明的是,在此步骤中,氮化硅的生长方法可以为传统的化学气相沉积法、等离子体增强化学气相沉积法和高密度等离子化学气相沉积法中的一种,也可以为原子层淀积法。本实施例中,氮化硅生长的方法为原子层淀积法,这也是本申请的氮化硅生长的优选方法。
如图4c所示,其对应图3的第二次刻蚀步骤,在核心存储区域的介质层2的表面再次沉积光刻胶,并以该光刻胶为掩膜,进行第二次刻蚀,形成第二接触孔洞20,第二接触孔洞20延伸至位于介质层2内部的钨引线210处,并与钨引线210连通。
第二次刻蚀的刻蚀工艺,需对内墙和介质层的材料具有高选择比,也就是对介质层材料具有高刻蚀能力,但对内墙的材料具备微弱的刻蚀作用,才能实现能够穿透介质层表面的多余氮化硅,并在介质层内部形成第二接触孔洞,同时不穿透氮化硅内墙这一技术效果,因此第二次刻蚀的工艺方法需根据内墙和介质层的材料,进行特殊选择。在本实施例中,内墙的材料为氮化硅,介质层材料为二氧化硅。
如图4d所示,其对应图3的回刻步骤,由于氮化硅内墙的导电性较差,容易影响最终形成的接触窗与衬底之间的电路连通,因此需对氮化硅侧墙回刻,除去第一接触孔洞的底壁上生长的部分氮化硅内墙,并最终在第一接触孔洞内形成氮化硅侧墙11。
如图4e所示,其对应图3的钨插塞步骤和抛光步骤,在第一接触孔洞10和第二接触孔洞20内利用ALD法(化学气相沉积)进行金属钨的沉积,然后利用化学机械抛光法,将沉积在介质层表面的金属钨转化为二氧化钨、五氧化二钨和三氧化钨除去,连同将表面多余的氮化硅和钨除去,使基质层2表面平整,形成第一接触窗和第二接触窗,同时保证基质层2表面无杂质,实现衬底的良好的结构化。
此外,本申请还提供一种接触窗结构,具体再如图4e所示,该接触窗结构包括内部设有金属钨插塞的第一接触孔洞10,第一接触孔洞10位于3D NAND闪存的外围电路区域;以及内部设有金属钨插塞的第二接触孔洞20,第二接触孔洞20位于3D NAND闪存的核心存储区域。
其中,第一接触孔洞的侧壁贴设有氮化硅内墙层11,氮化硅内墙层11的与第一接触孔洞10的内壁相对的一侧与内部的金属钨插塞的外周贴合;第二接触孔洞20的内壁与内部的金属钨插塞的外周贴合。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (6)
1.3D NAND闪存的接触窗形成方法,其特征在于,所述方法包括:
提供衬底,在衬底表面沉积介质层;
第一次刻蚀,形成贯穿介质层、并伸入衬底上部一定距离的第一接触孔洞;
生长,向第一接触孔洞内沉积氮化硅,使得第一接触孔洞的底壁和侧壁生成氮化硅内墙,保证在沉积氮化硅过程中,介质层表面不产生或仅产生厚度为4nm以下的多余氮化硅;
第二次刻蚀,保证第二次刻蚀的方法对氮化硅和介质层的材料具有高度的选择比,从而能够穿透介质层表面的多余氮化硅,并在介质层内部形成第二接触孔洞,同时不穿透氮化硅内墙,所述第二接触孔洞的深度小于所述第一接触孔洞的深度;
所述第二次刻蚀之后回刻,去除生长在第一接触孔洞的底壁的氮化硅,形成在第一接触孔洞侧壁生长的氮化硅侧墙;以及
钨插塞-化学机械抛光,在第一接触孔洞和第二接触孔洞内沉积钨,并进行化学机械抛光,去除介质层表面沉积的微量氮化硅和钨,形成第一接触窗和第二接触窗。
2.如权利要求1所述的接触窗形成方法,其特征在于,
氮化硅侧墙的厚度大于60埃,且位于第一接触孔洞内的氮化硅侧墙的顶端厚度和底端厚度的比值(S/C)大于75%。
3.如权利要求1所述的接触窗形成方法,其特征在于,
第一接触孔洞的底部关键尺寸大于100nm,第一接触孔洞的顶部关键尺寸大于150nm。
4.如权利要求1所述的接触窗形成方法,其特征在于,
介质层的成份为二氧化硅。
5.如权利要求1所述的接触窗形成方法,其特征在于,
第一接触孔洞位于3D NAND闪存的外围电路区域,第二接触孔洞位于3D NAND闪存的核心存储区域,第二接触孔洞位于介质层的内部,并与位于介质层内部的钨引线连通。
6.如权利要求1~5任一所述的形成方法形成的接触窗结构,其特征在于,包括
内部设有金属钨插塞的所述第一接触孔洞,所述第一接触孔洞位于3D NAND闪存的外围电路区域;以及
内部设有金属钨插塞的所述第二接触孔洞,所述第二接触孔洞位于3D NAND闪存的核心存储区域;
其中,所述第一接触孔洞的侧壁贴设有氮化硅内墙层,氮化硅内墙层的与所述第一接触孔洞的内壁相对的一侧与内部对应设置的金属钨插塞的外周贴合;所述第二接触孔洞的内壁与内部对应设置的金属钨插塞的外周贴合。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710726107.8A CN107731829B (zh) | 2017-08-22 | 2017-08-22 | 3d nand闪存的接触窗形成方法及接触窗结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710726107.8A CN107731829B (zh) | 2017-08-22 | 2017-08-22 | 3d nand闪存的接触窗形成方法及接触窗结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107731829A CN107731829A (zh) | 2018-02-23 |
CN107731829B true CN107731829B (zh) | 2019-04-16 |
Family
ID=61204722
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710726107.8A Active CN107731829B (zh) | 2017-08-22 | 2017-08-22 | 3d nand闪存的接触窗形成方法及接触窗结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107731829B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109148459B (zh) * | 2018-08-07 | 2021-12-03 | 长江存储科技有限责任公司 | 3d存储器件及其制造方法 |
CN109390345B (zh) * | 2018-09-27 | 2021-02-12 | 长江存储科技有限责任公司 | 制造3d存储器件的方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8349663B2 (en) * | 2007-09-28 | 2013-01-08 | Sandisk 3D Llc | Vertical diode based memory cells having a lowered programming voltage and methods of forming the same |
US9601502B2 (en) * | 2014-08-26 | 2017-03-21 | Sandisk Technologies Llc | Multiheight contact via structures for a multilevel interconnect structure |
CN105762114B (zh) * | 2014-12-18 | 2019-01-22 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
KR20160128731A (ko) * | 2015-04-29 | 2016-11-08 | 에스케이하이닉스 주식회사 | 3차원 반도체 장치 |
US9673213B1 (en) * | 2016-02-15 | 2017-06-06 | Sandisk Technologies Llc | Three dimensional memory device with peripheral devices under dummy dielectric layer stack and method of making thereof |
-
2017
- 2017-08-22 CN CN201710726107.8A patent/CN107731829B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN107731829A (zh) | 2018-02-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100741876B1 (ko) | 디보트가 방지된 트렌치 소자분리막이 형성된 반도체 소자의 제조 방법 | |
CN107731829B (zh) | 3d nand闪存的接触窗形成方法及接触窗结构 | |
TW201209966A (en) | Split word line fabrication process | |
CN105226003B (zh) | 无深度负载效应的浅沟槽隔离结构的制备方法 | |
CN105355587B (zh) | 一种避免浅沟槽隔离结构出现深度负载效应的方法 | |
CN107706189B (zh) | 3d nand闪存的接触窗形成方法和接触窗结构 | |
TWI771114B (zh) | 凹陷存取裝置及其製造方法 | |
CN113113303B (zh) | 半导体结构的制造方法 | |
US20050142725A1 (en) | Method of fabricating non-volatile memory device | |
US20210202831A1 (en) | Semiconductor structure and formation method thereof | |
CN102637656B (zh) | 穿硅通孔结构及其形成方法 | |
CN100517648C (zh) | 用于蚀刻的系统和方法 | |
JP2008130829A (ja) | 半導体装置の製造方法および半導体装置 | |
US20230389297A1 (en) | Semiconductor structure and method for forming the same | |
TWI855295B (zh) | 半導體元件的製造方法 | |
TWI805336B (zh) | 半導體結構及其形成方法 | |
CN110021603B (zh) | 半导体结构及其形成方法 | |
TWI786920B (zh) | 半導體結構及其製造方法 | |
CN100420001C (zh) | 一种改进深沟槽dram钨金属位线的cmp工艺窗的方法 | |
KR20100077617A (ko) | 티타늄질화막 형성 방법 및 그를 이용한 매립게이트 제조 방법 | |
KR20080000785A (ko) | 낸드 플래시 메모리 소자의 제조 방법 | |
CN110875426B (zh) | 纳米管随机存储器及其形成方法 | |
CN105161414A (zh) | 栅极硬掩模层的去除方法 | |
CN117098389A (zh) | 半导体结构及其形成方法 | |
US20130157384A1 (en) | Method for fabricating semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |