CN107611167A - 一种具有多个浓度中心的超结半导体器件及其制造方法 - Google Patents
一种具有多个浓度中心的超结半导体器件及其制造方法 Download PDFInfo
- Publication number
- CN107611167A CN107611167A CN201710718570.8A CN201710718570A CN107611167A CN 107611167 A CN107611167 A CN 107611167A CN 201710718570 A CN201710718570 A CN 201710718570A CN 107611167 A CN107611167 A CN 107611167A
- Authority
- CN
- China
- Prior art keywords
- type
- conduction type
- concentration
- conduction
- center
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 65
- 238000000034 method Methods 0.000 title claims description 32
- 238000004519 manufacturing process Methods 0.000 title claims description 13
- 239000012535 impurity Substances 0.000 claims abstract description 51
- 239000000758 substrate Substances 0.000 claims description 44
- 239000002184 metal Substances 0.000 claims description 12
- 229910052751 metal Inorganic materials 0.000 claims description 12
- 210000000746 body region Anatomy 0.000 claims description 11
- 230000008569 process Effects 0.000 claims description 10
- 238000009792 diffusion process Methods 0.000 claims description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 7
- 230000026267 regulation of growth Effects 0.000 claims description 6
- 238000002513 implantation Methods 0.000 claims description 4
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 2
- 239000010931 gold Substances 0.000 claims description 2
- 229910052737 gold Inorganic materials 0.000 claims description 2
- 229920005591 polysilicon Polymers 0.000 claims description 2
- 230000000779 depleting effect Effects 0.000 abstract description 2
- 238000002347 injection Methods 0.000 description 10
- 239000007924 injection Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 6
- 238000001259 photo etching Methods 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 3
- 230000001413 cellular effect Effects 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 238000000407 epitaxy Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000004744 fabric Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 230000035755 proliferation Effects 0.000 description 1
Abstract
本发明涉及一种具有多个浓度中心的超结半导体器件,其特征在于:在第一导电类型柱内不同深度均设有第一导电类型浓度中心,在第二导电类型柱内设置多个具有第二导电类型浓度中心的第二导电类型区,且第二导电类型浓度中心与纵向相邻的两个第二电类型浓度中心距离之和的1/2大于其所在第二导电类型区的宽度;在同一深度截面上,第一导电类型浓度中心的边界紧邻具有第二导电类型浓度中心的第二导电类型区,且第二导电类型浓度中心的杂质浓度高于第一导电类型浓度中心;本发明超结结构的导通电阻较小,且器件反向截止时,漂移层中各个深度都可以达到电荷平衡,保证器件耐压最优,同时可有效缓解由于漂移层快速耗尽带来的dV/dt偏大和EMI问题。
Description
技术领域
本发明涉及一种功率半导体器件及制造方法,尤其是一种具有多个浓度中心的超结半导体器件及其制造方法,属于半导体器件的制造技术领域。
背景技术
在中高压功率半导体器件领域,超结结构(Super Junction)已经被广泛采用,对比传统功率MOSFET器件,超结结构能获得更加优异的器件耐压与导通电阻的折中关系。超结结构形成于半导体器件的漂移区内,形成于述漂移区内的超结结构包括N导电类型柱(N柱)和P导电类型柱(P柱),N柱与P柱交替邻接设置而成的多个P-N柱对形成超结结构。N柱具有N导电类型杂质,P柱具有P导电类型杂质,且N柱的杂质量与P柱的杂质量保持一致。当具有超结结构的MOSFET器件截止时,超结结构中的N柱和P柱分别被耗尽,耗尽层从每个N柱与P柱间的P-N结界面延伸,由于N柱内的杂质量和P柱内的电荷平衡,因此耗尽层延伸并且完全耗尽N柱与P柱,从而支持器件耐压。当器件导通时,由于超结器件漂移区的电阻率更低,所以超结器件的导通电阻可以较普通器件大幅度降低。超结MOSFET器件的特征导通电阻较普通VDMOS器件可以降低70%左右。
目前制造超结器件的方法主要有两种:1、深沟槽刻蚀填充法:如美国专利US7601597B2中提及的,在N型半导体表面刻蚀30~50um的深沟槽,并使用P型半导体材料填充深沟槽,形成超结结构,完成表面MOS结构后的器件,如图1所示。2、多次外延、光刻、注入法:在N型半导体表面通过光阻做为阻挡层,选择性注入P型杂质,再进行一次N型半导体外延、再选择性注入P型杂质,如此反复,以此类推,完成650V产品一般会有5~7次外延、光刻、注入,以形成漂移层中的超结结构。使用该方法完成表面MOS结构后的器件,如图2所示。使用这两种方法制造超结器件均存在很多局限性,并且所得器件性能均有不足之处。
1、使用深沟槽刻蚀填充法,需要具备深沟槽刻蚀和填充能力,如P型柱的填充浓度有偏差或填充后的半导体材料有缺陷将会造成器件耐压降低或漏电,影响器件性能,因此该方法对设备要求和工艺控制能力要求极高。次外,形成的如图2所示的超结器件中,当器件关断时,超结结构的纵向P/N结会同时耗尽,器件输出电容急剧降低,器件开关过程中会产生极大的dV/dt,形成开关过程中的电压和电流震荡,影响系统的EMI特性。
2、使用多次外延、光刻、注入法,首先,由于外延工艺控制精度以及晶圆边缘衬底反扩等问题,容易引起晶圆上不同位置出现局部超结结构电荷不平衡,影响器件耐压;其次,在实际工艺中,由于N型外延层各方向浓度相同,因此P型注入杂质向各方向扩散速度相对接近,每次P型注入杂质形成的扩散区域在剖面上的水平方向和竖直方向距离基本一致,由于器件元胞尺寸的限制,以650V产品为例,形成30~50um左右的P型柱需要5~7次外延、光刻、注入,制造成本较高,此外也进一步限制了器件元胞尺寸的进一步降低。此外,该方法形成的如图3所示的超结器件中,由于N型外延浓度是均匀的,而P柱是注入扩散形成的,在不同深度具有不均匀的杂质浓度分布,导致器件局部电荷不平衡,影响器件的耐压水平。
发明内容
本发明的目的是克服现有技术中存在的不足,提供一种可以解决现有器件的EMI问题,提升器件耐压能力,且可以降低器件制造难度和工艺成本的超结半导体器件及其制造方法。
为实现以上技术目的,本发明的技术方案是:一种具有多个浓度中心的超结半导体器件,包括半导体基板,所述半导体基板包括第一导电类型衬底及位于第一导电类型衬底上的第一导电类型漂移区,所述第一导电类型漂移区的上表面为半导体基板的第一主面,所述第一导电类型衬底的下表面为半导体基板的第二主面,其特征在于:所述第一导电类型漂移区包括n个第一导电类型外延层和1个第一导电类型顶层外延层,所述第一导电类型顶层外延层位于n个第一导电类型外延层上方,在所述第一导电类型漂移内延着第一主面指向第二主面方向上的不同深度设有多个第一导电类型浓度中心,依次为第1深度的第一导电类型第1浓度中心、第2深度的第一导电类型第2浓度中心,直至第n深度的第一导电类型第n浓度中心;
在所述第一导电类型漂移区内延着第一主面指向第二主面方向上设置多个由m个不同深度的第二导电类型浓度中心的第二导电类型区构成的第二导电类型柱,依次为第1深度的第二导电类型第1浓度中心的第二导电类型第1区、第2深度的第二导电类型第2浓度中心的第二导电类型第2区,直至具有第m深度的第二导电类型第m浓度中心的第二导电类型第m区,且m小于或等于n;
在同一深度截面上,相邻的两个第二导电类型浓度中心均被位于相同深度的第一导电类型浓度中心所间隔,第一导电类型浓度中心边界紧邻具有第二导电类型浓度中心的第二导电类型区;相同深度的所有第一导电类型浓度中心具有相同浓度,相同深度的所有第二导电类型浓度中心具有相同浓度;相同深度的第二导电类型浓度中心的杂质浓度高于第一导电类型浓度中心的杂质浓度;
在所述第一导电类漂移区内延着第一主面指向第二主面的方向上,第二导电类型浓度中心与纵向相邻的两个第二电类型浓度中心距离之和的1/2大于其所在第二导电类型区的宽度。
进一步地,不同深度的第一导电类型浓度中心的杂质浓度可以相同或不同;不同深度的第二导电类型浓度中心的杂质浓度可以相同或不同。
进一步地,对于N型功率半导体器件,所述第一导电类型为N型导电,所述第二导电类型为P型导电;对于P型功率半导体器件,所述第一导电类型为P型导电,所述第二导电类型为N型导电。
进一步地,可选的在紧邻第一导电类型衬底的漂移区内加入一层第一导电类型缓冲层。
进一步地,所述超结半导体器件可以是超结二极管、超结MOSFET或超结IGBT。
进一步地,在所述第二导电类型柱上设有第二导电类型体区,且第二导电类型体区设于第一导电类型漂移区内,所述第二导电类型体区内设有第一导电类型源区,所述第一导电类型源区设置在第二导电类型体区的两侧,所述第二导电类型体区之间设有栅氧化层和栅极多晶硅,所述栅极多晶硅上覆盖有绝缘介质层,所述半导体基板的第一主面上设置源极金属,所述源极金属与第二导电类型体区、第一导电类型源区欧姆接触,半导体基板的第二主面下设置漏极金属,所述漏极金属与第一导电类型衬底欧姆接触。
为了进一步实现以上技术目的,本发明还也提出了一种具有多个浓度中心的超结半导体器件的制造方法,其特征是,包括如下步骤:
步骤一. 提供一半导体基板,所述半导体基板包括第一导电类型衬底,在第一导电类型衬底的上表面生长第一导电类型第n外延层;
步骤二. 在第一导电类型第n外延层表面注入第一导电类型杂质,形成第一导电类型第n浓度中心,在第一导电类型第n外延层表面生长第一导电类型第n-1外延层,在第一导电类型第n-1外延层上注入第一导电类型杂质,形成第一导电类型第n-1浓度中心;
步骤三. 重复步骤二,直至在第一导电类型第m外延层上形成第一导电类型第m浓度中心,选择性注入第二导电类型杂质,形成第二导电类型第m浓度中心;
步骤四. 在第一导电类型第m外延层表面生长第一导电类型第m-1外延层,在第一导电类型第m-1外延层上注入第一导电类型杂质,形成第一导电类型第m-1浓度中心,再通过选择性注入第二导电类型杂质,形成第二导电类型第m-1浓度中心;
步骤五. 重复步骤四,直至形成第一导电类型第1外延层、第一导电类型第1浓度中心和第二导电类型第1浓度中心;
步骤六. 在第一导电类型第1外延层表面生长一层第一导电类型顶层外延层,所述第一导电类型顶层外延层、第一导电类型第1外延层直至第一导电类型第n外延层共同形成了第一导电类型漂移区;
步骤七. 对第一导电类型漂移区进行高温推结,使不同深度的第二导电类型浓度中心扩散,形成多个第二导电类型区,多个第二导电类型区相连通构成了第二导电类型柱;同时,不同深度的第一导电类型浓度中心也相应扩散并连通,形成浓度较高的第一导电类型柱;
步骤八. 利用常规半导体工艺,形成超结半导体器件的其他结构,完成制作。
进一步地, m的值不超过n,若m=n,则可以跳过步骤二直接进行步骤三。
进一步地,所述步骤一中在形成第一导电类型第n外延层前,在第一导电类型衬底上表面还可以生长一层杂质浓度高于第一导电类型第n外延层的第一导电类型缓冲层。
进一步地,所述步骤一到步骤六中,n个第一导电类型外延层及第一导电类型顶层外延层的杂质浓度均远低于相应深度的n个第一导电类型浓度中心的杂质浓度。
与传统功率半导体器件相比,本发明具有以下优点:
1)在本发明器件的俯视截面中,由于漂移区内同一深度截面的第一导电类型浓度中心和第二导电类型浓度中心深度相同,漂移区中的第一导电类型杂质和第二导电类型杂质分布趋势相同,所以器件反向截止时,漂移区中各个深度都可以达到电荷平衡,保证器件耐压最优;
2)在本发明器件中,由于漂移区中同一层外延层的不同深度杂质浓度不同,当器件反向截止时,漂移区不同浓度位置耗尽速度不同,可以有效缓解由于漂移区快速耗尽带来的dV/dt偏大和EMI问题;
3)由于漂移区中的第一导电类型杂质大部分由第一导电类型浓度中心热扩散形成,第一导电类型浓度中心浓度由注入控制,控制精度远高于传统的多次外延、光刻、注入法;
4)本发明中,由于同一截面的第一导电类型浓度中心和第二导电类型浓度中心位于同一深度,所以高温推结时可以有效的控制第二导电类型浓度中心的横向扩散,减小器件导通电阻。同时,调整推结热过程,增加第二导电类型杂质纵向扩散距离,以减少整个器件制造过程中的总外延和注入次数,降低制造成本。
附图说明
图1为现有深沟槽刻蚀填充法形成的超结器件示意图。
图2为现有多次外延、光刻、注入法形成的超结器件示意图。
图3为本发明实施例1剖面结构示意图。
图4为本发明实施例1形成n型缓冲层2的剖面结构示意图。
图5为本发明实施例1形成N-型第4外延层04的剖面结构示意图。
图6为本发明实施例1形成N+型第4浓度中心14和P+型第4浓度中心34后的剖面结构示意图。
图7为本发明实施例1形成N-型第3外延层03后的剖面结构示意图。
图8为本发明实施例1形成N+型第3浓度中心13和P+型第3浓度中心33后的剖面示意图。
图9为本发明实施例1形成N-型第2外延层02后的示意图。
图10为本发明实施例1形成N+型第2浓度中心12和P+型第2浓度中心32后的剖面结构示意图。
图11为本发明实施例1形成N-型第1外延层01后的剖面结构示意图。
图12为本发明实施例1形成N+型第1浓度中心11和P+型第1浓度中心31后的剖面结构示意图。
图13为本发明实施例1形成N-型顶层外延层05后的剖面结构示意图。
图14为本发明实施例1高温推结后形成N型漂移层中的P型柱后的剖面结构示意图。
附图标记说明:1——N++型衬底;2——N型缓冲层;3——N型漂移区;4——P型柱;5——N型柱;01——N-型第1外延层;02——N-型第2外延层;03——N-型第3外延层;04——N-型第4外延层;05——N-型顶层外延层;11——N+型第1浓度中心;12——N+型第2浓度中心;13——N+型第3浓度中心;14——N+型第4浓度中心;31——P+型第1浓度中心;32——P+型第2浓度中心;33——P+型第3浓度中心;34——P+型第4浓度中心;41——P型第1区;42——P型第2区;43——P型第3区;44——P型第4区;51——P型体区;52——N+发射区;53——栅氧化层;54——栅极多晶硅;55——绝缘介质层;56——源极金属;57——漏极金属;001——第一主面;002——第二主面。
具体实施方式
下面结合具体附图和实施例对本发明作进一步说明。
本发明实施例1以N沟道平面栅超结MOSFET为例,针对650V器件选择n=m=4,对本发明作进一步说明,其中第一导电类型为N型导电,第二导电类型为P型导电,第二导电类型区为P型区。
如附图3所示:包括半导体基板,所述半导体基板包括N++型衬底1,为了提高器件性能,还可选的包括了与所述N++型衬底1邻接的N型缓冲层2,在半导体基板第一主面001指向第二主面002的方向上,N型漂移区3浓度分布是不均匀的,N型漂移区3包括4个N-型外延层,分别为N-型第1外延层01、N-型第2外延层02、N-型第3外延层03、N-型第4外延层04,以及N-型顶层外延层05。
在本实施例中选择N型缓冲层2厚度为8um,N-型第4外延层04厚度为5um,N-型第3外延层03~N型第1外延层01厚度均为10um,N-型顶层外延层05厚度为7um,则N型漂移区3总厚度为50um。
在N型漂移区3内,设置有多个由具有4个不同深度的N+型浓度中心构成的N型柱5,延着第一主面001指向第二主面002的方向上,4个不同深度具有4个N+型浓度中心,依次有具有第1深度的N-型第1浓度中心11,第2深度的N-型第2浓度中心12,第3深度的N-型第3浓度中心13,第4深度的N-型第4浓度中心14。在本实施例中,第1深度为7um,第2深度为17um,第三深度为27um,第4深度为37um。
在N型漂移区3内,设置有多个由具有4个不同深度的P+型浓度中心的P型区构成的P型柱4,延着第一主面001指向第二主面002的方向上,依次有具有第1深度的P+型第1浓度中心31的P型第1区41,具有第2深度的P+型第2浓度中心32的P型第2区42,具有第3深度的P+型第3浓度中心33的P型第3区43,具有第4深度的P+型第4浓度中心34的P型第4区44。同一深度的相邻的两个P+型浓度中心均被位于相同深度的N+型浓度中心所间隔,N+浓度中心边界紧邻具有相同深度的P+型浓度中心的P型区。在本实施例中,第1深度为7um,第2深度为17um,第三深度为27um,第4深度为37um。
相同深度的所有N+型浓度中心具有相同浓度,相同深度的所有P+型浓度中心具有相同浓度。相同深度下,P+型浓度中心的杂质浓度高于N+型浓度中心的杂质浓度。
在本实施例的650V N型超结MOSFET中,选择器件最小单元尺寸为13um,在截面方向上,N型漂移区3中的P型区41~44最宽处的宽度为6.5um,且P+型浓度中心距离纵向相邻的两个P+型浓度中心的距离之和的1/2大于其所在的P型区的宽度。在本实施例中,以第2深度P+型浓度中心32为例,距离纵向相邻的两个P+型浓度中心31和33的距离之和的1/2为(10um+10um)×1/2=10um,大于P型第2区42的宽度6.5um,说明P型区的P+型浓度中心的纵向扩散距离大于横向扩散距离。
本实施例器件的第一主面001 MOSFET结构还包括P+型体区51,N+型源区52,栅氧化层53,栅极多晶硅54,绝缘介质层55,与N+源区52和P+型体区51均欧姆接触的源极金属56,以及与第二主面002欧姆接触的漏极金属57,此为本领域所述熟知的,不再赘述。
在上述半导体器件中,根据器件参数需要,不同深度的N+型浓度中心11~14可以具有不同的杂质浓度;不同深度的P+型浓度31~34中心可以具有不同的杂质浓度。
在上述半导体器件中,紧邻N++型衬底1的N型缓冲层2可以加入,也可以不加入,根据器件参数需求可以选择,并不影响本发明的实质。
本发明实施例中,当器件元胞的结构不同时,还可以形成沟槽型超结MOSFET,还适用于平面栅超结MOSFET及超结IGBT或超结二极管等其他具有超级结构的半导体器件。在具体实施时,P导电类型可以和N导电类型调换,并且器件仍然在功能上是正确的(即,第一或第二导电类型)。因此,如此处使用的,对N导电类型或P导电类型的引用还可以意味着N导电类型和P导电类型或者P导电类型和N导电类型可以取代它。通过P导电类型、N导电类型的调换,能形成P型的半导体器件或N型的半导体器件,具体为本技术领域人员所熟知,此处不再赘述。
如图4~图14所示,本发明实施例的超结半导体器件可以通过下述的工艺步骤制备得到,具体制备方法包括如下步骤:
步骤一. 提供半导体基板,所述半导体基板包括N++型衬底1,可选的在N++型衬底1上先形成一层型N缓冲层2,如图4所示。然后再形成低浓度的N-型第4外延层04,如图5所示。在本实施例中,N型缓冲层2厚度为8um,N-型第4外延层04厚度为5um,N-型第4外延层04的电阻率一般选择5ohm.cm~150ohm.cm之间,该电阻率越高,可以越减少外延浓度波动对超结器件电荷平衡的影响;一般的,为了器件导通电阻优化考虑,N型缓冲层2的杂质浓度高于N-型第4外延层04的杂质浓度;
步骤二. 如图6所示,在低浓度N-型第4外延层04表面整体注入N型杂质,形成N+型第4浓度中心14。由于在本实施例中选择的是n=m=4,所以在形成N+型第4浓度中心14后直接进行步骤三;
步骤三. 在N-型第4外延层04上,再通过常规的光阻或其它掩模的方式,选择性的注入P型杂质,形成P+型第4浓度中心34。为了保证器件电荷平衡,一般来说P+型第4浓度中心34的杂质浓度较N+型第4浓度中心14高至少2倍以上;
步骤四. 如图7所示,在半导体基板上表面再形成N-型第3外延层03,在本实施例中N-型第3外延层03厚度为10um。并在N-型第3外延层03上整体注入N型杂质,形成N+型第3浓度中心13。如图8所示,在N-型第3外延层03上,再通过选择性注入P杂质,形成P+型第3浓度中心33;
步骤五. 使用步骤四相似工艺方式,如图9~12所示,依次形成N-型第2外延层02,N+型第2浓度中心12,P+型第2浓度中心32,依次形成N-型第1外延层01,N+型第1浓度中心11,P+型第1浓度中心31。
步骤六. 如图13所示,再形成一层N-型顶层外延层05,在本实施例中,N-型顶层外延层05厚度为7um;N-型顶层外延层05的浓度可以选择和N-型外延层01~04相同电阻率,也可以根据参数需要适当调节该层电阻率。
步骤七. 如图14所示,进行高温推结,使N型漂移区3中的不同深度的P+型浓度中心分别扩散,形成P型区,P+型第4浓度中心34扩散形成P型第4区44,P+型第3浓度中心33扩散形成P型第3区43,P+型第2浓度中心32扩散形成P型第2区42,P+型第1浓度中心31扩散形成P型第1区41。且俯视平面上相同位置的不同深度的4个P+型浓度中心扩散连通形成P型柱4,即俯视平面上相同位置的P型第4区44,P型第3区43,P型第2区42,P型第1区41相互连通,在截面上形成超结结构中的P型柱状区域。与此同时,N型漂移区3中的不同深度的N+型浓度中心的杂质也会扩散并连通形成N型柱5,将原本低浓度的N-外延层01~04的电阻率降低,保证器件较低的导通电阻。
步骤八. 利用常规半导体工艺,形成其他常规的表面MOSFET结构,形成如图1所示半导体器件,表面MOSFET结构包括但不限于:P+型体区51,N+型源区52,栅氧化层53,多晶硅栅电极54,绝缘介质层55,与N+源区52和P+型体区51均欧姆接触的源极金属56,以及与N++衬底1欧姆接触的漏极金属57等。该部分工艺为本领域人员所熟知内容,在此不一一赘述。
上述步骤中, 4个N-型外延层01~04及N-型顶层外延层05的杂质浓度均远低于相应深度的4个N+型浓度中心11~14的杂质浓度;
上述步骤中,N型缓冲层2为可选层次,该层次可以提高器件性能,但没有该层次也不会影响本发明的实质。
以上对本发明及其实施方式进行了描述,该描述没有限制性,附图中所示的也只是本发明的实施方式之一,实际结构并不局限于此。总而言之如果本领域的普通技术人员受其启示,在不脱离本发明创造宗旨的情况下,不经创造性的设计出与该技术方案相似的结构方式及实施例,均应属于本发明的保护范围。
Claims (10)
1.一种具有多个浓度中心的超结半导体器件,包括半导体基板,所述半导体基板包括第一导电类型衬底及位于第一导电类型衬底上的第一导电类型漂移区,所述第一导电类型漂移区的上表面为半导体基板的第一主面(001),所述第一导电类型衬底的下表面为半导体基板的第二主面(002),其特征在于:所述第一导电类型漂移区包括n个第一导电类型外延层和1个第一导电类型顶层外延层,所述第一导电类型顶层外延层位于n个第一导电类型外延层上方,在所述第一导电类型漂移内延着第一主面(001)指向第二主面(002)方向上的不同深度设有多个第一导电类型浓度中心,依次为第1深度的第一导电类型第1浓度中心、第2深度的第一导电类型第2浓度中心,直至第n深度的第一导电类型第n浓度中心;
在所述第一导电类型漂移区内延着第一主面(001)指向第二主面(002)方向上设置多个由m个不同深度的第二导电类型浓度中心的第二导电类型区构成的第二导电类型柱,依次为第1深度的第二导电类型第1浓度中心的第二导电类型第1区、第2深度的第二导电类型第2浓度中心的第二导电类型第2区,直至具有第m深度的第二导电类型第m浓度中心的第二导电类型第m区,且m小于或等于n;
在同一深度截面上,相邻的两个第二导电类型浓度中心均被位于相同深度的第一导电类型浓度中心所间隔,第一导电类型浓度中心边界紧邻具有第二导电类型浓度中心的第二导电类型区;相同深度的所有第一导电类型浓度中心具有相同浓度,相同深度的所有第二导电类型浓度中心具有相同浓度;相同深度的第二导电类型浓度中心的杂质浓度高于第一导电类型浓度中心的杂质浓度;
在所述第一导电类漂移区内延着第一主面(001)指向第二主面(002)的方向上,第二导电类型浓度中心与纵向相邻的两个第二电类型浓度中心距离之和的1/2大于其所在第二导电类型区的宽度。
2.根据权利要求1所述的一种具有多个浓度中心的超结半导体器件,其特征在于:不同深度的第一导电类型浓度中心的杂质浓度可以相同或不同;不同深度的第二导电类型浓度中心的杂质浓度可以相同或不同。
3.根据权利要求1所述的一种具有多个浓度中心的超结半导体器件,其特征在于:对于N型功率半导体器件,所述第一导电类型为N型导电,所述第二导电类型为P型导电;对于P型功率半导体器件,所述第一导电类型为P型导电,所述第二导电类型为N型导电。
4.根据权利要求1所述的一种具有多个浓度中心的超结半导体器件,其特征在于:可选的在紧邻第一导电类型衬底的漂移区内加入一层第一导电类型缓冲层。
5.根据权利要求1所述的一种具有多个浓度中心的超结半导体器件,其特征在于:所述超结半导体器件可以是超结二极管、超结MOSFET或超结IGBT。
6.根据权利要求1所述的一种具有多个浓度中心的超结半导体器件,其特征在于,在所述第二导电类型柱上设有第二导电类型体区,且第二导电类型体区设于第一导电类型漂移区内,所述第二导电类型体区内设有第一导电类型源区,所述第一导电类型源区设置在第二导电类型体区的两侧,所述第二导电类型体区之间设有栅氧化层和栅极多晶硅,所述栅极多晶硅上覆盖有绝缘介质层,所述半导体基板的第一主面上设置源极金属,所述源极金属与第二导电类型体区、第一导电类型源区欧姆接触,半导体基板的第二主面下设置漏极金属,所述漏极金属与第一导电类型衬底欧姆接触。
7.一种具有多个浓度中心的超结半导体器件的制造方法,其特征是,包括如下步骤:
步骤一. 提供一半导体基板,所述半导体基板包括第一导电类型衬底,在第一导电类型衬底的上表面生长第一导电类型第n外延层;
步骤二. 在第一导电类型第n外延层表面注入第一导电类型杂质,形成第一导电类型第n浓度中心,在第一导电类型第n外延层表面生长第一导电类型第n-1外延层,在第一导电类型第n-1外延层上注入第一导电类型杂质,形成第一导电类型第n-1浓度中心;
步骤三. 重复步骤二,直至在第一导电类型第m外延层上形成第一导电类型第m浓度中心,选择性注入第二导电类型杂质,形成第二导电类型第m浓度中心;
步骤四. 在第一导电类型第m外延层表面生长第一导电类型第m-1外延层,在第一导电类型第m-1外延层上注入第一导电类型杂质,形成第一导电类型第m-1浓度中心,再通过选择性注入第二导电类型杂质,形成第二导电类型第m-1浓度中心;
步骤五. 重复步骤四,直至形成第一导电类型第1外延层、第一导电类型第1浓度中心和第二导电类型第1浓度中心;
步骤六. 在第一导电类型第1外延层表面生长一层第一导电类型顶层外延层,所述第一导电类型顶层外延层、第一导电类型第1外延层直至第一导电类型第n外延层共同形成了第一导电类型漂移区;
步骤七. 对第一导电类型漂移区进行高温推结,使不同深度的第二导电类型浓度中心扩散,形成多个第二导电类型区,多个第二导电类型区相连通构成了第二导电类型柱;同时,不同深度的第一导电类型浓度中心也相应扩散并连通,形成浓度较高的第一导电类型柱;
步骤八. 利用常规半导体工艺,形成超结半导体器件的其他结构,完成制作。
8.根据权利要求7所述的一种具有多个浓度中心的超结半导体器件的制造方法,其特征在于,m的值不超过n,若m=n,则可以跳过步骤二直接进行步骤三。
9.根据权利要求7所述的一种具有多个浓度中心的超结半导体器件的制造方法,其特征在于,所述步骤一中在形成第一导电类型第n外延层前,在第一导电类型衬底上表面还可以生长一层杂质浓度高于第一导电类型第n外延层的第一导电类型缓冲层。
10.根据权利要求7所述的一种具有多个浓度中心的超结半导体器件的制造方法,其特征在于,所述步骤一到步骤六中,n个第一导电类型外延层及第一导电类型顶层外延层的杂质浓度均远低于相应深度的n个第一导电类型浓度中心的杂质浓度。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710718570.8A CN107611167A (zh) | 2017-08-21 | 2017-08-21 | 一种具有多个浓度中心的超结半导体器件及其制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710718570.8A CN107611167A (zh) | 2017-08-21 | 2017-08-21 | 一种具有多个浓度中心的超结半导体器件及其制造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107611167A true CN107611167A (zh) | 2018-01-19 |
Family
ID=61065591
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710718570.8A Pending CN107611167A (zh) | 2017-08-21 | 2017-08-21 | 一种具有多个浓度中心的超结半导体器件及其制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107611167A (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109411356A (zh) * | 2018-12-10 | 2019-03-01 | 泉州臻美智能科技有限公司 | 一种功率器件及其制作方法 |
CN114122115A (zh) * | 2022-01-28 | 2022-03-01 | 绍兴中芯集成电路制造股份有限公司 | 超结半导体器件及其形成方法 |
CN114823532A (zh) * | 2022-06-24 | 2022-07-29 | 北京芯可鉴科技有限公司 | 超级结器件的制造方法、超级结器件、芯片和电路 |
CN115064446A (zh) * | 2022-08-18 | 2022-09-16 | 北京智芯微电子科技有限公司 | 超结半导体器件及其制备方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080246084A1 (en) * | 2007-04-05 | 2008-10-09 | Kabushiki Kaisha Toshiba | Power semiconductor device and method for producing the same |
CN102194700A (zh) * | 2010-03-15 | 2011-09-21 | 富士电机系统株式会社 | 超级结半导体器件的制造方法 |
CN102800701A (zh) * | 2011-05-25 | 2012-11-28 | 快捷韩国半导体有限公司 | 具有超结的半导体装置及其制造方法 |
JP2014158045A (ja) * | 2014-04-23 | 2014-08-28 | Fuji Electric Co Ltd | 超接合半導体装置の製造方法 |
CN205376537U (zh) * | 2016-01-13 | 2016-07-06 | 无锡新洁能股份有限公司 | 改善反向恢复特性及雪崩能力的超结mos器件 |
CN105977161A (zh) * | 2016-06-21 | 2016-09-28 | 中航(重庆)微电子有限公司 | 超结结构及其制备方法 |
CN207183278U (zh) * | 2017-08-21 | 2018-04-03 | 无锡新洁能股份有限公司 | 一种具有多个浓度中心的超结半导体器件 |
-
2017
- 2017-08-21 CN CN201710718570.8A patent/CN107611167A/zh active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080246084A1 (en) * | 2007-04-05 | 2008-10-09 | Kabushiki Kaisha Toshiba | Power semiconductor device and method for producing the same |
CN102194700A (zh) * | 2010-03-15 | 2011-09-21 | 富士电机系统株式会社 | 超级结半导体器件的制造方法 |
CN102800701A (zh) * | 2011-05-25 | 2012-11-28 | 快捷韩国半导体有限公司 | 具有超结的半导体装置及其制造方法 |
JP2014158045A (ja) * | 2014-04-23 | 2014-08-28 | Fuji Electric Co Ltd | 超接合半導体装置の製造方法 |
CN205376537U (zh) * | 2016-01-13 | 2016-07-06 | 无锡新洁能股份有限公司 | 改善反向恢复特性及雪崩能力的超结mos器件 |
CN105977161A (zh) * | 2016-06-21 | 2016-09-28 | 中航(重庆)微电子有限公司 | 超结结构及其制备方法 |
CN207183278U (zh) * | 2017-08-21 | 2018-04-03 | 无锡新洁能股份有限公司 | 一种具有多个浓度中心的超结半导体器件 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109411356A (zh) * | 2018-12-10 | 2019-03-01 | 泉州臻美智能科技有限公司 | 一种功率器件及其制作方法 |
CN114122115A (zh) * | 2022-01-28 | 2022-03-01 | 绍兴中芯集成电路制造股份有限公司 | 超结半导体器件及其形成方法 |
CN114122115B (zh) * | 2022-01-28 | 2022-04-29 | 绍兴中芯集成电路制造股份有限公司 | 超结半导体器件及其形成方法 |
CN114823532A (zh) * | 2022-06-24 | 2022-07-29 | 北京芯可鉴科技有限公司 | 超级结器件的制造方法、超级结器件、芯片和电路 |
CN115064446A (zh) * | 2022-08-18 | 2022-09-16 | 北京智芯微电子科技有限公司 | 超结半导体器件及其制备方法 |
CN115064446B (zh) * | 2022-08-18 | 2022-12-16 | 北京智芯微电子科技有限公司 | 超结半导体器件及其制备方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102804386B (zh) | 半导体器件 | |
TWI393254B (zh) | 具有降低米勒電容之金屬氧化物半導體(mos)閘控的電晶體 | |
TWI433316B (zh) | 電荷平衡絕緣閘極雙極電晶體 | |
TWI425636B (zh) | 用於功率半導體裝置的改進的鋸齒電場漂移區域結構及方法 | |
JP6693131B2 (ja) | 半導体装置 | |
CN102184952B (zh) | 一种垂直电容耗尽型功率器件及制作方法 | |
CN104051540B (zh) | 超级结器件及其制造方法 | |
CN109830532A (zh) | 超结igbt器件及其制造方法 | |
CN107611167A (zh) | 一种具有多个浓度中心的超结半导体器件及其制造方法 | |
US8569117B2 (en) | Systems and methods integrating trench-gated thyristor with trench-gated rectifier | |
CN103503155A (zh) | 用于功率器件的超结结构及制造方法 | |
CN105580139A (zh) | 半导体装置 | |
JP2003101022A (ja) | 電力用半導体素子 | |
CN105723516A (zh) | 采用高能量掺杂剂注入技术的半导体结构 | |
CN102479805A (zh) | 一种超级结半导体元件及其制造方法 | |
CN104254920A (zh) | 半导体装置及半导体装置的制造方法 | |
CN102214678A (zh) | 一种功率半导体器件的3d-resurf结终端结构 | |
CN106158626A (zh) | 功率器件及其形成方法 | |
CN203553172U (zh) | 半导体器件 | |
CN109713029B (zh) | 一种改善反向恢复特性的多次外延超结器件制作方法 | |
CN103681817B (zh) | Igbt器件及其制作方法 | |
US20200203511A1 (en) | Super junction mos bipolar transistor and process of manufacture | |
CN104617133A (zh) | 沟槽型超级结器件的版图结构及其制造方法 | |
CN207183278U (zh) | 一种具有多个浓度中心的超结半导体器件 | |
CN103579307A (zh) | 一种新型二极管器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |