CN107315447A - 一种高压缩比相位幅度转换的直接数字频率合成方法与电路 - Google Patents
一种高压缩比相位幅度转换的直接数字频率合成方法与电路 Download PDFInfo
- Publication number
- CN107315447A CN107315447A CN201710516198.2A CN201710516198A CN107315447A CN 107315447 A CN107315447 A CN 107315447A CN 201710516198 A CN201710516198 A CN 201710516198A CN 107315447 A CN107315447 A CN 107315447A
- Authority
- CN
- China
- Prior art keywords
- phase
- value
- cosine
- conversion
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/02—Digital function generators
- G06F1/03—Digital function generators working, at least partly, by table look-up
- G06F1/0321—Waveform generators, i.e. devices for generating periodical functions of time, e.g. direct digital synthesizers
- G06F1/0328—Waveform generators, i.e. devices for generating periodical functions of time, e.g. direct digital synthesizers in which the phase increment is adjustable, e.g. by using an adder-accumulator
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明涉及现代通信电子系统的技术领域,尤其是一种高压缩比相位幅度转换的直接数字频率合成方法与电路。包含相位累加模块,用于根据输入的频率控制字计算得到合成信号的相位信息;相位幅度转换模块,用于根据合成信号的相位信息计算得到幅度值;数模转换模块,用于根据所述幅度值进行数模转换得到模拟幅度信号;滤波模块,用于对模拟幅度信号进行平滑和抗混叠处理得到纯净模拟信号;本发明结构简单,有效的压缩了波形存储ROM空间,能满足现代电子系统对高速高精度DDS的要求。
Description
技术领域
本发明涉及现代通信电子系统的技术领域,尤其是一种高压缩比相位幅度转换的直接数字频率合成方法与电路。
背景技术
直接数字频率合成(DDS)作为第三代频率合成技术,因其具有极高的频率分辨率、极快的变频速度且变频相位连续、相噪较低、易于功能扩展和全数字化、全集成等优点,广泛应用在空间通信、雷达测量、无线电定位、卫星导航和数字通信等先进的电子系统中。
直接数字频率合成技术是从相位概念出发,直接对参考正弦信号进行抽样,得到输出信号在不同时刻的相位值,然后通过数字计算技术产生该相位对应的幅度值。DDS主要包含四个模块:相位累加器模块、相位幅度转换模块、数模转换模块(D/A)和低通滤波器,结构示意图如图1所示。系统有两个输入量:时钟频率fclk和频率控制字K,在每一个时钟脉冲输入时,加法器将频率控制字K与相位寄存器输出的相位数据相加,相加后的结果又被送到相位寄存器的数据输入端口,在下一个时钟周期继续与频率控制字相加,相位累加器在时钟频率的控制下,不断对频率控制字进行线性相位累加。相位累加器输出的相位信息就是合成信号的相位值,相位值通过相幅转换模块完成相位到幅度的转换,输出与相位值对应波形抽样值。波形抽样值输出给数模转换模块,将数字信号转换成模拟信号,最后经过低通滤波器平滑后得到所需频率的正弦/余弦信号。如公式所示,输出信号频率fout与时钟频率fclk、频率控制字K和相位累加器位宽N有关,最小输出频率和分辨率均为:
在时钟频率一定时,DDS的分辨率由相位累加器的位数N决定,位数越高,分辨率越高。传统的DDS是基于ROM查找表实现的,为了得到高分辨率的波形输出,往往需要极大的ROM存储空间。由于波形存储ROM容量的限制,DDS一般要对相位累加器输出的相位进行截断,这种在DDS的输出信号中引入了杂散,不能满足现代电子系统对高速高精度DDS 的要求。
发明内容
本发明所要解决的技术问题是克服现有技术中存在的不足,提供一种高压缩比相位幅度转换的直接数字频率合成方法和电路,其结构简单,能有效的压缩了波形存储ROM空间,能满足现代电子系统对高速高精度DDS的要求。
为了解决上述技术问题,本发明包括如下步骤:
(a)、相位累加模块在时钟频率的控制下,不断对频率控制字进行线性相位累加得到合成信号的相位值θ;
(b)、根据所述相位值θ,利用三角函数的对称性进行象限转换,将相位信息θ转换到[0, π/2)内的相位值θ’,并提取相应的控制信息,对于一个N比特的相位累加器输出,其高两位指示该相位所属的象限,然后根据此象限内正弦或余弦对称性判断逻辑判断正弦值、余弦值是否进行取反操作;
(c)、根据所述相位值θ’,利用线性拟合和复数旋转计算相位值θ’的正弦值和余弦值;
(d)、根据所述控制信息,判断是否对计算θ’的正弦值和余弦值进行取反操作,得到θ的正弦值和余弦值,完成相位幅度转换;
(e)、所述幅度值经过数模转换及滤波平滑后输出对应频率的正弦、余弦、三角或其他波形信号。
优选地,所述步骤(c)中,将[0,π/2)平均分为X份,存储每一份起始相位的正弦值、余弦值;将[0,π/2X)相位的正弦值、余弦值进行线性拟合,得到拟合系数,并存放,利用存放的拟合系数可以快速、高精度计算得到[0,π/2X)的正弦值、余弦值,再利用复数旋转方式,计算 [0,π/2)范围之内的正弦值、余弦值。
本发明还提供一种高压缩比相位幅度转换的直接数字频率合成电路,包含:
相位累加模块,用于根据输入的频率控制字计算得到合成信号的相位信息;
相位幅度转换模块,用于根据合成信号的相位信息计算得到幅度值;
数模转换模块,用于根据所述幅度值进行数模转换得到模拟幅度信号;
滤波模块,用于对模拟幅度信号进行平滑和抗混叠处理得到纯净模拟信号;
所述相位幅度转化模块包括依次相连的象限转换电路、ROM查找表、线形拟合电路和波形转换及选择电路,象限转换模块输入N位的相位,并加上相位噪声用于降低杂散,输出N 位信号给ROM查找表,所述线形拟合电路包含乘法器和加法器,ROM中系数查找表数据作为输入,加法器输出给波形转换模块,通过乘法和加法器处理后,经过波形选择后输出。
本发明通过线性拟合得到[0,π/2X)任意相位的正弦值、余弦值,并将[0,π/2)平均分为X个区间,基于每份的初始相位值,通过复数旋转的方法高精度的计算出[0,2π)内所有相位的正弦值、余弦值,结构简单,有效的压缩了波形存储ROM空间,能满足现代电子系统对高速高精度DDS的要求。
附图说明
图1为本发明的结构框图。
图2为本发明相幅转换模块的结构示意图;
图3为相幅转换流程图;
图4为本发明相幅转换中线性拟合和复数旋转流水线流程示意图。
具体实施方式
下面结合具体附图和实施例对本发明作进一步说明。
为了能够有效的压缩了波形存储ROM空间,满足现代电子系统对高速高精度DDS的要求,本发明所述一种高压缩比相位幅度转换的直接数字频率合成方法包括如下步骤:
a、相位累加模块在时钟频率的控制下,不断对频率控制字K进行线性相位累加得到合成信号的N比特相位值θ;
b、根据所述相位值θ,通过三角函数的对称性进行象限转换,将相位信息θ转换到[0,π/2) 内的相位值θ’,并提取相应的控制信息;
其中,根据相位值θ的最高位(MSB)和次高位(MSB-1)进行象限判断,当(MSB, MSB-1)为00,01,10和11时,θ分别为第一象限、第二象限、第三象限和第四象限,并转换到[0,π/2)范围的相位值θ’。第一/二象限θ的正弦值与θ’的正弦值相等,第三/四象限θ的正弦值可由θ’的正弦值取反得到;第一/四象限θ的余弦值与θ’的余弦值相等,第二/三象限θ的余弦值可由θ’的余弦值取反得到;
c、根据所述相位值θ’,利用线性拟合和复数旋转计算相位值θ’的正弦值和余弦值;
其中,将第一象限平均分为X个区间,并存储每个区间起始相位的正弦值和余弦值,若相位值θ’属于其中第M个区间,π(M-1)/2X是此M区间的起始相位,θ’-π(M-1)/2X属于[0,π/2X) 区间,用多项式线性拟合θ’-π(M-1)/2X的正弦值和余弦值。然后通过复数旋转的方法计算θ’的正弦值和余弦值,即:
sin(θ’)=sin(π(M-1)/2X)cos(θ’-π(M-1)2X)+cos(π(M-1)/2X)sin(θ’-π(M-1)/2X), cos(θ’)=cos(π(M-1)/2X)cos(θ’-π(M-1)/2X)-sin(π(M-1)/2X)sin(θ’-π(M-1)/2X)。
d、根据步骤b中所述控制信息,判断是否对计算θ’的正弦值和余弦值进行取反操作,得到θ的正弦值和余弦值,完成相位幅度转换;
e、所述幅度值经过数模转换及滤波平滑后输出所对应频率的正弦、余弦、三角或其他波形信号。
如图1所示:上述高压缩比相位幅度转换的直接数字频率合成方法,可以通过下述电路进行实施,具体地,直接数字频率合成电路包括相位累加模块100及与所述相位累加模块100 连接的相位幅度转换模块110,所述相位幅度转换模块110的输出端与数模转换模块120连接,数模转换模块120的输出端与低通滤波模块130连接,其中所述相位幅度转换模块110 如图2所示,包括依次相连的象限转换电路、ROM查找表、线形拟合电路和波形转换及选择电路,象限转换模块输入N位的相位,并加上相位噪声用于降低杂散,输出N位信号给ROM查找表,所述线形拟合电路包含乘法器和加法器,ROM中系数查找表数据作为输入,加法器输出给波形转换模块,通过乘法和加法器处理后,经过波形选择后输出。
相位累加模块100在时钟频率的控制下,不断对频率控制字K进行线性相位累加得到合成信号的相位值θ,相位值θ为N比特数据。如图3和图4所示,所述象限转换101通过三角函数的对称性进行象限转换,将相位信息θ转换到[0,π/2)内的相位值θ’,并提取相应的控制信息。所述ROM查找表102将第一象限平均分为X个区间,并存储每个区间起始相位的正弦值和余弦值,数据位为L比特。所述线性拟合103,若相位值θ’属于其中第M个区间,π(M-1)/2X是此M区间的起始相位,θ’-π(M-1)/2X属于[0,π/2X)区间,用多项式线性拟合θ’-π(M-1)/2X的正弦值和余弦值。
所述复数旋转104,根据三角函数特性计算θ’的正弦值和余弦值,即 sin(θ’)=sin(π(M-1)/2X)cos(θ’-π(M-1)/2X)+cos(π(M-1)/2X)sin(θ’-π(M-1)/2X), cos(θ’)=cos(π(M-1)/2X)cos(θ’-π(M-1)/2X)-sin(π(M-1)/2X)sin(θ’-π(M-1)/2X)。再根据101得到的控制信息,判断是否对计算θ’的正弦值和余弦值进行取反操作,得到θ的正弦值和余弦值,完成相位幅度转换。
所述数模转换模块120数模转换模块,将抽样波形数字信号sin(θ)或cos(θ)转换成模拟信号。
低通滤波模块130对模拟幅度信号进行平滑和抗混叠处理得到对应频率的正弦、余弦、三角或其他波形信号fout。
具体实施时,相位累加模块100用于计算得到合成信号的相位信息;相位幅度转换模块用于根据合成信号的相位信息计算得到幅度值;模数转换模块用于将幅度值进行数模转换得到模拟幅度信号;滤波模块用于对模拟幅度信号进行平滑和抗混叠处理得到纯净模拟信号。上述电路的具体结构,不是本发明的重点,只要能够完成相应的功能即可,此处不再赘述。
实施例1:
按照时钟频率fclk为125MHz,频率控制字K为24比特数据,相位累加模块输出为24比特,幅值输出为16比特,第一象限平均分为16个区间,多项式为一阶多项式为例说明高压缩比相位幅度转换的直接数字频率合成方法和过程。
本实施例中DDS的输出分辨率为7.45Hz,如过存储所有相位累加器输出,ROM容量将达到(224*16)/(220*8)=32MB,若存储1/4周期的正弦值,还是需要4MB的ROM。按照所述高压缩比相位幅度转换方法,存储空间仅需要(2*16+2)*16/8=68B,大幅降低了对ROM的使用量,有效降低了等效的相位截断bit数,输出信号的SFDR大于110dB。
通过线性拟合得到[0,π/2X)任意相位的正弦值、余弦值,并将[0,π/2)平均分为X个区间,基于每份的初始相位值,通过复数旋转的方法高精度的计算出[0,2π)内所有相位的正弦值、余弦值,结构简单,有效的压缩了波形存储ROM空间,能满足现代电子系统对高速高精度DDS 的要求。
应注意的是,尽管上面描述了本发明的示例性实施方式,但在本发明技术方案范围内进行的变化,修改和替换,以及在不同于本发明所述的应用环境中使用,都应包含于本发明的保护范围内。
Claims (3)
1.一种高压缩比相位幅度转换的直接数字频率合成方法,其特征是,包括如下步骤:
(a)、相位累加模块在时钟频率的控制下,不断对频率控制字进行线性相位累加得到合成信号的相位值θ;
(b)、根据所述相位值θ,利用三角函数的对称性进行象限转换,将相位信息θ转换到[0,π/2)内的相位值θ’,并提取相应的控制信息,对于一个N比特的相位累加器输出,其高两位指示该相位所属的象限,然后根据此象限内正弦或余弦对称性判断逻辑判断正弦值、余弦值是否进行取反操作;
(c)、根据所述相位值θ’,利用线性拟合和复数旋转计算相位值θ’的正弦值和余弦值;
(d)、根据步骤b中所述控制信息,判断是否对计算θ’的正弦值和余弦值进行取反操作,得到θ的正弦值和余弦值,完成相位幅度转换;
(e)、所述幅度值经过数模转换及滤波平滑后输出对应频率的正弦、余弦、三角或其他波形信号。
2.根据权利要求1所述的一种高压缩比相位幅度转换的直接数字频率合成方法,其特征是:所述步骤(c)中,将[0,π/2)平均分为X份,存储每一份起始相位的正弦值、余弦值;将[0,π/2X)相位的正弦值、余弦值进行线性拟合,得到拟合系数,并存放,利用存放的拟合系数可以快速、高精度计算得到[0,π/2X)的正弦值、余弦值,再利用复数旋转方式,计算[0,π/2)范围之内的正弦值、余弦值。
3.一种实现权利要求1所述高压缩比相位幅度转换的直接数字频率合成方法的电路,包含:
相位累加模块,用于根据输入的频率控制字计算得到合成信号的相位信息;
相位幅度转换模块,用于根据合成信号的相位信息计算得到幅度值;
数模转换模块,用于根据所述幅度值进行数模转换得到模拟幅度信号;
滤波模块,用于对模拟幅度信号进行平滑和抗混叠处理得到纯净模拟信号;
所述相位幅度转化模块包括依次相连的象限转换电路、ROM查找表、线形拟合电路和波形转换及选择电路,象限转换模块输入N位的相位,并加上相位噪声用于降低杂散,输出N位信号给ROM查找表,所述线形拟合电路包含乘法器和加法器,ROM中系数查找表数据作为输入,加法器输出给波形转换模块,通过乘法和加法器处理后,经过波形选择后输出。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710516198.2A CN107315447A (zh) | 2017-06-29 | 2017-06-29 | 一种高压缩比相位幅度转换的直接数字频率合成方法与电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710516198.2A CN107315447A (zh) | 2017-06-29 | 2017-06-29 | 一种高压缩比相位幅度转换的直接数字频率合成方法与电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107315447A true CN107315447A (zh) | 2017-11-03 |
Family
ID=60180097
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710516198.2A Pending CN107315447A (zh) | 2017-06-29 | 2017-06-29 | 一种高压缩比相位幅度转换的直接数字频率合成方法与电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107315447A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111988035A (zh) * | 2020-08-31 | 2020-11-24 | 中国电子科技集团公司第五十八研究所 | 一种高速高精度nco电路 |
CN114779877A (zh) * | 2022-04-22 | 2022-07-22 | 中国科学院半导体研究所 | 紧凑型直接数字式频率合成器及正弦数据压缩方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101615051A (zh) * | 2008-06-25 | 2009-12-30 | 中国科学院半导体研究所 | 用于片上系统的紧凑型直接数字频率合成器 |
CN102324933A (zh) * | 2011-06-21 | 2012-01-18 | 中国兵器工业第二○六研究所 | 一种正交低杂散直接数字频率合成器 |
CN105450224A (zh) * | 2014-07-16 | 2016-03-30 | 无锡华润上华半导体有限公司 | 直接数字频率合成方法和直接数字频率合成器 |
-
2017
- 2017-06-29 CN CN201710516198.2A patent/CN107315447A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101615051A (zh) * | 2008-06-25 | 2009-12-30 | 中国科学院半导体研究所 | 用于片上系统的紧凑型直接数字频率合成器 |
CN102324933A (zh) * | 2011-06-21 | 2012-01-18 | 中国兵器工业第二○六研究所 | 一种正交低杂散直接数字频率合成器 |
CN105450224A (zh) * | 2014-07-16 | 2016-03-30 | 无锡华润上华半导体有限公司 | 直接数字频率合成方法和直接数字频率合成器 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111988035A (zh) * | 2020-08-31 | 2020-11-24 | 中国电子科技集团公司第五十八研究所 | 一种高速高精度nco电路 |
CN111988035B (zh) * | 2020-08-31 | 2021-12-07 | 中国电子科技集团公司第五十八研究所 | 一种高速高精度nco电路 |
CN114779877A (zh) * | 2022-04-22 | 2022-07-22 | 中国科学院半导体研究所 | 紧凑型直接数字式频率合成器及正弦数据压缩方法 |
CN114779877B (zh) * | 2022-04-22 | 2024-05-17 | 中国科学院半导体研究所 | 紧凑型直接数字式频率合成器及正弦数据压缩方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104201991B (zh) | 实现捷变频米波雷达的数字下变频系统 | |
CN103488245B (zh) | Dds中的相位幅度转换方法以及装置 | |
CN109085879A (zh) | 一种用于电学多功能校准平台的高精度dds频率合成器 | |
CN101109973A (zh) | 一种基于直接数字频率合成器的波形发生器 | |
CN107315447A (zh) | 一种高压缩比相位幅度转换的直接数字频率合成方法与电路 | |
CN104202016A (zh) | 一种基于查表法的任意倍可变的信号升采样实现方法及系统 | |
CN112526208B (zh) | 一种基于高耦合度迭代模型的电能质量测量系统及方法 | |
CN107436619B (zh) | 一种高精度低代价数字正弦波发生装置 | |
CN101183853A (zh) | 一种基于坐标旋转数值计算算法的数字下变频器 | |
CN110445139A (zh) | 基于fpga的电力电子变换器的控制方法以及系统 | |
CN106053884A (zh) | 基于坐标旋转法的双轴谐振式加速度计数字控制电路装置 | |
CN104113333A (zh) | 一种直接数字频率合成器 | |
CN107943204B (zh) | 数字频率合成方法以及装置 | |
CA2398153A1 (en) | Phase to sine amplitude conversion system and method | |
EP1645027B1 (en) | Method and apparatus for generation of arbitrary mono-cycle waveforms | |
RU2659468C1 (ru) | Следящий синусно-косинусный преобразователь угла в код | |
CN115001485A (zh) | 基于泰勒多项式逼近的直接数字频率合成器 | |
CN102394644B (zh) | 一种余弦信号的拟合方法 | |
CN104753530B (zh) | Dds中相位修正及非均匀相幅转换方法及装置 | |
CN102006067B (zh) | 一种带波形修正rom的dds电路结构 | |
CN105302225B (zh) | 一种模拟雷达回波中频信号的产生方法 | |
Wang et al. | High-precision design of DDS Based on FPGA | |
CN110784223B (zh) | 单芯片数字型象限分割技术的轴角-数字转换电路与方法 | |
Shan et al. | Design and implementation of a FPGA-based direct digital synthesizer | |
CN102735923B (zh) | 电能计量片上系统及其运行方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20171103 |