CN107293566B - 显示设备 - Google Patents

显示设备 Download PDF

Info

Publication number
CN107293566B
CN107293566B CN201710191776.XA CN201710191776A CN107293566B CN 107293566 B CN107293566 B CN 107293566B CN 201710191776 A CN201710191776 A CN 201710191776A CN 107293566 B CN107293566 B CN 107293566B
Authority
CN
China
Prior art keywords
layer
conductive
conductive layer
region
disposed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710191776.XA
Other languages
English (en)
Other versions
CN107293566A (zh
Inventor
李东炫
金得钟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN107293566A publication Critical patent/CN107293566A/zh
Application granted granted Critical
Publication of CN107293566B publication Critical patent/CN107293566B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41733Source or drain electrodes for field effect devices for thin film transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • H10K77/111Flexible substrates
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/549Organic PV cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

公开了显示设备,该显示设备包括基板、电路和像素电极。基板包括显示区域和显示区域外部的外围区域。电路设置在显示区域中。电路包括多个导电层,并且每个导电层接触直接布置在每个导电层下方的对应无机层。像素电极布置在电路之上,并且电连接到导电层中的至少一个。

Description

显示设备
相关申请的交叉参考
本申请要求于2016年4月4日提交的第10-2016-0041257号韩国专利申请的优先权,该专利申请的公开内容以引用的方式全文并入本文中。
技术领域
本公开的示例性实施方式涉及显示设备,更具体地,涉及可以防止导电层之间短路的显示设备。
背景技术
显示设备包括显示器件和控制施加到显示器件的电信号的电子器件。电子器件可以包括例如薄膜晶体管(TFT)、电容器和多个导线。
为了正确地控制显示器件的发光和显示器件的发光程度,可以增加电连接到显示器件的TFT的数量,并且也可以增加将电信号传输到TFT的导线的数量。
发明内容
根据本公开的示例性实施方式,显示设备包括基板、电路和像素电极。基板包括显示区域和显示区域外部的外围区域。电路设置在显示区域中。电路包括多个导电层。每个导电层接触直接布置在该每个导电层下方的对应无机层。像素电极布置在电路之上,并且电连接到导电层中的至少一个。
在示例性实施方式中,每个导电层的底部表面直接接触直接布置在该每个导电层下方的对应无机层。
在示例性实施方式中,导电层包括第一导电层和设置在第一导电层上方的第二导电层。无机层包括层间绝缘层、第一无机层和第二无机层。层间绝缘层布置在第一导电层下方。第一无机层布置在第一导电层与第二导电层之间,并且包括第一开口,该第一开口暴露第一导电层的表面的至少一部分。第二导电层经由第一开口接触第一导电层。第二无机层覆盖第二导电层,并且接触第二导电层外部的第一无机层。
在示例性实施方式中,第二无机层包括第二开口,该第二开口暴露第二导电层的表面的至少一部分。
在示例性实施方式中,显示设备还包括平整化层,该平整化层覆盖第二无机层并且包括与第二开口对应的接触孔。第二导电层的表面的至少一部分通过接触孔和第二开口暴露,并且像素电极布置在平整化层之上并电连接到第二导电层。
在示例性实施方式中,层间绝缘层在外围区域上延伸,并且显示设备还包括第一导线、第二导线和覆盖第一导线的有机材料层。第一导线布置在外围区域中的层间绝缘层之上,并且包括与第一导电层相同的材料。第二导线布置在外围区域中的有机材料层之上,并且包括与第二导电层相同的材料。
在示例性实施方式中,第一无机层在外围区域上延伸并且覆盖第一导线,有机材料层布置在第一无机层之上,以及第二无机层在外围区域上延伸并且覆盖第二导线。
在示例性实施方式中,基板包括:第一区域,该第一区域包括显示区域;第二区域,该第二区域包括外围区域的至少一部分;以及弯曲区域,该弯曲区域设置在第一区域与第二区域之间。基板在弯曲区域中关于弯曲轴线弯曲。第一无机层包括与弯曲区域对应的开口部分,有机材料层填充开口部分,以及第二无机层包括与开口部分对应的附加开口部分。
在示例性实施方式中,第一导线和第二导线在不同的层上相互交叉。
在示例性实施方式中,基板在设置了有机材料层的区域中弯曲。
在示例性实施方式中,显示设备还包括设置在显示区域中的薄膜晶体管(TFT)。TFT包括有源层和栅电极。有源层包括沟道区、布置在沟道区的第一侧处的源极区,以及布置在沟道区的与第一侧相对的第二侧处的漏极区。栅电极布置在有源层上方并且与有源层绝缘,以及第一导电层电连接到源极区或漏极区。
在示例性实施方式中,第二导电层电连接到源极区或漏极区。
在示例性实施方式中,下电源线在显示区域中布置在与第一导电层相同的层上,并且上电源线在显示区域中布置在与第二导电层相同的层上。下电源线和上电源线彼此电连接。
在示例性实施方式中,第一无机层设置在下电源线与上电源线之间。第一无机层包括附加开口,该附加开口暴露下电源线的表面的至少一部分,并且上电源线经由该附加开口接触下电源线。
根据本公开的示例性实施方式,显示设备包括:基板;设置在基板上的多个导电层;设置在基板上的多个无机层;以及像素电极,该像素电极设置在基板上并且电连接到导电层中的至少一个。每个导电层的底部表面接触设置在每个导电层下方的无机层中的对应无机层的顶部表面。
在示例性实施方式中,每个导电层的底部表面直接接触无机层中的对应无机层的顶部表面。
在示例性实施方式中,每个导电层直接设置在无机层中的对应无机层上方。
在示例性实施方式中,导电层包括第一导电层和设置在第一导电层上方的第二导电层。无机层包括层间绝缘层、第一无机层和第二无机层。层间绝缘层设置在第一导电层下方。第一无机层设置在第一导电层与第二导电层之间,并且包括第一开口,该第一开口暴露第一导电层的至少一部分。第二导电层经由第一开口接触第一导电层。第二无机层覆盖第二导电层,并且接触第二导电层外部的第一无机层。
在示例性实施方式中,第二无机层包括第二开口,该第二开口暴露第二导电层的至少一部分。
在示例性实施方式中,显示设备包括平整化层,该平整化层覆盖第二无机层并且包括与第二开口对应的接触孔。第二导电层的至少一部分通过接触孔和第二开口暴露,并且像素电极设置在平整化层之上并电连接到第二导电层。
附图说明
参考附图,通过详细描述本公开的示例性实施方式,本公开的上述和其他特征将变得更显而易见,在附图中:
图1是示出根据本公开的示例性实施方式的显示设备的一部分的平面图。
图2是示出根据本公开的示例性实施方式的图1的显示设备中的一个子像素的等效电路图。
图3是示出根据本公开的示例性实施方式的图2的子像素中的多个薄膜晶体管(TFT)和电容器的位置的布局视图。
图4到图8是根据本公开的示例性实施方式的图3的层的布局视图。
图9是根据本公开的示例性实施方式的沿着图3的线IX-IX得到的子像素的一部分的剖视图。
图10是根据本公开的示例性实施方式的沿着图3的线X-X得到的子像素的一部分的剖视图。
图11是根据本公开的示例性实施方式的图1的部分XI的剖视图。
图12是根据本公开的示例性实施方式的显示设备的一部分的立体图。
图13是根据本公开的示例性实施方式的显示设备的一部分的剖视图。
具体实施方式
下文将参考附图更全面地描述本公开的示例性实施方式。在附图中,为清楚起见,层和区的尺寸和相对尺寸可能被夸大。在全部附图中,相同的附图标记可以指代相同的元件。
应理解,当包括例如层、膜、区、板等的各种元件被称为在另一层、膜、区或板“之上”时,其可以直接位于该另一层、膜、区或板上,或者在它与另一层、膜、区或板之间可以插置有一个或多个介于中间的层、膜、区或板。
在下文中,应理解,x轴、y轴和z轴不限于直角坐标系上的三个轴。例如,x轴、y轴和z轴可以基本上彼此垂直,或者可以表明不基本上彼此垂直的不同方向。
当两个元件被描述为基本上彼此平行或垂直时,应理解,两个元件精确地彼此平行或垂直,或者如本领域普通技术人员将理解的大致彼此平行或垂直。此外,当两个或更多个事件被描述为基本上在同一时间发生或者基本上同时发生时,应理解,事件可以精确地在同一时间发生或者如本领域普通技术人员将理解的大约在同一时间发生。此外,当两个或更多个元件或值被描述为彼此基本上相同或大约相等时,应理解,元件或值彼此相同、彼此无法区分,或者如本领域普通技术人员将理解的彼此可区分但功能上彼此相同。
为了便于描述,诸如“下面”、“下方”、“下部”、“之下”、“上方”、“上部”等空间相关术语可以在本文中用来描述如附图所示的一个元件或特征与另一元件(多个元件)或特征(多个特征)的关系。将理解,除了附图中描绘的取向之外,空间相关术语旨在包含使用或操作中的装置的不同取向。例如,如果附图中的装置翻转,则被描述为在其他元件或特征“下方”或“下面”或“之下”的元件将取向成在其他元件或特征的“上方”。因此,示例性术语“下方”和“之下”可以包含上方和下方的两个取向。
将理解,当诸如膜、区、层或元件的部件被称为在另一部件“上”、“连接到”、“联接到”或“邻近”另一部件时,其可以直接在另一部件上、直接连接到、直接联接到或直接邻近另一部件,或者可以存在介于中间的部件。还将理解,当部件被称为在两个部件“之间”时,其可以是该两个部件之间的唯一部件,或者也可以存在一个或多个介于中间的部件。也将理解,当部件被称为“覆盖”另一部件时,其可以是覆盖该另一部件的唯一部件,或者一个或多个介于中间的部件也可以覆盖该另一部件。
还将理解,术语“第一”、“第二”、“第三”等在本文中用来将一个元件与另一元件区分开,并且元件不被这些术语限制。因此,示例性实施方式中的“第一”元件在另一示例性实施方式中可以被描述为“第二”元件。
图1是示出了根据本公开的示例性实施方式的显示设备的一部分的平面图。如图1所示,根据示例性实施方式的显示设备包括基板110。包括在根据如图1所示的示例性实施方式的显示设备中的基板110具有显示区域DA和显示区域DA外部的外围区域PA。在下文中,显示设备也可以被称为有机发光显示设备。诸如例如有机发光器件的多种显示器件可以安置在基板110的显示区域DA中。用于传输待施加到显示区域DA的电信号的多种导线可以安置在基板110的外围区域PA中。在下文中,假定显示设备包括有机发光器件作为显示器件。然而,本公开不限于此。
图2是示出了根据本公开的示例性实施方式的图1的显示设备的显示区域DA中的一个子像素的等效电路图。图2示出了子像素包括有机发光器件OLED的情况。
如图2所示,根据示例性实施方式的显示设备的一个子像素包括:多个信号线121、122、123、124和171;连接到信号线121、122、123、124和171的多个薄膜晶体管(TFT)T1、T2、T3、T4、T5、T6和T7;存储电容器Cst;电源线172和178(关于电源线178,参考图3、图7和图8);以及有机发光器件OLED。信号线121、122、123、124和171和/或电源线172和178可以在多个子像素之间共享。
TFT T1、T2、T3、T4、T5、T6和T7包括驱动TFT T1、开关TFT T2、补偿TFT T3、初始化TFT T4、驱动控制TFT T5、发射控制TFT T6和旁路TFT T7。
参照信号线121、122、123、124和171,扫描线121传输扫描信号Sn,前一扫描线122将前一扫描信号Sn-1传输到初始化TFT T4和旁路TFT T7,发射控制信号线123将发射控制信号En传输到驱动控制TFT T5和发射控制TFT T6,数据线171与扫描线121交叉以传输数据信号Dm,下电源线172传输驱动电压ELVDD,并且基本上平行于数据线171,以及初始化电压线124传输初始化电压Vint以用于将驱动TFT T1初始化。
驱动TFT T1的栅电极G1连接到存储电容器Cst的第一存储电容板Cst1,驱动TFTT1的源电极S1经由驱动控制TFT T5连接到下电源线172,并且驱动TFT T1的漏电极D1经由发射控制TFT T6电连接到有机发光器件OLED的像素电极191(参考图9)。驱动TFT T1根据开关TFT T2的开关操作接收数据信号Dm,并从而将驱动电流Id供应到有机发光器件OLED。
开关TFT T2的栅电极G2连接到扫描线121,开关TFT T2的源电极S2连接到数据线171,以及开关TFT T2的漏电极D2连接到驱动TFT T1的源电极S1并且经由驱动控制TFT T5连接到下电源线172。开关TFT T2根据经由扫描线121接收的扫描信号Sn而导通,并且执行开关操作以将经由数据线171传输的数据信号Dm传输到驱动TFT T1的源电极S1。
补偿TFT T3的栅电极G3连接到扫描线121,补偿TFT T3的源电极S3连接到驱动TFTT1的漏电极D1并且经由发射控制TFT T6连接到有机发光器件OLED的像素电极191(参考图9),以及补偿TFT T3的漏电极D3连接到存储电容器Cst的第一存储电容板Cst1、初始化TFTT4的漏电极D4和驱动TFT T1的栅电极G1。补偿TFT T3根据经由扫描线121接收的扫描信号Sn而导通,并且通过电连接驱动TFT T1的栅电极G1和漏电极D1而二极管连接驱动TFT T1。
初始化TFT T4的栅电极G4连接到前一扫描线122,初始化TFT T4的源电极S4连接到旁路TFT T7的漏电极D7和初始化电压线124,以及初始化TFT T4的漏电极D4连接到存储电容器Cst的第一存储电容板Cst1、补偿TFT T3的漏电极D3和驱动TFT T1的栅电极G1。初始化TFT T4根据经由前一扫描线122接收的前一扫描信号Sn-1而导通,并且将初始化电压Vint传输到驱动TFT T1的栅电极G1,以便执行用于将驱动TFT T1的栅电极G1的电压初始化的初始化操作。
驱动控制TFT T5的栅电极G5连接到发射控制信号线123,驱动控制TFT T5的源电极S5连接到下电源线172,以及驱动控制TFT T5的漏电极D5连接到驱动TFT T1的源电极S1和开关TFT T2的漏电极D2。
发射控制TFT T6的栅电极G6连接到发射控制信号线123,发射控制TFT T6的源电极S6连接到驱动TFT T1的漏电极D1和补偿TFT T3的源电极S3,以及发射控制TFT T6的漏电极D6电连接到旁路TFT T7的源电极S7和有机发光器件OLED的像素电极191。驱动控制TFTT5和发射控制TFT T6根据经由发射控制信号线123接收的发射控制信号En基本上同时导通,以通过将驱动电压ELVDD施加到有机发光器件OLED来允许驱动电流Id流至有机发光器件OLED。
旁路TFT T7的栅电极G7连接到前一扫描线122,旁路TFT T7的源电极S7连接到发射控制TFT T6的漏电极D6和有机发光器件OLED的像素电极191(参考图9),以及旁路TFT T7的漏电极D7连接到初始化TFT T4的源电极S4和初始化电压线124。旁路TFT T7的栅电极G7接收经由前一扫描线122接收的前一扫描信号Sn-1。当从前一扫描信号Sn-1施加具有能够截止旁路TFT T7的预定电压的电信号时,旁路TFT T7截止并且驱动电流Id的一部分作为旁路电流Ibp经由旁路TFT T7流动。
当驱动TFT T1的最小电流作为用于显示黑色图像的驱动电流流动时,如果有机发光器件OLED发光,则黑色图像不被适当地显示。此处,驱动TFT T1的最小电流表示下列条件下的电流:驱动TFT T1的栅源电压VGS小于阈值电压Vth,使得驱动TFT T1截止。因此,为了防止有机发光器件OLED在最小电流作为驱动电流流动时发光,旁路TFT T7可以将从驱动TFTT1流出的驱动电流Id的部分作为旁路电流Ibp分配到除了朝向有机发光器件OLED的电流路径之外的另一电流路径。通过这种方式,小于驱动TFT T1截止条件下的最小驱动电流(例如,约等于或小于约10pA的电流)的电流被传输到有机发光器件OLED,并且在有机发光器件OLED不发光或发出少量光的同时,显示黑色图像。
当用来显示黑色图像的最小驱动电流流动时,因为旁路电流Ibp从最小驱动电流分出,有机发光器件OLED的发光或不发光或者发光水平可被显著影响。然而,当用来显示一般图像或白色图像的大驱动电流流动时,有机发光器件OLED的发光水平可不受旁路电流Ibp影响,或者可只轻微受旁路电流Ibp影响。因此,通过旁路电流Ibp减小的有机发光器件OLED的发射电流IOLED可以具有能够准确显示黑色图像的水平,其中,旁路电流Ibp在用来显示黑色图像的驱动电流流动时经由旁路TFT T7从驱动电流Id中分出。因此,通过使用旁路TFT T7来实现准确的黑色亮度图像,可以改善对比度。
参考图2,在示例性实施方式中,初始化TFT T4和旁路TFT T7连接到前一扫描线122。然而,本公开不限于此。例如,在示例性实施方式中,初始化TFT T4可以连接到前一扫描线122并且可以根据前一扫描信号Sn-1驱动,以及旁路TFT T7可连接到单独的导线并且可以根据经由该导线传输的信号驱动。
存储电容器Cst的第二存储电容板Cst2连接到下电源线172,并且有机发光器件OLED的相对电极连接到公共电极ELVSS。因此,有机发光器件OLED可以通过接收来自驱动TFT T1的驱动电流Id的一部分来发光,并因此可以显示图像。
参考图2,在示例性实施方式中,补偿TFT T3和初始化TFT T4中的每个具有双栅电极。然而,本公开不限于此。例如,在示例性实施方式中,补偿TFT T3和初始化TFT T4中的每个可以具有一个栅电极。或者,本公开的示例性实施方式可以以各种方式改变,使得除补偿TFT T3和初始化TFT T4之外的其他TFT T1、T2、T5、T6和T7中至少一个可以具有两个栅电极。
在下文中,以下描述根据本公开的示例性实施方式的有机发光显示设备的一个子像素的操作。
首先,在初始化周期期间,经由前一扫描线122供应具有低电平的前一扫描信号Sn-1。然后,初始化TFT T4响应于具有低电平的前一扫描信号Sn-1而导通。因此,来自初始化电压线124的初始化电压Vint经由初始化TFT T4传输到驱动TFT T1的栅电极G1。因此,驱动TFT T1由于初始化电压Vint而被初始化。
然后,在数据编程周期期间,经由扫描线121供应具有低电平的扫描信号Sn。然后,响应于具有低电平的扫描信号Sn,开关TFT T2和补偿TFT T3导通。因此,驱动TFT T1通过导通的补偿TFT T3被二极管连接,并且在正向上偏置。然后,将补偿电压Dm+Vth(其中Vth是负值)施加到驱动TFT T1的栅电极G1,所述补偿电压Dm+Vth是通过从经由数据线171供应的数据信号Dm中减去驱动TFT T1的阈值电压Vth的绝对值而获取的。然后,将驱动电压ELVDD和补偿电压Dm+Vth施加到存储电容器Cst的两个端子,使得与两个端子之间的电压差对应的电荷储存在存储电容器Cst中。
然后,在发射周期期间,从发射控制信号线123供应的发射控制信号En从高电平变成低电平。然后,在发射周期期间,驱动控制TFT T5和发射控制TFT T6响应于具有低电平的发射控制信号En而导通。然后,根据驱动TFT T1的栅电极G1的电压与驱动电压ELVDD的电压之间的差确定的驱动电流Id被生成,并且然后驱动电流Id经由发射控制TFT T6被供应到有机发光器件OLED。在发射周期期间,驱动TFT T1的栅源电压VGS因存储电容器Cst而维持在‘(Dm+Vth)-ELVDD’,并且根据驱动TFT T1的电流电压关系,驱动电流Id与通过从栅源电压VGS中减去阈值电压Vth而获得的值的平方‘(Dm-ELVDD)2’成比例。因此,根据示例性实施方式,驱动电流Id与驱动TFT T1的阈值电压Vth无关地被确定。
在下文中,参考图3到图10描述根据本公开的示例性实施方式的图2中示出的有机发光显示设备的一个子像素的详细结构。
图3是示出根据本公开的示例性实施方式的图2的子像素中的多个TFT和电容器的位置的布局视图。图3的布局视图示出一个子像素的布置。根据示例性实施方式,各自具有相同或类似配置的多个子像素可以在水平方向和竖直方向上邻近该一个子像素布置(例如,布置成矩阵配置)。图4到图8是图3的层的布局视图,所述层中的每个具有诸如多个TFT、电容器等的元件。图4到图8中的每个示出相同层的导线或者半导体层的布置以及绝缘层可以插置在层结构之间的示例性实施方式。例如,第一栅极绝缘层141(参考图9)可以插置在图4的层与图5的层之间,第二栅极绝缘层142(参考图9)可以插置在图5的层与图6的层之间,以及第一无机层151(参考图9)可以插置在图7的层与图8的层之间。接触孔可以在上述绝缘层中形成,使得图4到图8中示出的层结构可以在大体竖直方向上彼此电连接。通过这种方式,根据示例性实施方式的显示设备具有电路单元,所述电路单元布置在显示区域DA中并且包括导电层。电路单元在本文中也可以被称为电路。像素电极191布置在电路单元之上(例如,设置在电路单元上),并且电连接到电路单元的导电层中的至少一个。
根据示例性实施方式的有机发光显示设备的子像素包括沿着行方向延伸并且分别将扫描信号Sn、前一扫描信号Sn-1、发射控制信号En和初始化电压Vint施加到子像素的扫描线121、前一扫描线122、发射控制信号线123和初始化电压线124。根据示例性实施方式的显示设备的子像素可以包括数据线171以及电源线172和178,所述数据线171以及电源线172和178与扫描线121、前一扫描线122、发射控制信号线123和初始化电压线124交叉,分别将数据信号Dm和驱动电压ELVDD施加到子像素。
此外,子像素可以包括驱动TFT T1、开关TFT T2、补偿TFT T3、初始化TFT T4、驱动控制TFT T5、发射控制TFT T6、旁路TFT T7、存储电容器Cst和有机发光器件。
如图4所示,驱动TFT T1、开关TFT T2、补偿TFT T3、初始化TFT T4、驱动控制TFTT5、发射控制TFT T6和旁路TFT T7可以沿着半导体层形成。半导体层可以具有在多个方向上弯曲的形状。半导体层可以包括与驱动TFT T1对应的驱动沟道区131a、与开关TFT T2对应的开关沟道区131b、与补偿TFT T3对应的补偿沟道区131c1、131c2和131c3、与初始化TFTT4对应的初始化沟道区131d1、131d2和131d3、与驱动控制TFT T5对应的操作控制沟道区131e、与发射控制TFT T6对应的发射控制沟道区131f和与旁路TFT T7对应的旁路沟道区131g。换言之,根据本公开的示例性实施方式,如图4所示,驱动沟道区131a、开关沟道区131b、补偿沟道区131c1、131c2和131c3、初始化沟道区131d1、131d2和131d3、操作控制沟道区131e、发射控制沟道区131f和旁路沟道区131g可以是半导体层的一些区。
半导体层可以包括例如多晶硅。此外,半导体层可以包括没有掺杂杂质的上述沟道区以及设置在沟道区的两侧并且掺杂有杂质的源极区和漏极区。杂质类型可以根据TFT的类型而改变,并且可以包括例如N型杂质或P型杂质。沟道区、沟道区的一侧处的源极区和沟道区的另一侧处的漏极区可以统称为有源层。换言之,TFT可以具有包括沟道区、源极区和漏极区的有源层。
经掺杂的源极区或经掺杂的漏极区可以对应于TFT的源电极或漏电极。例如,驱动源电极可以与如图4所示的半导体层的驱动沟道区131a的外围中的掺杂有杂质的驱动源极区176a对应,并且驱动漏电极可以与如图4所示的半导体层的驱动沟道区131a的外围中的掺杂有杂质的驱动漏极区177a对应。在下文中,为便于描述,诸如源极区和漏极区的术语可以用来代替源电极和漏电极。此外,如图4所示的半导体层的在TFT之间的部分可以对应于掺杂有杂质的导线,并因此用来电连接TFT。这个特性也适用于下文描述的示例性实施方式,下文描述的示例性实施方式包括修改的示例性实施方式。
存储电容器Cst可以包括第一存储电容板125a和第二存储电容板127,其中第一存储电容板125a和第二存储电容板127被安置为具有插置于它们之间的第二栅极绝缘层142。此处,第一存储电容板125a也可以用作驱动TFT T1的驱动栅电极125a。也就是说,驱动栅电极125a和第一存储电容板125a可以是一体。在下文中,为便于描述,当提及驱动栅电极时,驱动栅电极的附图标记可以与第一存储电容板125a的附图标记相同。
如图5所示,第一存储电容板125a可以具有与相邻子像素分隔开的岛形式。如图5所示,在示例性实施方式中,第一存储电容板125a可以由与扫描线121、前一扫描线122和发射控制信号线123相同的材料层形成。
开关栅电极125b以及补偿栅电极125c1和125c2可以是扫描线121的部分,或者可以是与半导体层相交的扫描线121的突出部。初始化栅电极125d1和125d2以及旁路栅电极125g可以是前一扫描线122的部分,或者可以是与半导体层相交的前一扫描线122的突出部。操作控制栅电极125e和发射控制栅电极125f可以是发射控制信号线123的部分,或者可以是与半导体层相交的发射控制信号线123的突出部。
第二存储电容板127可以在相邻子像素上延伸,使得相邻子像素中的第二存储电容板127整体形成。如图6所示,第二存储电容板127可以由与初始化电压线124和/或屏蔽层126相同的材料层形成。存储开口27可以形成于第二存储电容板127中。因此,第一存储电容板125a和补偿TFT T3的补偿漏极区177c可以使用连接构件174经由存储开口27彼此电连接,这在下文中描述。第二存储电容板127可以经由在层间绝缘层143(参考图9)中形成的接触孔168连接到下电源线172。
驱动TFT T1包括驱动沟道区131a、驱动栅电极125a、驱动源极区176a和驱动漏极区177a。如上文所述,驱动栅电极125a也可以用作第一存储电容板125a。驱动源极区176a表示驱动栅电极125a外部的(在图4的-x方向上的)部分,以及驱动漏极区177a表示驱动栅电极125a外部的(在图4的+x方向上的)部分并且通过将驱动栅电极125a布置在驱动源极区176a和驱动漏电极177a之间而安置在驱动源极区176a的相对侧。
驱动TFT T1的驱动源极区176a连接到开关漏极区177b和操作控制漏极区177e,这在下文中描述。驱动漏极区177a连接到补偿源极区176c和发射控制源极区176f,这在下文中描述。
开关TFT T2包括开关沟道区131b、开关栅电极125b、开关源极区176b和开关漏极区177b。开关源极区176b可以经由在第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143中形成的接触孔164电连接到数据线171。根据示例性实施方式,数据线171的接触孔164的外围可以是开关TFT T2的源极区。开关漏极区177b表示半导体层的一部分,该一部分掺杂有杂质并且通过将开关沟道区131b布置在开关源极区176b和开关漏极区177b之间而安置在开关源极区176b的相对侧处。
开关TFT T2用作配置成选择发光目标子像素的开关器件。开关栅电极125b如上文所述连接到扫描线121,开关源极区176b连接到数据线171,以及开关漏极区177b连接到驱动TFT T1和驱动控制TFT T5。
补偿TFT T3包括补偿沟道区131c1、131c2和131c3、补偿栅电极125c1和125c2、补偿源极区176c以及补偿漏极区177c。补偿源极区176c是半导体层的掺杂有杂质并且设置在补偿沟道区131c1、131c2和131c3外部的一部分。补偿漏极区177c设置在补偿沟道区131c1、131c2和131c3的外部并且掺杂有杂质。补偿栅电极125c1和125c2是包括第一栅电极125c1和第二栅电极125c2的双栅电极,并且可以布置成防止或减少泄漏电流的发生。补偿TFT T3的补偿漏极区177c可以经由连接构件174连接到第一存储电容板125a。补偿沟道区131c1、131c2和131c3可以包括与第一栅电极125c1对应的部分131c1、与第二栅电极125c2对应的部分131c3,以及在部分131c1与部分131c3之间的部分131c2。
如图7所示,连接构件174可以由与数据线171相同的材料层形成。连接构件174的一端经由在第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143中形成的接触孔166连接到补偿漏极区177c和初始化漏极区177d。连接构件174的另一端经由在第二栅极绝缘层142和层间绝缘层143中形成的接触孔167连接到第一存储电容板125a。就这点而言,连接构件174的所述另一端经由在第二存储电容板127中形成的存储开口27连接到第一存储电容板125a。
初始化TFT T4包括初始化沟道区131d1、131d2和131d3、初始化栅电极125d、初始化源极区176d和初始化漏极区177d。初始化源极区176d经由初始化连接线173连接到初始化电压线124。初始化连接线173的一端可以经由在第二栅极绝缘层142和层间绝缘层143中形成的接触孔161连接到初始化电压线124,并且初始化连接线173的另一端可以经由在第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143中形成的接触孔162连接到初始化源极区176d。初始化漏极区177d表示半导体层的一部分,该一部分掺杂有杂质并且通过将初始化沟道区131d1、131d2和131d3布置在初始化源极区176d和初始化漏极区177d之间而安置在初始化源电极176d的相对侧处。
驱动控制TFT T5包括操作控制沟道区131e、操作控制栅电极125e、操作控制源极区176e和操作控制漏极区177e。操作控制源极区176e可以经由在第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143中形成的接触孔165电连接到下电源线172。根据示例性实施方式,下电源线172的接触孔165的外围可以是驱动控制TFT T5的源极区。操作控制漏极区177e表示半导体层的一部分,该一部分掺杂有杂质并且通过将操作控制沟道区131e布置在操作控制源极区176e和操作控制漏极区177e之间而安置在操作控制源极区176e的相对侧处。
发射控制TFT T6包括发射控制沟道区131f、发射控制栅电极125f、发射控制源极区176f和发射控制漏极区177f。发射控制漏极区177f可以经由在第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143中形成的接触孔163连接到层间绝缘层143之上的中间连接层175。如图7所示,中间连接层175、数据线171和下电源线172可以安置在层间绝缘层143之上。发射控制源极区176f表示半导体层的一部分,该一部分掺杂有杂质并且通过将发射控制沟道区131f布置在发射控制源极区176f和发射控制漏极区177f之间而安置在发射控制漏极区177f的相对侧处。中间连接层175可以电连接到下文描述的辅助连接层179,并且因此可以电连接到有机发光器件的像素电极191。
旁路TFT T7包括旁路沟道区131g、旁路栅电极125g、旁路源极区176g和旁路漏极区177g。由于旁路漏极区177g连接到初始化TFT T4的初始化源极区176d,因此,旁路漏极区177g经由初始化连接线173连接到初始化电压线124。旁路源极区176g电连接到(在+y方向上的)子像素的有机发光器件的像素电极。例如,旁路源极区176g连接到(在+y方向上的)子像素的发射控制漏极区177f,使得旁路源极区176g可以经由接触孔163连接到层间绝缘层143之上的中间连接层175。如上文所述,中间连接层175电连接到辅助连接层179,并因此电连接到有机发光器件的像素电极191。
如上文所述,屏蔽层126可以由与第二存储电容板127和初始化电压线124相同的材料层形成。图6左侧处的屏蔽层126布置成在对应的子像素和(在-x方向上的)相邻子像素上延伸的一体,并且图6右侧处的屏蔽层126布置成在对应的子像素和(在+x方向上的)相邻子像素上延伸的一体。屏蔽层126至少与补偿沟道区131c1、131c2和131c3之中的部分131c1与131c3之间的部分131c2重叠。由于屏蔽层126经由在层间绝缘层143中形成的接触孔169电连接到下电源线172,因此,屏蔽层126的电势大约恒定。
数据线171存在于如图3所示的子像素附近的子像素(例如,在+x方向上的子像素)中。为便于描述,当如图3所示的子像素被称为像素P1并且像素P1附近的子像素(例如,在+x方向上的子像素)被称为像素P2时,数据线171将数据信号传输到像素P2以及传输到在像素P2的+y方向和-y方向上布置的多个子像素。就这点而言,传输的数据信号可以根据将在沿像素P2的+y和-y方向布置的多个子像素中的每个中实现的亮度而改变。因此,当像素P1发光时,像素P2的在像素P1的半导体层的部分131c2附近的数据线171随着时间的推移传输不同的电信号。
如果不存在屏蔽层126,则可能在像素P2的数据线171与像素P1的补偿沟道区131c1、131c2和131c3之中的部分131c2之间生成寄生电容。因此,随着时间的推移,在像素P1发光期间,像素P1的补偿TFT T3的部分131c2的电势受到由像素P2的数据线171传输的不同电信号影响。补偿TFT T3电连接到驱动TFT T1。因此,如果像素P1的补偿TFT T3的部分131c2的电势受到由像素P2的数据线171传输的不同电信号影响,则有机发光器件的亮度(其亮度由驱动TFT T1确定)可能变得不同于最初水平,从而导致有机发光显示设备显示的图像的质量降低。
然而,在根据本公开的示例性实施方式的有机发光显示设备中,屏蔽层126设置在像素P1的补偿TFT T3的部分131c2与像素P2的数据线171之间。因此,与不存在屏蔽层126的比较示例相比,像素P2的数据线171对补偿TFT T3的部分131c2的影响被消除或减少,从而导致有机发光显示设备能够显示具有改善亮度的高质量图像(例如,亮度具有改善的与最初水平相应的精度)。
例如,在示例性实施方式中,由于屏蔽层126经由在层间绝缘层143中形成的接触孔169电连接到下电源线172,因此,屏蔽层126的电势大约恒定。因此,可以消除或减少由部分131c2附近的电信号引起的对补偿TFT T3的部分131c2的影响。
如图7所示,数据线171、下电源线172、初始化连接线173、连接构件174和中间连接层175可以包括相同的材料,并且可以安置在相同层(例如,层间绝缘层143)上。下电源线172将恒定电信号供应到多个子像素。防止在下电源线172中发生电压降允许了显示高质量图像的显示设备的实现。然而,如图7所示,在示例性实施方式中,由于下电源线172、数据线171、初始化连接线173、连接构件174和中间连接层175安置在相同层上,因此,在扩大其面积方面有限制。
因此,在示例性实施方式中,如图8所示,为了考虑下电源线172中的电压降,上电源线178安置在数据线171、下电源线172、初始化连接线173、连接构件174和中间连接层175上方,并且经由接触孔181电连接到下电源线172。如图8所示,在示例性实施方式中,上电源线178在子像素中可以具有“+”形状,并且因此,在显示区域DA的更大部分(例如,整个部分)中,上电源线178可以具有格子形状。然而,本公开的示例性实施方式不限于此。
此外,为了将发射控制漏极区177f电连接到有机发光器件的像素电极191,包括与上电源线178相同材料的辅助连接层179可以安置在与上电源线178相同的层上,并且可以经由接触孔183电连接到中间连接层175,所述中间连接层175经由接触孔163电连接到发射控制漏极区177f。通过经由上部层中形成的接触孔185将辅助连接层179与有机发光器件的像素电极191电连接,辅助连接层179可以允许发射控制漏极区177f与有机发光器件的像素电极191电连接。
图9是根据本公开的示例性实施方式的沿着图3的线IX-IX得到的子像素的一部分的剖视图。图10是沿着图3的线X-X得到的子像素的一部分的剖视图。如图9和图10所示,上述各种元件可以安置在基板110之上。基板110可以包括多种材料,诸如,例如,玻璃材料、金属材料、塑料材料等。在示例性实施方式中,缓冲层111可以安置在基板110之上。缓冲层111可以使基板110的表面平整,和/或可以防止杂质渗透到其上的半导体层中。缓冲层111可以具有包括例如氧化硅、氮化硅和/或氮氧化硅的单层结构或多层结构。
如图4所示的驱动沟道区131a、开关沟道区131b、补偿沟道区131c1、131c2和131c3等可以布置在缓冲层111之上。包括例如氮化硅、氧化硅和/或氮氧化硅的第一栅极绝缘层141可以布置在驱动沟道区131a、开关沟道区131b、补偿沟道区131c1、131c2和131c3等之上。
如图5所示的诸如驱动栅电极125a、扫描线121、开关栅电极125b、补偿栅电极125c、包括初始化栅电极125d和旁路栅电极125g的前一扫描线122、包括操作控制栅电极125e和发射控制栅电极125f的发射控制信号线123等的导线可以布置在第一栅极绝缘层141之上。驱动栅电极125a、扫描线121、前一扫描线122和发射控制信号线123可以统称为第一栅极布线。
第二栅极绝缘层142可以覆盖第一栅极布线。第二栅极绝缘层142可以包括例如氮化硅、氧化硅或者氮氧化硅。如图6所示的第二存储电容板127、屏蔽层126和初始化电压线124可以布置在第二栅极绝缘层142之上。第二存储电容板127、屏蔽层126和初始化电压线124可以统称为第二栅极布线。
层间绝缘层143布置在第二栅极布线之上。层间绝缘层143可以包括例如氮化硅、氧化硅或者氮氧化硅。
如图7所示的数据线171、下电源线172、初始化连接线173、连接构件174和中间连接层175可以布置在层间绝缘层143之上。数据线171、下电源线172、初始化连接线173、连接构件174和中间连接层175可以统称为第一导电层。如上文所述,数据线171、下电源线172、初始化连接线173、连接构件174和中间连接层175可以经由在第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143的至少部分中形成的接触孔161、162、163、164、165、166、167、168和169电连接到下方的半导体层。
第一无机层151安置在第一导电层之上。第一无机层151可以包括例如氮化硅、氧化硅或者氮氧化硅。
如图8所示的上电源线178和辅助连接层179可以布置在第一无机层151之上。上电源线178和辅助连接层179可以统称为第二导电层。上电源线178和辅助连接层179可以经由在第一无机层151中形成的接触孔181和183电连接到第一导电层。例如,如图10所示,在示例性实施方式中,第一无机层151具有用于接触孔181的附加开口,并且因此暴露第一无机层151下方的下电源线172的第一顶部表面的至少一部分。因此,上电源线178可以经由附加开口接触下电源线172。如图9所示,第一无机层151具有用于接触孔183的第一开口,从而允许上方的辅助连接层179接触中间连接层175。
如上文所述,作为第一导电层的一部分的中间连接层175可以经由在第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143的至少部分中形成的接触孔163连接到下方的半导体层,例如,发射控制漏极区177f。因此,经由接触孔183电连接到中间连接层175的第二导电层的辅助连接层179也可以电连接到下方的半导体层,例如,发射控制漏极区177f。然而,本公开不限于此。例如,根据示例性实施方式,在具有与图2不同的等效电路图的显示设备中,第二导电层可以电连接到半导体层的各种源极区或漏极区。这个特性也适用于下文将描述的示例性实施方式及其修改的示例性实施方式。
第二无机层153安置在第二导电层之上。第二无机层153可以包括例如氮化硅、氧化硅或者氮氧化硅。第二无机层153覆盖第二导电层,并且接触第二导电层外部的第一无机层151。参考图9,第二无机层153覆盖辅助连接层179,并且因此接触辅助连接层179外部的第一无机层151。参考图10,第二无机层153覆盖上电源线178,并因此接触上电源线178外部的第一无机层151。
平整化层154可以布置在第二无机层153之上,并且有机发光器件的像素电极191可以安置在平整化层154之上。像素电极191可以经由在第二无机层153中形成的第二开口和与第二开口对应并且在平整化层154中形成的接触孔185连接到辅助连接层179,使得像素电极191可以电连接到发射控制漏极区177f。
参考图9,在示例性实施方式中,在第二无机层153中形成的第二开口的内表面与在平整化层154中形成的接触孔185的内表面大约齐平。因此,在第二无机层153中形成的第二开口和在平整化层154中形成的接触孔185可以统称为接触孔185。然而,本公开不限于此。例如,在示例性实施方式中,在第二无机层153中形成的第二开口的内表面可以不与在平整化层154中形成的接触孔185的内表面大约齐平。例如,在第二无机层153中形成的第二开口的面积可以大于在平整化层154中形成的接触孔185的面积。平整化层154可以包括有机材料,诸如,例如压克力、苯并环丁烯(BCB)、聚酰亚胺、六甲基二硅醚(HMDSO)等。
在根据示例性实施方式的显示设备中,显示区域DA中的电路单元中包括的导电层中的每个安置成接触布置在对应导电层下方(例如,直接在对应导电层下方)的对应无机层。例如,在示例性实施方式中,每个导电层与其对应的无机层之间不存在介于中间的层,并且每个导电层接触(例如,直接接触)直接设置在对应导电层下方的对应无机层(例如,每个导电层直接设置在其对应的无机层上方,而不存在介于中间的层)。例如,如上文所述,如图5所示的包括驱动栅电极125a、扫描线121、前一扫描线122和发射控制信号线123的第一栅极布线安置在第一栅极绝缘层141上。此外,如图6所示的包括第二存储电容板127、屏蔽层126和初始化电压线124的第二栅极布线安置在第二栅极绝缘层142上。此外,如图7所示的包括数据线171、下电源线172、初始化连接线173、连接构件174和中间连接层175的第一导电层安置在层间绝缘层143上。此外,如图8所示的包括上电源线178和辅助连接层179的第二导电层安置在第一无机层151上。就这点而言,第一栅极绝缘层141、第二栅极绝缘层142、层间绝缘层143和第一无机层151可以是无机层。
当导线以不同方式进行图案化时,导电层布置在基板110的表面(例如,整个表面)之上,进行图案化,并然后被部分移除。如果用来移除的部分没有适当地移除,那么不应彼此电连接的元件可能连接,导致发生短路。因此,显示设备中可能出现缺陷。
当导电层在有机层上形成、进行图案化、并且然后被部分移除时,用来移除的部分可能没有适当地移除。例如,如果导电层包括钛,那么钛可以与导电层下方的有机材料反应,从而导致在导电层与有机层之间的界面上形成氧化钛层。例如,在图案化过程期间,导电层的用来移除的包括钛的一部分可以被移除,但下方的氧化钛层可能没有移除并且可能在图案化过程之后残留下来。因此,不应彼此电连接的元件可能连接,导致发生短路。因此,显示设备中可以出现缺陷。
例如,由于电子器件(诸如,每个子像素中包括的TFT)的数量增加以实现显示高质量图像的显示设备,或者每个子像素的面积减小以实现高分辨率显示设备,因此,显示区域DA中的各种类型导线之间的间隙可能变得小于根据比较示例的显示设备的显示区域中导线之间的间隙。在这种情况下,因残留的氧化钛层造成的缺陷率可能陡然增加。
然而,在根据示例性实施方式的显示设备中,如上文所述,显示区域DA中的导电层布置成分别接触设置于导电层下方(例如,直接位于导电层下方)的无机层。例如,在示例性实施方式中,导电层中的每个的底部表面安置成与布置在对应底部表面下方(例如,直接位于对应底部表面下方)的无机层面面接触。换言之,在示例性实施方式中,导电层中的每个的底部表面安置成直接接触其对应的无机层(例如,每个导电层的底部表面直接接触设置在导电层下方的其对应的无机层的顶部表面)。因此,在示例性实施方式中,可以防止或减少在将导电层图案化的过程期间可能出现的缺陷。
如上文所述,第二导电层之上的第二无机层153覆盖第二导电层,并且接触第二导电层外围中的第一无机层151。参考图9,第二无机层153覆盖辅助连接层179,并因此接触辅助连接层179外围中的第一无机层151。参考图10,第二无机层153覆盖上电源线178,并因此接触上电源线178外围中的第一无机层151。平整化层154布置在第二无机层153之上,并且有机发光器件的像素电极191安置在平整化层154之上。
当制造显示设备或在制造之后使用显示设备时,诸如气体的杂质可能从包括有机材料的平整化层154中产生。杂质可损坏TFT。然而,在根据示例性实施方式的显示设备中,如上文所述,第一无机层151覆盖第一导电层,第二无机层153覆盖第二导电层,并且第一无机层151和第二无机层153彼此接触。此结构中的第一无机层151和第二无机层153可以起到保护层的作用,这可以防止或减少从平整化层154中产生的杂质(例如,气体)的出现损坏平整化层154下方的TFT。
图11是根据本公开的示例性实施方式的图1的位于外围区域PA中的部分XI的剖视图。
如图11所示,缓冲层111、第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143可以在显示区域DA和外围区域PA上延伸。可以由与第一导电层相同的材料层、与第一导电层基本上同时形成的第一导线175a可以布置在外围区域PA中的层间绝缘层143上,所述第一导电层包括数据线171、下电源线172、初始化连接线173、连接构件174和中间连接层175。第一无机层151也可以从显示区域DA延伸到外围区域PA,并因此可以通过覆盖包括与第一导电层相同材料的第一导线175a来保护第一导线175a。
有机材料层152可以布置在外围区域PA中的第一无机层151之上。有机材料层152可以包括例如压克力、苯并环丁烯(BCB)、聚酰亚胺、六甲基二硅醚(HMDSO)等。有机材料层152可以具有基本上平坦的顶部表面。可以由与第二导电层相同的材料层、与第二导电层基本上同时形成的第二导线179a可以安置在有机材料层152之上,所述第二导电层包括上电源线178和辅助连接层179。第二无机层153可以从显示区域DA延伸到外围区域PA,并因此可以通过覆盖包括与第二导电层相同材料的第二导线179a来保护第二导线179a。
如图11所示,第一导线175a和第二导线179a可以布置在不同的层上,并且可以彼此部分重叠。关于图11的坐标轴,表示x-y平面的轴可以被解释为图1的x轴。在这种情况下,第一导线175a和第二导线179a可以被解释为在图1的平面图中的-y方向上延伸的导线。或者,由于第一导线175a和第二导线179a在不同方向上延伸,因此,第一导线175a和第二导线179a可以在不同的层上彼此交叉。例如,参考图1的平面图,第一导线175a可以在-y方向上延伸并且第二导线179a可以以相对于y轴约45度延伸,使得第一导线175a和第二导线179a可以在不同的层上彼此交叉。
第一导线175a和第二导线179a可以是用来传输待施加到显示设备的位移寄存器的电信号的导线,可以是用来传输待施加到显示区域DA的数据线171的电信号的导线,或者可以是用来传输待施加到显示区域DA的下电源线172或上电源线178的电信号的导线。
由于显示设备的分辨率增加,因此,像素的数量增加。因此,待连接到像素的数据线等的数量也增加。因此,外围区域PA中的导线的数量也增加,以将电信号从集成电路装置或印刷电路板传输到显示区域DA。
在根据示例性实施方式的显示设备中,如图11所示,第一导线175a和第二导线179a安置在外围区域PA中的不同层中。如此,第一导线175a和第二导线179a中的每个的线宽度可以足够大,使得第一导线175a和第二导线179a的电阻可不增加。因此,可以避免由有限空间中每个导线的线宽度减小造成的电阻增加的情况。
根据示例性实施方式,即使第二导线179a安置在有机材料层152上,第二导线179a也可以足够远离有机材料层152上的其他导线。这是因为,由于第一导线175a和第二导线179a安置在外围区域PA中的不同层中,有机材料层152上的导线之间的间隙不需要小。因此,即使第二导线179a安置在有机材料层152上,由于第二导线179a足够远离有机材料层152上的其他导线,也可防止发生因图案化误差造成的第二导线179a与其他导线之间的短路。
通过这种方式,通过将有机材料层152安置在第一导线175a与第二导线179a之间,可以实现基板110的一部分在外围区域PA中弯曲的显示设备。例如,如图12所示,图12是根据示例性实施方式的显示设备的一部分的立体图,基板110可以具有在第一方向(例如,+x方向)上延伸的弯曲区域BA。在与第一方向交叉的第二方向(例如,+y方向)上,弯曲区域BA位于第一区域1A与第二区域2A之间。如图12所示,基板110相对于在第一方向(例如,+x方向)上延伸的弯曲轴线BAX弯曲。基板110可以包括具有柔性或可弯曲特性的多种材料。基板110可以包括例如聚合树脂,诸如,聚醚砜(PES)、聚丙烯酸酯、聚醚酰亚胺(PEI)、聚萘二甲酸乙二醇酯(PEN)、聚对苯二甲酸乙二醇酯(PET)、聚苯硫醚(PPS)、聚芳酯(PAR)、聚酰亚胺(PI)、聚碳酸酯(PC),或者醋酸丙酸纤维素(CAP)。参考图12,尽管只将基板110示为弯曲,但应理解,设置在基板110之上的各种结构也以与基板110相同的方式弯曲。
第一区域1A包括如上文所述的显示区域DA。第一区域1A还可以包括显示区域DA外部的外围区域PA的一部分。第二区域2A也包括外围区域PA。
在于弯曲区域BA中弯曲的显示设备的情况中,当基板110在弯曲区域BA中弯曲时,应力可施加到弯曲区域BA中的导线,因而损坏导线。然而,在根据示例性实施方式的显示设备中,可以在弯曲过程中防止或减少第一导线175a和第二导线179a中出现缺陷。例如,在根据示例性实施方式的显示设备中,有机材料层152安置在第一导线175a与第二导线179a之间。就这点而言,由于有机材料层152的硬度低于无机材料层的硬度,因此,因基板110的弯曲而在第一无机层151或有机材料层152中产生并此外在第一导线175a或第二导线179a中产生的应力可以被有机材料层152吸收。因此,可以减少或防止对第一导线175a或第二导线179a的损坏。
为了获得由有机材料层152实现的应力吸收,有机材料层152的厚度可以大于第一无机层151和/或第二无机层153的厚度。例如,第一无机层151和/或第二无机层153的厚度可以在约0.5μm到约0.6μm,并且有机材料层152的厚度可以在约1.6μm到约1.8μm。换言之,在示例性实施方式中,有机材料层152的厚度可以比第一无机层151和/或第二无机层153的厚度大至少约两倍。
如图13所示,图13是根据示例性实施方式的显示设备的弯曲区域BA的一部分的剖视图,不同于图11中示出的示例性实施方式,第一无机层151和第二无机层153没有布置在弯曲区域BA中,并且只有有机材料层152和平整化层154布置在弯曲区域BA中。
换言之,第一无机层151可以具有与弯曲区域BA对应的开口部分,第二无机层153可以具有与第一无机层151的开口部分对应的附加开口部分,并且有机材料层152可以填充第一无机层151的开口部分。
在这种情况下,第一导线175a和第二导线179a通过有机材料层152彼此绝缘。通过这种方式,由于第一无机层151或第二无机层153没有布置在弯曲区域BA中,因此,可以降低在弯曲基板110的过程期间因无机层而造成的应力的水平。此外,由于因弯曲基板110的过程产生的弯曲区域BA中的应力被有机材料层152或平整化层154吸收,因此,可以减少或防止对第一导线175a或第二导线179a的损坏。
参考图13,在示例性实施方式中,由无机材料形成的缓冲层111、第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143布置在弯曲区域BA中。然而,本公开不限于此。例如,缓冲层111、第一栅极绝缘层141、第二栅极绝缘层142和层间绝缘层143中的至少一些可以具有与弯曲区域BA对应的开口部分。因此,可以降低在弯曲基板110的过程期间的弯曲区域BA中的应力的水平。
根据本公开的示例性实施方式,提供了防止导电层之间短路的显示设备。
在根据比较示例的显示设备中,为了实现具有减小的尺寸和/或高分辨率的显示设备,TFT的元件之间的间隙和/或显示设备中包括的导线之间的间隙可以减小。在减小间隙时,导电层在制造过程期间可能没有正确地图案化,从而导致相邻导电图案之间发生短路。如上文所述,本公开的示例性实施方式提供了可以防止导电层之间发生短路的显示设备。
尽管已参考本公开的示例性实施方式具体示出并描述了本公开,但本领域普通技术人员将理解,在不脱离如所附权利要求书限定的本公开的精神和范围的情况下,可以对形式和细节做出各种改变。

Claims (18)

1.一种显示设备,包括:
基板,包括显示区域和所述显示区域外部的外围区域;
电路,设置在所述显示区域中,其中所述电路包括多个导电层,并且每个导电层接触直接布置在每个所述导电层下方的对应无机层;以及
像素电极,布置在所述电路之上并且电连接到所述导电层中的至少一个;
其中,所述导电层包括第一导电层和设置在所述第一导电层上方的第二导电层,
其中,所述无机层包括层间绝缘层、第一无机层和第二无机层,并且所述层间绝缘层布置在所述第一导电层下方,
其中,所述第一无机层布置在所述第一导电层与所述第二导电层之间,并且包括第一开口,所述第一开口暴露所述第一导电层的表面的至少一部分,
其中,所述第二导电层经由所述第一开口接触所述第一导电层,以及所述第二无机层覆盖所述第二导电层并且接触所述第二导电层外部的所述第一无机层。
2.根据权利要求1所述的显示设备,其中,每个所述导电层的底部表面直接接触直接布置在每个所述导电层下方的所述对应无机层。
3.根据权利要求1所述的显示设备,其中,所述第二无机层包括第二开口,所述第二开口暴露所述第二导电层的表面的至少一部分。
4.根据权利要求3所述的显示设备,还包括:
平整化层,覆盖所述第二无机层并且包括与所述第二开口对应的接触孔,
其中,所述第二导电层的所述表面的至少一部分被所述接触孔和所述第二开口暴露,以及所述像素电极布置在所述平整化层之上并且电连接到所述第二导电层。
5.根据权利要求1所述的显示设备,其中,所述层间绝缘层在所述外围区域上延伸,并且所述显示设备还包括:
第一导线,布置在所述外围区域中的所述层间绝缘层之上,并且包括与所述第一导电层相同的材料;
有机材料层,覆盖所述第一导线;以及
第二导线,布置在所述外围区域中的所述有机材料层之上,并且包括与所述第二导电层相同的材料。
6.根据权利要求5所述的显示设备,其中,所述第一无机层在所述外围区域上延伸并且覆盖所述第一导线,所述有机材料层布置在所述第一无机层之上,以及所述第二无机层在所述外围区域上延伸并且覆盖所述第二导线。
7.根据权利要求6所述的显示设备,
其中,所述基板包括:第一区域,包括所述显示区域;第二区域,包括所述外围区域的至少一部分;以及弯曲区域,设置在所述第一区域与所述第二区域之间,并且所述基板在所述弯曲区域中关于弯曲轴线弯曲,
其中,所述第一无机层包括与所述弯曲区域对应的开口部分,所述有机材料层填充所述开口部分,以及所述第二无机层包括与所述开口部分对应的附加开口部分。
8.根据权利要求5所述的显示设备,其中,所述第一导线和所述第二导线在不同的层上彼此交叉。
9.根据权利要求5所述的显示设备,其中,所述基板在设置有所述有机材料层的区域中弯曲。
10.根据权利要求1所述的显示设备,还包括:
薄膜晶体管,设置在所述显示区域中,其中,所述薄膜晶体管包括有源层和栅电极,
其中,所述有源层包括沟道区、布置在所述沟道区的第一侧处的源极区、以及布置在所述沟道区的与所述第一侧相对的第二侧处的漏极区,
其中,所述栅电极布置在所述有源层上方并且与所述有源层绝缘,以及所述第一导电层电连接到所述源极区或所述漏极区。
11.根据权利要求10所述的显示设备,其中,所述第二导电层电连接到所述源极区或所述漏极区。
12.根据权利要求1所述的显示设备,还包括:
下电源线,在所述显示区域中布置在与所述第一导电层相同的层上;以及
上电源线,在所述显示区域中布置在与所述第二导电层相同的层上,
其中,所述下电源线和所述上电源线彼此电连接。
13.根据权利要求12所述的显示设备,其中,所述第一无机层设置在所述下电源线与所述上电源线之间,所述第一无机层包括附加开口,所述附加开口暴露所述下电源线的表面的至少一部分,并且所述上电源线经由所述附加开口接触所述下电源线。
14.一种显示设备,包括:
基板;
多个导电层,设置在所述基板上;
多个无机层,设置在所述基板上,
其中,每个所述导电层的底部表面接触设置在每个所述导电层下方的所述无机层中的对应无机层的顶部表面;以及
像素电极,设置在所述基板上并且电连接到所述导电层中的至少一个;
其中,所述导电层包括第一导电层和设置在所述第一导电层上方的第二导电层,
其中,所述无机层包括层间绝缘层、第一无机层和第二无机层,并且所述层间绝缘层设置在所述第一导电层下方,
其中,所述第一无机层设置在所述第一导电层与所述第二导电层之间,并且包括第一开口,所述第一开口暴露所述第一导电层的至少一部分,
其中,所述第二导电层经由所述第一开口接触所述第一导电层,以及所述第二无机层覆盖所述第二导电层并且接触所述第二导电层外部的所述第一无机层。
15.根据权利要求14所述的显示设备,其中,每个所述导电层的所述底部表面直接接触所述无机层中的所述对应无机层的所述顶部表面。
16.根据权利要求15所述的显示设备,其中,每个所述导电层直接设置在所述无机层中的所述对应无机层上方。
17.根据权利要求14所述的显示设备,其中,所述第二无机层包括第二开口,所述第二开口暴露所述第二导电层的至少一部分。
18.根据权利要求17所述的显示设备,还包括:
平整化层,覆盖所述第二无机层并且包括与所述第二开口对应的接触孔,
其中,所述第二导电层的所述至少一部分通过所述接触孔和所述第二开口暴露,并且所述像素电极设置在所述平整化层之上并电连接到所述第二导电层。
CN201710191776.XA 2016-04-04 2017-03-28 显示设备 Active CN107293566B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020160041257A KR102606279B1 (ko) 2016-04-04 2016-04-04 디스플레이 장치
KR10-2016-0041257 2016-04-04

Publications (2)

Publication Number Publication Date
CN107293566A CN107293566A (zh) 2017-10-24
CN107293566B true CN107293566B (zh) 2023-05-05

Family

ID=58544707

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710191776.XA Active CN107293566B (zh) 2016-04-04 2017-03-28 显示设备

Country Status (5)

Country Link
US (3) US10050063B2 (zh)
EP (1) EP3242327B1 (zh)
KR (1) KR102606279B1 (zh)
CN (1) CN107293566B (zh)
TW (1) TWI728085B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102606279B1 (ko) 2016-04-04 2023-11-27 삼성디스플레이 주식회사 디스플레이 장치
KR102333671B1 (ko) 2017-05-29 2021-12-01 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
KR102431788B1 (ko) 2017-12-13 2022-08-10 엘지디스플레이 주식회사 표시장치
CN108761887B (zh) * 2018-04-28 2020-03-27 武汉华星光电技术有限公司 阵列基板及显示面板
CN109065575A (zh) * 2018-07-24 2018-12-21 武汉华星光电半导体显示技术有限公司 显示面板及其制备方法、显示装置
KR102624491B1 (ko) * 2018-11-06 2024-01-15 삼성디스플레이 주식회사 표시 장치
KR20200064207A (ko) * 2018-11-28 2020-06-08 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20200064230A (ko) 2018-11-28 2020-06-08 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20200098779A (ko) 2019-02-12 2020-08-21 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20200133095A (ko) 2019-05-16 2020-11-26 삼성디스플레이 주식회사 유기발광표시장치
KR20210005362A (ko) 2019-07-03 2021-01-14 삼성디스플레이 주식회사 표시장치
US20210366941A1 (en) * 2019-10-22 2021-11-25 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, method of forming the same, display panel and display device
KR20210050621A (ko) * 2019-10-28 2021-05-10 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20210066963A (ko) * 2019-11-28 2021-06-08 삼성디스플레이 주식회사 표시 장치
US20220328588A1 (en) * 2020-09-10 2022-10-13 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display panel

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102117826A (zh) * 2009-11-11 2011-07-06 三星移动显示器株式会社 有机发光显示装置及其制造方法
JP2012049126A (ja) * 2010-08-30 2012-03-08 Samsung Mobile Display Co Ltd 有機発光ディスプレイ装置及びその製造方法
EP2701195A1 (en) * 2012-08-24 2014-02-26 Samsung Display Co., Ltd. Thin-film transistor array substrate and display device including the same

Family Cites Families (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1382992B1 (en) * 1996-10-22 2012-11-14 Seiko Epson Corporation Reflective liquid crystal panel substrate
TW480727B (en) 2000-01-11 2002-03-21 Semiconductor Energy Laboratro Semiconductor display device
JP2003330387A (ja) 2002-03-05 2003-11-19 Sanyo Electric Co Ltd 表示装置
TWI272556B (en) * 2002-05-13 2007-02-01 Semiconductor Energy Lab Display device
JP4593179B2 (ja) 2003-06-17 2010-12-08 株式会社半導体エネルギー研究所 表示装置
US7224118B2 (en) 2003-06-17 2007-05-29 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus having a wiring connected to a counter electrode via an opening portion in an insulating layer that surrounds a pixel electrode
JP2005215003A (ja) * 2004-01-27 2005-08-11 Sony Corp 表示装置および表示装置の製造方法
US20060244371A1 (en) * 2005-05-02 2006-11-02 Eastman Kodak Company OLED device having improved lifetime and output
JPWO2007007622A1 (ja) * 2005-07-07 2009-01-29 旭硝子株式会社 プラズマディスプレイパネル用電磁波遮蔽フィルムおよび保護板
JP4353237B2 (ja) 2006-11-17 2009-10-28 ソニー株式会社 画素回路および表示装置、並びに画素回路の製造方法
US7638772B2 (en) * 2007-02-28 2009-12-29 Canon Kabushiki Kaisha Imaging apparatus and radiation imaging system
JP4506810B2 (ja) 2007-10-19 2010-07-21 ソニー株式会社 表示装置
KR20100074748A (ko) * 2008-12-24 2010-07-02 엘지디스플레이 주식회사 유기전계발광표시장치
KR101015850B1 (ko) * 2009-02-09 2011-02-24 삼성모바일디스플레이주식회사 유기 발광 표시 장치 제조 방법
KR20120008360A (ko) * 2010-07-16 2012-01-30 삼성모바일디스플레이주식회사 플렉서블 디스플레이용 기판 및 그 제조 방법
KR101430173B1 (ko) * 2010-10-19 2014-08-13 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20120075037A (ko) * 2010-12-28 2012-07-06 삼성전자주식회사 반도체 소자의 제조 방법
KR101927562B1 (ko) * 2011-04-15 2018-12-10 쓰리엠 이노베이티브 프로퍼티즈 컴파니 전자 디스플레이를 위한 투명 전극
KR101335527B1 (ko) * 2012-02-23 2013-12-02 엘지디스플레이 주식회사 유기전계발광표시장치 및 그 제조 방법
KR101882001B1 (ko) * 2012-06-15 2018-07-26 소니 주식회사 표시 장치, 반도체 장치 및 표시 장치의 제조 방법
KR20140029992A (ko) * 2012-08-31 2014-03-11 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판, 이를 포함하는 표시 장치
WO2014054569A1 (ja) * 2012-10-03 2014-04-10 シャープ株式会社 半導体装置及び表示装置
KR101453880B1 (ko) * 2012-11-29 2014-10-22 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 제조 방법
KR102021028B1 (ko) * 2012-12-04 2019-09-16 삼성디스플레이 주식회사 유기 발광 표시 장치
US9287336B2 (en) * 2013-02-26 2016-03-15 Apple Inc. Displays with shared flexible substrates
KR102018284B1 (ko) * 2013-02-28 2019-09-05 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판 및 이를 포함하는 유기 발광 표시 장치
KR102047729B1 (ko) * 2013-04-30 2019-11-22 엘지디스플레이 주식회사 유기전계발광표시장치 및 그 제조방법
KR102094841B1 (ko) * 2013-05-16 2020-03-31 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20140143631A (ko) * 2013-06-07 2014-12-17 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR102090713B1 (ko) * 2013-06-25 2020-03-19 삼성디스플레이 주식회사 가요성 표시 패널 및 상기 가요성 표시 패널의 제조 방법
KR102092707B1 (ko) * 2013-09-17 2020-03-25 삼성디스플레이 주식회사 플렉서블 디스플레이 장치와, 이의 제조 방법
KR20150043890A (ko) * 2013-10-15 2015-04-23 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102177587B1 (ko) * 2013-11-18 2020-11-11 엘지디스플레이 주식회사 유기전계 발광소자 및 이의 제조 방법
KR102182953B1 (ko) * 2013-11-26 2020-11-25 엘지디스플레이 주식회사 유기발광표시패널 및 이를 이용한 유기발광표시장치
US20160336386A1 (en) 2013-12-10 2016-11-17 Joled Inc. Thin-film transistor substrate and method of manufacturing the thin-film transistor substrate
KR102345617B1 (ko) * 2014-01-13 2022-01-03 삼성디스플레이 주식회사 표시패널
KR102118676B1 (ko) * 2014-02-05 2020-06-04 삼성디스플레이 주식회사 유기발광 디스플레이 장치
CN104091818B (zh) 2014-06-23 2017-09-29 上海天马有机发光显示技术有限公司 一种有机发光显示面板、装置及其制造方法
KR102296945B1 (ko) * 2014-07-04 2021-09-01 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
JP6497858B2 (ja) * 2014-07-11 2019-04-10 株式会社ジャパンディスプレイ 有機el表示装置及び有機el表示装置の製造方法
JP6330549B2 (ja) * 2014-07-25 2018-05-30 住友電気工業株式会社 光半導体素子およびその製造方法
KR102192473B1 (ko) * 2014-08-01 2020-12-18 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102148857B1 (ko) * 2014-08-14 2020-08-28 삼성디스플레이 주식회사 표시장치 및 그 제조 방법
KR102280266B1 (ko) * 2014-08-29 2021-07-22 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판 및 이를 채용한 유기 발광 표시 장치
JP2016072127A (ja) * 2014-09-30 2016-05-09 ソニー株式会社 有機el表示装置およびその製造方法、並びに電子機器
KR102456654B1 (ko) * 2014-11-26 2022-10-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
KR102606279B1 (ko) 2016-04-04 2023-11-27 삼성디스플레이 주식회사 디스플레이 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102117826A (zh) * 2009-11-11 2011-07-06 三星移动显示器株式会社 有机发光显示装置及其制造方法
JP2012049126A (ja) * 2010-08-30 2012-03-08 Samsung Mobile Display Co Ltd 有機発光ディスプレイ装置及びその製造方法
EP2701195A1 (en) * 2012-08-24 2014-02-26 Samsung Display Co., Ltd. Thin-film transistor array substrate and display device including the same

Also Published As

Publication number Publication date
CN107293566A (zh) 2017-10-24
US20180350841A1 (en) 2018-12-06
US20200152665A1 (en) 2020-05-14
EP3242327B1 (en) 2023-05-10
KR20170115150A (ko) 2017-10-17
US10050063B2 (en) 2018-08-14
TWI728085B (zh) 2021-05-21
US20170287938A1 (en) 2017-10-05
EP3242327A1 (en) 2017-11-08
US11043512B2 (en) 2021-06-22
KR102606279B1 (ko) 2023-11-27
TW201740561A (zh) 2017-11-16
US10566353B2 (en) 2020-02-18

Similar Documents

Publication Publication Date Title
CN107293566B (zh) 显示设备
CN110034130B (zh) 显示设备
KR102486877B1 (ko) 디스플레이 장치
KR20170127602A (ko) 디스플레이 장치
KR102512725B1 (ko) 디스플레이 장치
US11942032B2 (en) Display apparatus including power line comprising first power line in first direction and second power line in second direction
KR20170125160A (ko) 유기 발광 표시 장치
US9929225B2 (en) Display device and a manufacturing method thereof
KR20200136546A (ko) 표시장치
KR20170000057A (ko) 디스플레이 장치
US11810491B2 (en) TFT substrate including a non-rectangular active region
CN114694586A (zh) 显示装置
US20220068902A1 (en) Display device
KR20180003721A (ko) 표시 장치
US20230209927A1 (en) Display Device
KR20230055471A (ko) 디스플레이 장치
KR20240054445A (ko) 표시 장치 및 표시 패널
KR20230072180A (ko) 표시 장치 및 표시 패널

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant