CN107274828B - 一种像素电路及其驱动方法、显示装置 - Google Patents

一种像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN107274828B
CN107274828B CN201710433288.5A CN201710433288A CN107274828B CN 107274828 B CN107274828 B CN 107274828B CN 201710433288 A CN201710433288 A CN 201710433288A CN 107274828 B CN107274828 B CN 107274828B
Authority
CN
China
Prior art keywords
node
unit
scanning end
control
under
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710433288.5A
Other languages
English (en)
Other versions
CN107274828A (zh
Inventor
徐映嵩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710433288.5A priority Critical patent/CN107274828B/zh
Publication of CN107274828A publication Critical patent/CN107274828A/zh
Priority to US16/329,503 priority patent/US10714007B2/en
Priority to PCT/CN2018/086137 priority patent/WO2018223799A1/zh
Application granted granted Critical
Publication of CN107274828B publication Critical patent/CN107274828B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明提供一种像素电路及其驱动方法、显示装置,涉及显示技术领域,改善因Vth和迁移率的影响,使显示装置亮度不均一。像素电路包括数据写入单元、补偿单元、驱动单元、重置单元、第一发光控制单元、第二发光控制单元、发光单元、第一储能单元;数据写入单元连接数据信号线、第一扫描端和第一节点;补偿单元连接第一节点、第二节点和第二扫描端;驱动单元连接第一电平端、第二节点和第三节点;重置单元连接数据信号线、第三扫描端和第三节点;第一发光控制单元连接第三节点、第四扫描端和发光单元输入端;第二发光控制单元连接发光单元输入端、发光单元输出端和第五扫描端;发光单元输出端连接第二电平端;第一储能单元连接第一电平端、第二节点。

Description

一种像素电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示装置。
背景技术
近年来,得益于机电致发光二极管(Organic Light Emitting Diode,简称OLED)显示器的优异显示效果,国内外的OLED相关产业迅速发展,各种像素电路相继被开发出来。
而在实际生产制作薄膜晶体管(Thin Film Transistor,简称TFT)过程中,应用到的ELA(Excimer Laser Annealing,准分子激光退火)及掺杂(Doping)工艺并不能保证TFT具有良好的均一性,从而存在阈值电压(Vth)和迁移率偏差现象,其中,迁移率与电流公式中的μ有关,对于最基本的2T1C(两个具有开关功能的TFT、一个具有存储电荷功能的电容)电路来说,当相同的数据(Data)信号写入时,会由于电流公式中存在不同的Vth和μ而导致各像素(pixel)的亮度不均一,从而引起显示不良等问题,影响影响OLED显示器的显示效果。
发明内容
本发明的实施例提供一种像素电路及其驱动方法、显示装置,可改善因阈值电压和迁移率的影响,造成显示装置亮度不均一。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供一种像素电路,包括:数据写入单元、补偿单元、驱动单元、重置单元、第一发光控制单元、第二发光控制单元、发光单元、第一储能单元;所述数据写入单元,连接数据信号线、第一扫描端和第一节点;所述补偿单元,连接所述第一节点、第二节点以及第二扫描端;所述驱动单元,连接第一电平端、第二节点和第三节点;所述重置单元,连接所述数据信号线、第三扫描端和第三节点;所述第一发光控制单元,连接所述第三节点、第四扫描端和所述发光单元的输入端;所述第二发光控制单元,连接所述发光单元的输入端、所述发光单元的输出端以及第五扫描端;所述发光单元的输出端连接第二电平端;所述第一储能单元的一端连接所述第一电平端、另一端连接所述第二节点。
其中,所述数据写入单元用于在所述第一扫描端的信号控制下将所述数据信号线输入的数据信号写入所述第一节点;所述补偿单元用于在第二扫描端的信号控制下将所述第一节点的数据信号写入所述第二节点;所述第一储能单元用于存储所述数据信号与所述第一电平端的电压差;所述重置单元用于在所述第三扫描端的控制下将所述数据信号线输入的数据信号写入所述第三节点;所述第一发光控制单元用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通。
所述第二发光控制单元还用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;所述第一发光控制单元还用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述重置单元还用于在所述第三扫描端的控制下将所述数据信号线与所述第三节点导通;所述数据写入单元还用于在所述第一扫描端的信号控制下将重置后的所述数据信号线与所述第一节点导通;所述补偿单元还用于在第二扫描端的信号控制下将所述第一节点与所述第二节点断路。
所述数据写入单元还用于在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元还用于在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第二发光控制单元还用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端断路;所述第一发光控制单元还用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述第一储能单元还用于存储所述第二节点的电位;所述补偿单元还用于在所述第二扫描端的信号控制下将所述第一节点与所述第二节点导通;所述驱动单元用于在所述第一节点和所述第一电平端的信号控制下,通过所述第一发光控制单元向所述发光单元输出驱动电流。
优选的,所述像素电路还包括第二储能单元;所述第二储能单元包括第二电容,所述第二电容的一端连接所述第一节点,另一端连接所述发光单元的输入端;所述第二储能单元用于存储所述第一节点与所述发光单元输入端之间的电压差;所述第二储能单元还用于在所述数据信号线通过与所述第二电平端导通重置时放电;所述第二储能单元还用于在所述发光单元发光时由所述第一电平端通过所述第一储能单元充电。
优选的,所述第一扫描端、所述第三扫描端连接同一条扫描线;或者,所述第一扫描端、所述第三扫描端以及所述第五扫描端连接同一条扫描线。
优选的,本级像素电路的第四扫描端与上一级像素电路的第二扫描端连接同一条扫描线。
优选的,所述数据写入单元包括第一开关晶体管,所述第一开关晶体管的栅极连接所述第一扫描端,所述第一开关晶体管的源极连接所述数据信号线,所述第一开关晶体管的漏极连接所述第一节点;所述补偿单元包括第二开关晶体管,所述第二开关晶体管的栅极连接所述第二扫描端,所述第二开关晶体管的源极连接所述第一节点,所述第二开关晶体管的漏极连接所述第二节点;所述驱动单元包括第三开关晶体管,所述第三开关晶体管的栅极连接所述第二节点,所述第三开关晶体管的源极连接所述第一电平端,所述第三开关晶体管的漏极连接所述第三节点;所述重置单元包括第四开关晶体管,所述第四开关晶体管的栅极连接所述第三扫描端,所述第四开关晶体管的源极连接所述数据信号线,所述第四开关晶体管的漏极连接所述第三节点;所述第一发光控制单元包括第五开关晶体管,所述第五开关晶体管的栅极连接所述第四扫描端,所述第五开关晶体管的源极连接所述第三节点,所述第五开关晶体管的漏极连接所述发光单元的输入端;所述第二发光控制单元包括第六开关晶体管,所述第六开关晶体管的栅极连接所述第五扫描端,所述第六开关晶体管的源极连接所述发光单元的输入端,所述第六开关晶体管的漏极连接所述发光单元的输出端;所述发光单元包括发光二极管,所述发光二极管的阳极连接所述发光单元的输入端,所述发光二极管的阴极连接所述发光单元的输出端;所述第一储能单元包括第一电容,所述第一电容的一端连接所述第二节点,另一端连接所述第一电平端。
第二方面,提供一种如第一方面所述的像素电路的驱动方法,包括:
第一阶段,所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线输入的数据信号写入所述第一节点;所述补偿单元在第二扫描端的信号控制下将所述第一节点的数据信号写入所述第二节点;所述第一储能单元存储所述数据信号与所述第一电平端的电压差;所述重置单元在所述第三扫描端的控制下将所述数据信号线输入的数据信号写入所述第三节点;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通。
第二阶段,所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述重置单元在所述第三扫描端的控制下将所述数据信号线与所述第三节点导通;所述数据写入单元在所述第一扫描端的信号控制下将重置后的所述数据信号线与所述第一节点导通;所述补偿单元在第二扫描端的信号控制下将所述第一节点与所述第二节点断路。
第三阶段,所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端断路;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述第一储能单元存储所述第二节点的电位;所述补偿单元在所述第二扫描端的信号控制下将所述第一节点与所述第二节点导通;所述驱动单元在所述第一节点和所述第一电平端的信号控制下,通过所述第一发光控制单元向所述发光单元输出驱动电流。
优选的,所述像素电路还包括第二储能单元;所述方法还包括:在所述第一阶段,所述第二储能单元存储所述数据信号与所述发光单元输入端之间的电压差;在所述第二阶段,所述数据信号线通过与所述第二电平端导通重置,所述第二储能单元放电;在所述第三阶段,所述第一电平端通过所述第一储能单元为所述第二储能单元充电。
本发明实施例提供一种像素电路及其驱动方法,所述像素电路包括数据写入单元、补偿单元、驱动单元、重置单元、第一发光控制单元、第二发光控制单元、发光单元、第一储能单元。在一帧时间内,首先,在数据写入阶段,数据写入单元、补偿单元、驱动单元、重置单元、以及第二发光控制单元导通,数据信号线输入的数据信号分别写入第一节点、第二节点、以及第三节点,其中,第一储能单元将第二节点的电压存储起来;之后,在重置阶段,第二发光控制单元、第一发光控制单元、重置单元、以及数据写入单元导通,在此过程中,由于第二发光控制单元使发光单元的输入端与第二电平端导通,因此,发光单元的输入端的电压值与第二电平端的电压值相当,并经过第一发光控制单元和重置单元使数据信号线上的电压和寄生电容进行重置,这样一来,当下一帧时间来临时,不会因数据信号线上的寄生电容而获取上一帧的数据信号,进而影响显示效果,此外,还可以将重置后的数据信号线通过数据写入单元与第一节点导通,这样一来,当下一帧时间来临时,可以通过补偿单元将第二节点电位进行拉低,以此保证下一帧时间驱动单元可以开启,进而保证第二节点可以获取与数据信号线上的电流对应的电压;最后,在发光阶段,驱动单元通过第一发光控制信号,向发光单元输出驱动电流,发光单元发光。
具体的,在实际显示过程中,当数据信号线输入的数据信号写入第二节点,即,当数据信号线上的电流流过第二节点时,驱动电极得到一个电压值Vg,在数据写入阶段该电压值Vg满足:其中,I为数据信号线写入的电流、可以看作常数K,Vth为驱动电极的阈值电压,在发光阶段,进而推到得出:由电流公式I=K(Vgs-Vth)2可知,此时,流过发光单元的电流即为数据信号线写入的电流I,因此,与Vth和μ无关,即,用于发光单元发光的电流不受阈值电压和迁移率的影响。当所述像素电路应用于显示装置时,可改善因阈值电压或迁移率不稳定的原因,造成显示装置显示时,亮度不均一的现象。
第三方面,提供一种像素电路,包括:数据写入单元、驱动单元、重置单元、第一发光控制单元、发光单元、第一储能单元和第二发光控制单元;所述数据写入单元,连接数据信号线、第一扫描端和第一节点;所述重置单元,连接所述数据信号线、第三扫描端和第三节点;所述第一发光控制单元,连接所述第三节点、第四扫描端和所述发光单元的输入端;所述第二发光控制单元,连接所述发光单元的输入端、所述发光单元的输出端以及第五扫描端;所述发光单元的输出端连接第二电平端;所述第一储能单元的一端连接所述第一电平端、另一端连接所述第二节点。
其中,所述数据写入单元用于在所述第一扫描端的信号控制下将所述数据信号线输入的数据信号写入所述第一节点;所述第一储能单元用于存储所述数据信号与所述第一电平端的电压差;所述重置单元用于在所述第三扫描端的控制下将所述数据信号线输入的数据信号写入所述第三节点;所述第一发光控制单元用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通。
所述数据写入单元还用于在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元还用于在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第一发光控制单元还用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元还用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通。
所述数据写入单元还用于在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元还用于在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第二发光控制单元还用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端断路;所述第一发光控制单元还用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述驱动单元用于在所述第一节点和所述第一电平端的信号控制下,通过所述第一发光控制单元向所述发光单元输出驱动电流。
优选的,所述像素电路还包括第二储能单元;所述第二储能单元包括第二电容,所述第二电容的一端连接所述第一节点,另一端连接所述发光单元的输入端;所述第二储能单元用于存储所述第一节点与所述发光单元输入端之间的电压差;所述第二储能单元还用于在所述发光单元发光时由所述第一电平端通过所述第一储能单元充电。
优选的,所述第一扫描端、所述第三扫描端连接同一条扫描线;或者,所述第一扫描端、所述第三扫描端以及所述第五扫描端连接同一条扫描线。
优选的,所述数据写入单元包括第一开关晶体管,所述第一开关晶体管的栅极连接所述第一扫描端,所述第一开关晶体管的源极连接所述数据信号线,所述第一开关晶体管的漏极连接所述第一节点;所述驱动单元包括第二开关晶体管,所述第三开关晶体管的栅极连接所述第二节点,所述第三开关晶体管的源极连接所述第一电平端,所述第三开关晶体管的漏极连接所述第三节点;所述重置单元包括第四开关晶体管,所述第四开关晶体管的栅极连接所述第三扫描端,所述第四开关晶体管的源极连接所述数据信号线,所述第四开关晶体管的漏极连接所述第三节点;所述第一发光控制单元包括第五开关晶体管,所述第五开关晶体管的栅极连接所述第四扫描端,所述第五开关晶体管的源极连接所述第三节点,所述第五开关晶体管的漏极连接所述发光单元的输入端;所述第二发光控制单元包括第六开关晶体管,所述第六开关晶体管的栅极连接所述第五扫描端,所述第六开关晶体管的源极连接所述发光单元的输入端,所述第六开关晶体管的漏极连接所述发光单元的输出端;所述发光单元包括发光二极管,所述发光二极管的阳极连接所述发光单元的输入端,所述发光二极管的阴极连接所述发光单元的输出端;所述第一储能单元包括第一电容,所述第一电容的一端连接所述第二节点,另一端连接所述第一电平端。
第四方面,提供一种显示装置,包括第一方面或第三方面所述的像素电路。
第五方面,提供一种如第三方面所述的像素电路的驱动方法,包括:
第一阶段,所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线输入的数据信号写入所述第一节点;所述第一储能单元存储所述所述数据信号与所述第一电平端的电压差;所述重置单元在所述第三扫描端的控制下将所述数据信号线输入的数据信号写入所述第三节点;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通。
第二阶段,所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通。
所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端断路;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述驱动单元在所述第一节点和所述第一电平端的信号控制下,通过所述第一发光控制单元向所述发光单元输出驱动电流。
优选的,所述像素电路还包括第二储能单元;所述方法还包括:在所述第一阶段,所述第二储能单元存储所述数据信号与所述发光单元输入端之间的电压差;在所述第三阶段,所述第一电平端通过所述第一储能单元向所述第二储能单元充电。
本发明实施例提供一种像素电路及其驱动方法、显示装置,所述像素电路包括数据写入单元、驱动单元、重置单元、第一发光控制单元、第二发光控制单元、发光单元、第一储能单元。在一帧时间内,首先,在数据写入阶段,数据写入单元、驱动单元、重置单元、以及第二发光控制单元导通,数据信号线输入的数据信号分别写入第一节点、第二节点、以及第三节点,其中,第一储能单元将第二节点的电压存储起来;之后,在发光阶段,驱动单元通过第一发光控制信号,向发光单元输出驱动电流,发光单元发光;而在写入阶段之后,发光阶段之前,还应包括buffer阶段,该阶段在第二发光控制单元断路之前,可通过使第一发光控制单元断路,以达到第一节点被隔开不受影响的效果。其中,所述显示装置包括第一方面或第三方面的像素电路。
具体的,当所述像素电路应用于显示装置时,在实际显示过程中,当数据信号线输入的数据信号写入第二节点,即,当数据信号线上的电流流过第二节点时,驱动电极得到一个电压值Vg,在数据写入阶段该电压值Vg满足:其中,I为数据信号线写入的电流、可以看作常数K,Vth为驱动电极的阈值电压,在发光阶段,进而推到得出:由电流公式I=K(Vgs-Vth)2可知,此时,流过发光单元的电流即为数据信号线写入的电流I,因此,与Vth和μ无关,即,用于发光单元发光的电流不受阈值电压和迁移率的影响。当所述像素电路应用于显示装置时,可改善因阈值电压或迁移率不稳定的原因,造成显示装置显示时,亮度不均一的现象。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1(a)为本发明实施例提供的一种像素电路的电路图一;
图1(b)为图1(a)的控制时序图;
图2(a)为本发明实施例提供的一种像素电路的电路图二;
图2(b)为图2(a)的控制时序图;
图3为本发明实施例提供的一种像素电路的电路图三;
图4为本发明实施例提供的一种像素电路的电路图四;
图5(a)为本发明实施例提供的一种像素电路的电路图五;
图5(b)为图5(a)的控制时序图;
图6(a)为本发明实施例提供的一种像素电路的电路图六;
图6(b)为图6(a)的控制时序图;
图7为本发明实施例提供的一种像素电路的电路图七;
图8为本发明实施例提供的一种像素电路的电路图八。
附图标记:
11-数据写入单元;12-补偿单元;13-驱动单元;14-重置单元;15-第一发光控制单元;16-第二发光控制单元;17-发光单元;18-第一储能单元;19-第二储能单元;21-第一扫描端;22-第二扫描端;23-第三扫描端;24-第四扫描端;25-第五扫描端。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种像素电路,如图1(a)、1(b)、2(a)、2(b)所示,图1(a)和图2(a)分别为本发明实施例的一种像素电路,包括:数据写入单元11、补偿单元12、驱动单元13、重置单元14、第一发光控制单元15、第二发光控制单元16、发光单元17、第一储能单元18。
具体的,数据写入单元11,连接数据信号线Idata、第一扫描端21和第一节点A;补偿单元12,连接第一节点A、第二节点B以及第二扫描端22;驱动单元13,连接第一电平端Vdd、第二节点B和第三节点C;重置单元14,连接数据信号线Idata、第三扫描端23和第三节点C;第一发光控制单元15,连接第三节点C、第四扫描端24和发光单元17的输入端D;第二发光控制单元16,连接发光单元17的输入端D、发光单元17的输出端E以及第五扫描端25;发光单元17的输出端E连接第二电平端Vss;第一储能单元18的一端连接第一电平端Vdd、另一端连接第二节点B。
此处,第一扫描端21为CL(Control Line,简称控制线);第二扫描端22为EMn(Emission,简称发光信号),其中“n”表示第n行;第三扫描端23为CL;第四扫描端24为EMn-1,其中,“n-1”表示第n-1行;第五扫描端25为CL。
其中,图1(a)所示的电路在图1(b)中S1阶段、图2(a)所示的电路在图2(b)中S1阶段,数据写入单元11用于在第一扫描端21的信号控制下将数据信号线Idata输入的数据信号写入第一节点A;补偿单元12用于在第二扫描端22的信号控制下将第一节点A的数据信号写入第二节点B;第一储能单元18用于存储数据信号与第一电平端Vdd的电压差;重置单元14用于在第三扫描端23的控制下将数据信号线Idata输入的数据信号写入第三节点C;第一发光控制单元15用于在第四扫描端24的控制下将第三节点C与发光单元17的输入端D断路;第二发光控制单元16用于在第五扫描端25的控制下将发光单元17的输入端D与第二电平端导通Vss。
图1(a)所示的电路在图1(b)中S2阶段、图2(a)所示的电路在图2(b)中S2阶段,第二发光控制单元16还用于在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss导通;第一发光控制单元15还用于在第四扫描端24的控制下将第三节点C与发光单元17的输入端导通;重置单元14还用于在第三扫描端23的控制下将数据信号线Idata与第三节点C导通;数据写入单元11还用于在第一扫描端21的信号控制下将重置后的数据信号线Idata与第一节点A导通;补偿单元12还用于在第二扫描端22的信号控制下将第一节点A与第二节点B断路。
图1(a)所示的电路在图1(b)中S3阶段、图2(a)所示的电路在图2(b)中S3阶段,数据写入单元11还用于在第一扫描端21的信号控制下将数据信号线Idata与第一节点A断路;重置单元14还用于在第三扫描端23的控制下将数据信号线Idata与第三节点C断路;第二发光控制单元16还用于在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss断路;第一发光控制单元15还用于在第四扫描端24的控制下将第三节点C与发光单元17的输入端导通;第一储能单元18还用于存储第二节点B的电位;补偿单元12还用于在第二扫描端22的信号控制下将第一节点A与第二节点B导通;驱动单元13用于在第一节点A和第一电平端Vdd的信号控制下,通过第一发光控制单元15向发光单元17输出驱动电流。
需要说明的是,不对数据写入单元11、补偿单元12、驱动单元13、重置单元14、第一发光控制单元15、第二发光控制单元16的具体结构进行限定,只要其在控制信号的控制下,可以导通或截止即可。例如可以是开关晶体管,其中,本发明实施例及附图均以P型开关晶体管为例。
此处,本领域的技术人员应该知道,当扫描端输出的信号为低电平时,P型开关晶体管导通,反之,则截止。
本发明实施例提供一种像素电路,包括数据写入单元11、补偿单元12、驱动单元13、重置单元14、第一发光控制单元15、第二发光控制单元16、发光单元17、第一储能单元18。在一帧时间内,首先,在数据写入阶段,数据写入单元11、补偿单元12、驱动单元13、重置单元14、以及第二发光控制单元16导通,数据信号线Idata输入的数据信号分别写入第一节点A、第二节点B、以及第三节点C,其中,第一储能单元18将第二节点B的电压存储起来;之后,在重置阶段,第二发光控制单元16、第一发光控制单元15、重置单元14、以及数据写入单元11导通,在此过程中,由于第二发光控制单元16使发光单元17的输入端D与第二电平端Vss导通,因此,发光单元17的输入端D的电压值与第二电平端Vss的电压值相当,并经过第一发光控制单元15和重置单元14使数据信号线Idata上的电压和寄生电容进行重置,这样一来,当下一帧时间来临时,不会因数据信号线Idata上的寄生电容而获取上一帧的数据信号,进而影响显示效果,此外,还可以将重置后的数据信号线Idata通过数据写入单元11与第一节点A导通,这样一来,当下一帧时间来临时,可以通过补偿单元12将第二节点B电位进行拉低,以此保证下一帧时间驱动单元13可以开启,进而保证第二节点B可以获取与数据信号线Idata上的电流对应的电压;最后,在发光阶段,驱动单元13通过第一发光控制信号15,向发光单元17输出驱动电流,发光单元17发光。
具体的,在实际显示过程中,当数据信号线Idata输入的数据信号写入第二节点B,即,当数据信号线Idata上的电流流过第二节点B时,驱动电极13得到一个电压值Vg,在数据写入阶段该电压值Vg满足:其中,I为数据信号线Idata写入的电流、可以看作常数K,Vth为驱动电极13的阈值电压,在发光阶段,进而推到得出:由电流公式I=K(Vgs-Vth)2可知,此时,流过发光单元17的电流即为数据信号线Idata写入的电流I,因此,与Vth和μ无关,即,用于发光单元17发光的电流不受阈值电压和迁移率的影响。当所述像素电路应用于显示装置时,可改善因阈值电压或迁移率不稳定的原因,造成显示装置显示时,亮度不均一的现象。
优选的,如图3所示,在图1(a)所示的像素电路基础上增加第二储能单元19、如图4所示,在图2(a)所示的像素电路基础上增加第二储能单元19,所述第二电容的一端连接第一节点A,另一端连接发光单元17的输入端D;图3所示的电路在图1(b)中S1阶段、图4所示的电路在图2(b)中S1阶段,第二储能单元19用于存储第一节点A与发光单元17输入端D之间的电压差;图3所示的电路在图1(b)中S2阶段、图4所示的电路在图2(b)中S2阶段,第二储能单元19还用于在数据信号线Idata通过与第二电平端Vss导通重置时放电;图3所示的电路在图1(b)中S3阶段、图3所示的电路在图2(b)中S3阶段,第二储能单元19还用于在发光单元17发光时由第一电平端Vdd通过第一储能单元18充电。
此处,通过使第二储能单元19的一端连接第一节点A,另一端连接发光单元17的输入端D,在发光阶段,由于发光单元17随使用时间老化,发光单元17的内阻增加,发光单元17输入端D的电压随之增加,而用于存储第一节点A与发光单元17输入端D之间的电压差的第二储能单元19所存储的电压差不变,因此,在补偿单元12导通的情况下,第一节点A、第一节点B的电压值也随之增加,这样一来,驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加。
具体的,发光单元17输入端D增加后的电压值为Voled,第二节点B增加后的电压值为Vx,由电荷守恒定理得:(Vx-Vdd)C1+(Vx-Voled-Vss)C2=(Vg-Vdd)C1+(Vg-Vss)C2,等式左边为发光阶段的总电荷量,等式右边为写入阶段的总电荷量,C1为第一储能单元18的电容,C2为第二储能单元19的电容,由该公式推到得出:由前述实施例可知所以,推到得出:此时流过驱动单元13的实际电流由此可以看出,随着发光单元17的老化,Voled值增加,Vgs'-Vth值增加,进而驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加。
此处,虽然流过驱动单元13的实际电流Ioled的公式中仍包含K值,但是Ioled的主要决定因素为写入阶段的电流值I,K值对Ioled的影响非常小,因此,当所述像素电路应用于显示装置时,在一定程度上仍然可以改善因阈值电压或迁移率不稳定的原因,造成显示装置亮度不均一。
本发明实施例中,通过使驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加,从而增加发光单元17发出的光的亮度,相较于现有技术中老化后的发光单元17所发出的光,本发明实施例可起到提高显示亮度的效果,避免由于发光单元17随着使用时间老化,发光效率降低,影响发光效果。
优选的,如图1(a)和图3所示,第一扫描端21、第三扫描端23连接同一条扫描线;或者,如图2(a)和图4所示,第一扫描端21、第三扫描端23以及第五扫描端25连接同一条扫描线。
此处,由于第一扫描端21、第三扫描端23以及第五扫描端25在发光阶段、重置阶段、以及发光阶段,分别控制的数据写入单元11、重置单元14、以及第二发光控制单元16的状态均相同,因此,不对其所连接的扫描线的个数进行限定。
本发明实施例中,当第一扫描端21、第三扫描端23连接同一条扫描线,控制第二发光控制单元16的第五扫描端25单独连接一扫描线,可以在第一发光控制单元15导通的情况下,仅通过控制连接第二发光控制单元16的第五扫描端25,来控制发光单元17发光,当所述像素电路应用于显示装置时,有利于提高显示装置的对比度;当第一扫描端21、第三扫描端23以及第五扫描端25连接同一条扫描线时,相较于第一扫描端21、第三扫描端23连接同一条扫描线省去一条扫描线,因此,具有简化设计的作用。
优选的,本级像素电路的第二扫描端22与上一级像素电路的第四扫描端24连接同一条扫描线。
此处,如图1(b)和图2(b)所示,由于本级像素电路的第四扫描端24所控制的第一发光控制单元15的状态,与上一级像素电路的第二扫描端22所控制的补偿单元12的状态相同,因此,本级像素电路的第四扫描端24与上一级像素电路的第二扫描端22可以连接同一条扫描线。
需要说明的是,本领域的技术人员应该知道,当像素电路应用于显示装置时,显示装置中包含呈阵列排布的多行多列像素电路。本发明实施例中的“本级像素电路”指的是:显示装置中的第n行像素电路;“上一级像素电路”指的是:显示装置中的第n-1行像素电路。
本发明实施例通过使本级像素电路的第四扫描端24与上一级像素电路的第二扫描端22连接同一条扫描线,具有简化设计的作用。
优选的,数据写入单元11包括第一开关晶体管,所述第一开关晶体管的栅极连接第一扫描端21,所述第一开关晶体管的源极连接数据信号线Idata,所述第一开关晶体管的漏极连接第一节点A。
补偿单元12包括第二开关晶体管,所述第二开关晶体管的栅极连接第二扫描端22,所述第二开关晶体管的源极连接第一节点A,所述第二开关晶体管的漏极连接第二节点B。
所述驱动单元13包括第三开关晶体管,所述第三开关晶体管的栅极连接第二节点B,所述第三开关晶体管的源极连接第一电平端Vdd,所述第三开关晶体管的漏极连接第三节点C。
重置单元14包括第四开关晶体管,所述第四开关晶体管的栅极连接第三扫描端23,所述第四开关晶体管的源极连接数据信号线Idata,所述第四开关晶体管的漏极连接第三节点C。
第一发光控制单元15包括第五开关晶体管,所述第五开关晶体管的栅极连接第四扫描端24,所述第五开关晶体管的源极连接第三节点C,所述第五开关晶体管的漏极连接发光单元17的输入端D。
第二发光控制单元16包括第六开关晶体管,所述第六开关晶体管的栅极连接第五扫描端25,所述第六开关晶体管的源极连接发光单元17的输入端D,所述第六开关晶体管的漏极连接发光单元17的输出端E。
发光单元17包括发光二极管,所述发光二极管的阳极连接发光单元17的输入端D,所述发光二极管的阴极连接发光单元17的输出端E。
第一储能单元18包括第一电容,所述第一电容的一端连接第二节点B,另一端连接第一电平端Vdd。
本发明实施例中,由于开关晶体管、OLED发光器件、电容为常用的器件,控制方法成熟,因此,可采用开关晶体管作为数据写入单元11、补偿单元12、驱动单元13、重置单元14、第一发光控制单元15、第二发光控制单元16,OLED发光器件作为发光单元17、电容作为第一储能单元18。
本发明实施例还提供一种显示装置,包括前述任一实施例所述的像素电路。
所述显示装置包括显示面板,所述显示面板可以是OLED显示面板,OLED显示面板包括阵列基板和封装基板。其中,阵列基板可以包括TFT,与TFT的漏极电连接的阳极、阴极、以及位于阳极和阴极之间的有机材料功能层。
本发明实施例提供一种显示装置,所述显示装置包括像素电路,所述像素电路包括数据写入单元11、补偿单元12、驱动单元13、重置单元14、第一发光控制单元15、第二发光控制单元16、发光单元17、第一储能单元18。在一帧时间内,首先,在数据写入阶段,数据写入单元11、补偿单元12、驱动单元13、重置单元14、以及第二发光控制单元16导通,数据信号线Idata输入的数据信号分别写入第一节点A、第二节点B、以及第三节点C,其中,第一储能单元18将第二节点B的电压存储起来;之后,在重置阶段,第二发光控制单元16、第一发光控制单元15、重置单元14、以及数据写入单元11导通,在此过程中,由于第二发光控制单元16使发光单元17的输入端D与第二电平端Vss导通,因此,发光单元17的输入端D的电压值与第二电平端Vss的电压值相当,并经过第一发光控制单元15和重置单元14使数据信号线Idata上的电压和寄生电容进行重置,这样一来,当下一帧时间来临时,不会因数据信号线Idata上的寄生电容而获取上一帧的数据信号,进而影响显示效果,此外,还可以将重置后的数据信号线Idata通过数据写入单元11与第一节点A导通,这样一来,当下一帧时间来临时,可以通过补偿单元12将第二节点B电位进行拉低,以此保证下一帧时间驱动单元13可以开启,进而保证第二节点B可以获取与数据信号线Idata上的电流对应的电压;最后,在发光阶段,驱动单元13通过第一发光控制信号15,向发光单元17输出驱动电流,发光单元17发光。
具体的,在实际显示过程中,当数据信号线Idata输入的数据信号写入第二节点B,即,当数据信号线Idata上的电流流过第二节点B时,驱动电极13得到一个电压值Vg,在数据写入阶段该电压值Vg满足:其中,I为数据信号线Idata写入的电流、可以看作常数K,Vth为驱动电极13的阈值电压,在发光阶段,进而推到得出:由电流公式I=K(Vgs-Vth)2可知,此时,流过发光单元17的电流即为数据信号线Idata写入的电流I,因此,与Vth和μ无关,即,用于发光单元17发光的电流不受阈值电压和迁移率的影响,当显示装置进行显示时,可改善因阈值电压或迁移率不稳定的原因,造成亮度不均一的现象。
本发明实施例还提供一种如前述任一实施例所述的像素电路的驱动方法,包括:
第一阶段,图1(a)所示的电路在图1(b)中S1阶段、图2(a)所示的电路在图2(b)中S1阶段,数据写入单元11在第一扫描端21的信号控制下将数据信号线Idata输入的数据信号写入第一节点A;补偿单元12在第二扫描端22的信号控制下将第一节点A的数据信号写入第二节点B;第一储能单元18存储数据信号与第一电平端Vdd的电压差;重置单元14在第三扫描端23的控制下将数据信号线Idata输入的数据信号写入第三节点C;第一发光控制单元15在第四扫描端24的控制下将第三节点C与发光单元17的输入端D断路;第二发光控制单元16在第五扫描端25的控制下将发光单元17的输入端D与第二电平端导通Vss。
第二阶段,图1(a)所示的电路在图1(b)中S2阶段、图2(a)所示的电路在图2(b)中S2阶段,第二发光控制单元16在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss导通;第一发光控制单元15在第四扫描端24的控制下将第三节点C与发光单元17的输入端导通;重置单元14在第三扫描端23的控制下将数据信号线Idata与第三节点C导通;数据写入单元11在第一扫描端21的信号控制下将重置后的数据信号线Idata与第一节点A导通;补偿单元12在第二扫描端22的信号控制下将第一节点A与第二节点B断路。
第三阶段,图1(a)所示的电路在图1(b)中S3阶段、图2(a)所示的电路在图2(b)中S3阶段,数据写入单元11在第一扫描端21的信号控制下将数据信号线Idata与第一节点A断路;重置单元14在第三扫描端23的控制下将数据信号线Idata与第三节点C断路;第二发光控制单元16在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss断路;第一发光控制单元15在第四扫描端24的控制下将第三节点C与发光单元17的输入端导通;第一储能单元18存储第二节点B的电位;补偿单元12在第二扫描端22的信号控制下将第一节点A与第二节点B导通;驱动单元13在第一节点A和第一电平端Vdd的信号控制下,通过第一发光控制单元15向发光单元17输出驱动电流。
本发明实施例提供一种前述任一实施例所述的像素电路的驱动方法,具有与前述显示装置相同的技术效果,在此不再赘述。
优选的,如图3和图4所示,所述像素电路还包括第二储能单元19;所述方法还包括:在所述第一阶段,第二储能单元19存储数据信号与发光单元17输入端D之间的电压差;在所述第二阶段,数据信号线Idata通过与第二电平端Vss导通重置,第二储能单元19放电;在所述第三阶段,第一电平端Vdd通过第一储能单元18为第二储能单元19充电。
此处,通过使第二储能单元19的一端连接第一节点A,另一端连接发光单元17的输入端D,在发光阶段,由于发光单元17随使用时间老化,发光单元17的内阻增加,发光单元17输入端D的电压随之增加,而用于存储第一节点A与发光单元17输入端D之间的电压差的第二储能单元19所存储的电压差不变,因此,在补偿单元12导通的情况下,第一节点A、第一节点B的电压值也随之增加,这样一来,驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加。
具体的,发光单元17输入端D增加后的电压值为Voled,第二节点B增加后的电压值为Vx,由电荷守恒定理得:(Vx-Vdd)C1+(Vx-Voled-Vss)C2=(Vg-Vdd)C1+(Vg-Vss)C2,等式左边为发光阶段的总电荷量,等式右边为写入阶段的总电荷量,C1为第一储能单元18的电容,C2为第二储能单元19的电容,由该公式推到得出:由前述实施例可知所以,推到得出:由此可以看出,随着发光单元17的老化,Voled值增加,Vgs'-Vth值增加,进而驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加。
此处,虽然流过驱动单元13的实际电流Ioled的公式中仍包含K值,但是Ioled的主要决定因素为写入阶段的电流值I,K值对Ioled的影响非常小,因此,当所述像素电路应用于显示装置时,在一定程度上仍然可以改善因阈值电压或迁移率不稳定的原因,造成显示装置亮度不均一。
本发明实施例中,通过使驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加,从而增加发光单元17发出的光的亮度,相较于现有技术中老化后的发光单元17所发出的光,本发明实施例可起到提高显示亮度的效果,避免由于发光单元17随着使用时间老化,发光效率降低,影响发光效果。
本发明实施例提供一种像素电路,如图5(a)、5(b)、6(a)、6(b)所示,图5(a)和图6(a)分别为本发明实施例的一种像素电路,包括:数据写入单元11、驱动单元13、重置单元14、第一发光控制单元15、发光单元17、第一储能单元18和第二发光控制单元16。
具体的,数据写入单元11,连接数据信号线Idata、第一扫描端21和第一节点A;重置单元14,连接数据信号线Idata、第三扫描端23和第三节点C;第一发光控制单元15,连接第三节点C、第四扫描端24和发光单元17的输入端D;第二发光控制单元16,连接发光单元17的输入端D、发光单元17的输出端E以及第五扫描端25;发光单元17的输出端E连接第二电平端Vss;第一储能单元18的一端连接第一电平端Vdd、另一端连接第二节点B。
此处,第一扫描端21为CL;第三扫描端23为CL;第四扫描端24为EMn,其中,“n”表示第n行;第五扫描端25为CL。
其中,图5(a)所示的电路在图5(b)中S1阶段、图6(a)所示的电路在图6(b)中S1阶段,数据写入单元11用于在第一扫描端21的信号控制下将数据信号线Idata输入的数据信号写入第一节点A;第一储能单元18用于存储数据信号与第一电平端Vdd的电压差;重置单元14用于在第三扫描端23的控制下将数据信号线Idata输入的数据信号写入第三节点C;第一发光控制单元15用于在第四扫描端24的控制下将第三节点C与发光单元17的输入端D断路;第二发光控制单元16用于在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss导通。
图5(a)所示的电路在图5(b)中S2'阶段、图6(a)所示的电路在图6(b)中S2'阶段,数据写入单元11还用于在第一扫描端21的信号控制下将数据信号线Idata与第一节点A断路;重置单元14还用于在第三扫描端23的控制下将数据信号线Idata与第三节点C断路;第一发光控制单元15还用于在第四扫描端24的控制下将第三节点C与发光单元17的输入端D断路;第二发光控制单元16还用于在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss导通。
图5(a)所示的电路在图5(b)中S3阶段、图6(a)所示的电路在图6(b)中S3阶段,数据写入单元11还用于在第一扫描端21的信号控制下将数据信号线Idata与第一节点A断路;重置单元14还用于在第三扫描端23的控制下将数据信号线Idata与第三节点C断路;第二发光控制单元16还用于在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss断路;第一发光控制单元15还用于在第四扫描端24的控制下将第三节点C与发光单元17的输入端D导通;驱动单元13用于在第一节点A和第一电平端21的信号控制下,通过第一发光控制单元15向发光单元17输出驱动电流。
需要说明的是,不对数据写入单元11、补偿单元12、驱动单元13、重置单元14、第一发光控制单元15、第二发光控制单元16的具体结构进行限定,只要其在控制信号的控制下,可以导通或截止即可。例如可以是开关晶体管,其中,本发明实施例及附图均以P型开关晶体管为例。
此处,本领域的技术人员应该知道,当扫描端输出的信号为低电平时,P型开关晶体管导通,反之,则截止。
本发明实施例提供一种像素电路,包括数据写入单元11、驱动单元13、重置单元14、第一发光控制单元15、第二发光控制单元16、发光单元17、第一储能单元18。在一帧时间内,首先,在数据写入阶段,数据写入单元11、驱动单元13、重置单元14、以及第二发光控制单元16导通,数据信号线Idata输入的数据信号分别写入第一节点A、第二节点B、以及第三节点C,其中,第一储能单元18将第二节点B的电压存储起来;之后,在发光阶段,驱动单元13通过第一发光控制信号15,向发光单元17输出驱动电流,发光单元17发光;而在写入阶段之后,发光阶段之前,还应包括buffer(缓冲)阶段,该阶段在第二发光控制单元16断路之前,可通过使第一发光控制单元15断路,以达到第一节点A被隔开不受影响的效果。
具体的,当所述像素电路应用于显示装置时,在实际显示过程中,当数据信号线Idata输入的数据信号写入第二节点B,即,当数据信号线Idata上的电流流过第二节点B时,驱动电极13得到一个电压值Vg,在数据写入阶段该电压值Vg满足:其中,I为数据信号线Idata写入的电流、可以看作常数K,Vth为驱动电极13的阈值电压,在发光阶段,进而推到得出:由电流公式I=K(Vgs-Vth)2可知,此时,流过发光单元17的电流即为数据信号线Idata写入的电流I,因此,与Vth和μ无关,即,用于发光单元17发光的电流不受阈值电压和迁移率的影响。当所述像素电路应用于显示装置时,可改善因阈值电压或迁移率不稳定的原因,造成显示装置显示时,亮度不均一的现象。
优选的,如图7和图8所示,所述像素电路还包括第二储能单元19;第二储能单元19包括第二电容,所述第二电容的一端连接第一节点A,另一端连接发光单元17的输入端D;第二储能单元19用于存储第一节点A与发光单元17输入端D之间的电压差;第二储能单元19还用于在发光单元17发光时由第一电平端Vdd通过第一储能单元18充电。
需要说明的是,考虑到第一节点A与第二节点B始终导通,二者电位始相同,且第一储能单元18和第二储能单元19均可以存储第一节点A的电压,因此,当所述像素电路包括第二储能单元19时,可以包括第一储能单元18,也可以不包括第一储能单元18。其中,当所述像素电路包括第一储能单元18时,若第二发光控制单元16突然导通或突然断路,则有利于减小开关误差;当所述像素电路不包括第一储能单元18时,有利于减小版图设计面积。
此处,通过使第二储能单元19的一端连接第一节点A,另一端连接发光单元17的输入端D,在发光阶段,由于发光单元17随使用时间老化,发光单元17的内阻增加,发光单元17输入端D的电压随之增加,而用于存储第一节点A与发光单元17输入端D之间的电压差的第二储能单元19所存储的电压差不变,因此,在补偿单元12导通的情况下,第一节点A、第一节点B的电压值也随之增加,这样一来,驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加。
具体的,发光单元17输入端D增加后的电压值为Voled,第二节点B增加后的电压值为Vx,Vx=Vg+Voled,由前述实施例可知,写入的进而可以得到所以,推到得出:因此,此时流过驱动单元13的实际电流由此可以看出,随着发光单元17的老化,Voled值增加,Vgs'-Vth值增加,进而驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加。
此处,虽然流过驱动单元13的实际电流Ioled的公式中仍包含K值,但是Ioled的主要决定因素为写入阶段的电流值I,K值对Ioled的影响非常小,因此,当所述像素电路应用于显示装置时,在一定程度上仍然可以改善因阈值电压或迁移率不稳定的原因,造成显示装置亮度不均一。
本发明实施例中,通过使驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加,从而增加发光单元17发出的光的亮度,相较于现有技术中老化后的发光单元17所发出的光,本发明实施例可起到提高显示亮度的效果,避免由于发光单元17随着使用时间老化,发光效率降低,影响发光效果。
优选的,如图5(a)和图7所示,第一扫描端21、第三扫描端23连接同一条扫描线;或者,如图6(a)和图8所示,第一扫描端21、第三扫描端23以及第五扫描端25连接同一条扫描线。
此处,由于第一扫描端21、第三扫描端23以及第五扫描端25在发光阶段、重置阶段、以及发光阶段,分别控制的数据写入单元11、重置单元14、以及第二发光控制单元16的状态均相同,因此,不对其所连接的扫描线的个数进行限定。
本发明实施例中,当第一扫描端21、第三扫描端23连接同一条扫描线,控制第二发光控制单元16的第五扫描端25单独连接一扫描线,可以在第一发光控制单元15导通的情况下,仅通过控制连接第二发光控制单元16的第五扫描端25,来控制发光单元17发光,当所述像素电路应用于显示装置时,有利于提高显示装置的对比度;当第一扫描端21、第三扫描端23以及第五扫描端25连接同一条扫描线时,相较于第一扫描端21、第三扫描端23连接同一条扫描线省去一条扫描线,因此,具有简化设计的作用。
优选的,数据写入单元11包括第一开关晶体管,所述第一开关晶体管的栅极连接第一扫描端21,所述第一开关晶体管的源极连接数据信号线Idata,所述第一开关晶体管的漏极连接第一节点A。
所述驱动单元13包括第三开关晶体管,所述第三开关晶体管的栅极连接第二节点B,所述第三开关晶体管的源极连接第一电平端Vdd,所述第三开关晶体管的漏极连接第三节点C。
重置单元14包括第四开关晶体管,所述第四开关晶体管的栅极连接第三扫描端23,所述第四开关晶体管的源极连接数据信号线Idata,所述第四开关晶体管的漏极连接第三节点C。
第一发光控制单元15包括第五开关晶体管,所述第五开关晶体管的栅极连接第四扫描端24,所述第五开关晶体管的源极连接第三节点C,所述第五开关晶体管的漏极连接发光单元17的输入端D。
第二发光控制单元16包括第六开关晶体管,所述第六开关晶体管的栅极连接第五扫描端25,所述第六开关晶体管的源极连接发光单元17的输入端D,所述第六开关晶体管的漏极连接发光单元17的输出端E。
发光单元17包括发光二极管,所述发光二极管的阳极连接发光单元17的输入端D,所述发光二极管的阴极连接发光单元17的输出端E。
第一储能单元18包括第一电容,所述第一电容的一端连接第二节点B,另一端连接第一电平端Vdd。
本发明实施例中,由于开关晶体管、OLED发光器件、电容为常用的器件,控制方法成熟,因此,可采用开关晶体管作为数据写入单元11、补偿单元12、驱动单元13、重置单元14、第一发光控制单元15、第二发光控制单元16,OLED发光器件作为发光单元17、电容作为第一储能单元18。
本发明实施例还提供一种显示装置,包括前述任一实施例所述的像素电路。
所述显示装置包括显示面板,所述显示面板可以是OLED显示面板,OLED显示面板包括阵列基板和封装基板。其中,阵列基板可以包括TFT,与TFT的漏极电连接的阳极、阴极、以及位于阳极和阴极之间的有机材料功能层。
本发明实施例提供一种显示装置,所述显示装置包括像素电路,所述像素电路包括数据写入单元11、驱动单元13、重置单元14、第一发光控制单元15、第二发光控制单元16、发光单元17、第一储能单元18。在一帧时间内,首先,在数据写入阶段,数据写入单元11、驱动单元13、重置单元14、以及第二发光控制单元16导通,数据信号线Idata输入的数据信号分别写入第一节点A、第二节点B、以及第三节点C,其中,第一储能单元18将第二节点B的电压存储起来;之后,在发光阶段,驱动单元13通过第一发光控制信号15,向发光单元17输出驱动电流,发光单元17发光;而在写入阶段之后,发光阶段之前,还应包括buffer(缓冲)阶段,该阶段在第二发光控制单元16断路之前,可通过使第一发光控制单元15断路,以达到第一节点A被隔开不受影响的效果。
具体的,在实际显示过程中,当数据信号线Idata输入的数据信号写入第二节点B,即,当数据信号线Idata上的电流流过第二节点B时,驱动电极13得到一个电压值Vg,在数据写入阶段该电压值Vg满足:其中,I为数据信号线Idata写入的电流、可以看作常数K,Vth为驱动电极13的阈值电压,在发光阶段,进而推到得出:由电流公式I=K(Vgs-Vth)2可知,此时,流过发光单元17的电流即为数据信号线Idata写入的电流I,因此,与Vth和μ无关,即,用于发光单元17发光的电流不受阈值电压和迁移率的影响。当显示装置进行显示时,不会因阈值电压或迁移率不稳定的原因,造成亮度不均一的现象。
本发明实施例还提供一种如前述任一实施例所述的像素电路的驱动方法,包括:
第一阶段,图5(a)所示的电路在图5(b)中S1阶段、图6(a)所示的电路在图6(b)中S1阶段,数据写入单元11在第一扫描端21的信号控制下将数据信号线Idata输入的数据信号写入第一节点A;第一储能单元18存储数据信号与第一电平端Vdd的电压差;重置单元14在第三扫描端23的控制下将数据信号线Idata输入的数据信号写入第三节点C;第一发光控制单元15在第四扫描端24的控制下将第三节点C与发光单元17的输入端D断路;第二发光控制单元16在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss导通。
第二阶段,图5(a)所示的电路在图5(b)中S2'阶段、图6(a)所示的电路在图6(b)中S2'阶段,数据写入单元11在第一扫描端21的信号控制下将数据信号线Idata与第一节点A断路;重置单元14在第三扫描端23的控制下将数据信号线Idata与第三节点C断路;第一发光控制单元15在第四扫描端24的控制下将第三节点C与发光单元17的输入端D断路;第二发光控制单元16在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss导通。
第三阶段,图5(a)所示的电路在图5(b)中S3阶段、图6(a)所示的电路在图6(b)中S3阶段,数据写入单元11在第一扫描端21的信号控制下将数据信号线Idata与第一节点A断路;重置单元14在第三扫描端23的控制下将数据信号线Idata与第三节点C断路;第二发光控制单元16在第五扫描端25的控制下将发光单元17的输入端D与第二电平端Vss断路;第一发光控制单元15在第四扫描端24的控制下将第三节点C与发光单元17的输入端D导通;驱动单元13在第一节点A和第一电平端21的信号控制下,通过第一发光控制单元15向发光单元17输出驱动电流。
本发明实施例提供一种前述任一实施例所述的像素电路的驱动方法,具有与前述显示装置相同的技术效果,在此不再赘述。
优选的,如图7和图8所示,所述像素电路还包括第二储能单元19;所述方法还包括:在所述第一阶段,第二储能单元19存储数据信号与发光单元17输入端D之间的电压差;在所述第三阶段,第一电平端Vdd通过第一储能单元18向第二储能单元19充电。
需要说明的是,考虑到第一节点A与第二节点B始终导通,二者电位始相同,且第一储能单元18和第二储能单元19均可以存储第一节点A的电压,因此,当所述像素电路包括第二储能单元19时,可以包括第一储能单元18,也可以不包括第一储能单元18。其中,当所述像素电路包括第一储能单元18时,若第二发光控制单元16突然导通或突然断路,则有利于减小开关误差;当所述像素电路不包括第一储能单元18时,有利于减小版图设计面积。
此处,通过使第二储能单元19的一端连接第一节点A,另一端连接发光单元17的输入端D,在发光阶段,由于发光单元17随使用时间老化,发光单元17的内阻增加,发光单元17输入端D的电压随之增加,而用于存储第一节点A与发光单元17输入端D之间的电压差的第二储能单元19所存储的电压差不变,因此,在补偿单元12导通的情况下,第一节点A、第一节点B的电压值也随之增加,这样一来,驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加。
具体的,发光单元17输入端D增加后的电压值为Voled,第二节点B增加后的电压值为Vx,Vx=Vg+Voled,由前述实施例可知,写入的进而可以得到所以,推到得出:因此,此时流过驱动单元13的实际电流由此可以看出,随着发光单元17的老化,Voled值增加,Vgs'-Vth值增加,进而驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加。
此处,虽然流过驱动单元13的实际电流Ioled的公式中仍包含K值,但是Ioled的主要决定因素为写入阶段的电流值I,K值对Ioled的影响非常小,因此,当所述像素电路应用于显示装置时,在一定程度上仍然可以改善因阈值电压或迁移率不稳定的原因,造成显示装置亮度不均一。
本发明实施例中,通过使驱动单元13通过第一发光控制单元15向发光单元17输出的驱动电流值增加,从而增加发光单元17发出的光的亮度,相较于现有技术中老化后的发光单元17所发出的光,本发明实施例可起到提高显示亮度的效果,避免由于发光单元17随着使用时间老化,发光效率降低,影响发光效果。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (14)

1.一种像素电路,其特征在于,包括:数据写入单元、补偿单元、驱动单元、重置单元、第一发光控制单元、第二发光控制单元、发光单元、第一储能单元;
所述数据写入单元,连接数据信号线、第一扫描端和第一节点;所述补偿单元,连接所述第一节点、第二节点以及第二扫描端;所述驱动单元,连接第一电平端、第二节点和第三节点;所述重置单元,连接所述数据信号线、第三扫描端和第三节点;所述第一发光控制单元,连接所述第三节点、第四扫描端和所述发光单元的输入端;所述第二发光控制单元,连接所述发光单元的输入端、所述发光单元的输出端以及第五扫描端;所述发光单元的输出端连接第二电平端;所述第一储能单元的一端连接所述第一电平端、另一端连接所述第二节点;
其中,所述数据写入单元用于在所述第一扫描端的信号控制下将所述数据信号线输入的数据信号写入所述第一节点;所述补偿单元用于在第二扫描端的信号控制下将所述第一节点的数据信号写入所述第二节点;所述第一储能单元用于存储所述数据信号与所述第一电平端的电压差;所述重置单元用于在所述第三扫描端的控制下将所述数据信号线输入的数据信号写入所述第三节点;所述第一发光控制单元用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;
所述第二发光控制单元还用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;所述第一发光控制单元还用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述重置单元还用于在所述第三扫描端的控制下将所述数据信号线与所述第三节点导通;所述数据写入单元还用于在所述第一扫描端的信号控制下将重置后的所述数据信号线与所述第一节点导通;所述补偿单元还用于在第二扫描端的信号控制下将所述第一节点与所述第二节点断路;
所述数据写入单元还用于在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元还用于在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第二发光控制单元还用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端断路;所述第一发光控制单元还用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述第一储能单元还用于存储所述第二节点的电位;所述补偿单元还用于在所述第二扫描端的信号控制下将所述第一节点与所述第二节点导通;所述驱动单元用于在所述第一节点和所述第一电平端的信号控制下,通过所述第一发光控制单元向所述发光单元输出驱动电流。
2.根据权利要求1所述的像素电路,其特征在于,还包括第二储能单元;
所述第二储能单元包括第二电容,所述第二电容的一端连接所述第一节点,另一端连接所述发光单元的输入端;
所述第二储能单元用于存储所述第一节点与所述发光单元输入端之间的电压差;
所述第二储能单元还用于在所述数据信号线通过与所述第二电平端导通重置时放电;
所述第二储能单元还用于在所述发光单元发光时由所述第一电平端通过所述第一储能单元充电。
3.根据权利要求1或2所述的像素电路,其特征在于,所述第一扫描端、所述第三扫描端连接同一条扫描线;或者,
所述第一扫描端、所述第三扫描端以及所述第五扫描端连接同一条扫描线。
4.根据权利要求1或2所述的像素电路,其特征在于,本级像素电路的第四扫描端与上一级像素电路的第二扫描端连接同一条扫描线。
5.根据权利要求1所述的像素电路,其特征在于,所述数据写入单元包括第一开关晶体管,所述第一开关晶体管的栅极连接所述第一扫描端,所述第一开关晶体管的源极连接所述数据信号线,所述第一开关晶体管的漏极连接所述第一节点;
所述补偿单元包括第二开关晶体管,所述第二开关晶体管的栅极连接所述第二扫描端,所述第二开关晶体管的源极连接所述第一节点,所述第二开关晶体管的漏极连接所述第二节点;
所述驱动单元包括第三开关晶体管,所述第三开关晶体管的栅极连接所述第二节点,所述第三开关晶体管的源极连接所述第一电平端,所述第三开关晶体管的漏极连接所述第三节点;
所述重置单元包括第四开关晶体管,所述第四开关晶体管的栅极连接所述第三扫描端,所述第四开关晶体管的源极连接所述数据信号线,所述第四开关晶体管的漏极连接所述第三节点;
所述第一发光控制单元包括第五开关晶体管,所述第五开关晶体管的栅极连接所述第四扫描端,所述第五开关晶体管的源极连接所述第三节点,所述第五开关晶体管的漏极连接所述发光单元的输入端;
所述第二发光控制单元包括第六开关晶体管,所述第六开关晶体管的栅极连接所述第五扫描端,所述第六开关晶体管的源极连接所述发光单元的输入端,所述第六开关晶体管的漏极连接所述发光单元的输出端;
所述发光单元包括发光二极管,所述发光二极管的阳极连接所述发光单元的输入端,所述发光二极管的阴极连接所述发光单元的输出端;
所述第一储能单元包括第一电容,所述第一电容的一端连接所述第二节点,另一端连接所述第一电平端。
6.一种如权利要求1-5任一项所述的像素电路的驱动方法,其特征在于,包括:
第一阶段,所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线输入的数据信号写入所述第一节点;所述补偿单元在第二扫描端的信号控制下将所述第一节点的数据信号写入所述第二节点;所述第一储能单元存储所述数据信号与所述第一电平端的电压差;所述重置单元在所述第三扫描端的控制下将所述数据信号线输入的数据信号写入所述第三节点;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;
第二阶段,所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述重置单元在所述第三扫描端的控制下将所述数据信号线与所述第三节点导通;所述数据写入单元在所述第一扫描端的信号控制下将重置后的所述数据信号线与所述第一节点导通;所述补偿单元在第二扫描端的信号控制下将所述第一节点与所述第二节点断路;
第三阶段,所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端断路;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述第一储能单元存储所述第二节点的电位;所述补偿单元在所述第二扫描端的信号控制下将所述第一节点与所述第二节点导通;所述驱动单元在所述第一节点和所述第一电平端的信号控制下,通过所述第一发光控制单元向所述发光单元输出驱动电流。
7.根据权利要求6所述的驱动方法,其特征在于,所述像素电路还包括第二储能单元;
所述方法还包括:
在所述第一阶段,所述第二储能单元存储所述数据信号与所述发光单元输入端之间的电压差;
在所述第二阶段,所述数据信号线通过与所述第二电平端导通重置,所述第二储能单元放电;
在所述第三阶段,所述第一电平端通过所述第一储能单元为所述第二储能单元充电。
8.一种像素电路,其特征在于,包括:数据写入单元、驱动单元、重置单元、第一发光控制单元、发光单元、第一储能单元和第二发光控制单元;
所述数据写入单元,连接数据信号线、第一扫描端和第一节点;所述重置单元,连接所述数据信号线、第三扫描端和第三节点;所述第一发光控制单元,连接所述第三节点、第四扫描端和所述发光单元的输入端;所述第二发光控制单元,连接所述发光单元的输入端、所述发光单元的输出端以及第五扫描端;所述发光单元的输出端连接第二电平端;所述第一储能单元的一端连接第一电平端、另一端连接第二节点;
其中,所述数据写入单元用于在所述第一扫描端的信号控制下将所述数据信号线输入的数据信号写入所述第一节点;所述第一储能单元用于存储所述数据信号与所述第一电平端的电压差;所述重置单元用于在所述第三扫描端的控制下将所述数据信号线输入的数据信号写入所述第三节点;所述第一发光控制单元用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;
所述数据写入单元还用于在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元还用于在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第一发光控制单元还用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元还用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;
所述数据写入单元还用于在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元还用于在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第二发光控制单元还用于在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端断路;所述第一发光控制单元还用于在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述驱动单元用于在所述第一节点和所述第一电平端的信号控制下,通过所述第一发光控制单元向所述发光单元输出驱动电流。
9.根据权利要求8所述的像素电路,其特征在于,还包括第二储能单元;所述第二储能单元包括第二电容,所述第二电容的一端连接所述第一节点,另一端连接所述发光单元的输入端;
所述第二储能单元用于存储所述第一节点与所述发光单元输入端之间的电压差;
所述第二储能单元还用于在所述发光单元发光时由所述第一电平端通过所述第一储能单元充电。
10.根据权利要求8或9所述的像素电路,其特征在于,所述第一扫描端、所述第三扫描端连接同一条扫描线;或者,
所述第一扫描端、所述第三扫描端以及所述第五扫描端连接同一条扫描线。
11.根据权利要求8所述的像素电路,其特征在于,所述数据写入单元包括第一开关晶体管,所述第一开关晶体管的栅极连接所述第一扫描端,所述第一开关晶体管的源极连接所述数据信号线,所述第一开关晶体管的漏极连接所述第一节点;
所述驱动单元包括第二开关晶体管,第三开关晶体管的栅极连接所述第二节点,所述第三开关晶体管的源极连接所述第一电平端,所述第三开关晶体管的漏极连接所述第三节点;
所述重置单元包括第四开关晶体管,所述第四开关晶体管的栅极连接所述第三扫描端,所述第四开关晶体管的源极连接所述数据信号线,所述第四开关晶体管的漏极连接所述第三节点;
所述第一发光控制单元包括第五开关晶体管,所述第五开关晶体管的栅极连接所述第四扫描端,所述第五开关晶体管的源极连接所述第三节点,所述第五开关晶体管的漏极连接所述发光单元的输入端;
所述第二发光控制单元包括第六开关晶体管,所述第六开关晶体管的栅极连接所述第五扫描端,所述第六开关晶体管的源极连接所述发光单元的输入端,所述第六开关晶体管的漏极连接所述发光单元的输出端;
所述发光单元包括发光二极管,所述发光二极管的阳极连接所述发光单元的输入端,所述发光二极管的阴极连接所述发光单元的输出端;
所述第一储能单元包括第一电容,所述第一电容的一端连接所述第二节点,另一端连接所述第一电平端。
12.一种显示装置,其特征在于,包括权利要求1-5任一项或权利要求8-11任一项所述的像素电路。
13.一种如权利要求8-11任一项所述的像素电路的驱动方法,其特征在于,包括:
第一阶段,所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线输入的数据信号写入所述第一节点;所述第一储能单元存储所述数据信号与所述第一电平端的电压差;所述重置单元在所述第三扫描端的控制下将所述数据信号线输入的数据信号写入所述第三节点;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;
第二阶段,所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端导通;
所述数据写入单元在所述第一扫描端的信号控制下将所述数据信号线与所述第一节点断路;所述重置单元在所述第三扫描端的控制下将所述数据信号线与所述第三节点断路;所述第二发光控制单元在所述第五扫描端的控制下将所述发光单元的输入端与所述第二电平端断路;所述第一发光控制单元在所述第四扫描端的控制下将所述第三节点与所述发光单元的输入端导通;所述驱动单元在所述第一节点和所述第一电平端的信号控制下,通过所述第一发光控制单元向所述发光单元输出驱动电流。
14.根据权利要求13所述的驱动方法,其特征在于,所述像素电路还包括第二储能单元;
所述方法还包括:
在所述第一阶段,所述第二储能单元存储所述数据信号与所述发光单元输入端之间的电压差;
在第三阶段,所述第一电平端通过所述第一储能单元向所述第二储能单元充电。
CN201710433288.5A 2017-06-09 2017-06-09 一种像素电路及其驱动方法、显示装置 Active CN107274828B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201710433288.5A CN107274828B (zh) 2017-06-09 2017-06-09 一种像素电路及其驱动方法、显示装置
US16/329,503 US10714007B2 (en) 2017-06-09 2018-05-09 Pixel circuit and driving method therefor, and display apparatus
PCT/CN2018/086137 WO2018223799A1 (zh) 2017-06-09 2018-05-09 像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710433288.5A CN107274828B (zh) 2017-06-09 2017-06-09 一种像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN107274828A CN107274828A (zh) 2017-10-20
CN107274828B true CN107274828B (zh) 2019-04-26

Family

ID=60066047

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710433288.5A Active CN107274828B (zh) 2017-06-09 2017-06-09 一种像素电路及其驱动方法、显示装置

Country Status (3)

Country Link
US (1) US10714007B2 (zh)
CN (1) CN107274828B (zh)
WO (1) WO2018223799A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107274828B (zh) * 2017-06-09 2019-04-26 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
CN108120915B (zh) * 2017-12-15 2020-05-05 京东方科技集团股份有限公司 应用于显示面板的老化处理方法及老化处理系统
CN108682392A (zh) * 2018-05-21 2018-10-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板、制作方法和显示装置
CN111968575B (zh) * 2020-09-07 2022-10-11 京东方科技集团股份有限公司 一种像素驱动电路及其驱动方法、显示装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7209101B2 (en) * 2001-08-29 2007-04-24 Nec Corporation Current load device and method for driving the same
JP3772889B2 (ja) * 2003-05-19 2006-05-10 セイコーエプソン株式会社 電気光学装置およびその駆動装置
KR100604066B1 (ko) * 2004-12-24 2006-07-24 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
KR101285537B1 (ko) * 2006-10-31 2013-07-11 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그 구동방법
EP2237253B1 (en) * 2009-04-01 2015-08-12 ARISTOTLE UNIVERSITY OF THESSALONIKI- Research Committee Pixel circuit, display using the same and driving method for the same
KR101082302B1 (ko) * 2009-07-21 2011-11-10 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101859474B1 (ko) * 2011-09-05 2018-05-23 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치의 화소 회로
CN103137069A (zh) * 2012-11-21 2013-06-05 友达光电股份有限公司 像素电路
CN103021338B (zh) 2012-12-24 2015-08-05 北京京东方光电科技有限公司 像素电路及其驱动方法、显示装置
CN103296055B (zh) * 2012-12-26 2015-12-09 上海天马微电子有限公司 有机发光显示器的像素电路及驱动方法、有机发光显示器
CN203134329U (zh) * 2013-03-29 2013-08-14 京东方科技集团股份有限公司 像素电路、有机发光显示面板及显示装置
KR102029319B1 (ko) * 2013-06-19 2019-10-08 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
CN104091820B (zh) * 2014-07-10 2017-01-18 京东方科技集团股份有限公司 像素电路和显示装置
CN104217677B (zh) 2014-07-30 2016-08-24 京东方科技集团股份有限公司 触控显示电路及显示装置
CN104318897B (zh) 2014-11-13 2017-06-06 合肥鑫晟光电科技有限公司 一种像素电路、有机电致发光显示面板及显示装置
JP2016109911A (ja) 2014-12-08 2016-06-20 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示装置、表示方法、及びプログラム
CN104537983B (zh) 2014-12-30 2017-03-15 合肥鑫晟光电科技有限公司 像素电路及其驱动方法、显示装置
JP6911406B2 (ja) * 2017-03-13 2021-07-28 セイコーエプソン株式会社 画素回路、電気光学装置および電子機器
CN107274828B (zh) 2017-06-09 2019-04-26 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
WO2018223799A1 (zh) 2018-12-13
US10714007B2 (en) 2020-07-14
US20190259332A1 (en) 2019-08-22
CN107274828A (zh) 2017-10-20

Similar Documents

Publication Publication Date Title
CN106504703B (zh) Amoled像素驱动电路及驱动方法
CN107068060B (zh) Amoled像素驱动电路及像素驱动方法
CN105741781B (zh) Amoled像素驱动电路及像素驱动方法
CN100570676C (zh) 编程和驱动有源矩阵发光器件像素的方法和系统
CN106504700B (zh) Amoled像素驱动电路及驱动方法
CN102473376B (zh) 显示装置
CN107274828B (zh) 一种像素电路及其驱动方法、显示装置
CN106782322A (zh) Amoled像素驱动电路及amoled像素驱动方法
CN103198794B (zh) 像素电路及其驱动方法、有机发光显示面板及显示装置
CN100590691C (zh) 显示器及其像素电路
CN107424563A (zh) 有机发光二极管显示装置
CN103680406B (zh) 一种像素电路及显示装置
CN106548753A (zh) Amoled像素驱动系统及amoled像素驱动方法
CN105590955A (zh) 像素电路及其驱动方法和有源矩阵有机发光显示器
CN104637445B (zh) Amoled像素驱动电路及像素驱动方法
CN106504702A (zh) Amoled像素驱动电路及驱动方法
CN106504699A (zh) Amoled像素驱动电路及驱动方法
CN104575394A (zh) Amoled像素驱动电路及像素驱动方法
CN104036724A (zh) 像素电路、像素电路的驱动方法和显示装置
CN104036726A (zh) 像素电路及其驱动方法、oled显示面板和装置
CN105761664B (zh) 像素电路及其驱动方法和有源矩阵有机发光显示器
CN106710522A (zh) Oled像素驱动电路及像素驱动方法
CN107393477B (zh) 顶发射amoled像素电路及其驱动方法
CN107123397B (zh) Amoled像素驱动电路及像素驱动方法
CN104008726A (zh) 有源有机电致发光显示器的像素电路及其驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant