CN107087132A - 接收器及信号传输方法 - Google Patents

接收器及信号传输方法 Download PDF

Info

Publication number
CN107087132A
CN107087132A CN201710229712.4A CN201710229712A CN107087132A CN 107087132 A CN107087132 A CN 107087132A CN 201710229712 A CN201710229712 A CN 201710229712A CN 107087132 A CN107087132 A CN 107087132A
Authority
CN
China
Prior art keywords
data
vbo
signals
module
receiving terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710229712.4A
Other languages
English (en)
Other versions
CN107087132B (zh
Inventor
李金亭
于宗光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hisense Visual Technology Co Ltd
Original Assignee
Qingdao Hisense Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qingdao Hisense Electronics Co Ltd filed Critical Qingdao Hisense Electronics Co Ltd
Priority to CN201710229712.4A priority Critical patent/CN107087132B/zh
Publication of CN107087132A publication Critical patent/CN107087132A/zh
Application granted granted Critical
Publication of CN107087132B publication Critical patent/CN107087132B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明是关于一种接收器及信号传输方法,属于视频传输领域。所述方法包括:接收VBO信号,将VBO信号转换为并行数据,从VBO信号中恢复出链接时钟,将并行数据同步至像素时钟域,将并行数据进行协议解析,并将协议解析后的并行数据进行对齐处理;将对齐处理后的并行数据进行解码处理,得到多路视频数据;对多路视频数据进行对齐处理,得到有效对齐视频数据。本发明通过使用VBO协议数据通路模块和通道对齐模块对多路并行数据进行对齐,之后将VBO协议数据通路模块协议解析得到的视频数据通过视频对齐模块完成多路视频数据对齐操作,将对齐操作分两个阶段进行,使得对齐操作更加灵活,避免了对信号资源的浪费。

Description

接收器及信号传输方法
技术领域
本发明涉及视频传输领域,特别涉及一种接收器及信号传输方法。
背景技术
随着液晶电视、平板电脑、手机等显示设备的屏幕向大尺寸发展,显示设备呈现的视频图像也需要发生一系列的改变,比如视频图像由低分辨率改变为高分辨率,由低色域改变为高色域,由低帧频改变为高帧频等,这一系列的改变导致需要传输的视频图像的像素率大幅提升,视频图像信号的数据量也越来越庞大,因此VBO(V-By-One,图像传输数字接口标准)接收器应运而生。VBO接收器使用差分线传输视频图像信号,一组差分线对应一Lane(通道),最高数据传输速率达到4Gbps,解决了视频图像信号传输过程中的带宽问题,传输的视频图像信号的差分线对数减少,因此传输视频图像信号的连接线及接口的数量也相应减少,达到了降低视频图像信号传输过程成本的目的。
VBO接收器包括VBO RX PHY(V-By-One ReceiveX Physical Layer,VBO接收端物理层)及VBO接收数字控制器,其中VBO RX PHY用于将视频图像信号由串行信号转变为并行信号,并从串行信号中恢复出恢复时钟,VBO接收数字控制器实现确定Byte(字节)边界、8B/10B(8bit/10bit)解码、解扰以及Unpacker(解包),最终得到视频图像。VBO RX PHY将转变得到的并行信号发送至VBO接收数字控制器中时,由于SSC(Spread Spectrum Clocking,扩频时钟)、PCB(Printed Circuit Board,印制电路板)布线长度差异以及前端发送的视频图像信号中数据的差别,导致并行信号的多Lane之间存在数据偏差。为了将数据偏差对齐,现有VBO接收控制器不区分导致Lane之间数据偏差的原因,使用一组异步FIFO(First InFirst Out,先进先出)来同步Lane与Lane之间的数据偏差,由于异步FIFO从数据半满的时候才开始读取数据,也即异步FIFO内数据存储至一半时,才开始读取多Lane中的数据进行数据对齐,因此数据偏差对齐最大只能对齐多Lane中一半数量的Lane与Lane之间的数据偏差,使设计不够灵活,造成资源浪费。而且在进行数据对齐时,使用多个Lane中任一Lane的恢复时钟进行数据对齐,为了避免数据采样错误,需要保证多个Lane的恢复时钟之间的数据偏差很小,增加了时做时序收敛的难度。
发明内容
为克服相关技术中存在的问题,本发明提供一种接收器及信号传输方法。
根据本发明实施例的第一方面,提供一种接收器,所述接收器包括:物理层模块、至少一个VBO协议数据通路模块、通道对齐模块及视频数据对齐模块;
所述物理层模块用于接收发送器发送的VBO信号,将所述VBO信号转换为并行数据,并从所述VBO信号中恢复出链接时钟,将所述并行数据发送至所述至少一个VBO协议数据通路模块;
所述VBO协议数据通路模块用于接收所述并行数据,将所述并行数据同步至像素时钟域,将所述并行数据进行协议解析,将所述至少一个VBO协议数据通路模块解析的并行数据进行对齐处理;
所述通道对齐模块用于对所述至少一个VBO协议数据通路模块中传输的并行数据和控制字d/k信号进行对齐处理,并将对齐处理后的并行数据和d/k信号返回给所述至少一个VBO协议数据通路模块,并由所述至少一个VBO协议数据通路模块进行处理,得到多路视频数据;
所述视频数据对齐模块用于对所述多路视频数据进行对齐处理,得到有效对齐视频数据。
在另一个实施例中,所述接收器还包括:复位管理模块、时钟频率统计模块、通道交换模块、3D逻辑模块;
所述复位管理模块与所述接收端链接监测模块、所述物理层模块相连,所述时钟频率统计模块与所述至少一个VBO协议数据通路模块中每一个VBO协议数据通路模块相连,所述通道交换模块与所述视频数据对齐模块相连,所述3D逻辑模块与所述通道交换模块相连;
所述复位管理模块用于在工作过程中发生异常时,生成控制所述物理层模块进入时钟数据恢复CDR阶段的控制信号;
所述时钟频率统计模块用于以所述接收器配置时钟域的基准脉冲为参考,统计链接时钟域与像素时钟域的频率;
所述通道交换模块用于对所述视频数据对齐模块输出的所述对齐视频数据中的多路视频数据进行位置交换,得到输出视频数据,保证所述输出视频数据与所述VBO信号包括的视频数据的一致;
所述3D逻辑模块用于接收所述通道交换模块发送的所述输出视频数据,并从所述输出视频数据中抽取出3D EN信号与3D LR信号。
在另一个实施例中,每一个所述VBO协议数据通路模块均包括:字节边界单元、8B/10B解码单元、解扰单元、字节转换单元、通道对齐时钟同步单元、解包单元、CDR检测单元、链接时钟检测单元;
所述字节边界单元与所述物理层模块、所述8B/10B解码单元相连,所述解扰单元与所述8B/10B解码单元相连,所述字节转换单元与所述解扰单元相连,所述通道对齐时钟同步单元与所述字节转换单元、所述通道对齐模块相连,所述解包单元与所述通道对齐时钟同步单元相连,所述CDR检测单元与所述物理层模块、所述接收端链接检测模块相连,所述链接时钟监测单元与所述接收端链接监测模块相连;
所述字节边界单元用于接收所述物理层模块发送的所述并行数据,并确定所述并行数据的码流中的字节边界,根据所述字节边界从所述码流中抽取出正确的10bit并行数据,将所述10bit并行数据发送至所述8B/10B解码单元;
所述8B/10B解码单元用于接收所述字节边界单元发送的所述10bit并行数据,根据8B/10B编码标准进行解码,将所述10bit并行数据转换为8bit并行数据,并生成d/k信号,将所述8bit并行数据和所述d/k信号发送至解扰单元;
所述解扰单元用于接收所述8B/10B解码单元发送的所述8bit并行数据和所述d/k信号,将所述8bit并行数据进行解扰生成字节流,并将所述字节流和所述d/k信号发送至所述字节转换单元;
所述字节转换单元用于接收所述解扰单元发送的所述字节流,检测接收到的所述并行数据的字节模式,根据所述字节模式对所述字节流做串行转并行处理,生成目标并行数据,将所述目标并行数据和所述d/k信号发送至所述通道对齐时钟同步单元;
所述通道对齐时钟同步单元用于接收所述字节转换单元发送的所述目标并行数据,将所述目标并行数据同步到像素时钟域,以及将所述目标并行数据和所述d/k信号发送至所述通道对齐模块,由所述通道对齐模块对至少一个VBO协议数据通路模块中的所述目标并行数据和所述d/k信号进行对齐处理,并将所述对齐处理后的所述d/k信号返回给所述通道对齐时钟同步单元,得到目标字节数据;
所述解包单元用于将所述目标字节数据解码为所述视频数据,所述视频数据至少包括像素数据、控制数据及同步信号;
所述CDR检测单元用于检测接收到的CDR数据是否符合VBO协议要求的序列,得到序列检测结果,将所述序列检测结果发送至所述接收端链接监测模块,以使所述接收端链接监测模块根据所述序列检测结果生成所述LOCKN信号及所述HTPDN信号;
所述链接时钟检测单元用于检测所述链路时钟是否稳定,基于所述链路时钟的状态确定是否可以进入正常的VBO信号解码工作模式。
根据本发明实施例的第二方面,提供一种信号传输方法,所述方法应用于接收器,所述接收器包括:物理层模块、至少一个VBO协议数据通路模块、接收端链接监测模块、通道对齐模块及视频数据对齐模块;其中,所述物理层模块与所述至少一个VBO协议数据通路模块和接收端链接监测模块相连,所述至少一个VBO协议数据通路模块中的每一个VBO协议数据通路模块均与所述接收端链接监测模块、所述通道对齐模块及所述视频数据对齐模块相连;
所述方法包括:
物理层模块接收发送器发送的VBO信号,将所述VBO信号转换为并行数据,并从所述VBO信号中恢复出链接时钟,将所述并行数据发送至至少一个VBO协议数据通路模块中的每一个VBO协议数据通路模块进行协议解析;
所述至少一个VBO协议数据通路模块和接收端链接监测模块将所述并行数据同步至像素时钟域,将所述并行数据进行协议解析,并将协议解析后的并行数据进行对齐处理;
所述至少一个VBO协议数据通路模块和通道对齐模块对所述并行数据进行对齐处理,并将对齐处理后的并行数据进行解码处理,得到多路视频数据;
视频数据对齐模块对所述多路视频数据进行对齐处理,得到有效对齐视频数据。
在另一个实施例中,所述物理层模块接收所述发送器发送的VBO信号,将所述VBO信号转换为并行数据,并从所述VBO信号中恢复出链接时钟,将所述并行数据发送至至少一个VBO协议数据通路模块中的每一个VBO协议数据通路模块之后,所述方法还包括:
接收发送器发送的CDR数据,检测所述CDR数据是否符合VBO协议要求的序列,得到序列检测结果;
对所述链接时钟域进行时钟频率及稳定性检测,得出链接时钟检测结果;
对所述像素时钟域进行时钟频率及稳定性检测,得到像素时钟检测结果;
将所述序列检测结果、所述链接时钟检测结果和所述像素时钟检测结果发送至接收端链接监测模块,以使所述接收端链接监测模块对接收到的所述序列检测结果、所述链接时钟检测结果和所述像素时钟检测结果进行统计,判断所述接收器能否进入正常的解码工作模式。
在另一个实施例中,所述将所述序列检测结果、所述链接时钟检测结果和所述像素时钟检测结果发送至接收端链接监测模块,以使所述接收端链接监测模块对接收到的所述序列检测结果、所述链接时钟检测结果和所述像素时钟检测结果进行统计,判断所述接收器能否进入正常的解码工作模式包括:
所述接收端链接监测模块生成LOCKN信号及HTPDN信号;
当所述接收器进入复位状态时,所述接收端链接监测模块进入第一工作状态,其中,所述LOCKN信号及所述HTPDN信号的取值均为第一数值;
当所述接收端链接监测模块的所述第一工作状态结束时,所述接收端链接监测模块进入第二工作状态,将所述HTPDN信号的取值置为第二数值;
当所述接收端链接监测模块的所述第二工作状态结束时,将所述LOCKN信号的取值置为第二数值,所述接收端链接监测模块进入第三工作状态;
当所述接收端链接监测模块的所述第三工作状态结束,所述接收端链接监测模块进入第四工作状态,若工作过程中所述接收器未出现工作异常,则所述接收端链接监测模块将保持第四工作状态;其中所述第四工作状态为正常的解码工作模式。
在另一个实施例中,所述当所述接收端链接监测模块的所述第一工作状态结束时,所述接收端链接监测模块进入第二工作状态,将所述HTPDN信号的取值置为第二数值包括:
所述接收端链接监测模块将所述HTPDN信号发送至发送器;
所述发送器接收所述接收端链接监测模块发送的所述HTPDN信号,并向所述接收器发送CDR数据;
所述接收器接收所述发送器发送的CDR数据,检测所述CDR数据是否符合VBO协议要求的序列,得到所述序列检测结果;
当所述检测完毕时,所述接收端链接监测模块的所述第二工作状态结束。
在另一个实施例中,所述当所述接收端链接监测模块的所述第二工作状态结束时,将所述LOCKN信号的取值置为第二数值,所述接收端链接监测模块进入第三工作状态包括:
若所述序列检测结果为稳定状态,则所述接收端链接监测模块将所述LOCKN信号的取值置为第二数值,并将所述LOCKN信号发送至所述发送器;
所述发送器接收所述接收端链接监测模块发送的取值为第二数值的所述LOCKN信号后,向所述VBO协议数据通路模块发送对齐数据,所述VBO协议数据通路模块根据所述对齐数据进行至少一个所述VBO协议数据通路模块的所述多路并行数据之间的第一数据偏差进行对齐处理,得到目标字节数据;
当至少一个所述VBO协议数据通路模块的并行数据之间的第一数据偏差对齐结束时,所述接收端链接监测模块的第三工作状态结束。
在另一个实施例中,所述当所述接收端链接监测模块的所述第二工作状态结束时,将所述LOCKN信号的取值置为第二数值,所述接收端链接监测模块进入第三工作状态还包括:
若所述序列检测结果为非稳定状态,则所述LOCKN信号的取值保持为第一数值,所述接收端链接监测模块将所述LOCKN信号发送至所述发送器;
所述发送器接收所述接收端链接监测模块发送的取值为第一数值的LOCKN信号后,重新向所述接收器发送所述CDR数据,由所述接收端链接监测模块根据所述CDR数据重新对所述CDR数据进行检测,得到序列检测结果。
在另一个实施例中,所述当所述接收端链接监测模块的所述第三工作状态结束,所述接收端链接监测模块进入第四工作状态,若工作过程中所述接收器未出现工作异常,则所述接收端链接监测模块将保持第四工作状态包括:
当所述接收端链接监测模块检测到所述接收器出现异常时,所述接收端链接监测模块结束第四工作状态,进入第二工作状态;
其中,所述接收器出现的异常至少包括所述链接时钟域不稳定、所述8B/10B解码单元检测到接收数据异常、所述像素时钟域不稳定及所述通道对齐时钟同步单元工作异常。
在另一个实施例中,所述至少一个VBO协议数据通路模块和所述通道对齐模块对所述并行数据进行对齐处理,并将对齐处理后的并行数据进行处理,得到多路视频数据包括:
所述至少一个VBO协议数据通路模块中的至少一个所述通道对齐时钟同步单元将至少一个所述d/k信号发送至所述通道对齐模块,每一个所述d/k信号均存在至少一个上升沿;
基于至少一个所述d/k信号的第一个上升沿,所述通道对齐模块对齐至少一个所述第一个上升沿,选择接收次序排在末位的第一个上升沿对应的d/k信号作为对齐d/k信号,将至少一个所述d/k信号与所述对齐d/k信号进行对齐输出,输出对齐后的d/k信号,并将所述对齐后的d/k信号发送至所述通道对齐时钟同步单元;
所述通道对齐时钟同步单元根据所述对齐后的d/k信号生成读数据使能信号;
根据所述读数据使能信号,所述通道对齐时钟同步单元对所述并行数据进行存储读取,完成所述VBO协议数据通路模块的所述并行数据的第一数据偏差进行对齐处理,得到多路视频数据。
在另一个实施例中,所述视频数据对齐模块对所述视频数据进行对齐处理,得到有效对齐视频数据包括:
所述视频数据对齐模块选择一组同步FIFO,其中,至少一个所述VBO协议数据通路模块中的每一个VBO协议数据通路模块使用一个所述同步FIFO;
至少一个所述多路视频数据中的每一个视频数据均存在至少一个上升沿;
基于少一个所述多路视频数据的第一个上升沿,所述视频数据对齐模块对齐所述至少一个第一个上升沿,选择接收次序排在末位的第一个上升沿对应的视频数据作为视频数据读信号;
所述同步FIFO根据所述视频数据读信号对至少一个所述多路视频数据进行存储读取,完成至少一个所述VBO协议数据通路模块的所述多路视频数据的第二数据偏差的对齐处理,得到有效对齐视频数据。
本发明的实施例提供的技术方案可以包括以下有益效果:
通过使用VBO协议数据通路模块和通道对齐模块对多路并行数据进行对齐,之后将VBO协议数据通路模块协议解析得到的视频数据通过视频对齐模块完成多路视频数据对齐操作,将对齐操作分两个阶段进行,使得对齐操作更加灵活,避免了对信号资源的浪费。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本发明。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。
图1是根据一示例性实施例示出的一种接收器的结构示意图;
图2是根据一示例性实施例示出的一种接收器的结构示意图;
图3A是根据一示例性实施例示出的一种信号传输方法的流程图;
图3B是根据一示例性实施例示出的一种信号传输方法的流程图;
图3C是根据一示例性实施例示出的一种接收器工作状态跳转图;
图3D是根据一示例性实施例示出的一种接收器数据传输示意图;
图3E是根据一示例性实施例示出的一种接收器数据传输示意图。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本发明相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本发明的一些方面相一致的装置和方法的例子。
图1是根据一示例性实施例示出的一种接收器的结构示意图,如图1所示,该接收器包括:物理层模块101、至少一个VBO协议数据通路模块102、接收端链接监测模块103、通道对齐模块104、视频数据对齐模块105、复位管理模块106、时钟频率统计模块107、通道交换模块108、3D逻辑模块109。
其中,物理层模块与至少一个VBO协议数据通路模块和接收端链接监测模块相连,至少一个VBO协议数据通路模块中的每一个VBO协议数据通路模块均与接收端链接监测模块、通道对齐模块及视频数据对齐模块相连,复位管理模块与接收端链接监测模块、物理层模块相连,时钟频率统计模块与至少一个VBO协议数据通路模块中每一个VBO协议数据通路模块相连,通道交换模块与视频数据对齐模块相连,3D逻辑模块与通道交换模块相连。
物理层模块101
物理层模块101也即为VBO RX PHY,用于接收发送器发送的VBO信号,将VBO信号转换为并行数据,并从VBO信号中恢复出链接时钟,将并行数据发送至至少一个VBO协议数据通路模块中的每一个VBO协议数据通路模块。
VBO协议数据通路模块102
参见图2,VBO协议数据通路模块102也即为VBO RX Ch,包括字节边界单元1021、8B/10B解码单元1022、解扰单元1023、字节转换单元1024、通道对齐时钟同步单元1025、解包单元1026、CDR检测单元1027、链接时钟检测单元1028,VBO协议数据通路模块用于接收物理层模块发送的并行数据,将并行数据同步至像素时钟域,将并行数据进行协议解析,将至少一个VBO协议数据通路模块解析的并行数据进行对齐处理。
其中,在每一个VBO协议数据通路模块中,字节边界单元与物理层模块、8B/10B解码单元相连,解扰单元与8B/10B解码单元相连,字节转换单元与解扰单元相连,通道对齐时钟同步单元与字节转换单元、通道对齐模块相连,解包单元与通道对齐时钟同步单元相连,CDR检测单元与物理层模块、接收端链接检测模块相连,链接时钟监测单元与接收端链接监测模块相连。
字节边界单元1021也即为BYTE_BNDRY,用于接收物理层模块发送的并行数据,并确定并行数据的码流中的字节边界,根据字节边界从码流中抽取出正确的10bit并行数据,将10bit并行数据发送至8B/10B解码单元。
8B/10B解码单元1022也即为8B/10B Decoder,用于接收字节边界单元发送的10bit并行数据,根据8B/10B编码标准进行解码,将10bit并行数据转换为8bit并行数据,并生成d/k信号,将8bit并行数据和d/k信号发送至解扰单元。
解扰单元1023也即为Descrambler,用于接收8B/10B解码单元发送8bit并行数据和d/k信号,将8bit并行数据进行解扰生成字节流,并将字节流和d/k信号发送至字节转换单元。
字节转换单元1024也即为MD S2P,用于接收解扰单元发送的字节流,检测接收到的并行数据的字节模式,根据字节模式对字节流做串行转并行处理,生成目标并行数据,将目标并行数据和d/k信号发送至通道对齐时钟同步单元。
通道对齐时钟同步单元1025也即为LANE_ALSSC AFIFO,用于接收字节转换单元发送的同步于链接时钟域的目标并行数据,将目标并行数据同步到像素时钟域,以及将目标并行数据和d/k信号发送至通道对齐模块,由通道对齐模块对至少一个VBO协议数据通路模块中的目标并行数据和d/k信号进行对齐处理,并将对齐处理后的d/k信号返回给通道对齐时钟同步单元,控制此模块送出对齐的数据,完成多通道之间数据对齐工作,得到目标字节数据。
解包单元1026也即为Unpacker,用于将目标字节数据解码为一路视频数据,一路视频数据至少包括像素数据、控制数据及同步信号。
CDR检测单元1027也即为CDR_det,用于检测CDR training阶段接收到的CDR数据是否为VBO协议要求的序列,得到序列检测结果,将序列检测结果发送至接收端链接监测模块,以使接收端链接监测模块根据序列检测结果生成LOCKN信号及HTPDN信号。
链接时钟检测单元1028也即为clock_stable_det,用于检测输入的链路时钟是否稳定,当输入的链路时钟稳定时才可以进入正常的VBO信号解码工作模式。
接收端链接监测模块103
接收端链接监测模块103也即为rx link monitor,该模块为整个VBO接收控制器的控制中心,用于生成锁检测信号LOCKN信号及热检测信号HTPDN信号,LOCKN信号及HTPDN信号用于接收端链接监测模块与发送器进行交互,并控制接收器内部工作状态的跳转。
通道对齐模块104
通道对齐模块104也即为LANE_ALN,用于将至少一个VBO协议数据通路模块中解析的并行数据和d/k信号进行对齐处理,并将对齐处理后的并行数据和d/k信号返回给至少一个VBO协议数据通路的通道对齐时钟同步单元,以使VBO接收控制器输出通道间对齐的目标字节数据。
视频数据对齐模块105
视频数据对齐模块105也即为Video Align,用于对至少一个VBO协议数据通路模块输出的多路视频数据进行对齐处理,得到有效对齐视频数据。
复位管理模块106
复位管理模块106也即为Rst_mgr,用于在工作过程中发生异常时,生成控制物理层模块进入时钟数据恢复CDR阶段的控制信号。
时钟频率统计模块107
时钟频率统计模块107也即为clk_freq_unit,用于以所述接收器配置时钟的基准脉冲为参考,统计链接时钟与像素时钟的频率。
通道交换模块108
通道交换模块108也即为SW,用于对视频数据对齐模块输出的对齐视频数据中的多路视频数据进行位置交换,实现多通道任意交换。
3D逻辑模块109
3D逻辑模块109也即为3D logic,用于接收通道交换模块发送的输出视频数据,并从输出视频数据中抽取出3D EN信号与3D LR信号。
本发明实施例提供的接收器,通过使用VBO协议数据通路模块和通道对齐模块对多路并行数据进行对齐,之后将VBO协议数据通路模块协议解析得到的视频数据通过视频对齐模块完成多路视频数据对齐操作,将对齐操作分两个阶段进行,使得对齐操作更加灵活,避免了对信号资源的浪费。
图3A是根据一示例性实施例示出的一种信号传输方法的流程图。参照图3A,该方法应用于接收器,该方法包括以下步骤。
在步骤301中,物理层模块接收发送器发送的VBO信号,将VBO信号转换为并行数据,并从VBO信号中恢复出链路时钟,将并行数据发送至至少一个VBO协议数据通路模块中的每一个VBO协议数据通路模块。
在步骤302中,CDR检测单元在CDR training阶段接收发送器发送的CDR数据,检测接收到的CDR数据是否为VBO协议要求的序列,得到序列检测结果,将序列检测结果发送至接收端链接监测模块。
在步骤303中,接收端链接监测模块基于链接时钟域,控制至少一个VBO协议数据通路模块将并行数据由链接时钟域同步至像素时钟域,并由至少一个VBO协议数据通路模块与通道对齐模块将并行数据进行对齐处理。
在本发明实施例中,参见图3B,将并行数据进行对齐处理时,可以通过执行下述步骤3031至步骤3039实现。
在步骤3031中,每一个VBO协议数据通路模块中的字节边界单元接收物理层模块发送的并行数据,字节边界单元确定并行数据的码流中的字节边界,根据字节边界从码流中抽取出正确的10bit并行数据,将10bit并行数据发送至8B/10B解码单元。
在步骤3032中,接收端链接监测模块对接收到的序列检测结果进行统计,判断接收器能否进入正常的解码工作模式。
在本发明实施例中,在判断接收器能否进入正常的解码工作模式时,可以通过执行下述步骤一至步骤五实现。
步骤一、接收端链接监测模块生成LOCKN信号及HTPDN信号。
步骤二、当接收器进入复位状态时,接收端链接监测模块进入第一工作状态,其中,LOCKN信号及HTPDN信号的取值均为第一数值。
步骤三、当接收端链接监测模块的第一工作状态结束时,接收端链接监测模块进入第二工作状态,将HTPDN信号的取值置为第二数值。
在本发明实施例中,接收端链接监测模块将HTPDN信号发送至发送器,发送器接收接收端链接监测模块发送的HTPDN信号,并向接收器接口发送CDR数据,接收器接收发送器发送的CDR数据,由CDR检测单元检测接收到的CDR数据是否为VBO协议要求的序列,得到序列检测结果,将序列检测结果发送至接收端链接监测模块,由接收端链接监测模块根据序列检测结果进行工作状态跳转;当接收到的序列检测结果指示当前工作环境稳定时,接收端链接监测模块的第二工作状态结束。其中,VBO协议要求的序列可为D10.2(0101010101序列或1010101010序列)。
步骤四、当接收端链接监测模块的第二工作状态结束时,将LOCKN信号的取值置为第二数值,接收端链接监测模块进入第三工作状态。
在本发明实施例中,若序列检测结果为稳定状态,则接收端链接监测模块将LOCKN信号的取值置为第二数值,并将LOCKN信号发送至发送器;发送器接收接收端链接监测模块发送的取值为第二数值的LOCKN信号后,向VBO协议数据通路模块发送对齐数据,VBO协议数据通路模块根据对齐数据进行至少一个VBO协议数据通路模块的并行数据的第一数据偏差进行对齐处理,得到目标字节数据;当至少一个VBO协议数据通路模块的并行数据的第一数据偏差对齐结束时,接收端链接监测模块的第三工作状态结束。
若序列检测结果为非稳定状态,则LOCKN信号的取值保持为第一数值,接收端链接监测模块将LOCKN信号发送至发送器;发送器接收接收端链接监测模块发送的取值为第一数值的LOCKN信号后,重新向接收器发送CDR数据,由CDR检测单元重新对CDR数据进行检测,得到序列检测结果。
步骤五、当接收端链接监测模块的第三工作状态结束,接收端链接监测模块进入第四工作状态,若工作过程中接收器未出现工作异常,则接收端链接监测模块将保持第四工作状态;其中第四工作状态为正常的解码工作模式。
在本发明实施例中,当接收端链接监测模块检测到接收器出现异常时,接收端链接监测模块结束第四工作状态,进入第二工作状态;其中,接收器出现的异常至少包括链接时钟域不稳定、8B/10B解码单元检测到接收数据异常、像素时钟域不稳定及通道对齐时钟同步单元工作异常。
在判断接收器能否进入正常的解码工作模式时,第一工作状态至第四工作状态之间的跳转过程如图3C所示,当接收器解复位之后,也即!reset_n=0时,接收器进入第一工作状态Rx#0Shut Down,同时当外部电源掉电之后,也即power_down_i=1时,接收器会从其他任何工作状态(Rx#1~Rx#3)跳转至第一工作状态。
在Rx#0状态下,接收端链接监测模块将HTPDN信号变为0,通知发送器此时接收器已经处于准备工作模式,LOCKN信号保持高电平(例如1)。当检测到上电之后(power_down_i=0),从RX#0状态跳转到第二工作状态Rx#1CDR training,开始准备接收发送器发送的CDR数据,检测CDR数据是否符合VBO协议要求的序列,也即CDR数据是否为D10.2(0101010101序列或1010101010序列)。
CDR training结束之后,接收端链接监测模块将LOCKN信号变为低电平(例如0),通知发送器此时接收器已经正常恢复时钟能够接收正常的数据了。同时,当接收端链接监测模块检测到物理层模块通知时钟不稳定(cdr_lock=0);或者进行8B/10B解码时检测到错误(ANSI_error=1);或者接收端链接监测模块检测到内部工作时钟(包括link时钟和pixel时钟)不稳定(clk_stable=0);或者通道对齐时钟同步单元出现上溢或者下溢的错误(AFIFO exception)时,会从其他工作状态跳转到RX#1状态,通过将LOCKN信号变为高电平来通知发送器重新发送CDR数据重新进行检测,由于出现上述问题而强制接收端链接监测模块进入RX#1状态有很可能是物理层模块工作异常造成的,所以在重新进入RX#1状态时同时会复位物理层模块(这个功能可以根据使用情况选择性的开启和关闭)。
在RX#1状态下,当完成对物理层模块的复位(rst_phy_done=1)并且检测到时钟稳定(clk_stable=1)以及检测CDR数据符合pattern(cdr_det_ok=1)时,接收端链接监测模块跳转到第三状态RX#2ALN training。在这个状态下,发送器发送align trainingpattern(一串固定格式的数据)来进行并行数据的对齐。当ALN training结束之后,接收端链接监测模块进入第四状态RX#3Normal,此时进入正常信号传输阶段。如果工作过程未出现异常,接收端链接监测模块将保持在这个状态下工作。
在步骤3033中,若序列检测结果稳定,接收器能够进入正常的解码工作模式,则执行下述步骤3034至步骤3038;若序列检测结果不稳定,接收器未能进入正常的解码工作模式,则执行下述步骤3039。
在步骤3034中,若序列检测结果稳定,接收器能够进入正常的解码工作模式,则8B/10B解码单元接收字节边界单元发送的10bit并行数据,根据8B/10B编码标准进行解码,将10bit并行数据转换为8bit并行数据,并生成d/k信号,将8bit并行数据及d/k信号发送至解扰单元。
在步骤3035中,解扰单元接收8B/10B解码单元发送的8bit并行数据及d/k信号,对8bit并行数据执行解扰操作,生成字节流,并将字节流及d/k信号发送至字节转换单元。
在步骤3036中,字节转换单元接收解扰单元发送的字节流及d/k信号;检测接收到的并行数据的字节模式,根据字节模式对字节流做串行转并行处理,生成并行数据,并将并行数据及d/k信号发送至通道对齐时钟同步单元。
在步骤3037中,通道对齐时钟同步单元接收字节转换单元发送的同步于链接时钟域的并行数据,将并行数据同步到像素时钟域,以及将并行数据和d/k信号发送至通道对齐模块。
在步骤3038中,根据d/k信号,通道对齐模块及通道对齐时钟同步单元对至少一个VBO协议数据通路模块中每一个VBO协议数据通路模块的并行数据的第一数据偏差进行对齐处理,得到目标字节数据,通道对齐时钟同步单元将目标字节数据发送至解包单元。
在本发明实施例中,通道对齐时钟同步单元在进行工作时,其内部的数据传输如图3D所示,其中,R为随机存取存储器,通道对齐时钟同步单元分两部分,一个afifo用来传递携带数据信息的d/k,采用afifo_param_srst(存储逻辑为复位值为0的寄存器搭建)来实现;另一个用来传递经过字节转换单元串并转换的Byte0~Byte4数据,采用afifo_ram_srst(存储逻辑为RAM)来实现。通道对齐时钟同步单元用来同步链接时钟域与像素时钟域,同时用作通道对齐模块和发送器的连接时钟开启SSC功能时的缓存器。
为了保证集成使用时的灵活性,通道对齐时钟同步单元的深度要用Parameter(参数)可配。由于发送器链接时钟通常会开启SSC功能,为了保证链接时钟域的数据能够正确的被像素时钟域取到,需要在传递d/k的通道对齐时钟同步单元的数据满一半时开始取数据,其中,通道对齐时钟同步单元有半满标志hflvl_pop,如图3D所示。通道对齐模块对齐输入的N路d_k的第一个上升沿,选择上升沿最晚到达的d_k作为对齐d_k输出。对齐d/k后,通道对齐时钟同步单元使用对齐后的d/k产生pop(AFIFO读数据使能信号)信号,读取通道对齐时钟同步单元中的数据。对通道对齐时钟同步单元的srst复位操作,需要在刚进入CDR状态时进行。之所以选择在最开始阶段,是因为复位需要时间才能完成,而在进行数据对齐时,数据很快就会来。所以,为了避免出现丢数据的问题,需要在CDR的初始阶段复位通道对齐时钟同步单元。为了防止RAM到RAM路径中出现不确定的数据,以及当通道对齐时钟同步单元为空时,通道对齐时钟同步单元的读写指针指向相同的地址,写数据会直接影响读数据,使用~empty(非空)来锁存data_pop,也即通道对齐时钟同步单元读出来的数据。通道对齐模块对VBO协议数据通路模块中的多路并行数据对齐只做一次。如果对齐有问题的话,可以通过设置字节转换单元中Which DE is selected,来选择使用第几次之后的d/k,开启此功能后,要注意设置解包单元中判断对齐状态结束相关的BS(8/10编码中的K28.1序列即0x1c)的个数。
在步骤3039中,若序列检测结果不稳定,接收器未能进入正常的解码工作模式,则请求发送器重新发送CDR数据,并再次执行上述步骤3031至步骤3033,直至序列检测结果稳定,接收器能够进入正常的解码工作模式。
在本发明实施例中,参见图3E,通道对齐时钟同步单元将至少一个d/k信号发送至通道对齐模块,每一个d/k信号均存在至少一个上升沿;基于至少一个d/k信号的第一个上升沿,通道对齐模块对齐至少一个第一个上升沿,选择接收次序排在末位的第一个上升沿对应的d/k信号作为对齐d/k信号,将至少一个d/k信号与对齐d/k信号进行对齐输出,输出对齐后的d/k信号,并将对齐后的d/k信号发送至通道对齐时钟同步单元;通道对齐时钟同步单元根据对齐后的d/k信号生成读数据使能信号;根据读数据使能信号,通道对齐时钟同步单元对多路并行数据进行存储读取,完成VBO协议数据通路模块的多路并行数据之间的第一数据偏差进行对齐处理。
需要说明的是,为了保证接收器可以处于正常的解码工作模式,接收器内部一直持续对链接时钟域和像素时钟域进行检测,检测链接时钟域和像素时钟域是否稳定,保证当链接时钟域和像素时钟域稳定时接收器才可以处于正常的解码工作。
在步骤304中,解包单元接收通道对齐时钟同步单元发送的目标字节数据,并将目标字节数据最终解码为多路视频数据,并将多路视频数据发送至视频数据对齐模块;其中,多路视频数据至少包括像素数据、控制数据及同步信号。
在步骤305中,视频数据对齐模块接收至少一个VBO协议数据通路模块中的解包单元发送的至少一个多路视频数据,对至少一个VBO协议数据通路模块的多路视频数据的第二数据偏差进行对齐处理,并将处理得到的有效对齐视频数据发送至通道交换模块。
在本发明实施例中,视频数据对齐模块选择一组同步FIFO,其中,至少一个VBO协议数据通路模块中的每一个VBO协议数据通路模块使用一个同步FIFO;至少一个多路视频数据中的每一个多路视频数据均存在至少一个上升沿;基于少一个多路视频数据的第一个上升沿,视频数据对齐模块对齐至少一个第一个上升沿,选择接收次序排在末位的第一个上升沿对应的多路视频数据作为视频数据读信号;同步FIFO根据视频数据读信号对多路视频数据进行存储读取,完成至少一个VBO协议数据通路模块的多路视频数据的第二数据偏差的对齐处理。
其中,视频数据对齐模块使用一组同步FIFO做至少一个VBO协议数据通路模块输出的多路视频数据进行对齐处理。通道对齐时钟同步单元已经将链接时钟域同步到像素时钟域,在做多路视频数据对齐时只需要同步FIFO来做视频数据对齐模块的数据缓存即可。至少一个VBO协议数据通路模块输出的多路视频数据,每一个VBO协议数据通路模块使用一个同步FIFO。
视频数据对齐模块通过实时搜寻至少一个VBO协议数据通路模块上de上升沿最晚的de作为缓存像素FIFO的读信号,搜寻过程的要求参见图3E所示,t_period(de之间的间隔时间)>t_search_win(搜寻时间)>t_skew(de之间的最大差距)
在步骤306中,通道交换模块接收视频数据对齐模块发送的有效对齐视频数据,对视频数据对齐模块输出的有效对齐视频数据中的多路视频数据进行位置交换,得到输出视频,并将输出视频发送至3D逻辑模块。
在步骤307中,3D逻辑模块接收通道交换模块发送的输出视频,从输出视频中抽取出3D EN信号与3D LR信号。
本发明实施例提供的方法,通过使用VBO协议数据通路模块和通道对齐模块对多路并行数据进行对齐,之后将VBO协议数据通路模块协议解析得到的视频数据通过视频对齐模块完成多路视频数据对齐操作,将对齐操作分两个阶段进行,使得对齐操作更加灵活,避免了对信号资源的浪费。
上述所有可选技术方案,可以采用任意结合形成本发明的可选实施例,在此不再一一赘述。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本发明的其它实施方案。本申请旨在涵盖本发明的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本发明的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本发明的真正范围和精神由下面的权利要求指出。
应当理解的是,本发明并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本发明的范围仅由所附的权利要求来限制。

Claims (12)

1.一种接收器,其特征在于,所述接收器包括:物理层模块、至少一个VBO协议数据通路模块、通道对齐模块及视频数据对齐模块;
所述物理层模块用于接收发送器发送的VBO信号,将所述VBO信号转换为并行数据,并从所述VBO信号中恢复出链接时钟,将所述并行数据发送至所述至少一个VBO协议数据通路模块;
所述VBO协议数据通路模块用于接收所述并行数据,将所述并行数据同步至像素时钟域,将所述并行数据进行协议解析,将所述至少一个VBO协议数据通路模块解析的并行数据进行对齐处理;
所述通道对齐模块用于对所述至少一个VBO协议数据通路模块中传输的并行数据和控制字d/k信号进行对齐处理,并将对齐处理后的并行数据和d/k信号返回给所述至少一个VBO协议数据通路模块,并由所述至少一个VBO协议数据通路模块进行处理,得到多路视频数据;
所述视频数据对齐模块用于对所述多路视频数据进行对齐处理,得到有效对齐视频数据。
2.根据权利要求1所述的接收器,其特征在于,所述接收器还包括:复位管理模块、时钟频率统计模块、通道交换模块、3D逻辑模块;
所述复位管理模块与接收端链接监测模块、所述物理层模块相连,所述时钟频率统计模块与所述至少一个VBO协议数据通路模块中每一个VBO协议数据通路模块相连,所述通道交换模块与所述视频数据对齐模块相连,所述3D逻辑模块与所述通道交换模块相连;
所述复位管理模块用于在工作过程中发生异常时,生成控制所述物理层模块进入时钟数据恢复CDR阶段的控制信号;
所述时钟频率统计模块用于以所述接收器配置时钟域的基准脉冲为参考,统计链接时钟域与像素时钟域的频率;
所述通道交换模块用于对所述视频数据对齐模块输出的所述对齐视频数据中的多路视频数据进行位置交换,得到输出视频数据,保证所述输出视频数据与所述VBO信号包括的视频数据的一致;
所述3D逻辑模块用于接收所述通道交换模块发送的所述输出视频数据,并从所述输出视频数据中抽取出3D EN信号与3D LR信号。
3.根据权利要求1所述的接收器,其特征在于,每一个所述VBO协议数据通路模块均包括:字节边界单元、8B/10B解码单元、解扰单元、字节转换单元、通道对齐时钟同步单元、解包单元、CDR检测单元、链接时钟检测单元;
所述字节边界单元与所述物理层模块、所述8B/10B解码单元相连,所述解扰单元与所述8B/10B解码单元相连,所述字节转换单元与所述解扰单元相连,所述通道对齐时钟同步单元与所述字节转换单元、所述通道对齐模块相连,所述解包单元与所述通道对齐时钟同步单元相连,所述CDR检测单元与所述物理层模块、所述接收端链接检测模块相连,所述链接时钟监测单元与所述接收端链接监测模块相连;
所述字节边界单元用于接收所述物理层模块发送的所述并行数据,并确定所述并行数据的码流中的字节边界,根据所述字节边界从所述码流中抽取出正确的10bit并行数据,将所述10bit并行数据发送至所述8B/10B解码单元;
所述8B/10B解码单元用于接收所述字节边界单元发送的所述10bit并行数据,根据8B/10B编码标准进行解码,将所述10bit并行数据转换为8bit并行数据,并生成d/k信号,将所述8bit并行数据和所述d/k信号发送至解扰单元;
所述解扰单元用于接收所述8B/10B解码单元发送的所述8bit并行数据和所述d/k信号,将所述8bit并行数据进行解扰生成字节流,并将所述字节流和所述d/k信号发送至所述字节转换单元;
所述字节转换单元用于接收所述解扰单元发送的所述字节流,检测接收到的所述并行数据的字节模式,根据所述字节模式对所述字节流做串行转并行处理,生成目标并行数据,将所述目标并行数据和所述d/k信号发送至所述通道对齐时钟同步单元;
所述通道对齐时钟同步单元用于接收所述字节转换单元发送的所述目标并行数据,将所述目标并行数据同步到像素时钟域,以及将所述目标并行数据和所述d/k信号发送至所述通道对齐模块,由所述通道对齐模块对至少一个VBO协议数据通路模块中的所述目标并行数据和所述d/k信号进行对齐处理,并将所述对齐处理后的所述d/k信号返回给所述通道对齐时钟同步单元,得到目标字节数据;
所述解包单元用于将所述目标字节数据解码为所述视频数据,所述视频数据至少包括像素数据、控制数据及同步信号;
所述CDR检测单元用于检测接收到的CDR数据是否符合VBO协议要求的序列,得到序列检测结果,将所述序列检测结果发送至所述接收端链接监测模块,以使所述接收端链接监测模块根据所述序列检测结果生成所述LOCKN信号及所述HTPDN信号;
所述链接时钟检测单元用于检测所述链路时钟是否稳定,基于所述链路时钟的状态确定是否可以进入正常的VBO信号解码工作模式。
4.一种信号传输方法,其特征在于,所述方法应用于接收器,所述方法包括:
物理层模块接收发送器发送的VBO信号,将所述VBO信号转换为并行数据,并从所述VBO信号中恢复出链接时钟,将所述并行数据发送至至少一个VBO协议数据通路模块中的每一个VBO协议数据通路模块进行协议解析;
所述至少一个VBO协议数据通路模块和接收端链接监测模块将所述并行数据同步至像素时钟域,将所述并行数据进行协议解析,并将协议解析后的并行数据进行对齐处理;
所述至少一个VBO协议数据通路模块和通道对齐模块对所述并行数据进行对齐处理,并将对齐处理后的并行数据进行解码处理,得到多路视频数据;
视频数据对齐模块对所述多路视频数据进行对齐处理,得到有效对齐视频数据。
5.根据权利要求4所述的方法,其特征在于,所述物理层模块接收所述发送器发送的VBO信号,将所述VBO信号转换为并行数据,并从所述VBO信号中恢复出链接时钟,将所述并行数据发送至至少一个VBO协议数据通路模块中的每一个VBO协议数据通路模块之后,所述方法还包括:
接收所述发送器发送的CDR数据,检测所述CDR数据是否符合VBO协议要求的序列,得到序列检测结果;
对所述链接时钟域进行时钟频率及稳定性检测,得出链接时钟检测结果;
对所述像素时钟域进行时钟频率及稳定性检测,得到像素时钟检测结果;
将所述序列检测结果、所述链接时钟检测结果和所述像素时钟检测结果发送至接收端链接监测模块,以使所述接收端链接监测模块对接收到的所述序列检测结果、所述链接时钟检测结果和所述像素时钟检测结果进行统计,判断所述接收器能否进入正常的解码工作模式。
6.根据权利要求5所述的方法,其特征在于,所述将所述序列检测结果、所述链接时钟检测结果和所述像素时钟检测结果发送至接收端链接监测模块,以使所述接收端链接监测模块对接收到的所述序列检测结果、所述链接时钟检测结果和所述像素时钟检测结果进行统计,判断所述接收器能否进入正常的解码工作模式包括:
所述接收端链接监测模块生成LOCKN信号及HTPDN信号;
当所述接收器进入复位状态时,所述接收端链接监测模块进入第一工作状态,其中,所述LOCKN信号及所述HTPDN信号的取值均为第一数值;
当所述接收端链接监测模块的所述第一工作状态结束时,所述接收端链接监测模块进入第二工作状态,将所述HTPDN信号的取值置为第二数值;
当所述接收端链接监测模块的所述第二工作状态结束时,将所述LOCKN信号的取值置为第二数值,所述接收端链接监测模块进入第三工作状态;
当所述接收端链接监测模块的所述第三工作状态结束,所述接收端链接监测模块进入第四工作状态,若工作过程中所述接收器未出现工作异常,则所述接收端链接监测模块将保持第四工作状态;其中所述第四工作状态为正常的解码工作模式。
7.根据权利要求6所述的方法,其特征在于,所述当所述接收端链接监测模块的所述第一工作状态结束时,所述接收端链接监测模块进入第二工作状态,将所述HTPDN信号的取值置为第二数值包括:
所述接收端链接监测模块将所述HTPDN信号发送至发送器;
所述发送器接收所述接收端链接监测模块发送的所述HTPDN信号,并向所述接收器发送CDR数据;
所述接收器接收所述发送器发送的CDR数据,检测所述CDR数据是否符合VBO协议要求的序列,得到所述序列检测结果;
当所述检测完毕时,所述接收端链接监测模块的所述第二工作状态结束。
8.根据权利要求6所述的方法,其特征在于,所述当所述接收端链接监测模块的所述第二工作状态结束时,将所述LOCKN信号的取值置为第二数值,所述接收端链接监测模块进入第三工作状态包括:
若所述序列检测结果为稳定状态,则所述接收端链接监测模块将所述LOCKN信号的取值置为第二数值,并将所述LOCKN信号发送至所述发送器;
所述发送器接收所述接收端链接监测模块发送的取值为第二数值的所述LOCKN信号后,向所述VBO协议数据通路模块发送对齐数据,所述VBO协议数据通路模块根据所述对齐数据进行至少一个所述VBO协议数据通路模块的所述多路并行数据之间的第一数据偏差进行对齐处理,得到目标字节数据;
当至少一个所述VBO协议数据通路模块的并行数据之间的第一数据偏差对齐结束时,所述接收端链接监测模块的第三工作状态结束。
9.根据权利要求6所述的方法,其特征在于,所述当所述接收端链接监测模块的所述第二工作状态结束时,将所述LOCKN信号的取值置为第二数值,所述接收端链接监测模块进入第三工作状态还包括:
若所述序列检测结果为非稳定状态,则所述LOCKN信号的取值保持为第一数值,所述接收端链接监测模块将所述LOCKN信号发送至所述发送器;
所述发送器接收所述接收端链接监测模块发送的取值为第一数值的LOCKN信号后,重新向所述接收器发送所述CDR数据,由所述接收端链接监测模块根据所述CDR数据重新对所述CDR数据进行检测,得到序列检测结果。
10.根据权利要求6所述的方法,其特征在于,所述当所述接收端链接监测模块的所述第三工作状态结束,所述接收端链接监测模块进入第四工作状态,若工作过程中所述接收器未出现工作异常,则所述接收端链接监测模块将保持第四工作状态包括:
当所述接收端链接监测模块检测到所述接收器出现异常时,所述接收端链接监测模块结束第四工作状态,进入第二工作状态;
其中,所述接收器出现的异常至少包括所述链接时钟域不稳定、所述8B/10B解码单元检测到接收数据异常、所述像素时钟域不稳定及所述通道对齐时钟同步单元工作异常。
11.根据权利要求4所述的方法,其特征在于,所述至少一个VBO协议数据通路模块和通道对齐模块对所述并行数据进行对齐处理,并将对齐处理后的并行数据进行处理,得到多路视频数据包括:
所述至少一个VBO协议数据通路模块中的至少一个所述通道对齐时钟同步单元将至少一个所述d/k信号发送至所述通道对齐模块,每一个所述d/k信号均存在至少一个上升沿;
基于至少一个所述d/k信号的第一个上升沿,所述通道对齐模块对齐至少一个所述第一个上升沿,选择接收次序排在末位的第一个上升沿对应的d/k信号作为对齐d/k信号,将至少一个所述d/k信号与所述对齐d/k信号进行对齐输出,输出对齐后的d/k信号,并将所述对齐后的d/k信号发送至所述通道对齐时钟同步单元;
所述通道对齐时钟同步单元根据所述对齐后的d/k信号生成读数据使能信号;
根据所述读数据使能信号,所述通道对齐时钟同步单元对所述并行数据进行存储读取,完成所述VBO协议数据通路模块的所述并行数据的第一数据偏差进行对齐处理,得到多路视频数据。
12.根据权利要求4所述的方法,其特征在于,所述视频数据对齐模块对所述多路视频数据进行对齐处理,得到有效对齐视频数据包括:
所述视频数据对齐模块选择一组同步FIFO,其中,至少一个所述VBO协议数据通路模块中的每一个VBO协议数据通路模块使用一个所述同步FIFO;
至少一个所述多路视频数据中的每一个视频数据均存在至少一个上升沿;
基于少一个所述多路视频数据的第一个上升沿,所述视频数据对齐模块对齐所述至少一个第一个上升沿,选择接收次序排在末位的第一个上升沿对应的视频数据作为视频数据读信号;
所述同步FIFO根据所述视频数据读信号对至少一个所述多路视频数据进行存储读取,完成至少一个所述VBO协议数据通路模块的所述多路视频数据的第二数据偏差的对齐处理,得到有效对齐视频数据。
CN201710229712.4A 2017-04-10 2017-04-10 接收器及信号传输方法 Active CN107087132B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710229712.4A CN107087132B (zh) 2017-04-10 2017-04-10 接收器及信号传输方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710229712.4A CN107087132B (zh) 2017-04-10 2017-04-10 接收器及信号传输方法

Publications (2)

Publication Number Publication Date
CN107087132A true CN107087132A (zh) 2017-08-22
CN107087132B CN107087132B (zh) 2019-12-17

Family

ID=59611951

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710229712.4A Active CN107087132B (zh) 2017-04-10 2017-04-10 接收器及信号传输方法

Country Status (1)

Country Link
CN (1) CN107087132B (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108521430A (zh) * 2018-04-24 2018-09-11 天津芯海创科技有限公司 双协议复用芯片和双协议复用方法
CN109521986A (zh) * 2018-10-22 2019-03-26 青岛海信电器股份有限公司 一种信号接收复位装置、系统及显示器
CN110413548A (zh) * 2018-04-27 2019-11-05 慧与发展有限责任合伙企业 子lun所有权对齐
CN111276108A (zh) * 2020-03-26 2020-06-12 Tcl华星光电技术有限公司 显示组件的修正方法及装置
WO2020173183A1 (en) * 2019-02-27 2020-09-03 Huawei Technologies Co., Ltd. Parallel processing pipeline considerations for video data with portions designated for special treatment
CN112040164A (zh) * 2020-08-21 2020-12-04 苏州华兴源创科技股份有限公司 一种数据处理方法、装置、集成芯片及存储介质
WO2021012846A1 (zh) * 2019-07-19 2021-01-28 广州波视信息科技股份有限公司 一种数据串并转换装置、延时器及数据处理方法
CN113132553A (zh) * 2020-01-16 2021-07-16 京东方科技集团股份有限公司 一种新型源端同步显示方法及装置
US11158278B2 (en) 2020-03-26 2021-10-26 Tcl China Star Optoelectronics Technology Co., Ltd. Display component compensation method and device for frequency of spread-spectrum component and charging time
CN113949831A (zh) * 2021-10-18 2022-01-18 深圳市视显光电技术有限公司 一种基于FPGA的接收开展频高速V-By-One信号的方法及装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103118257A (zh) * 2013-02-05 2013-05-22 广东威创视讯科技股份有限公司 高清视频格式的数据传输集成接口
CN103680376A (zh) * 2012-09-25 2014-03-26 乐金显示有限公司 定时控制器、其驱动方法和使用其的平板显示装置
CN105472288A (zh) * 2015-12-05 2016-04-06 武汉精测电子技术股份有限公司 一种v-by-one视频信号单路转多路的装置及方法
US20160105695A1 (en) * 2013-04-23 2016-04-14 Dolby Laboratories Licensing Corporation Transmitting Display Management Metadata Over HDMI
CN106210593A (zh) * 2016-08-19 2016-12-07 京东方科技集团股份有限公司 显示控制装置、显示控制方法和显示装置
US20170069289A1 (en) * 2015-09-03 2017-03-09 Samsung Electronics Co., Ltd. Image processing apparatus and control method thereof

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103680376A (zh) * 2012-09-25 2014-03-26 乐金显示有限公司 定时控制器、其驱动方法和使用其的平板显示装置
CN103118257A (zh) * 2013-02-05 2013-05-22 广东威创视讯科技股份有限公司 高清视频格式的数据传输集成接口
US20160105695A1 (en) * 2013-04-23 2016-04-14 Dolby Laboratories Licensing Corporation Transmitting Display Management Metadata Over HDMI
US20170069289A1 (en) * 2015-09-03 2017-03-09 Samsung Electronics Co., Ltd. Image processing apparatus and control method thereof
CN105472288A (zh) * 2015-12-05 2016-04-06 武汉精测电子技术股份有限公司 一种v-by-one视频信号单路转多路的装置及方法
CN106210593A (zh) * 2016-08-19 2016-12-07 京东方科技集团股份有限公司 显示控制装置、显示控制方法和显示装置

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108521430A (zh) * 2018-04-24 2018-09-11 天津芯海创科技有限公司 双协议复用芯片和双协议复用方法
CN110413548A (zh) * 2018-04-27 2019-11-05 慧与发展有限责任合伙企业 子lun所有权对齐
CN110413548B (zh) * 2018-04-27 2021-08-17 慧与发展有限责任合伙企业 用于子lun对齐的方法、数据存储系统和存储设备
CN109521986A (zh) * 2018-10-22 2019-03-26 青岛海信电器股份有限公司 一种信号接收复位装置、系统及显示器
CN109521986B (zh) * 2018-10-22 2021-07-23 海信视像科技股份有限公司 一种信号接收复位装置、系统及显示器
WO2020173183A1 (en) * 2019-02-27 2020-09-03 Huawei Technologies Co., Ltd. Parallel processing pipeline considerations for video data with portions designated for special treatment
WO2021012846A1 (zh) * 2019-07-19 2021-01-28 广州波视信息科技股份有限公司 一种数据串并转换装置、延时器及数据处理方法
CN113132553A (zh) * 2020-01-16 2021-07-16 京东方科技集团股份有限公司 一种新型源端同步显示方法及装置
CN113132553B (zh) * 2020-01-16 2022-07-29 京东方科技集团股份有限公司 一种新型源端同步显示方法及装置
US11758097B2 (en) 2020-01-16 2023-09-12 Boe Technology Group Co., Ltd. Method and apparatus for transmitting video signals, and display device
US12069414B2 (en) 2020-01-16 2024-08-20 Boe Technology Group Co., Ltd. Method and apparatus for transmitting video signals, and display device
CN111276108B (zh) * 2020-03-26 2021-03-16 Tcl华星光电技术有限公司 显示组件的补偿方法及装置
CN111276108A (zh) * 2020-03-26 2020-06-12 Tcl华星光电技术有限公司 显示组件的修正方法及装置
WO2021189547A1 (zh) * 2020-03-26 2021-09-30 Tcl华星光电技术有限公司 显示组件的补偿方法及装置
US11158278B2 (en) 2020-03-26 2021-10-26 Tcl China Star Optoelectronics Technology Co., Ltd. Display component compensation method and device for frequency of spread-spectrum component and charging time
CN112040164A (zh) * 2020-08-21 2020-12-04 苏州华兴源创科技股份有限公司 一种数据处理方法、装置、集成芯片及存储介质
CN112040164B (zh) * 2020-08-21 2022-05-24 苏州华兴源创科技股份有限公司 一种数据处理方法、装置、集成芯片及存储介质
CN113949831A (zh) * 2021-10-18 2022-01-18 深圳市视显光电技术有限公司 一种基于FPGA的接收开展频高速V-By-One信号的方法及装置
CN113949831B (zh) * 2021-10-18 2024-03-29 深圳市视显光电技术有限公司 一种基于FPGA的接收开展频高速V-By-One信号的方法及装置

Also Published As

Publication number Publication date
CN107087132B (zh) 2019-12-17

Similar Documents

Publication Publication Date Title
CN107087132A (zh) 接收器及信号传输方法
US10396921B2 (en) Multi-lane synchronization method, synchronization apparatus and system, and computer storage medium
CN102123060B (zh) 一种基于fpga的误码测试方法
CN103582026B (zh) 一种cpri自适应配置的方法和装置
CN104992650B (zh) Mipi信号自动测试方法和装置
CN101729237B (zh) 串行信号接收装置、串行发送系统、和串行发送方法
CN107317644B (zh) 一种兼容突发和连续数据的帧同步装置
KR102621926B1 (ko) 인터페이스신호에서 임베디드클럭을 복원하는 클럭복원장치 및 소스드라이버
CN1199493C (zh) 带有用户时钟同步的无线网
CN103314599B (zh) 用于通过分组化通信网络传达的流送内容的时钟恢复的机制
CN103200127B (zh) 一种板间串行通信系统及方法
CN104202541A (zh) 一种图像合成器
CN101902221A (zh) 自动同步接收机的环形振荡器频率
CN103024367B (zh) 低压差分信号lvds接收器、发送器及lvds接收、发送处理方法
CN101534154A (zh) 一种突发光信号接收模块的误码测试方法
CN104796654A (zh) 基于fpga实现8lane、16lane mipi信号的方法和装置
CN104104559A (zh) 一种e1误码仪系统
CN106464946A (zh) 媒体流数据与控制参数同步
JP2008005123A (ja) 映像データ送信装置、映像データ受信装置および映像データ伝送システム
CN102355318B (zh) 时钟基准类型的识别方法及装置
CN104793371B (zh) 一种mipi模组点屏过程中错误状态检测装置及方法
CN114325355B (zh) 一种芯片测试系统和方法
WO2023125332A1 (zh) 数据传输电路、方法和芯片
CN105100813A (zh) 一种视频图像预处理方法和装置
CN106101598A (zh) 实现bt656视频信号转换为dc视频信号的fpga芯片及转换方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 266100 Zhuzhou Road, Laoshan District, Shandong, No. 151, No.

Patentee after: Hisense Visual Technology Co., Ltd.

Address before: 266100 Zhuzhou Road, Laoshan District, Shandong, No. 151, No.

Patentee before: QINGDAO HISENSE ELECTRONICS Co.,Ltd.