CN107066763A - 一种元器件按照原理图自动分页摆放的方法 - Google Patents
一种元器件按照原理图自动分页摆放的方法 Download PDFInfo
- Publication number
- CN107066763A CN107066763A CN201710347386.7A CN201710347386A CN107066763A CN 107066763 A CN107066763 A CN 107066763A CN 201710347386 A CN201710347386 A CN 201710347386A CN 107066763 A CN107066763 A CN 107066763A
- Authority
- CN
- China
- Prior art keywords
- schematic diagram
- text
- pcb
- paging
- component
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/392—Floor-planning or layout, e.g. partitioning or placement
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Architecture (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Acyclic And Carbocyclic Compounds In Medicinal Compositions (AREA)
Abstract
本发明公开一种元器件按照原理图自动分页摆放的方法,涉及EDA技术领域,在原理图的基础上,网表导入PCB时元器件按照原理图进行自动分页摆放,主要过程是在PCB的Board Geometry中建立一个层,在此层中添加文本,此文本和原理图中分页时的名称一致,按照每页元器件的多少进行文本排布,当原理图网表导入PCB时,元器件按照原理图分页的名称与PCB的Board Geometry中建立的层上的文本进行对应的排布,即完成元器件按照原理图进行自动分页摆放。本发明方法改进我们的平台对应设计方法,缩短设计周期,提高了我们的设计质量,避免了人工分页的繁琐,从而提高了PCB设计效率。
Description
技术领域
本发明公开一种元器件按照原理图自动分页摆放的方法,涉及EDA技术领域。
背景技术
随着电子行业的飞速发展,PCB设计的重要性日益突出,印制电路板的设计是以电路原理图为根据,实现电路设计者所需要的功能。印刷电路板的设计主要指版图设计,需要考虑外部连接的布局。内部电子元件的优化布局。金属连线和通孔的优化布局。电磁保护。热耗散等各种因素。优秀的版图设计节约生产成本,达到良好的电路性能和散热性能。而面对不断发展的行业,更新速度的加快,势必需要保证设计质量的前提下,缩短的开发周期,本发明提供一种元器件按照原理图自动分页摆放的方法,在原理图的基础上,网表导入PCB时元器件按照原理图进行自动分页摆放,主要过程是在PCB的Board Geometry中建立一个层,在此层中添加文本,此文本和原理图中分页时的名称一致,按照每页元器件的多少进行文本排布,当原理图网表导入PCB时,元器件按照原理图分页的名称与PCB的BoardGeometry中建立的层上的文本进行对应的排布,即完成元器件按照原理图进行自动分页摆放。本发明方法改进我们的平台对应设计方法,缩短设计周期,提高了我们的设计质量,避免了人工分页的繁琐,从而提高了PCB设计效率。
发明内容
本发明提供一种元器件按照原理图自动分页摆放的方法,在原理图的基础上,网表导入PCB时元器件按照原理图自动进行分页摆放,缩短了设计周期,避免了人工分页的繁琐,从而提高了PCB设计效率。
本发明提出的具体方案是:
一种元器件按照原理图自动分页摆放的方法:
在PCB的Board Geometry中建立层,在层中添加文本,命名文本与原理图中分页时的名称一致,按照原理图中每页元器件的多少进行文本排布,当原理图网表导入PCB时,元器件按照原理图分页的名称与PCB的Board Geometry中建立的层上的文本进行对应排布。
对所述PCB的Board Geometry中的层中文本进行属性设置。
当原理图网表导入PCB时,对PCB的Board Geometry中建立的层中的文本进行检测,判断原理图分页名称与PCB的Board Geometry中建立的层中文本属性是否相同。
所述当原理图网表导入PCB时,检测PCB的Board Geometry中建立的层中的文本属性与原理图分页名称一致时,元器件进行相应的排放,否则继续检测,直至元器件按页排放完成。
所述的方法,具体步骤为:
在PCB的Board Geometry中建立层,在层中添加文本;
命名文本与原理图中分页时的名称一致,对文本进行属性设置;
原理图网表导入PCB,通过逻辑异或运算检测Board Geometry中建立的层中的文本属性与原理图分页名称是否相同;
是则检测值为1,元器件进行相应的排放;
否则检测值为0,继续执行命令,直至检测按页排放完成。
本发明的有益之处是:
本发明提供一种元器件按照原理图自动分页摆放的方法,在原理图的基础上,网表导入PCB时元器件按照原理图进行自动分页摆放,主要过程是在PCB的Board Geometry中建立一个层,在此层中添加文本,此文本和原理图中分页时的名称一致,按照每页元器件的多少进行文本排布,当原理图网表导入PCB时,元器件按照原理图分页的名称与PCB的BoardGeometry中建立的层上的文本进行对应的排布,即完成元器件按照原理图进行自动分页摆放。本发明方法改进我们的平台对应设计方法,缩短设计周期,提高了我们的设计质量,避免了人工分页的繁琐,从而提高了PCB设计效率。
附图说明
图1 本发明方法流程示意图。
具体实施方式
本发明提供了一种元器件按照原理图自动分页摆放的方法,在PCB的BoardGeometry中建立层,在层中添加文本,命名文本与原理图中分页时的名称一致,按照原理图中每页元器件的多少进行文本排布,当原理图网表导入PCB时,元器件按照原理图分页的名称与PCB的Board Geometry中建立的层上的文本进行对应排布。
结合附图,对本发明进一步进行说明。
利用本发明方法,具体操作步骤为:
首先在PCB设计中,在其Board Geometry中建立一个层,层中添加文本,并对文本进行命名和属性设置,使文本的名称与原理图中分页时的名称一致,并且可按照原理图每页元器件的多少进行文本排布;
其中在原理图网表导入PCB时,对PCB的Board Geometry中建立的层中的文本进行逻辑异或运算检测,检测到原理分页名称与在PCB的Board Geometry中建立的层中的文本属性相同时检测值为1,反之为0;
当检测值为1时,说明原理分页名称与在PCB的Board Geometry中建立的层中的文本属性相同,则此时元器件进行相应的排放,为done;
当检测值为0时,说明原理分页名称与在PCB的Board Geometry中建立的层中的文本属性不相同,此时继续执行命令,为on,直至检测排放完成。
本发明在原理图的基础上,原理图网表导入PCB时元器件按照原理图自动进行分页摆放,缩短了设计周期,避免了人工分页的繁琐,从而提高了PCB设计效率。
Claims (5)
1.一种元器件按照原理图自动分页摆放的方法,其特征是
在PCB的Board Geometry中建立层,在层中添加文本,命名文本与原理图中分页时的名称一致,按照原理图中每页元器件的多少进行文本排布,当原理图网表导入PCB时,元器件按照原理图分页的名称与PCB的Board Geometry中建立的层上的文本进行对应排布。
2.根据权利要求1所述的方法,其特征是对所述PCB的Board Geometry中的层中文本进行属性设置。
3.根据权利要求2所述的方法,其特征是当原理图网表导入PCB时,对PCB的BoardGeometry中建立的层中的文本进行检测,判断原理图分页名称与PCB的Board Geometry中建立的层中文本属性是否相同。
4.根据权利要求3所述的方法,其特征是所述当原理图网表导入PCB时,检测PCB的Board Geometry中建立的层中的文本属性与原理图分页名称一致时,元器件进行相应的排放,否则继续检测,直至元器件按页排放完成。
5.根据权利要求4所述的方法,其特征是具体步骤为:
在PCB的Board Geometry中建立层,在层中添加文本;
命名文本与原理图中分页时的名称一致,对文本进行属性设置;
原理图网表导入PCB,检测Board Geometry中建立的层中的文本属性与原理图分页名称是否相同;
是则检测值为1,元器件进行相应的排放;
否则检测值为0,继续执行命令,直至检测按页排放完成。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710347386.7A CN107066763A (zh) | 2017-05-17 | 2017-05-17 | 一种元器件按照原理图自动分页摆放的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710347386.7A CN107066763A (zh) | 2017-05-17 | 2017-05-17 | 一种元器件按照原理图自动分页摆放的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107066763A true CN107066763A (zh) | 2017-08-18 |
Family
ID=59609503
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710347386.7A Pending CN107066763A (zh) | 2017-05-17 | 2017-05-17 | 一种元器件按照原理图自动分页摆放的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107066763A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117892674A (zh) * | 2024-03-15 | 2024-04-16 | 芯瑞微(上海)电子科技有限公司 | Pcb的odb++格式文件转换成xfl格式文件的转换方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5883807A (en) * | 1996-10-18 | 1999-03-16 | Fanjoy; Logan M. | Schematic synthesizer |
CN1667620A (zh) * | 2004-03-11 | 2005-09-14 | 华为技术有限公司 | 提高pcb设计效率的方法及其装置 |
CN101639870A (zh) * | 2009-05-19 | 2010-02-03 | 上海闻泰电子科技有限公司 | 一种从原理图导入pcb设计文件的方法 |
CN103809977A (zh) * | 2014-02-20 | 2014-05-21 | 山东超越数控电子有限公司 | 一种自动镜像Layout设计的Skill程序的实现方法 |
CN104915466A (zh) * | 2015-02-11 | 2015-09-16 | 深圳市一博科技有限公司 | 自动根据原理图分页布局的设计方法 |
-
2017
- 2017-05-17 CN CN201710347386.7A patent/CN107066763A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5883807A (en) * | 1996-10-18 | 1999-03-16 | Fanjoy; Logan M. | Schematic synthesizer |
CN1667620A (zh) * | 2004-03-11 | 2005-09-14 | 华为技术有限公司 | 提高pcb设计效率的方法及其装置 |
CN101639870A (zh) * | 2009-05-19 | 2010-02-03 | 上海闻泰电子科技有限公司 | 一种从原理图导入pcb设计文件的方法 |
CN103809977A (zh) * | 2014-02-20 | 2014-05-21 | 山东超越数控电子有限公司 | 一种自动镜像Layout设计的Skill程序的实现方法 |
CN104915466A (zh) * | 2015-02-11 | 2015-09-16 | 深圳市一博科技有限公司 | 自动根据原理图分页布局的设计方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117892674A (zh) * | 2024-03-15 | 2024-04-16 | 芯瑞微(上海)电子科技有限公司 | Pcb的odb++格式文件转换成xfl格式文件的转换方法 |
CN117892674B (zh) * | 2024-03-15 | 2024-05-28 | 芯瑞微(上海)电子科技有限公司 | Pcb的odb++格式文件转换成xfl格式文件的转换方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101246516B (zh) | 可执行于计算机系统的电路设计修改方法 | |
CN102831273B (zh) | 包含双边沿触发器的数字集成电路设计方法 | |
CN102930114A (zh) | 电子产品eda设计可制造性的可视化检测方法 | |
CN102591997A (zh) | 多电压芯片设计的版图和原理图一致性比较方法 | |
CN104091161A (zh) | 一种电路原理图网表比对方法 | |
CN105787145A (zh) | 一种提升模拟版图后端验证可靠性的方法 | |
CN105373668A (zh) | 芯片版图设计方法 | |
CN104915466A (zh) | 自动根据原理图分页布局的设计方法 | |
CN107066763A (zh) | 一种元器件按照原理图自动分页摆放的方法 | |
CN103870617B (zh) | 低频芯片自动布局布线方法 | |
CN104408273A (zh) | 一种快速更改pcb上过孔电气属性的设计方法 | |
CN102306210A (zh) | 用于版图原理图一致性验证的mos晶体管建模方法 | |
CN100382085C (zh) | 一种印制电路板中集成设计元件的版图设计方法和装置 | |
CN1828865A (zh) | 超大规模集成电路设计中保持时间快速收敛的方法 | |
CN101989310A (zh) | 电路板布线设计的自动化系统及方法 | |
CN102930080B (zh) | 背板大小孔钻孔数据处理方法以及背板制造方法 | |
CN106250594A (zh) | 一种PCB中自动检测Place_Bound的方法 | |
CN102722605A (zh) | 电路的验证方法和半导体器件的模拟方法 | |
CN104572658A (zh) | 一种甚大规模集成电路版图层次比较工具的单元切分预处理方法 | |
CN102508974A (zh) | 基于版图变化改变互连延迟参数的集成电路分析方法 | |
CN102955865A (zh) | 芯片物理版图的黑盒逻辑验证方法 | |
CN101866829A (zh) | 一种保护集成电路参数化单元的知识产权的方法 | |
CN106973508A (zh) | Pcb走线跨参考层分割自动检查及调整方法 | |
CN207249687U (zh) | 一种指纹识别模组和移动终端 | |
CN101131709A (zh) | 分工式电路布局图文字面处理方法及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20170818 |