CN101989310A - 电路板布线设计的自动化系统及方法 - Google Patents

电路板布线设计的自动化系统及方法 Download PDF

Info

Publication number
CN101989310A
CN101989310A CN2009103053546A CN200910305354A CN101989310A CN 101989310 A CN101989310 A CN 101989310A CN 2009103053546 A CN2009103053546 A CN 2009103053546A CN 200910305354 A CN200910305354 A CN 200910305354A CN 101989310 A CN101989310 A CN 101989310A
Authority
CN
China
Prior art keywords
circuit board
design
rule
wires
file
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2009103053546A
Other languages
English (en)
Inventor
陈永杰
梁献全
李昇军
许寿国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CN2009103053546A priority Critical patent/CN101989310A/zh
Priority to US12/650,758 priority patent/US20110035713A1/en
Publication of CN101989310A publication Critical patent/CN101989310A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/394Routing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2111/00Details relating to CAD techniques
    • G06F2111/12Symbolic schematics

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

本发明提供一种电路板布线设计的自动化方法,运行于安装有Design Entry HDL平台的计算机中。该方法包括:在Design Entry HDL平台中设置布线设计的几何规则的输出格式;创建一个电路板文件;设定布线设计的电气规则及几何规则,并输出至上述电路板文件中;及将上述电路板文件中的布线设计的电气规则及几何规则导入到布线设计电路图中。本发明还提供一种电路板布线设计的自动化系统。本发明不需要由布线工程师手工输入布线设计的几何规则,提高了布线设计的效率及准确性。

Description

电路板布线设计的自动化系统及方法
技术领域
本发明属于电子产品的设计领域,尤其涉及一种电子产品的电路板布线设计的自动化系统及方法。
背景技术
电子产品,如服务器、储存器等的设计与制造周期通常包括以下几个环节:
1、硬件工程师对电子产品的电路板进行布线设计;
2、仿真工程师对上述布线设计进行分析与模拟,以确定该布线设计的属性值,如电气规则(electrical rules)及几何规则(physical rules)等,其中,所述电气规则包括贯孔的数目、电路板上安插的设备之间的长度等,所述的几何规则包括线宽(net physicaltype)与线距(net spacing type)等;及
3、布线工程师根据上述布线设计及其属性值,在一个布线软件中进行布线操作。
Design Entry HDL是由Cadence公司推出的一种电路板的软件设计平台,其可以进行原理图设计、组件库、PCB(Printed Circuit Board,印刷电路板)组件的布局、布线及设计仿真等操作。
通常,在利用Design Entry HDL平台进行仿真、布线等操作时,由仿真操作得到的几何规则(physical rules)不能直接导入到布线设计电路图中,而是需要由布线工程师手工输入。手工输入的方法必然导致布线设计的效率及准确率的降低。
发明内容
鉴于以上内容,有必要提出一种电路板布线设计的自动化系统,其不需要由布线工程师手工输入布线设计的几何规则,提高了布线设计的效率及准确性。
此外,还有必要提出一种电路板布线设计的自动化方法,其不需要由布线工程师手工输入布线设计的几何规则,提高了布线设计的效率及准确性。
一种电路板布线设计的自动化系统,运行于安装有一个电路板软件设计平台的计算机中。该系统包括:格式设置模块,用于在上述电路板软件设计平台设置电路板布线设计的几何规则的输出格式;电路板文件创建子模块,用于通过设置一个电路板文件的文件名来创建一个电路板文件;电气规则设定子模块,用于设定布线设计的电气规则,并将该电气规则输出至上述创建的电路板文件中;几何规则设定子模块,用于设定布线设计的几何规则,并根据上述设置的输出格式将该几何规则输出至上述创建的电路板文件中;及规则导入模块,用于将上述电路板文件中的布线设计的电气规则及几何规则导入到该布线设计电路图中。
一种电路板布线设计的自动化方法,运行于安装有一个电路板软件设计平台的计算机中。该方法包括:在上述电路板软件设计平台中设置电路板布线设计的几何规则的输出格式;通过设置一个电路板文件的文件名来创建一个电路板文件;设定布线设计的电气规则,并将该电气规则输出至上述创建的电路板文件中;设定布线设计的几何规则,并根据上述设置的输出格式将该几何规则输出至上述创建的电路板文件中;及将上述电路板文件中的布线设计的电气规则及几何规则导入到该布线设计电路图中。
相较于现有技术,本发明所提供的电路板布线设计的自动化系统及方法不需要由布线工程师手工输入布线设计的几何规则,提高了布线设计的效率及准确性。
附图说明
图1是本发明电路板布线设计的自动化系统较佳实施例的系统架构图。
图2是本发明电路板布线设计的自动化方法较佳实施例的方法流程图。
图3演示了本发明电路板布线设计的自动化系统及方法较佳实施例中几何规则的输出格式。
具体实施方式
参阅图1所示,是本发明电路板布线设计的自动化系统较佳实施例的系统架构图。该自动化系统运行在一个计算机1中,其包括格式设置模块10,规则设定模块11,及规则导入模块12。其中,所述规则设定模块11包括电路板文件创建子模块110,初始条件设定子模块111,电气规则(electrical rules)设定子模块112,及几何规则(physical rules)设定子模块113。所述格式设置模块10,规则设定模块11及规则导入模块12运行在一个DesignEntry HDL平台13上。所述Design Entry HDL平台13是由Cadence公司推出的一种电路板的软件设计平台,其可以进行原理图设计、组件库、PCB(Printed Circuit Board,印刷电路板)组件的布局、布线及设计仿真等操作。
上述各模块是完成特定功能的各个程序段,比软件程序本身更适合于描述软件在计算机中的执行过程,因此本发明对软件程序的描述都以模块描述。
所述的格式设置模块10用于在Design Entry HDL平台13中设置电路板布线设计的几何规则的输出格式。所述几何规则主要包括布线设计的线宽(net physical type)与线距(netspacing type)等属性值。所述几何规则的输出格式的一个实施例可参照图3所示。该几何规则的输出格式包括线路的名称、线宽、线距、及走线层等。所述线路的名称包括PCI(Pedpherd Component Interconnect,外设部件互联)总线、QPI(QuickPathInterconnect,快速通道互联)总线等。
所述的电路板文件创建子模块110用于创建一个电路板文件。该电路板文件可以用于存储电路板布线设计的电气规则及几何规则。所述的电气规则包括布线设计的贯孔的数目、电路板上安插的设备之间的长度等。该电路板文件创建子模块110通过设置一个电路板文件的文件名,如123.brd,来创建该电路板文件。
所述的初始条件设定子模块111用于设定生成布线设计电路图的初始条件。该初始条件包括电路板的层叠结构,电路板的电源数目、类型,及参数含义等。所述参数含义包括,如字母R代表电阻,字母L代表电感,字母C代表电容等。
所述的电气规则设定子模块112用于设定布线设计的电气规则,并将该电气规则输出至上述创建的电路板文件中。所述的电气规则可以通过仿真工程师对布线设计进行分析与模拟来确定。
所述的几何规则设定子模块113用于设定布线设计的几何规则,并根据上述设置的输出格式将该几何规则输出至上述创建的电路板文件中。该几何规则也可以通过仿真工程师对布线设计进行分析与模拟来确定。
所述的规则导入模块12用于将上述电路板文件中的布线设计的电气规则及几何规则导入到该布线设计电路图中。
图2是本发明电路板布线设计的自动化方法较佳实施例的流程图。
步骤S10,格式设置模块10在Design Entry HDL平台13中设置电路板布线设计的几何规则的输出格式。如上所述,该几何规则的输出格式的一个实施例可参照图3所示。该几何规则的输出格式包括线路的名称、线宽、及走线层等。所述线路的名称包括PCI(PedpherdComponent Interconnect,外设部件互联)总线、QPI(QuickPath Interconnect,快速通道互联)总线等。
步骤S11,Design Entry HDL平台13被开启,以执行该电路板布线设计的自动化方法。
步骤S12,电路板文件创建子模块110通过设置一个电路板文件的文件名,如123.brd,来创建一个电路板文件。该电路板文件可以用于存储电路板布线设计的电气规则及几何规则。所述的电气规则包括布线设计的贯孔的数目、电路板上安插的设备之间的长度等。所述的几何规则主要包括布线设计的线宽(net physical type)与线距(net spacing type)等。
步骤S13,初始条件设定子模块111设定生成布线设计电路图的初始条件。该初始条件包括电路板的层叠结构,电路板的电源数目、类型,及参数含义等。所述参数含义包括,如字母R代表电阻,字母L代表电感,字母C代表电容等。
步骤S14,电气规则设定子模块112设定布线设计的电气规则,并将该电气规则输出至上述创建的电路板文件中。
步骤S15,几何规则设定子模块113设定布线设计的几何规则,并根据上述设置的输出格式将该几何规则输出至上述创建的电路板文件中。
步骤S16,规则导入模块12将上述电路板文件中的布线设计的电气规则及几何规则导入到该布线设计电路图中。

Claims (10)

1.一种电路板布线设计的自动化系统,运行于安装有电路板软件设计平台的计算机中,该系统包括:
格式设置模块,用于在上述电路板软件设计平台中设置电路板布线设计的几何规则的输出格式;
电路板文件创建子模块,用于通过设置电路板文件的文件名来创建一个电路板文件;
电气规则设定子模块,用于设定布线设计的电气规则,并将该电气规则输出至上述创建的电路板文件中;
几何规则设定子模块,用于设定布线设计的几何规则,并根据上述设置的输出格式将该几何规则输出至上述创建的电路板文件中;及
规则导入模块,用于将上述电路板文件中的布线设计的电气规则及几何规则导入到布线设计电路图中。
2.如权利要求1所述的电路板布线设计的自动化系统,其特征在于,该系统还包括:
初始条件设定子模块,用于设定生成上述布线设计电路图的初始条件,包括电路板的层叠结构、电路板的电源数目、类型、及参数含义。
3.如权利要求1所述的电路板布线设计的自动化系统,其特征在于,所述的电气规则包括布线设计的贯孔的数目、电路板上安插的设备之间的长度。
4.如权利要求1所述的电路板布线设计的自动化系统,其特征在于,所述的几何规则包括布线设计的线宽与线距。
5.如权利要求1所述的电路板布线设计的自动化系统,其特征在于,所述的电路板软件设计平台为Design Entry HDL平台。
6.一种电路板布线设计的自动化方法,运行于安装有电路板软件设计平台的计算机中,该方法包括:
在上述电路板软件设计平台中设置电路板布线设计的几何规则的输出格式;
通过设置电路板文件的文件名来创建一个电路板文件;
设定布线设计的电气规则,并将该电气规则输出至上述创建的电路板文件中;
设定布线设计的几何规则,并根据上述设置的输出格式将该几何规则输出至上述创建的电路板文件中;及
将上述电路板文件中的布线设计的电气规则及几何规则导入到布线设计电路图中。
7.如权利要求6所述的电路板布线设计的自动化方法,其特征在于,在设定布线设计的电气规则步骤之前,还包括:
设定生成布线设计电路图的初始条件,包括电路板的层叠结构、电路板的电源数目、类型、及参数含义。
8.如权利要求6所述的电路板布线设计的自动化方法,其特征在于,所述的电气规则包括布线设计的贯孔的数目、电路板上安插的设备之间的长度。
9.如权利要求6所述的电路板布线设计的自动化方法,其特征在于,所述的几何规则包括布线设计的线宽与线距。
10.如权利要求6所述的电路板布线设计的自动化方法,其特征在于,所述的电路板软件设计平台为Design Entry HDL平台。
CN2009103053546A 2009-08-07 2009-08-07 电路板布线设计的自动化系统及方法 Pending CN101989310A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN2009103053546A CN101989310A (zh) 2009-08-07 2009-08-07 电路板布线设计的自动化系统及方法
US12/650,758 US20110035713A1 (en) 2009-08-07 2009-12-31 Circuit board design system and method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009103053546A CN101989310A (zh) 2009-08-07 2009-08-07 电路板布线设计的自动化系统及方法

Publications (1)

Publication Number Publication Date
CN101989310A true CN101989310A (zh) 2011-03-23

Family

ID=43535741

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009103053546A Pending CN101989310A (zh) 2009-08-07 2009-08-07 电路板布线设计的自动化系统及方法

Country Status (2)

Country Link
US (1) US20110035713A1 (zh)
CN (1) CN101989310A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102346795A (zh) * 2011-09-16 2012-02-08 华中科技大学 电工电子类虚拟实验快速自动布线方法
CN102799699A (zh) * 2011-05-27 2012-11-28 鸿富锦精密工业(深圳)有限公司 电路板布线系统及方法
CN103838895A (zh) * 2012-11-26 2014-06-04 北京华大九天软件有限公司 一种平板显示器设计中的窄边框布线实现方法-翼状布线
CN104978441A (zh) * 2014-04-03 2015-10-14 纬创资通股份有限公司 电路布局方法及电路布局装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102788922A (zh) * 2011-05-18 2012-11-21 鸿富锦精密工业(深圳)有限公司 印刷电路板电源布线的安全检查系统及方法
TWI528200B (zh) * 2012-11-09 2016-04-01 緯創資通股份有限公司 電路佈局調整方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5559997A (en) * 1993-10-04 1996-09-24 Matsushita Electric Industrial Co., Ltd. System and method for designing a printed-circuit board
JP2008009776A (ja) * 2006-06-29 2008-01-17 Matsushita Electric Ind Co Ltd 半導体集積回路の設計方法、設計装置、半導体集積回路システム、半導体集積回路実装基板、パッケージ、半導体集積回路

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102799699A (zh) * 2011-05-27 2012-11-28 鸿富锦精密工业(深圳)有限公司 电路板布线系统及方法
CN102346795A (zh) * 2011-09-16 2012-02-08 华中科技大学 电工电子类虚拟实验快速自动布线方法
CN102346795B (zh) * 2011-09-16 2012-11-21 华中科技大学 电工电子类虚拟实验快速自动布线方法
CN103838895A (zh) * 2012-11-26 2014-06-04 北京华大九天软件有限公司 一种平板显示器设计中的窄边框布线实现方法-翼状布线
CN104978441A (zh) * 2014-04-03 2015-10-14 纬创资通股份有限公司 电路布局方法及电路布局装置

Also Published As

Publication number Publication date
US20110035713A1 (en) 2011-02-10

Similar Documents

Publication Publication Date Title
CN102169513A (zh) 布线设计系统及方法
CN101989310A (zh) 电路板布线设计的自动化系统及方法
CN105335570B (zh) 一种基于元器件管脚连接关系进行网表比较的方法
US7039892B2 (en) Systems and methods for ensuring correct connectivity between circuit designs
CN103902770B (zh) 一种通用的印刷电路板可靠性指标快速分析方法
CN110610052A (zh) Pcb自动布线系统及方法
US6629307B2 (en) Method for ensuring correct pin assignments between system board connections using common mapping files
CN110765723B (zh) 一种基于bp神经网络的走线建模优化方法和装置
CN102750407A (zh) 一种cad/cae数据自动处理与转换方法
CN101908081B (zh) 电路辅助设计方法及系统
CN108133103B (zh) 一种电子设计dfm检测系统、方法和介质
CN104408273A (zh) 一种快速更改pcb上过孔电气属性的设计方法
CN101201833A (zh) Pdf文档数据填充系统及方法
CN100520791C (zh) 印刷电路板排版前的处理系统及方法
JP5444985B2 (ja) 情報処理装置
CN111859826A (zh) Protel网表转allegro文本的方法及工具
CN101339572A (zh) 文件名查错系统及方法
CN1477919A (zh) 一种用于印刷电路板设计的方法及装置
CN104182587A (zh) 一种生成pcb制作单信息的方法及装置
CN101201866A (zh) 电路布设文件的管理系统及方法
CN115587057A (zh) 一种服务器系统中高速信号等长设计方法及系统
TW201106184A (en) System and method for automatically designing layout of a circuit board
CN101414313A (zh) 线路布局系统及方法
CN112148734B (zh) 基于区块链的交易数据处理方法、装置、设备及存储介质
CN113627121A (zh) 芯片设计数据的处理方法、电子设备和计算机可读介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20110323

RJ01 Rejection of invention patent application after publication