CN106941350A - 一种基于忆组器的异或门电路及设计制作方法 - Google Patents
一种基于忆组器的异或门电路及设计制作方法 Download PDFInfo
- Publication number
- CN106941350A CN106941350A CN201710152828.2A CN201710152828A CN106941350A CN 106941350 A CN106941350 A CN 106941350A CN 201710152828 A CN201710152828 A CN 201710152828A CN 106941350 A CN106941350 A CN 106941350A
- Authority
- CN
- China
- Prior art keywords
- memristor
- gate
- aid
- circuit
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
- H03K19/21—EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
本发明公开了一种基于忆组器的异或门电路及设计制作方法,解决了现有的基于忆阻器的辅助逻辑MACIG门集合不完整的问题,本发明提供了一种新型的基于忆阻器的异或门的设计方法。本发明的异或门是基于MAGIC的或门基础上进行改进的。通过在或门电路的输出忆阻器两端并联一个忆阻器,改进后的门电路可以获得正确的异或门逻辑操作结果。异或门选用的电路元件少,只需要4个忆阻器。其激励电压序列简单,只需要一个稳定不变的外加激励源。而且,异或门的耗能低,只需要加入短时间的电压即可实现异或门的逻辑操作。此外,异或门的电路结构简单,尺寸小。
Description
技术领域
本发明涉及忆组器相关技术领域,特别是涉及一种基于忆组器的异或门电路及设计制作方法。
背景技术
在过去的几十年,采用CMOS工艺的超大规模集成电路制造行业一直专注于缩小晶体管,通过缩小晶体管的尺寸实现芯片性能提升,且保持着两年一次翻倍的速度稳定发展。这种方法是近50年内半导体工业技术和经济革命的发展源泉。然而,电子设计的重点需要转移到不仅仅是尺寸越来越微小,而且是越来越有能力的设备。
1971年,华裔科学家蔡少棠教授提出忆阻器的概念,由于该元件的电阻值能随着流经的电荷量的改变而改变,通俗来说,忆阻器能够记住流经它的电荷量,因此,蔡少棠教授将单词memory和resistor合并为memristor,作为忆阻器的英文名。在提出概念之后的三十几年里,学者们对忆阻器的研究进展的十分缓慢。
直到2008年,惠普实验室发现了一种纳米双端电阻开关水平阵列,并在《NATURE》杂志上发表论文,称已制备出世界上首个纳米尺寸的TiO2忆阻器元件,并且通过实验证实了该器件的开关特性与蔡少棠教授所预测的忆阻器特性相一致,立即引起了众多学者和工程师们的浓厚兴趣。电气和电子工程师协会IEEE在其综述杂志《IEEE Spectrum》上评价忆阻器是“近25年最伟大的电子器件发明”,美国著名期刊《TIMES》杂志也对忆阻器给予了高度评价,称之为“2008年最佳发明之一”。忆阻器的发明可以和晶体管的发明相媲美,是电子信息技术领域发展史上的里程碑。纳米级尺寸的忆阻器使人们相信忆阻器是一种可能延续Moore定律的全新候选技术之一。
忆阻器的出现提供了一个新的研究方向。与以往的例子不同,忆阻器的计算公式结合了其本身对记忆信息的处理和存储,它具有非易失性、耗能低等良好的性能优点。
目前,计算机系统的电路结构仍然是由大量的半导体元器件焊接而成,有很多劣势,例如断电丢失、耗能高、电路密度低等缺点。将忆阻器应用于计算机系统的构建,将有效地改进上述问题。电路结构最基础的单元即是逻辑门。基于忆阻器的计算机系统的实现,最为重要而基础的课题即是基于忆阻器的逻辑门的实现。基于忆阻器的逻辑门可以使现有集成电路的密度更高、尺寸更小、运算速度更快、使用器件更少。然而,到目前为止还没有标准的逻辑设计方法存在。
基于忆阻器的实质蕴含逻辑IMPLY(Memristor-Based Material Implication),通过使用忆阻器开关可以实现状态逻辑。在这个逻辑运算中,使用阻值代替电压和电荷作为逻辑变量。实质蕴含逻辑IMP加上取非操作NOT在数学上是逻辑完备的,取非操作可以通过清零来实现。使用两个忆阻器作为逻辑门的输入端,忆阻器的阻值即是逻辑值,通过外加偏置电压改变阻值,实现逻辑操作,运算结果存储在忆阻器中。但是,使用基于忆阻器的蕴含逻辑实现与或非等基本逻辑操作,需要复杂的输入电压序列且使用的元器件更多。
针对IMPLY门的驱动电压复杂以及元件过多的问题,一种全新的忆阻器辅助逻辑门MAGIC(Memristor-Aided Logic)被提出。与IMPLY门不同,MAGIC门需要依据不同逻辑门的真值表来设计不同的门电路。外加电压激励不变,通过对忆阻器的进行不同方式的串、并联,实现逻辑运算。然而,MAGIC逻辑门集合只有基本的逻辑门,缺少其他的辅助逻辑门,例如异或门。如果使用已有的逻辑门电路搭建异或门,需要的逻辑器件较多,且对电路参数取值范围的计算会更加复杂。
发明内容
为了解决上述存在的问题,本发明提供一种基于忆组器的异或门电路及设计制作方法,针对现有MACIG门集合不完整的问题,重新设计了忆组器的异或门电路,其选用的电路元件少,激励电压序列简单,耗能低,电路结构简单,尺寸小,为达此目的,本发明提供一种基于忆组器的异或门电路,所述忆组器的异或门电路选用4个阈值自适应忆阻器搭建,其特征在于:所述4个阈值自适应忆阻器中两个忆阻器Rin1,Rin2作为输入忆阻器一个忆阻器作为输出忆阻器Rout一个忆阻器作为辅助忆阻器Raid,作为输入忆阻器的两个忆阻器Rin1,Rin2串联后再与输出忆阻器Rout串联,所述输出忆阻器Rout两端并联1个辅助忆阻器Raid,所述两个忆阻器Rin1,Rin2的阻值为逻辑门的输入值,所述输出忆阻器Rout的阻值逻辑门的输出值。
本发明所述辅助忆阻器Raid具有阈值电流ion_aid,其取值范围是:
本发明所述输入忆阻器具有阈值电流ion_in,其取值范围是:
本发明所述输出忆阻器Raid具有阈值电流ion_out,其取值范围是:
本发明提供一种基于忆组器的异或门电路设计制作方法,包括以下步骤:
步骤1:选用4个阈值自适应忆阻器搭建电路;
步骤2:依照电路图,将两个忆阻器Rin1,Rin2作为输入忆阻器串联,再与输出忆阻器Rout串联,在Rout两端并联1个辅助忆阻器Raid;
步骤3:逻辑门的输入值为Rin1,Rin2的阻值,逻辑门的输出值为Rout的阻值;
其中高阻值代表逻辑0,低阻值代表逻辑1;
给Rin1,Rin2写入逻辑门的输入值,给Rout,Raid写入高阻值逻辑0;
步骤4:给电路加上电压V0,经过逻辑操作,逻辑门的输出值存储在Rout中。
本发明所述步骤2包括如下步骤:
步骤201:在Rout两端并联1个辅助忆阻器Raid;
步骤202:辅助忆阻器Raid具有阈值电流ion_aid,其取值范围是:
步骤203:输入忆阻器Rin1,Rin2具有阈值电流ion_in,其取值范围是:
步骤204:输出忆阻器Rout具有阈值电流ion_out,其取值范围是:
本发明一种基于忆组器的异或门电路及设计制作方法,与现有IMPLY异或门技术相比,本发明具有以下优点:1.选用的电路元件少,IMPLY的异或门需要5个忆阻器与1个电阻,本发明只需要4个忆阻器。2.激励电压序列简单,IMPLY的异或门的激励电压序列有13步操作,本发明只需要一个稳定不变的外加激励源。3.耗能低,IMPLY异或门需要5个电源激励,且通电时间长,本发明的只需要加入短时间的电压即可实现异或门的逻辑操作。4.电路简单尺寸小,从电路图可得,IMPLY异或门电路复杂,尺寸大,本发明电路结构简单,尺寸小。
附图说明
图1为MAGIC或门电路图;
图2为忆阻器阻值变化特性;
图3为MAGIC异或门电路图;
图4为IMPLY异或门电路图;
图5a为异或门输入为(0,0)时的输出结果;
图5b为异或门输入为(0,1)时的输出结果;
图5c为异或门输入为(1,0)时的输出结果;
图5d为异或门输入为(1,1)时的输出结果。
具体实施方式
下面结合附图与具体实施方式对本发明作进一步详细描述:
本发明的异或门是基于MAGIC的与门基础上进行改进的。首先将与门的电路参数重新限制,使其表现出或门的特性。
如图1为MAGIC的与门电路。逻辑门的逻辑状态需要用忆阻器的阻值代表,高电阻和低电阻分别视为逻辑0和逻辑1。简而言之,Roff作为逻辑0,Ron作为逻辑1。忆阻器的逻辑状态即为逻辑门的输入和输出。
在与门AND的基础上,电路结构不变,对电路的参数重新限制,可以获得一种创新的或门OR的实现方式。在输入组合为(0,0)时,输出忆阻器变为高阻态不变。在其他输入组合下,输出忆阻器的阻态变为低阻态逻辑1。对电压V0作如下的限定:
针对输出电阻,在输入组合为(0,1)和(1,0)时,Vout>Von_out,
在输入组合为(0,0)时,Vout<Von_out。当Roff>>Ron时,有:
2Von_out<V0<3Von_out;
针对输入电阻,所有的情况下,Vin<Von_in,则有如下限定:
V0<Von_in;
应使输入忆阻器与输出忆阻器的阈值不同,综上得到,V0的取值范围如下:
2Von_out<V0<3Von_out;
此外,输入忆阻器的阈值为V0<Von_in。
如图2,为忆阻器的阻值变化特性图。忆阻器的极性使用黑线表示。电流方向从输入端流向输出端,忆阻器阻值降低;电流方向从输出端流向输入端,阻值升高。忆阻器具有阈值电压Von,Voff,忆阻器的电压大于Voff时,忆阻器从低阻态变为高阻态Roff。忆阻器的电压大于Von时,忆阻器的阻态变为低阻态Ron。
异或门和或门的真值对比如下表1所示:
表1NOR门与OR门真值表对比
从异或门的真值表可以发现,异或门XOR和或门AND的区别在于,当且仅当输入为(1,1)时,XOR门与OR门的输出相反,其他的输入组合,XOR门与OR门的输出一致。
基于以上分析,异或门的电路设计思想是,试图通过对或门电路的改进,使其在输入组合为(0,0)、(0,1)、(1,0)时,电路正常运算,在输入组合为(1,1)时,电路的输出忆阻器的逻辑状态保持为高阻态逻辑0不变。考虑加入一个新的忆阻器实现对输出忆阻器的限制。输入忆阻器的初始值不同,输出忆阻器的阻值变化趋势不同。加入电压后,电路中各个忆阻器的阻值变化如下表2所示:
表2XOR门忆阻器变化趋势
对电路进行分析:
给输出忆阻器并联一个辅助忆阻器Raid,初值置为高电阻,其从高电阻切换到低电阻需要的时间比Rout更短,其阈值电流ion_aid比Rout的阈值电流ion_out高。则在输入组合1、2、3中,辅助忆阻器支路的电流小于ion-aid,电路按照或门运行。在输入组合4中,辅助忆阻器支路的电流大于ion_aid,辅助忆阻器Raid迅速从高电阻切换到低电阻,分走Rout支路的电流,在Rout尚未完全切换到低电阻逻辑1时,使Rout支路的电流小于ion_out,则Rout保持高电阻逻辑0不变,只是其阻值相对于初始值稍有降低。其中,Raid的状态切换时间远小于Rout的状态切换时间,Raid的状态切换时间在这里仅做定性分析。
电路的参数限制较多。设Rout的高电阻阻值为Roff,低电阻阻值为Ron,且有Roff>>Ron。Raid的高电阻阻值为10Roff,低电阻阻值为0.01Ron。ion_in为输入电阻的阈值电流。
针对输出电阻Rout,在输入组合1中,iout<ion_out,在输入组合2、3中,iout>ion_out。则有:
ion_out(2Roff+Ron)<V0<3Roffion_out;
针对辅助电阻Raid,在输入组合2、3中,iaid<ion_aid,在输入组合4中,iaid>ion_aid。则有:
针对输入电阻,在输入组合2、3中,当输出电阻降为低阻值时,iin<ion_in,则有:
综上,确定外加电压V0后,通过上述式子确定辅助忆阻器Raid的阈值电流ion_aid,以及输入忆阻器Rin的阈值电流ion_in。
给电路外加电压后,经过极小的状态切换时间,可以得到正确的逻辑操作结果,如图5a-5d所示,分别为不同的输入组合下,逻辑门的操作结果。
工作原理:
当给异或门加上电压的时候,输出端忆阻器的电压取决于输入端和输出端忆阻器的逻辑状态。通过利用忆阻器的非线性特性,即它的阈值电流或电压,逻辑门可以保持正常的作用过程。对于某些特殊的输入端忆阻器的阻值组合,输出端忆阻器两端的电压大于阈值电压,就可以完全改变该端忆阻器的逻辑状态,而对于其他的阻值组合,输出端忆阻器两端的电压小于阈值电压,输出端忆阻器的逻辑状态保持初始状态不变。以此获得符合真值表的逻辑运算结果。
辅助忆阻器起到一个开关作用,可以使输出端忆阻器在需要的时候被短路,使其保持初始阻值不变。获得异或门的运算结果。
以上所述,仅是本发明的较佳实施例而已,并非是对本发明作任何其他形式的限制,而依据本发明的技术实质所作的任何修改或等同变化,仍属于本发明所要求保护的范围。
Claims (4)
1.一种基于忆组器的异或门电路,所述忆组器的异或门电路选用4个阈值自适应忆阻器搭建,其特征在于:所述4个阈值自适应忆阻器中两个忆阻器Rin1,Rin2作为输入忆阻器一个忆阻器作为输出忆阻器Rout一个忆阻器作为辅助忆阻器Raid,作为输入忆阻器的两个忆阻器Rin1,Rin2串联后再与输出忆阻器Rout串联,所述输出忆阻器Rout两端并联1个辅助忆阻器Raid,所述两个忆阻器Rin1,Rin2的阻值为逻辑门的输入值,所述输出忆阻器Rout的阻值逻辑门的输出值。
2.根据权利要求1所述的一种基于忆组器的异或门电路,其特征在于:
所述辅助忆阻器Raid具有阈值电流ion_aid,其取值范围是:
所述输入忆阻器具有阈值电流ion_in,其取值范围是:
所述输出忆阻器Raid具有阈值电流ion_out,其取值范围是:
3.一种基于忆组器的异或门电路设计制作方法,其特征在于:
包括以下步骤:
步骤1:选用4个阈值自适应忆阻器搭建电路;
步骤2:依照电路图,将两个忆阻器Rin1,Rin2作为输入忆阻器串联,再与输出忆阻器Rout串联,在Rout两端并联1个辅助忆阻器Raid;
步骤3:逻辑门的输入值为Rin1,Rin2的阻值,逻辑门的输出值为Rout的阻值;
其中高阻值代表逻辑0,低阻值代表逻辑1;
给Rin1,Rin2写入逻辑门的输入值,给Rout,Raid写入高阻值逻辑0;
步骤4:给电路加上电压V0,经过逻辑操作,逻辑门的输出值存储在Rout中。
4.根据权利要求3所述的一种基于忆组器的异或门电路设计制作方法,其特征在于:所述步骤2包括如下步骤:
步骤201:在Rout两端并联1个辅助忆阻器Raid;
步骤202:辅助忆阻器Raid具有阈值电流ion_aid,其取值范围是:
步骤203:输入忆阻器Rin1,Rin2具有阈值电流ion_in,其取值范围是:
步骤204:输出忆阻器Rout具有阈值电流ion_out,其取值范围是:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710152828.2A CN106941350B (zh) | 2017-03-15 | 2017-03-15 | 一种基于忆阻器的异或门电路及设计制作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710152828.2A CN106941350B (zh) | 2017-03-15 | 2017-03-15 | 一种基于忆阻器的异或门电路及设计制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106941350A true CN106941350A (zh) | 2017-07-11 |
CN106941350B CN106941350B (zh) | 2020-04-14 |
Family
ID=59469017
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710152828.2A Active CN106941350B (zh) | 2017-03-15 | 2017-03-15 | 一种基于忆阻器的异或门电路及设计制作方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106941350B (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108449080A (zh) * | 2018-04-20 | 2018-08-24 | 西南大学 | 基于cmos反相器和忆阻器构成的全加电路 |
CN111555751A (zh) * | 2020-06-02 | 2020-08-18 | 杭州电子科技大学 | 基于忆阻器的三值异或和同或逻辑门电路 |
CN112071346A (zh) * | 2020-09-07 | 2020-12-11 | 湖南大学 | 基于忆阻器簇的3d交叉阵列结构 |
CN112636745A (zh) * | 2020-12-18 | 2021-04-09 | 上海交通大学 | 逻辑单元、加法器以及乘法器 |
CN112787657A (zh) * | 2021-01-11 | 2021-05-11 | 杭州电子科技大学 | 一种可编程忆阻器逻辑电路 |
CN112910457A (zh) * | 2021-01-21 | 2021-06-04 | 西南大学 | 一种基于忆阻器的数据选择器及其ic拓扑结构 |
CN113098492A (zh) * | 2021-03-26 | 2021-07-09 | 杭州电子科技大学 | 基于三值忆阻器交叉阵列的数字同或与异或门实现方法 |
CN113553793A (zh) * | 2021-06-08 | 2021-10-26 | 南京理工大学 | 一种提升基于忆阻器的存内逻辑计算效率的方法 |
CN114204936A (zh) * | 2022-02-18 | 2022-03-18 | 苏州浪潮智能科技有限公司 | 一种电子设备及其基于忆阻器的逻辑门电路 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7902857B1 (en) * | 2010-04-08 | 2011-03-08 | The United States Of America As Represented By The Secretary Of The Air Force | Reconfigurable electronic circuit |
CN102811051A (zh) * | 2012-07-09 | 2012-12-05 | 华中科技大学 | 一种基于忆阻器的逻辑门电路 |
CN102882513A (zh) * | 2012-10-09 | 2013-01-16 | 北京大学 | 全加器电路和芯片 |
US8773167B2 (en) * | 2012-07-30 | 2014-07-08 | Hewlett-Packard Development Company, L.P. | Implementing logic circuits with memristors |
CN105897254A (zh) * | 2016-05-17 | 2016-08-24 | 福州大学 | 一种基于忆阻器与mos管的异或门逻辑电路及其实现方法 |
CN205622620U (zh) * | 2016-05-17 | 2016-10-05 | 福州大学 | 一种实现与非、或非门逻辑的忆阻器电路 |
-
2017
- 2017-03-15 CN CN201710152828.2A patent/CN106941350B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7902857B1 (en) * | 2010-04-08 | 2011-03-08 | The United States Of America As Represented By The Secretary Of The Air Force | Reconfigurable electronic circuit |
CN102811051A (zh) * | 2012-07-09 | 2012-12-05 | 华中科技大学 | 一种基于忆阻器的逻辑门电路 |
US8773167B2 (en) * | 2012-07-30 | 2014-07-08 | Hewlett-Packard Development Company, L.P. | Implementing logic circuits with memristors |
CN102882513A (zh) * | 2012-10-09 | 2013-01-16 | 北京大学 | 全加器电路和芯片 |
CN105897254A (zh) * | 2016-05-17 | 2016-08-24 | 福州大学 | 一种基于忆阻器与mos管的异或门逻辑电路及其实现方法 |
CN205622620U (zh) * | 2016-05-17 | 2016-10-05 | 福州大学 | 一种实现与非、或非门逻辑的忆阻器电路 |
Non-Patent Citations (2)
Title |
---|
SHAHAR KVATINSKY, ET AL: "MAGIC—Memristor-Aided Logic", 《IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS—II: EXPRESS BRIEFS》 * |
朱平平等: "忆阻器实现逻辑门的方法研究", 《微电子学与计算机》 * |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108449080A (zh) * | 2018-04-20 | 2018-08-24 | 西南大学 | 基于cmos反相器和忆阻器构成的全加电路 |
CN111555751A (zh) * | 2020-06-02 | 2020-08-18 | 杭州电子科技大学 | 基于忆阻器的三值异或和同或逻辑门电路 |
CN112071346A (zh) * | 2020-09-07 | 2020-12-11 | 湖南大学 | 基于忆阻器簇的3d交叉阵列结构 |
CN112636745A (zh) * | 2020-12-18 | 2021-04-09 | 上海交通大学 | 逻辑单元、加法器以及乘法器 |
CN112787657A (zh) * | 2021-01-11 | 2021-05-11 | 杭州电子科技大学 | 一种可编程忆阻器逻辑电路 |
CN112910457A (zh) * | 2021-01-21 | 2021-06-04 | 西南大学 | 一种基于忆阻器的数据选择器及其ic拓扑结构 |
CN113098492A (zh) * | 2021-03-26 | 2021-07-09 | 杭州电子科技大学 | 基于三值忆阻器交叉阵列的数字同或与异或门实现方法 |
CN113098492B (zh) * | 2021-03-26 | 2022-07-26 | 杭州电子科技大学 | 基于三值忆阻器交叉阵列的数字同或与异或门实现方法 |
CN113553793A (zh) * | 2021-06-08 | 2021-10-26 | 南京理工大学 | 一种提升基于忆阻器的存内逻辑计算效率的方法 |
CN114204936A (zh) * | 2022-02-18 | 2022-03-18 | 苏州浪潮智能科技有限公司 | 一种电子设备及其基于忆阻器的逻辑门电路 |
CN114204936B (zh) * | 2022-02-18 | 2022-05-24 | 苏州浪潮智能科技有限公司 | 一种电子设备及其基于忆阻器的逻辑门电路 |
WO2023155439A1 (zh) * | 2022-02-18 | 2023-08-24 | 苏州浪潮智能科技有限公司 | 一种电子设备及其基于忆阻器的逻辑门电路 |
Also Published As
Publication number | Publication date |
---|---|
CN106941350B (zh) | 2020-04-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106941350A (zh) | 一种基于忆组器的异或门电路及设计制作方法 | |
Liu et al. | A carry lookahead adder based on hybrid CMOS-memristor logic circuit | |
Rajendran et al. | An energy-efficient memristive threshold logic circuit | |
Mahapatra et al. | Realization of multiple valued logic and memory by hybrid SETMOS architecture | |
Kvatinsky et al. | MRL—Memristor ratioed logic | |
Rasouli et al. | Design optimization of FinFET domino logic considering the width quantization property | |
Abiri et al. | Optimized gate diffusion input method-based reversible magnitude arithmetic unit using non-dominated sorting genetic algorithm II | |
Wang et al. | A review on the design of ternary logic circuits | |
Miyaji et al. | Compact analytical model for room-temperature-operating silicon single-electron transistors with discrete quantum energy levels | |
CN103346780B (zh) | Mos管与单电子晶体管混合结构的可复用逻辑门 | |
Mandal et al. | Design of Memristor–CMOS based logic gates and logic circuits | |
Ebrahimi et al. | Design of a ternary logical circuit using the Au-DNA-Ag memristor | |
Baek et al. | Universal logic-in-memory cell enabling all basic Boolean algebra logic | |
Traiola et al. | Xbargen: A memristor based boolean logic synthesis tool | |
Gauchi et al. | An open-source three-independent-gate fet standard cell library for mixed logic synthesis | |
Zahoor et al. | Carbon nanotube field effect transistor and resistive random access memory based 2-bit ternary comparator | |
Cui et al. | The synthesis method of logic circuits based on the NMOS-like RRAM gates | |
Jabeur et al. | Ambipolar double-gate FET binary-decision-diagram (Am-BDD) for reconfigurable logic cells | |
Maleknejad et al. | New CNTFET-based arithmetic cells with weighted inputs for high performance energy efficient applications | |
Zahir et al. | Hierarchical modeling of OPV-based crossbar architectures | |
Gope et al. | Modelling of single electron ternary flip-flop using SIMON | |
CN103281063B (zh) | Set/mos混合电路构成的选通逻辑电路 | |
CN102545882B (zh) | 基于set/mos混合结构的可重构阈值逻辑单元 | |
Ji et al. | Multifunctional Module Design Based on Hybrid CMOS-Memristor Logic Circuit | |
Hemmati et al. | Design and optimization of non-volatile memory based on Memristor System |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |