CN106856404A - 一种数模双环混合控制结构的锁相环 - Google Patents

一种数模双环混合控制结构的锁相环 Download PDF

Info

Publication number
CN106856404A
CN106856404A CN201611205468.XA CN201611205468A CN106856404A CN 106856404 A CN106856404 A CN 106856404A CN 201611205468 A CN201611205468 A CN 201611205468A CN 106856404 A CN106856404 A CN 106856404A
Authority
CN
China
Prior art keywords
control
digital
loop
signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201611205468.XA
Other languages
English (en)
Other versions
CN106856404B (zh
Inventor
程立
黄鲁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Science and Technology of China USTC
Original Assignee
University of Science and Technology of China USTC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Science and Technology of China USTC filed Critical University of Science and Technology of China USTC
Priority to CN201611205468.XA priority Critical patent/CN106856404B/zh
Publication of CN106856404A publication Critical patent/CN106856404A/zh
Application granted granted Critical
Publication of CN106856404B publication Critical patent/CN106856404B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • H03L7/23Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开了一种数模双环混合控制结构的锁相环,包括:数字控制环路,模拟控制环路,环路切换控制电路,数模混合控制振荡器和分频器;其中:数字控制环路用于实现频率的初步锁定,模拟控制环路用于频率微调和相位锁定,环路切换控制电路用于根据模拟控制环路输出的模拟控制信号的大小来控制数字环路和模拟环路之间的相互切换;数模混合控制振荡器根据数字控制环路或者模拟控制环路输出的控制信号来输出相应的振荡频率,且由分频器分频后再输入至数字控制环路与模拟控制环路。该锁相环具有频率调节范围宽、锁频精度高、功耗低、面积小、设计简单等优点。

Description

一种数模双环混合控制结构的锁相环
技术领域
本发明涉及半导体集成电路领域,尤其涉及一种数模双环混合控制结构的锁相环。
背景技术
锁相环(Phase Locked Loop,PLL)作为集成电路芯片中的一个基本功能宏单元,被广泛用作无线通讯和微处理器以及数字系统的时钟电路。为适应工艺提升和应用系统频率范围的拓宽,人们一直在不断针对锁相环的工作频率和锁频范围、功耗、噪声特性、锁定速度、芯片面积、工艺成本和设计成本等方面进行改进。对锁相环电路的研究主要包含两个方面,一方面在原有PLL结构的基础上探索出了很多新颖的、性能优越的子电路模块结构,主要体现在新型鉴频鉴相器、电荷泵和压控振荡器的设计上:另一方面,锁相环路也不再局限于传统电荷泵锁相环(Charge Pump Phase Locked Loop,CPPLL)结构,延迟锁相环DLL(Delay Locked Loop)、数字锁相环(Digital Phase Locked Loop,DPLL),全数字锁相环(ADPLL)等新结构不断涌现。
随着CMOS工艺特征尺寸的不断减小,大大提高了集成电路的设计复杂度,传统的设计方法难以满足高性能、低功耗、低成本、短周期等要求。电路单元模块化和可重用的设计理念打破了传统设计方法的局限,提高了电路设计效率。
工艺的发展和集成度的提高使系统最高时钟达到了吉赫兹以上量级,应用系统有不同数量级的时钟频率要求。数字锁相环虽然适应很大的频率范围,但由于环路由离散的数字信号控制,存在频率锁定精度低的缺点;而传统的模拟锁相环锁定精度高但存在锁定频率范围窄的缺点。
目前,一个既能适应宽频率范围又达到较高频率精度的锁相环,总是存在着诸如电路复杂度高、面积大或功耗大等不同种类的缺点。
发明内容
本发明的目的是提供一种数模双环混合控制结构的锁相环,具有频率调节范围宽、锁频精度高、功耗低、面积小、设计简单等优点。
本发明的目的是通过以下技术方案实现的:
一种数模双环混合控制结构的锁相环,包括:数字控制环路,模拟控制环路,环路切换控制电路,数模混合控制振荡器和分频器;其中:
数字控制环路用于实现频率的初步锁定,模拟控制环路用于频率微调和相位锁定,环路切换控制电路用于根据模拟控制环路输出的模拟控制信号的大小来控制数字环路和模拟环路之间的相互切换;数模混合控制振荡器根据数字控制环路或者模拟控制环路输出的控制信号来输出相应的振荡频率,且由分频器分频后再输入至数字控制环路与模拟控制环路。
所述数字控制环路包括:前置低频分频器、鉴频器、数字环路开关与数字滤波器;其中:
所述前置低频分频器分别与鉴频器以及数字滤波器相连,鉴频器、数字环路开关与数字滤波器依次相连;
所述前置低频分频器对输入参考时钟信号fref分频,产生fs信号用作鉴频器和数字滤波器的工作时钟;
所述鉴频器将输入参考信号fref和分频器的反馈信号fb的频率差转化成数字信号Xn,当数字环路开关导通时,所述数字滤波器对输入的数字信号Xn进行滤波处理,输出数字控制信号Yn来控制数模混合控制振荡器的振荡频率。
所述模拟控制环路包括:依次连接的鉴频鉴相器、电荷泵与模拟滤波器。
所述环路切换控制电路用于根据模拟控制环路输出的控制信号的大小来控制数字环路和模拟环路之间的相互切换包括:
模拟控制环路检测模拟控制环路输出的模拟控制信号Va,当Va小于Vn或Va大于Vp,其中Vn与Vp均为预设值,且Vn<Vp,则输出数字控制环路的控制信号EN为有效电平,使得数字控制环路中的数字环路开关导通,此时数字控制环路工作,模拟控制环路断开,数模混合控制振荡器的模拟控制信号V被置为Vn或Vp;
当数字控制环路控制,使反馈信号fb频率锁定到接近参考信号fref频率的范围后,模拟控制信号Va会被调节到大于Vn且小于Vp的范围内,此时输出数字控制环路的控制信号EN会变为无效电平,数字控制环路断开,数字控制环路中数字滤波器输出的数字控制信号Yn将保持不变,同时数模混合控制振荡器的模拟控制信号端通过被开启的传输门连接到Va。
所述环路切换控制电路包括:第一与第二比较器、传输门、反相器、与门、PMOS管以及NMOS管;其中:
第一比较器的同相输入端接偏置输入电压信号Vp,反相输入端接模拟控制环路输出的模拟控制信号Va,输出端输出Vp与Va的比较结果;
第二比较器的同相输入端接偏置输入电压信号Vn,反相输入端接模拟控制环路输出的模拟控制信号Va,输出端输出Vn与Va的比较结果;
传输门的输入端接模拟控制环路输出的模拟控制信号Va,输出接数模混合控制振荡器以控制信号V,正相控制端接第一比较器的输出,反相控制端接第二比较器cmp2的输出;
所述反相器的输入端接第二比较器的输出,输出端接所述与门的一个输入;
与门的另一个输入接第一比较器的输出,与门输出为数字控制环路的控制信号EN,控制数字控制环路中的数字环路开关;
PMOS管源极接偏置输入电压信号Vp,栅极接第一比较器的输出,漏极与所述NMOS管的漏极接接数模混合控制振荡器的模拟控制电压V;所述NMOS管的栅极接第二比较器的输出,源极接偏置输入电压信号Vn。
所述数模混合控制振荡器包括一个解码器和四个全差分的延迟单元;
其中,所述解码器的输入接模拟控制环路输出的数字信号Yn,解码后输出的数字控制信号D0、D1、D2、……、D4n+3输入至相应的延迟单元;
第一延迟单元、第二延迟单元、第三延迟单元完全相同,均为双端输入双端输出,延迟时间只受数字控制信号控制;第四延迟单元的延迟时间受数字控制信号和模拟控制信号混合控制;
所述第一延迟单元的正相输入Vi+接第四延迟单元的正相输出Vo+,反相输入Vi-接第四延迟单元的反相输出Vo-;正相输出O+接第二延迟单元的反相输入Vi-,反相输出Vo-接第二延迟单元的正相输出Vi+;数字控制信号端口C0、C1、……、Cn分别接数字控制信号D0、D4、……、D4n信号;
第二延迟单元的正相输出Vo+接第三延迟单元的反相输入Vi-,反相输出Vo-接第三延迟单元的正相输出Vi+;数字控制信号端口C0、C1、……、Cn分别接数字控制信号D1、D5、……、D4n+1;
第三延迟单元的正相输出Vo+接第四延迟单元的反相输入Vi-,反相输出Vo-接第四延迟单元的正相输出Vi+;数字控制信号端口C0、C1、……、Cn分别接数字控制信号D2、D6、……、D4n+2;
第四延迟单元的数字控制信号端口C0、C1、……、Cn分别接数字控制信号D3、D7、……、D4n+3,模拟信号控制端口Vc接环路切换控制电路输出的模拟控制信号。
所述第一延迟单元、第二延迟单元、第三延迟单元以及第四延迟单元均包括:第一与第二PMOS管、第一与第二NMOS管,以及数字信号控制单元;其中:
第一与第二PMOS管,以及第一与第二NMOS管组成差分反相器;第一PMOS管和第二PMOS管的源极接电源电压VDD,第一PMOS管的栅极接正相输入端Vi+,第二PMOS管的栅极接反相输入端Vi-,第一PMOS管的漏极、第一NMOS管的漏极与第二NMOS管的栅极一起连接到反相输出端Vo-,第二PMOS管的漏极、第二NMOS管的漏极与第一NMOS管的栅极一起接到正相输出Vo+,第一NMOS管和第二NMOS管的源极接地GND;
数字信号控制单元由2n个NMOS管和2n个电容组成,一个NMOS管与一个电容相连组成一个子电路,则共有2n个子电路,子电路之间并联连接后,分为两组分别连接在差分反相器的两侧;
子电路中的NMOS管用作开关,分别由数字控制信号端口C0、C1、……、Cn控制,当数字控制信号为高电平时,即该路电容接入差分反相器负载,反之,若数字控制信号为低电平,则该路电容断开;
所述第四延迟单元还包括:模拟信号控制单元,其包含两个NMOS管和两个电容,一个NMOS管与一个电容相连后组成RC网络,两个RC网络分别并联在两组并联后的子电路两侧;RC网络中的NMOS用作受控电阻,通过调节NMOS管的栅极电压来调节该RC网络的R值,实现模拟控制信号控制差分反相器延迟时间。
由上述本发明提供的技术方案可以看出,1)各模块电路结构简单,设计可重用程度高,采用CMOS工艺实现,可广泛应用于高性能集成时钟系统。2)采用数字和模拟双环控制方式,锁相环锁定过程中,两条环路协同工作,数字环路实现频率粗调,模拟环路实现频率精调和相位锁定,最终锁相环输出稳定的时钟信号。3)数字环路只完成频率粗调,因此不需要通常的高精度时间数字转换(TDC)电路,鉴频器采用计数器即可实现,电路设计简单,占用面积小,功耗低。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图。
图1为本发明实施例提供的一种数模双环混合控制结构的锁相环示意图;
图2为本发明实施例提供的环路切换控制电路的示意图;
图3为本发明实施例提供的数模混合控制振荡器的示意图;
图4为本发明实施例提供的数模混合控制振荡器的工作波形示意图;
图5为本发明实施例提供的数模混合控制振荡器中延迟单元的示意图;
图6为本发明实施例提供的数模混合控制振荡器受模拟控制环路控制的电压-频率曲线的示意图。
具体实施方式
下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明的保护范围。
本发明实施例提供一种数模双环混合控制结构的锁相环,如图1所示,其主要包括:数字控制环路,模拟控制环路,环路切换控制电路07,数模混合控制振荡器08和分频器09;其中:
数字控制环路用于实现频率的初步锁定,模拟控制环路用于频率微调和相位锁定,环路切换控制电路07用于根据模拟控制环路输出的模拟控制信号的大小来控制数字环路和模拟环路之间的相互切换;数模混合控制振荡器08根据数字控制环路或者模拟控制环路输出的控制信号来输出相应的振荡频率,且由分频器09分频后再输入至数字控制环路与模拟控制环路。
本发明实施例中,所述数字控制环路包括:前置低频分频器01、鉴频器02(FD)、数字环路开关K与数字滤波器03;其中:
所述前置低频分频器01分别与鉴频器02以及数字滤波器03相连,鉴频器02、数字环路开关K与数字滤波器03依次相连;
所述前置低频分频器01对输入参考时钟信号fref分频,产生fs信号用作鉴频器02和数字滤波器03的工作时钟;
所述鉴频器02(可以采用是数字计数器实现)将输入参考信号fref和分频器的反馈信号fb的频率差转化成数字信号Xn,当数字环路开关K导通时,所述数字滤波器03对输入的数字信号Xn进行滤波处理,输出数字控制信号Yn来控制数模混合控制振荡器08的振荡频率。
本发明实施例中,所述模拟控制环路包括:依次连接的鉴频鉴相器04(FPD)、电荷泵05(CP)与模拟滤波器06(LPF)。其工作方式与传统模拟锁相环工作方式相同,不再赘述。
本发明实施例中,所述环路切换控制电路07控制数字环路和模拟环路之间的相互切换的原理为:
模拟控制环路检测模拟控制环路输出的模拟控制信号Va,当Va小于Vn或Va大于Vp,其中Vn与Vp均为预设值,且Vn<Vp;即,反馈信号fb频率远高于或远低于参考信号fref频率,则输出数字控制环路的控制信号EN为有效电平,使得数字控制环路中的数字环路开关导通,此时数字控制环路工作,模拟控制环路断开,数模混合控制振荡器的模拟控制信号V被置为Vn或Vp;
当数字控制环路控制,使反馈信号fb频率锁定到接近参考信号fref频率的范围后,模拟控制信号Va会被调节到大于Vn且小于Vp的范围内,此时输出数字控制环路的控制信号EN会变为无效电平,数字控制环路断开,数字控制环路中数字滤波器输出的数字控制信号Yn将保持不变,同时数模混合控制振荡器的模拟控制信号端通过被开启的传输门连接到Va。
其中Vn、Vp电压的设计与选择主要考虑到电荷泵和振荡器的非理想效应,在保证频率连续调节的基础上,通过合理设计Vn和Vp电压,可以有效地降低模拟部分电路的非理想效应对锁相环的影响,提高锁相环的工作性能。
环路切换控制电路07的示意图如图2所示,其主要包括:第一与第二比较器(cmp1与cmp2)、传输门(TR1)、反相器(inv1)、与门(and1)、PMOS管以及NMOS管;其中:
第一比较器cmp1的同相输入端接偏置输入电压信号Vp,反相输入端接模拟控制环路输出的模拟控制信号Va,输出端输出Vp与Va的比较结果;
第二比较器cmp2的同相输入端接偏置输入电压信号Vn,反相输入端接模拟控制环路输出的模拟控制信号Va,输出端输出Vn与Va的比较结果;
传输门TR1的输入端接模拟控制环路输出的模拟控制信号Va,输出接数模混合控制振荡器以控制信号V,正相控制端接第一比较器cmp1的输出,反相控制端接第二比较cmp2的输出;
所述反相器inv1的输入端接第二比较器cmp2的输出,输出端接所述与门and1的一个输入;
与门and1的另一个输入接第一比较器cmp1的输出,与门and1输出为数字控制环路的控制信号EN,控制数字控制环路中的数字环路开关;
PMOS管源极接偏置输入电压信号Vp,栅极接第一比较器cmp1的输出,漏极与所述NMOS管的漏极接接数模混合控制振荡器的模拟控制电压V;所述NMOS管的栅极接第二比较器cmp2的输出,源极接偏置输入电压信号Vn。
本发明实施例中,采用的数模混合控制振荡器08,振荡频率受数字控制信号和模拟控制信号混合控制。数模混合控制振荡器08是一个环形振荡器,由四级全差分延迟单元组成。振荡器的延迟单元电路采用双端输入双端输出的差分反相器结构,反相器的负载受数字信号和模拟电压信号混合控制,从而调节各反相器的延迟时间,实现振荡器振荡频率的数模混合控制。
如图3所示,所述数模混合控制振荡器08主要包括一个解码器和四个全差分的延迟单元,其中解码器的输入接所述数字滤波器输出的数字信号Yn,解码后输出的数字控制信号D0、D1、D2、……、D4n+3输入至相应的延迟单元;第一延迟单元DC_1、第二延迟单元DC_2、第三延迟单元DC_3完全相同,均为双端输入双端输出,延迟时间只受数字控制信号控制;第四延迟单元DC_4的延迟时间受数字控制信号和模拟控制信号混合控制;
所述第一延迟单元DC_1的正相输入Vi+接第四延迟单元DC_4的正相输出Vo+,反相输入Vi-接第四延迟单元DC_4的反相输出Vo-;正相输出Vo+接第二延迟单元DC_2的反相输入Vi-,反相输出Vo-接第二延迟单元DC_2的正相输出Vi+;数字控制信号端口C0、C1、……、Cn分别接数字控制信号D0、D4、……、D4n;
第二延迟单元DC_2的正相输出Vo+接第三延迟单元DC_3的反相输入Vi-,反相输出Vo-接第三延迟单元DC_3的正相输出Vi+;数字控制信号端口C0、C1、……、Cn分别接数字控制信号D1、D5、……、D4n+1;
第三延迟单元DC_3的正相输出Vo+接第四延迟单元DC_4的反相输入Vi-,反相输出Vo-接第四延迟单元DC_4的正相输出Vi+;数字控制信号端口C0、C1、……、Cn分别接数字控制信号D2、D6、……、D4n+2;
第四延迟单元DC_4的数字控制信号端口C0、C1、……、Cn分别接数字控制信号D3、D7、……、D4n+3,模拟信号控制端口Vc接环路切换控制电路输出的模拟控制信号。
上述数模混合控制振荡器08的工作波形如图4所示。
本发明实施例中,数模混合控制振荡器08中延迟单元是一个全差分反相器,如图5所示,所述第一延迟单元、第二延迟单元、第三延迟单元以及第四延迟单元均包括:第一与第二PMOS管(PM1与PM2)、第一与第二NMOS管(NM1与NM2),以及数字信号控制单元11;其中:
第一、第二PMOS管PM1与PM2,以及第一、第二NMOS管NM1与NM2组成差分反相器;第一PMOS管PM1和第二PMOS管PM2的源极接电源电压VDD,第一PMOS管PM1的栅极接正相输入端Vi+,第二PMOS管PM2的栅极接反相输入端Vi-,第一PMOS管PM1的漏极、第一NMOS管NM1的漏极与第二NMOS管NM2的栅极一起连接到反相输出端Vo-,第二PMOS管PM2的漏极、第二NMOS管NM2的漏极与第一NMOS管NM1的栅极一起接到正相输出Vo+,第一NMOS管NM1和第二NMOS管NM2的源极接地GND;
数字信号控制单元由2n个NMOS管和2n个电容组成,一个NMOS管与一个电容相连组成一个子电路,则共有2n个子电路,子电路之间并联连接后,分为两组分别连接在差分反相器的两侧;
子电路中的NMOS管用作开关,分别由数字控制信号端口C0、C1、……、Cn控制,当数字控制信号为高电平时,即该路电容接入差分反相器负载,反之,若数字控制信号为低电平,则该路电容断开;
所述第四延迟单元还包括:模拟信号控制单元12,其包含两个NMOS管和两个电容,一个NMOS管与一个电容相连后组成RC网络,两个RC网络分别并联在两组并联后的子电路两侧;RC网络中的NMOS用作受控电阻,通过调节NMOS管的栅极电压来调节该RC网络的R值,实现模拟控制信号控制差分反相器延迟时间。
电路设计时,模拟控制信号单元中的电容比数字信号控制单元中的电容稍大一点,保证振荡器频率连续可调。数模混合控制振荡器受模拟控制环路控制的电压-频率曲线如图6所示,合理设计Vn、Vp电压值可以降低电荷泵的非理想效应和振荡器电路的非线性对锁相环性能的影响。
本发明实施例的上述方案,主要具有如下优点:
1)各模块电路结构简单,设计可重用程度高,采用CMOS工艺实现,可广泛应用于高性能集成时钟系统。
2)采用数字和模拟双环控制方式,锁相环锁定过程中,两条环路协同工作,数字环路实现频率粗调,模拟环路实现频率精调和相位锁定,最终锁相环输出稳定的时钟信号。
3)数字环路只完成频率粗调,因此不需要通常的高精度时间数字转换(TDC)电路,鉴频器采用计数器即可实现,电路设计简单,占用面积小,功耗低。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明披露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求书的保护范围为准。

Claims (7)

1.一种数模双环混合控制结构的锁相环,其特征在于,包括:数字控制环路,模拟控制环路,环路切换控制电路,数模混合控制振荡器和分频器;其中:
数字控制环路用于实现频率的初步锁定,模拟控制环路用于频率微调和相位锁定,环路切换控制电路用于根据模拟控制环路输出的模拟控制信号的大小来控制数字环路和模拟环路之间的相互切换;数模混合控制振荡器根据数字控制环路或者模拟控制环路输出的控制信号来输出相应的振荡频率,且由分频器分频后再输入至数字控制环路与模拟控制环路。
2.根据权利要求1所述的一种数模双环混合控制结构的锁相环,其特征在于,所述数字控制环路包括:前置低频分频器、鉴频器、数字环路开关与数字滤波器;其中:
所述前置低频分频器分别与鉴频器以及数字滤波器相连,鉴频器、数字环路开关与数字滤波器依次相连;
所述前置低频分频器对输入参考时钟信号fref分频,产生fs信号用作鉴频器和数字滤波器的工作时钟;
所述鉴频器将输入参考信号fref和分频器的反馈信号fb的频率差转化成数字信号Xn,当数字环路开关导通时,所述数字滤波器对输入的数字信号Xn进行滤波处理,输出数字控制信号Yn来控制数模混合控制振荡器的振荡频率。
3.根据权利要求1所述的一种数模双环混合控制结构的锁相环,其特征在于,所述模拟控制环路包括:依次连接的鉴频鉴相器、电荷泵与模拟滤波器。
4.根据权利要求1所述的一种数模双环混合控制结构的锁相环,其特征在于,所述环路切换控制电路用于根据模拟控制环路输出的控制信号的大小来控制数字环路和模拟环路之间的相互切换包括:
模拟控制环路检测模拟控制环路输出的模拟控制信号Va,当Va小于Vn或Va大于Vp,其中Vn与Vp均为预设值,且Vn<Vp,则输出数字控制环路的控制信号EN为有效电平,使得数字控制环路中的数字环路开关导通,此时数字控制环路工作,模拟控制环路断开,数模混合控制振荡器的模拟控制信号V被置为Vn或Vp;
当数字控制环路控制,使反馈信号fb频率锁定到接近参考信号fref频率的范围后,模拟控制信号Va会被调节到大于Vn且小于Vp的范围内,此时输出数字控制环路的控制信号EN会变为无效电平,数字控制环路断开,数字控制环路中数字滤波器输出的数字控制信号Yn将保持不变,同时数模混合控制振荡器的模拟控制信号端通过被开启的传输门连接到Va。
5.根据权利要求1或4所述的一种数模双环混合控制结构的锁相环,其特征在于,所述环路切换控制电路包括:第一与第二比较器、传输门、反相器、与门、PMOS管以及NMOS管;其中:
第一比较器的同相输入端接偏置输入电压信号Vp,反相输入端接模拟控制环路输出的模拟控制信号Va,输出端输出Vp与Va的比较结果;
第二比较器的同相输入端接偏置输入电压信号Vn,反相输入端接模拟控制环路输出的模拟控制信号Va,输出端输出Vn与Va的比较结果;
传输门的输入端接模拟控制环路输出的模拟控制信号Va,输出接数模混合控制振荡器以控制信号V,正相控制端接第一比较器的输出,反相控制端接第二比较器cmp2的输出;
所述反相器的输入端接第二比较器的输出,输出端接所述与门的一个输入;
与门的另一个输入接第一比较器的输出,与门输出为数字控制环路的控制信号EN,控制数字控制环路中的数字环路开关;
PMOS管源极接偏置输入电压信号Vp,栅极接第一比较器的输出,漏极与所述NMOS管的漏极接接数模混合控制振荡器的模拟控制电压V;所述NMOS管的栅极接第二比较器的输出,源极接偏置输入电压信号Vn。
6.根据权利要求1或4所述的一种数模双环混合控制结构的锁相环,其特征在于,所述数模混合控制振荡器包括一个解码器和四个全差分的延迟单元;
其中,所述解码器的输入接模拟控制环路输出的数字信号Yn,解码后输出的数字控制信号D0、D1、D2、……、D4n+3输入至相应的延迟单元;
第一延迟单元、第二延迟单元、第三延迟单元完全相同,均为双端输入双端输出,延迟时间只受数字控制信号控制;第四延迟单元的延迟时间受数字控制信号和模拟控制信号混合控制;
所述第一延迟单元的正相输入Vi+接第四延迟单元的正相输出Vo+,反相输入Vi-接第四延迟单元的反相输出Vo-;正相输出O+接第二延迟单元的反相输入Vi-,反相输出Vo-接第二延迟单元的正相输出Vi+;数字控制信号端口C0、C1、……、Cn分别接数字控制信号D0、D4、……、D4n信号;
第二延迟单元的正相输出Vo+接第三延迟单元的反相输入Vi-,反相输出Vo-接第三延迟单元的正相输出Vi+;数字控制信号端口C0、C1、……、Cn分别接数字控制信号D1、D5、……、D4n+1;
第三延迟单元的正相输出Vo+接第四延迟单元的反相输入Vi-,反相输出Vo-接第四延迟单元的正相输出Vi+;数字控制信号端口C0、C1、……、Cn分别接数字控制信号D2、D6、……、D4n+2;
第四延迟单元的数字控制信号端口C0、C1、……、Cn分别接数字控制信号D3、D7、……、D4n+3,模拟信号控制端口Vc接环路切换控制电路输出的模拟控制信号。
7.根据权利要求6所述的一种数模双环混合控制结构的锁相环,其特征在于,所述第一延迟单元、第二延迟单元、第三延迟单元以及第四延迟单元均包括:第一与第二PMOS管、第一与第二NMOS管,以及数字信号控制单元;其中:
第一与第二PMOS管,以及第一与第二NMOS管组成差分反相器;第一PMOS管和第二PMOS管的源极接电源电压VDD,第一PMOS管的栅极接正相输入端Vi+,第二PMOS管的栅极接反相输入端Vi-,第一PMOS管的漏极、第一NMOS管的漏极与第二NMOS管的栅极一起连接到反相输出端Vo-,第二PMOS管的漏极、第二NMOS管的漏极与第一NMOS管的栅极一起接到正相输出Vo+,第一NMOS管和第二NMOS管的源极接地GND;
数字信号控制单元由2n个NMOS管和2n个电容组成,一个NMOS管与一个电容相连组成一个子电路,则共有2n个子电路,子电路之间并联连接后,分为两组分别连接在差分反相器的两侧;
子电路中的NMOS管用作开关,分别由数字控制信号端口C0、C1、……、Cn控制,当数字控制信号为高电平时,即该路电容接入差分反相器负载,反之,若数字控制信号为低电平,则该路电容断开;
所述第四延迟单元还包括:模拟信号控制单元,其包含两个NMOS管和两个电容,一个NMOS管与一个电容相连后组成RC网络,两个RC网络分别并联在两组并联后的子电路两侧;RC网络中的NMOS用作受控电阻,通过调节NMOS管的栅极电压来调节该RC网络的R值,实现模拟控制信号控制差分反相器延迟时间。
CN201611205468.XA 2016-12-23 2016-12-23 一种数模双环混合控制结构的锁相环 Active CN106856404B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611205468.XA CN106856404B (zh) 2016-12-23 2016-12-23 一种数模双环混合控制结构的锁相环

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611205468.XA CN106856404B (zh) 2016-12-23 2016-12-23 一种数模双环混合控制结构的锁相环

Publications (2)

Publication Number Publication Date
CN106856404A true CN106856404A (zh) 2017-06-16
CN106856404B CN106856404B (zh) 2020-05-15

Family

ID=59126512

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611205468.XA Active CN106856404B (zh) 2016-12-23 2016-12-23 一种数模双环混合控制结构的锁相环

Country Status (1)

Country Link
CN (1) CN106856404B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107979370A (zh) * 2017-12-11 2018-05-01 哈尔滨理工大学 一种宽频带高精度的锁相环电路
CN109088634A (zh) * 2018-07-13 2018-12-25 东南大学 一种低相噪宽频带微波频率源电路
CN109389954A (zh) * 2017-08-14 2019-02-26 京东方科技集团股份有限公司 像素电路、显示面板及其驱动方法和显示装置
CN113067656A (zh) * 2021-03-05 2021-07-02 北京邮电大学 一种时间频率同步传输装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7274229B1 (en) * 2004-05-11 2007-09-25 Rf Micro Devices, Inc. Coarse tuning for fractional-N synthesizers
US8373460B2 (en) * 2011-03-28 2013-02-12 Freescale Semiconductor, Inc. Dual loop phase locked loop with low voltage-controlled oscillator gain
US20140347109A1 (en) * 2013-05-24 2014-11-27 Intel IP Corporation Hybrid phase-locked loops
CN106230434A (zh) * 2016-07-18 2016-12-14 北华航天工业学院 混合锁相环及锁相环频率锁定方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7274229B1 (en) * 2004-05-11 2007-09-25 Rf Micro Devices, Inc. Coarse tuning for fractional-N synthesizers
US8373460B2 (en) * 2011-03-28 2013-02-12 Freescale Semiconductor, Inc. Dual loop phase locked loop with low voltage-controlled oscillator gain
US20140347109A1 (en) * 2013-05-24 2014-11-27 Intel IP Corporation Hybrid phase-locked loops
CN106230434A (zh) * 2016-07-18 2016-12-14 北华航天工业学院 混合锁相环及锁相环频率锁定方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
李颖等: "基于可变带宽可控根FLL-PLL跟踪算法分析与仿真", 《南开大学学报(自然科学版)》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109389954A (zh) * 2017-08-14 2019-02-26 京东方科技集团股份有限公司 像素电路、显示面板及其驱动方法和显示装置
CN107979370A (zh) * 2017-12-11 2018-05-01 哈尔滨理工大学 一种宽频带高精度的锁相环电路
CN109088634A (zh) * 2018-07-13 2018-12-25 东南大学 一种低相噪宽频带微波频率源电路
CN109088634B (zh) * 2018-07-13 2022-03-29 东南大学 一种低相噪宽频带微波频率源电路
CN113067656A (zh) * 2021-03-05 2021-07-02 北京邮电大学 一种时间频率同步传输装置
CN113067656B (zh) * 2021-03-05 2022-08-09 北京邮电大学 一种时间频率同步传输装置

Also Published As

Publication number Publication date
CN106856404B (zh) 2020-05-15

Similar Documents

Publication Publication Date Title
CN106856404A (zh) 一种数模双环混合控制结构的锁相环
CN104202048B (zh) 一种宽带全集成锁相环频率综合器
CN106209093B (zh) 一种全数字小数分频锁相环结构
CN101662281B (zh) 电感电容数控振荡器
CN105978560A (zh) 一种可编程压控振荡器
CN206211980U (zh) 一种自适应带宽全集成小数分频锁相环
CN204425319U (zh) 带dac补偿与电荷泵线性化技术的小数分频频率综合器
CN102769462A (zh) 直接数字频率锁相倍频器电路
CN102684685B (zh) 锁相回路及其方法
CN105024693B (zh) 一种低杂散锁相环频率综合器电路
CN101197531B (zh) 容控数字频率调制电路
CN108288962A (zh) 振荡器系统
CN104660216A (zh) 一种用于Gm-C滤波器的高精度频率校准电路
CN106209028B (zh) 一种适用于低电源电压的环形压控振荡器
CN106444344B (zh) 一种基于自偏置频率锁定环的高稳定时钟产生电路
CN107979356A (zh) 一种压控振荡器电路
CN110445491A (zh) 一种基于预设频率及动态环路带宽的锁相环
CN203313155U (zh) 一种锁相环及其时钟产生电路
Miyashita et al. A-104 dBc/Hz in-band phase noise 3 GHz all digital PLL with phase interpolation based hierarchical time to digital converter
CN104065344B (zh) 低功耗振荡器
CN107317580B (zh) 一种高稳定性振荡器电路及其实现方法
CN109245723A (zh) 一种片上rc振荡器电路
CN105720974A (zh) 一种振荡器电路、锁相环电路及设备
CN101753138A (zh) 双环路频率综合器及其相位噪声分析方法
CN205657677U (zh) 一种可编程压控振荡器

Legal Events

Date Code Title Description
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant