CN105976773A - 半导体装置及电子设备 - Google Patents

半导体装置及电子设备 Download PDF

Info

Publication number
CN105976773A
CN105976773A CN201610139625.5A CN201610139625A CN105976773A CN 105976773 A CN105976773 A CN 105976773A CN 201610139625 A CN201610139625 A CN 201610139625A CN 105976773 A CN105976773 A CN 105976773A
Authority
CN
China
Prior art keywords
voltage
circuit
power
outer power
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610139625.5A
Other languages
English (en)
Inventor
浦义德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xin Napudikesi Display Contract Commercial Firm
Original Assignee
Xin Napudikesi Display Contract Commercial Firm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xin Napudikesi Display Contract Commercial Firm filed Critical Xin Napudikesi Display Contract Commercial Firm
Publication of CN105976773A publication Critical patent/CN105976773A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display

Abstract

本发明能够使外部电源要被不希望地切断时实施被驱动装置的初始化用的控制能够确实完成而不因电源被切断而中途切断。解决的手段是,从第1外部电源电压(IOVCC)生成第1内部电源电压(VDD),从电压绝对值比第1外部电源电压高的第2外部电源电压(VSP)生成第2内部电源电压(AVDD)的电源电路中,设置能够检测出外部电源电压要被切断的异常并使初始化序列开始的检测电路(22、23)、检测电路检测出第1外部电源电压异常时以第2外部电源电压为工作电源并补偿第1内部电源电压的下降的辅助放大器(21)、以及辅助放大器的参考电压(VRdiv)的取样保持电路(SH1),取样保持电路根据第1外部电源电压的异常检测为保持状态。

Description

半导体装置及电子设备
技术领域
本发明涉及用于对应半导体装置和电子设备中不希望有的电源异常的控制技术,例如,涉及适用于液晶显示驱动器并且有效的技术。
背景技术
对液晶驱动器等驱动系的半导体装置供电的外部电源被切断的情况下,有必要在该半导体装置不能够工作之前的期间使液晶显示面板等被驱动装置的状态初始化。这是为了避免在例如液晶显示驱动器的情况下,工作电源被切断时在液晶显示面板的像素中残留不希望有的电荷信息,造成液晶显示元件特性劣化等情况。为此实施使液晶显示面板的各像素的电荷信息放电等被称为显示关断序列(off sequence)处理等的初始化处理。这种处理是例如将液晶显示面板的门线一起选择,对各源电极提供规定的电位,以去除各元件保持的电荷的处理,其控制由液晶驱动器的逻辑电路进行。
通常液晶驱动器从外部电源电路从外部取得逻辑用的外部电源电压和比其电平高的驱动用的电源电压。根据这一关系,可以将电平高的驱动用的外部电源电压处于规定的电平以下作为显示关断序列处理的开始条件。例如在专利文献1也进行与此相同的处理。
这样的显示关断序列处理由在比驱动电压低的所谓逻辑电压下工作的逻辑电路控制。在专利文献2中,考虑到存在即使是想要根据驱动电源的电压下降开始上述应答处理,也因在其中途或前面逻辑电源下降,无法完成应答处理的情况。即,检测出逻辑电源的电压下降,想要开始应答处理。在专利文献3,在驱动电源的电压下降或逻辑电源的电压下降的任意一种情况下,都要开始应答处理。在专利文献3因逻辑电源的电压下降起因并开始应答处理时,考虑逻辑电路的工作电源采用将驱动电源的电压降压的电源。
在先技术文献
专利文献1:日本特开2011-170349号公报
专利文献2:日本特开2014-010231号公报
专利文献3:日本特开2014-202792号公报 。
发明内容
发明要解决的课题
本发明人探讨了用于对于电源不希望地被切断的异常情况开始实施显示关断序列处理那样的初始化处理的检测技术。如果这样做,以往在检测出外部电源电压下降后开始应答处理。在这种情况下。即使像专利文献1那样根据驱动电源的电压下降开始初始化处理,控制该初始化处理的逻辑电路的电源未必能够得到维持。例如电池驱动的便携式终端那样的电子设备的电池被取下的情况下,逻辑电源的电压也与驱动电源的电压一起下降到不希望的程度,发生电源切断。这时为了缓和逻辑电源的下降,可以采取外带大电源稳定化电容元件的对策,但是这样会导致电路元件增大和电路的大型化,而且会增加组装工时数。专利文献2也一样。专利文献3的情况下,未必能够保证驱动电源维持于所需要的电压,同样需要外带稳定化电容元件。
本发明的目的在于,提供在外部电源将要被不希望地切断时实施的被驱动装置的初始化用的控制能够确实完成而不因电源被切断而中途切断的半导体装置、还有适用这样的半导体装置的电子设备。
本发明的上述及其他目的和新的特征从本说明书的记载以及添附的附图可以清楚了解到。
解决课题用的手段
在本申请中公开的发明中有代表性的内容的概要简单说明如下。还有,在本项中括弧内记载的附图中的参考符号等是为了便于理解用的一个例子。
〔1〕<电压异常的多个外部电源的任意一个被先切断的情况下都能够完成被驱动装置的初始化>
本发明的半导体装置(1)具有根据第1外部电源电压(IOVCC)生成第1内部电源电压(VDD),同时根据电压绝对值比上述第1外部电源电压高的第2外部电源电压(VSP)生成第2内部电源电压(AVDD)的电源电路(10)、将上述第1内部电源电压及第2内部电源电压使用为工作电源,对外部的被驱动装置(2)进行驱动控制的内部电路(13~19)、以及以上述第1内部电源电压作为工作电源工作,利用上述内部电路使由上述内部电路驱动的被驱动装置的状态初始化的初始化序列电路(11)。而且上述电源电路具有在检测出上述第1外部电源电压要被切断的异常或上述第2外部电源电压要被切断的异常中的任一异常的情况下,也使上述初始化序列电路开始实施上述初始化的检测电路(22、23)、在上述检测电路检测出上述第1外部电源电压的上述异常时,以上述第2外部电源电压为工作电源,补偿上述第1内部电源电压的下降的辅助放大器(21)、以及连接于上述辅助放大器的输入并且用于规定上述辅助放大器的输出电压的参考电压(VRdiv)的取样保持电路(SH1)。上述取样保持电路根据上述检测电路对上述第1外部电源电压的异常检测,处于保持状态。
如果采用这一发明,则即使是由于第1外部电源电压要被切断而生成参考电压的电路受到影响,也能够将提供给辅助放大器的参考电压保持于取样保持电路,以便在衰减之前能够得到时间上的宽余。而且,保持的是参考电压,不是要被切断的电源电压其本身,因此被保持的电压不会在瞬间衰减,而且取样保持电容也不需要采用大电容量的电容元件。从而,在电压较高的第2外部电源电压要先被切断的情况下,当然,在比其电压更低的第1外部电源电压要被切断的情况下,也能够避免在初始化序列电路的初始化控制的工作中途其工作电源中途切断的状态发生,在外部电源不希望地被切断时能够容易而且可靠地实施用于被驱动装置的初始化的控制。
〔2〕<辅助放大器的输出电压比主放大器的输出电压低>
在第1项,上述辅助放大器的输出电压是比第1内部电源电压的期待值电压低不希望的最大下降电压以上而且比工作保证最低电压高的电压。
这样,在第1外部电源电压并非要被切断的正常状态下,辅助放大器不进行实质性的输出驱动动作,能够避免第2外部电源电压被浪费在第1内部电源电压的生成上。而且在使用第2内部电源电压的电路的备用状态中,第2外部电源电压被辅助放大器不希望地消耗的状态的发生能够得到防患于未然,也有助于提高试验工作的可靠性。
〔3〕<以基准电压作为主放大器的参考电压,以基准电压的分压电压作为辅助放大器的参考电压>
在第2项中,上述电源电路具有将上述第1外部电源电压使用为工作电源,生成基准电压(Vref)的基准电压生成电路(10)、将上述基准电压生成电路生成的基准电压分压的分压电路(34)、以及将上述第1外部电源电压作为工作电源,生成上述第1内部电源电压的主放大器(20),将上述分压电路输出的分压电压(VRdiv)作为上述辅助放大器的参考电压,将上述基准电压作为上述主放大器的参考电位。
如果采用这一发明,将相对于第1外部电源电压的变动比较稳定的基准电压使用为主放大器的参考电压,将基准电压的分压电压使用为辅助放大器的参考电压,因此容易形成主放大器与辅助放大器的输出电压差,能够稳定地生成第1内部电源电压。
〔4〕<主放大器>
在第3 项中,上述主放大器具备以上述基准电压作为参考电位,被一输入端子接受,另一输入端子接受来自其输出的反馈电压的运算放大器(AMP1)。
如果采用这一发明,能够容易地实现主放大器。
〔5〕<辅助放大器>
在第4项中,上述辅助放大器具备上述分压电压由一输入端子接受,另一输入端子接受从其输出来的反馈电压的运算放大器(AMP2)。
如果采用这一发明,则能够容易地实现辅助放大器。
〔6〕<响应第1外部电源电压的异常检测,将分压电压保持于电容>
在第3项中,作为上述取样保持电路,具备具有与上述辅助放大器的参考电压的输入端子耦合的第1电容元件(33)、以及对其耦合节点能够有选择地提供上述分压电压的第1开关元件(31)的第1取样保持电路,上述检测电路根据上述第1外部电源电压的异常检测,使上述第1开关元件变为截止状态。
借助于此,能够容易地实现第1取样保持电路。
〔7〕<响应第2外部电源电压的异常检测,将分压电压保持于电容>
在第3项中,上述电源电路具备具有与上述主放大器的参考电压的输入端子耦合的第2电容元件(32)、以及能够对其耦合节点有选择地提供上述基准电压的第2开关元件(30)的第2取样保持电路。上述检测电路根据上述第1外部电源电压的异常检测,使上述第2开关元件变成截止状态。
借助于此,即使是由于第1外部电源电压要被切断而而生成参考电压的电路受到影响,也由于提供给主放大器的参考电压被保持于第2取样保持电路,衰减之前时间上有宽裕,能够实现在某种程度上维持主放大器的输出的功能。借助于该功能和辅助放大器的输出功能,能够进一步增加在电源不希望地被切断时利用初始化序列电路完成初始化处理的可靠性。
〔8〕<检测电路>
在第1项中,上述检测电路具有检测上述第1外部电源电压的上述异常的第1检测电路(22)。上述第1检测电路具有以第1外部电源电压作为工作电源,向一输入端子输入上述基准电压,向另一输入端子输入第1外部电源电压的第1分压电压的第1比较器(22_a)、以及以上述第1内部电源电压为工作电源,形成与上述第1比较器的输出相应的输出的第1输出电路(22_b)。上述第1外部电源电压发生上述异常之前的第1分压电压为比上述基准电压高的电压。
如果采用这一发明,上述第1外部电源电压一旦发生上述异常,基准电压发生电路也受其影响,但是由此引起的基准电压的变化比第1外部电源电压的变化小,根据第1比较器的差动输入的大小关系在中途发生逆转,由此能够可靠地检测出上述第1外部电源电压的上述异常。
〔9〕<检测电路>
在第8项中,上述检测电路具有检测上述第2外部电源电压的上述异常的第2检测电路(23)。上述第2检测电路具有以第2外部电源电压作为工作电源,对一输入端子输入上述基准电压,对另一输入端子输入第2外部电源电压的第2分压电压的第2比较器(23_a)、以及将上述第1内部电源电压作为工作电源,形成与上述第2比较器的输出相应的输出的第2输出电路(23_b)。上述第2外部电源电压发生上述异常之前的第2分压电压是比上述基准电压高的电压。
如果采用这一发明,即使是由于上述第2外部电源电压发生上述异常而基准电压发生电路受其影响的情况下,也由于由其引起的基准电压的变化比第2外部电源电压的变化小,第2比较器的差动输入的大小关系中途发生逆转,由此能够可靠地检测出上述第2外部电源电压的上述异常。
〔10〕<电池脱落造成多个外部电源中某一个先断开的情况下也能够完成被驱动装置的初始化>
本发明的电子设备(5)具有主机装置(3)、受上述主机装置的控制的驱动装置(1)、由上述驱动装置驱动的被驱动装置(2)、以及电池电源部(4)。上述驱动装置具有从上述电池电源部接受第1外部电源电压及电压绝对值比上述第1外部电源电压高的第2外部电源电压,根据第1外部电压生成第1内部电源电压,同时根据上述第2外部电源电压生成第2内部电源电压的电源电路、将上述第1内部电源电压及第2内部电源电压使用为工作电源,对上述被驱动装置进行驱动控制的内部电路、以及以上述第1内部电源电压作为工作电源进行工作,利用上述内部电路使由上述内部电路驱动的被驱动装置的状态实现初始化的初始化序列电路。上述电源电路具有在上述第1外部电源电压要被切断的异常或上述第2外部电源电压要被切断的异常中的任一异常被检测出的情况下,也能够使上述初始化序列电路开始上述初始化的检测电路、上述检测电路检测出上述第1外部电源电压的上述异常的情况下以上述第2外部电源电压作为工作电源补偿上述第1内部电源电压的下降的辅助放大器、以及连接于上述辅助放大器的输入,用于规定上述辅助放大器的输出电压的参考电压的取样保持电路。上述取样保持电路根据上述检测电路进行的上述第1外部电源电压的异常检测,形成保持状态。
如果采用这一发明,即使由于第1外部电源电压要被切断而生成参考电压的电路受到影响的情况下,也由于提供给辅助放大器的参考电压被保持于取样保持电路,在衰减之前可以得到时间上的余裕。而且,保持的是参考电压,不是要被切断的电源电压其本身,所以被保持的电压也不会在一瞬间衰减,而且取样保持电容也不需要大电容量的电容元件。从而,在电压较高的第2外部电源电压要先切断的情况下,当然,比其电压低的第1外部电源电压要被切断的情况下也是,能够避免在初始化序列电路的初始化控制的工作中途其工作电源被中途切断,能够容易地可靠地应对不希望的电源断电的情况。从而,由于电池电源部的电池脱落,多个外部电源的任一电源先切断的情况下也能够完成被驱动装置的初始化。
〔11〕<辅助放大器的输出电压比主放大器的输出电压低>
在第10项,上述辅助放大器的输出电压是比第1内部电源电压的期待值电压低不希望的最大下降电压以上并且比工作保证最低电压高的电压。
如果采用这一发明,能够得到与第2项相同的作用效果。
〔12〕<将基准电压作为主放大器的参考电压,将基准电压的分压电压作为辅助放大器的参考电压>
在第11项中,上述电源电路具有将上述第1外部电源电压使用为工作电源生成基准电压的基准电压生成电路、将上述基准电压生成电路生成的基准电压分压的分压电路、以及将上述第1外部电源电压作为工作电源生成上述第1内部电源电压的主放大器。将上述分压电路输出的分压电压作为上述辅助放大器的参考电压,将上述基准电压作为上述主放大器的参考电位。
如果采用这一发明,则能够得到与第3项相同的作用效果。
〔13〕<响应第1外部电源电压的异常检测,将分压电压保持于电容>
在第12项中,作为上述取样保持电路,具备具有耦合于上述辅助放大器的参考电压的输入端子的第1电容元件、以及能够有选择地将上述分压电压提供给该耦合节点的第1开关元件的第1取样保持电路,上述检测电路根据上述第1外部电源电压的异常检测,使上述第1开关元件变成截止状态。
如果采用这一发明,能够实现与第6项相同的作用效果。
〔14〕<响应第2外部电源电压的异常检测,将分压电压保持于电容>
在第12项中,上述电源电路具备具有与上述主放大器的参考电压的输入端子耦合的第2电容元件、以及能够有选择地将上述基准电压提供给该耦合节点的第2开关元件的第2取样保持电路,上述检测电路根据上述第1外部电源电压的异常检测使上述第2开关元件变成截止状态。
如果采用这一发明,则能够获得与第7项相同的作用效果。
〔15〕<检测电路>
在第10项中,上述检测电路具有检测上述第1外部电源电压的上述异常的第1检测电路。上述第1检测电路具有以第1外部电源电压作为工作电源,向一输入端子输入上述基准电压,向另一输入端子输入第1外部电源电压的第1分压电压的第1比较器、以及以上述第1内部电源电压为工作电源,形成与上述第1比较器的输出相应的输出的第1输出电路。上述第1外部电源电压发生上述异常之前的第1分压电压比上述基准电压高。
如果采用这一发明,则能够得到与第8项相同的作用效果。
〔16〕<检测电路>
在第15项中,上述检测电路具有检测上述第2外部电源电压的上述异常的第2检测电路。上述第2检测电路具有以第2外部电源电压作为工作电源,向一输入端子输入上述基准电压,向另一输入端子输入第2外部电源电压的第2分压电压的第2比较器、以及以上述第1内部电源电压作为工作电源,形成与上述第2比较器的输出相应的输出的第2输出电路。上述第2外部电源电压发生上述异常之前的第2分压电压比上述基准电压高。
如果采用这一发明,则能够获得与第9项相同的作用效果。
〔17〕<被驱动装置;显示面板>
在第10项中,上述被驱动装置是将多个显示元件配置为矩阵状的显示面板,上述初始化序列电路使上述显示面板的显示元件保持的信号初始化。
借助于此,即使是外部电源被不希望地切断,也不会在显示元件上残留不希望有的信号,不会产生不希望有的残像或显示元件的特性劣化。
〔18〕<液晶显示面板的显示元件的电荷的消除>
在第17项中,上述显示面板是液晶显示面板,上述初始化序列电路将上述液晶显示面板的显示元件保持的电荷消除,使上述显示元件保持的信号初始化。
借助于此,即使是外部电源被不希望地切断,也不会在液晶显示面板上残留不希望有的电荷,不会发生液晶显示元件的特性的劣化和图像残留。
发明效果
在本申请中公开的发明中有代表性的发明能够得到的效果简单说明如下。
也就是说,外部电源要被不希望地切断时实施的被驱动装置的初始化用的控制,不会因电源切断而中途切断,能够可靠地完成。
附图说明
图1是表示本发明的半导体装置之一例的显示驱动器保有的电源电路的具体例子的方框图。
图2是表示本发明的半导体装置之一例的显示驱动器及使用上述显示驱动器的电子设备的具体例子的方框图。
图3是例示显示面板的大概电路结构的电路图。
图4是例示检测出第1外部电源电压要被切断的异常的第1检测电路的电路图。
图5是例示检测出第2外部电源电压要被切断的异常的第2检测电路的电路图。
图6是第1检测电路的作用的说明图。
图7是例示外部模拟电源电压与外部逻辑电源电压大致同时要被切断的异常发生时电源电压的波形变迁与显示关断序列动作的时序图。
图8是例示外部模拟电源电压与外部逻辑电源电压大致同时要被切断的异常发生时完全不采取内部逻辑电源电压的下降延迟对策的情况下的电源电压的波形变迁与显示关断序列动作的时序图。
图9是例示外部模拟电源电压与外部逻辑电源电压要被切断的异常发生时外部逻辑电源电压的下降比外部模拟电源电压的下降大幅度延迟的情况下的电源电压的波形变迁与显示关断序列动作的时序图。
符号说明
1 显示驱动器
2 显示面板
3 主机装置
4 电池电源部
5 电子设备
IOVCC 外部逻辑电源电压
VSP、VSN 外部模拟电源电压
Vcom 共同电位
Gtd_1~Gtd_m 栅电极
Src_1~Src_n 源电极
10 基准电压发生电路
11 显示关断序列电路
12 主机接口电路
13 控制部
14 帧缓存器(FBM)
15 数据闩锁电路
16 灰度电压选择电路
17 源极驱动器
18 栅极控制驱动器
19 VCOM驱动器
IOVCC 外部逻辑电源电压
VDD 内部逻辑电源电压
VSP、VSN 外部模拟电源电压
AVDD 内部模拟电源电压
20 主放大器
21 辅助放大器
22 逻辑电源用检测电路22(22_a、22_b)
22_a 逻辑电源用滞后比较器
22_b 输出电路
23 模拟电源用检测电路23(23_a、23_b)
23_a 模拟电源用滞后比较器
23_b 输出电路
24 逻辑和门
Vref 基准电压
25 基准电压生成电路
30 第2开关元件
31 第1开关元件
32 第2电容元件
33 第1电容元件
35 电阻分压电路
VLdiv 分压电压
36 电阻分压电路
VAdiv 分压电压
AMP1 运算放大器
AMP2 运算放大器
SH1 参考电压VRdiv的取样保持电路
SH2 参考电压Vref的取样保持电路
Lcmp 逻辑电源异常的检测信号
Acmp 模拟电源异常的检测信号
70 像素
71 薄膜晶体管
72 液晶元件
具体实施方式
在图2,作为本发明的半导体装置的一例,例示显示驱动器及使用该显示驱动器的电子设备。该图所示的显示驱动器1没有特别限制,根据需要,利用CMOS集成电路制造技术与合适的其他电路块一起形成于单晶硅那样的1枚半导体基板上。
在图2中,电子设备5具有主机装置3、作为接受主机装置3的控制的驱动装置的显示驱动器1、作为由显示驱动器1进行显示驱动的被驱动装置的显示面板2、以及电池电源部4。电池电源部4对电子设备5的各部提供工作电源电压。在这里,作为向显示驱动器1提供的外部电源电压,有代表性地例示外部逻辑电源电压IOVCC与外部模拟电源电压VSP、VSN。电子设备5如果是便携式通信终端,则主机装置3由可连接于便携式通信网络、WiFi通信网络等的通信部、实施使用通信部的通信协议处理的协议处理器、实施协议处理器的控制和各种数据处理控制的应用处理器、以及辅助存储装置和其他外部接口电路等外围设备构成。主机装置3的具体构成不限于此,根据电子设备5要实现的功能可以有各种改变。
虽然没有特别限制,在图2中显示面板2采用液晶显示面板。这种显示面板2如图3所例示那样,在玻璃基板上多个像素70矩阵状配置,各像素70具有串联连接的薄膜晶体管71与液晶元件72。对各像素的液晶元件72提供共同电位Vcmo。薄膜晶体管71的选择端子连接于对应的栅电极Gtd_1~Gtd_m,薄膜晶体管71的信号端子连接于与栅电极Gtd_1~Gtd_m交叉的方向上配置的对应的源电极Src_1~Src_n。栅电极Gtd_1~Gtd_m的各像素的线被作为显示线,以显示线为单位,通过使像素70的薄膜晶体管71导通选择显示线(显示线的扫描),显示线的每一选择期间(水平显示期间)从源电极Src_1~Src_n向液晶元件72施加灰度电压。施加的灰度电压由于薄膜晶体管71截止,在下一次选择之前被保持于液晶元件72的电容分量中,保持液晶元件72的关闭(shutter)状态。
图2中,显示驱动器1具有从主机装置3输入显示数据,又进行控制数据的输入输出的主机接口电路12、以及处理输入到主机接口电路12的显示数据和控制数据的控制部13。主机接口电路12作为图像数据的输入接口起作用,具有以与例如显示定时同步地输入显示数据的MIPI(Mobile Industry Processor Interface,移动行业处理器接口)-DSI(Display Serial Interface,显示序列接口)的视频模式为标准的工作模式(也简称为视频模式)、以及以与显示定时不同步地输入显示数据的MIPI指令模式为标准的工作模式(也简称指令模式)。作为控制数据的接口功能,有以例如MIPI或MDDI(Mobile DisplayDigital Interface,移动显示数字接口)等为标准的接口功能。
控制电路13解读输入的控制数据,决定内部的工作模式,与主机装置3提供的显示定时信号和内部生成的显示定时信号同步地进行显示驱动控制。作为使用于驱动控制的内部电路,有帧缓冲存储器(FBM)14、数据闩锁(latch)电路15、灰度电压选择电路16、源极驱动器17、栅极控制驱动器18、以及VCOM驱动器19。
以视频模式输入的显示数据由一起输入的垂直同步信号规定显示帧,由一起输入的水平同步信号规定水平同步周期。对以视频模式输入的显示数据,控制电路13按照一起输入的垂直同步信号和水平同步信号一边识别显示帧和水平同步周期,一边以显示线为单位将显示数据闩锁于数据闩锁电路15,根据被闩锁的显示线单位的数据,利用灰度电压选择电路16选择灰度电压,源极驱动器17接受被选择的灰度电压,驱动源电极Src_1~Src_n。栅极控制驱动器18以每一水平同步周期为单位依序选择栅电极Gtd n_1~Gtd_m。共同电位Vcom由VCOM驱动器19输出。
以指令模式输入的显示数据暂时被存储于帧缓冲存储器14,存储的显示数据在控制电路13的内部生成的水平同步信号的每一水平同步周期由数据闩锁电路15以显示线为单位读出,利用被闩锁的显示线单位的数据,用灰度电压选择电路16选择灰度电压,源极驱动器33接受该灰度电压后对源电极Src_1~Src_n进行驱动。栅极控制驱动器18以每一水平同步周期为单位依序选择栅电极Gtdn_1~Gtdn_m。共同电位Vcom由VCOM驱动器19输出。
显示驱动器1由电源电路10接受电池电源4输出的外部逻辑电源电压IOVCC与外部模拟电源电压VSP、VSN,生成内部电源电压并提供给各部。
由设置于电子设备5的未图示的电源开关等正式将电源切断的情况下,在电源下降到工作保证电压以下之前,由显示关断序列电路11实施使全部像素的电荷放电的显示关断序列。在显示关断序列中使像素的电荷放电的处理是利用显示驱动器1所代表的驱动装置驱动的、对显示面板2所代表的被驱动装置的状态进行初始化处理的一个例子,显示关断序列电路11是进行这样的意义的初始化的初始化电路的一个例子。电源切断时利用显示关断序列使像素的电荷放电理由在于,为了避免像素70中残留不希望有的电荷信息,产生显示斑,或像素70上残留余像、特性劣化的情况。还有,使全部像素的电荷放电的处理是对显示驱动器1驱动的显示面板的状态进行初始化处理的一个例子。
对显示关断序列电路11实施的显示关断序列的具体例进行一些说明。第1控制形态是如下的控制:利用控制信号CNT1对栅极控制驱动器18使得选择栅电极Gtd_1~Gtd_m的全部(全部显示线),而且利用控制信号CNT2对源极驱动器17,使得向源电极Src_1~Src_n的全部提供接地电位,而且利用控制信号CNT3使VCOM驱动器19共同电位Vcom为接地电位的控制。借助于此,显示面板2的全部像素70的电荷信息被放电。第2控制形态是利用控制信号CNT1对栅极控制驱动器18,使得选择栅电极Gtd_1~Gtd_m的全部(全部显示线),而且利用控制信号CNT4使数据闩锁电路31闩锁黑数据。第3控制形态是利用控制信号CNT1对栅极控制驱动器18,使得选择栅电极Gtd_1~Gtd_m的全部(全部显示线),而且利用控制信号CNT5使灰度电压选择电路16选择黑色灰度电压。借助于第2及第3形态,显示面板2的全部像素70大体上显示与放电状态对应的黑数据。
电子设备5的电源的切断是正规的情况下,上述显示关断序列不会发生问题。像电池电源部4的电池脱落的情况那样,外部电源电压被不希望地切断的情况下,也必须在上述显示关断序列完成之前能够保持工作保证电压。否则的话,会给显示线的选择及灰度电压的选择等带来异常,其结果是,在像素70残留不希望有的电荷信息,发生显示斑,像素70上残留余像或发生特性劣化。电源电路10具备用于应对这样的不希望的电源切断的功能。以下对该功能进行详细说明。
图1表示显示驱动器1具有的电源电路10的具体例。电源电路10根据作为第1外部电源电压之一例的外部逻辑电源电压IOVCC,生成作为第1内部电源电压之一例的内部逻辑电源电压VDD,同时根据电压绝对值比外部逻辑电源电压IOVCC高的作为第2外部电源电压一例的外部模拟电源电压VSP、VSN,生成作为第2内部电源电压一例的内部模拟电源电压AVDD。外部逻辑电源电压IOVCC为例如1.8V,外部模拟电源电压VSP、VSN为例如5V、-5V。内部逻辑电源电压VDD为例如1.3V。内部模拟电源电压AVDD是使用于源电极Src_1~Src_n的驱动的多个灰度电压的总称。
图1中,27是根据外部模拟电源电压VSP、VSN生成内部模拟电源电压AVDD的电路,没有特别限制,由放大器和电阻分压电路等构成,包含所谓灰度电压生成电路。
电源电路10除了用于生成内部逻辑电源电压VDD的主放大器20外还具有辅助放大器21。又,作为在检测出外部逻辑电源电压IOVCC将要被切断的异常(以下简称外部逻辑电源异常)或外部模拟电源电压VSP将要被切断的异常(以下简称外部模拟电源异常)的任一异常的情况下也使显示关断序列电路11开始上述显示关断序列的检测电路,电源电路10具备逻辑电源用检测电路22(22_a,22_b)、模拟电源用检测电路23(23_a,23_b)、以及逻辑和门24。
电源电路10具有生成作为各种参考电压的基准用的基准电压Vref的基准电压生成电路25。基准电压生成电路25将外部逻辑电源电压IOVCC使用为工作电源,例如用放大器将利用硅的能带间隙(band gap)的恒压放大,输出基准电压Vref。虽然没有特别限制,但是在这里基准电压Vref采用1.3V。
逻辑电源用检测电路22以外部逻辑电源电压IOVCC作为工作电源,根据外部逻辑电源电压IOVCC利用电阻分压电路35分压得到的分压电压VLdiv是否在基准电压Vref以下,据此检测外部模拟电源异常。电阻分压电路35具有在外部逻辑电源电压IOVCC发生被认为外部逻辑电源异常的电压下降时的分压电压VLdiv为1.3V以下的电阻分压比,该分压电压VLdiv在基准电压Vref以下时逻辑电源用检测电路22使检测信号Lcmp反转为高电平,发出发生外部逻辑电源异常的通知。逻辑电源用检测电路22由逻辑电源用滞后比较器22_a及输出电路22_b构成。
逻辑电源用滞后比较器22_a例如图4所示,具有在与电流源60连接的N沟道型MOS晶体管N1、N2构成的差动输入对上连接P沟道型MOS晶体管P1、P2构成的电流镜像负载的差动放大器。设置将该输出节点ND1连接于栅极的P沟道型MOS晶体管P3与电流源61构成的源极跟随器,在MOS晶体管P3的漏极耦合CMOS逆变器62的输入端子。对MOS晶体管N1的栅极提供基准电压Vref,对MOS晶体管N2的栅极提供电阻分压电路35生成的分压电压VLdiv。逻辑电源用滞后比较器22_a的工作电源是外部逻辑电源电压IOVCC。在其输出级,由将输出振幅作为内部逻辑电源电压VDD输出检测信号Lcmp的CMOS逆变器63构成输出电路22_b。
外部逻辑电源异常没有发生时,在图4中,分压电压VLdiv比基准电压Vref高,在这种情况下,由栅极接受差动输入对内的分压电压VLdiv的MOS晶体管N2导通,接受基准电压Vref的MOS晶体管N1变为截止,处于稳定状态。这时节点ND2为低电平,MOS晶体管P1、P2处于导通状态。从而,节点N1变成高电平,晶体管P3截止,检测信号Lcmt变成低电平。
外部逻辑电源IOVCC下降时,如图6的例示所示,在基准电压发生电路10的功能上,基准电压Vref与分压电压VLdiv相比,其电平下降速度变慢。因此,一旦外部逻辑电源发生异常,分压电压VLdiv就低于基准电压Vref,栅极接受分压电压VLdiv的MOS晶体管N2截止,接受基准电压Vref的MOS晶体管N1导通,处于稳定状态,这时节点ND1变成低电平,晶体管P3导通,检测信号Lcmt变成高电平。借助于此,能够可靠地检测出外部逻辑电源的异常。
模拟电源用检测电路23以外部模拟电源电压VSP为工作电源,根据由电阻分压电路36将外部模拟电源电压VSP分压得到的分压电压VAdiv是否在基准电压Vref以下来检测外部模拟电源的异常。电阻分压电路36具有在外部模拟电源电压VSP发生被认为外部模拟电源异常的电压下降时的分压电压VAdiv为1.3V以下的电阻分压比,该分压电压VAdiv在基准电压Vref以下时使检测信号Acmp反转为高电平,发出发生外部模拟电源异常的通知。模拟电源用检测电路23由模拟电源用滞后比较器23_a及输出电路23_b构成。
模拟电源用滞后比较器23_a例如图5所示那样,具有在连接于电流源50的N沟道型MOS晶体管N11、N12形成的差动输入对上,连接P沟道型MOS晶体管P11、P12形成的电流镜像负载的差动放大器。设置将该输出节点ND11连接于栅极的P沟道型MOS晶体管P13与电流源51构成的源极跟随器,MOS晶体管P13的漏极上耦合CMOS逆变器52的输入端子。对MOS晶体管N11的栅极提供基准电压Vref,对MOS晶体管N12的栅极提供电阻分压电路36生成的分压电压VAdiv。模拟电源用滞后比较器23_a的工作电源是外部模拟电源电压VSP。在其输出级,由将输出振幅作为内部逻辑电源电压VDD输出检测信号Acmp的CMOS逆变器53构成输出电路23_b。
外部模拟电源没有发生异常时,在图5中分压电压VAdiv比基准电压Vref高,在这种情况下,栅极接受差动输入对内的分压电压VAdiv的MOS晶体管N12导通,接受基准电压Vref的MOS晶体管N11截止,处于稳定状态。这时节点ND12变成低电平,MOS晶体管P11、P12处于导通状态。从而,节点N11变成高电平,晶体管P13截止,检测信号Acmt变成低电平。
即使是外部模拟电源电压VSP下降的同时外部逻辑电源电压IOVCC下降,与图6一样,在基准电压发生电路10的功能上,基准电压Vref与分压电压VAdiv相比,其电平下降速度变慢。因此,一旦外部模拟电源发生异常,分压电压VAdiv就低于基准电压Vref,栅极接受分压电压VAdiv的MOS晶体管N12截止,接受基准电压Vref的MOS晶体管N11导通,处于稳定状态,这时节点ND11变成低电平,晶体管P13导通,检测信号Acmp变成高电平。借助于此,能够可靠地检测出外部模拟电源的异常。
主放大器20具有运算放大器AMP1,该运算放大器AMP1将外部逻辑电源电压IOVCC使用为工作电源,生成内部电源电压VDD,以例如基准电压Vref作为参考电位,由非反转输入端子(+)接受,另一反转输入端子(-)接受来自其输出的反馈电压。在这里,基准电压Vref采用例如1.3V,因此输出1.3V的内部电源电压VDD的主放大器20由电压跟随器构成。
辅助放大器21使用外部模拟电源电压VSP作为工作电源工作,上述逻辑电源用比较器22检测出外部逻辑电源电压IOVCC的上述异常的情况下,实施对内部逻辑电源电压VDD的下降加以补偿的放大动作。具备以利用电阻分压电路34将例如基准电压Vref分压得到的分压电压VRdiv作为参考电压VRdiv,由非反转输入端子(+)接受,反转输入端子(-)接受来自其输出的反馈电压的运算放大器AMP2。例如在这里,利用参考电压VRdiv采用1.2V,输出电压采用1.2V的电压跟随器构成辅助放大器21。辅助放大器21的输出电压是相对于内部逻辑电源电压VDD的期待值电压1.3V低不希望的最大下降电压以上,而且比工作保证最低电压高的电压之一,特别是作为其中的比较低的电压。这是为了在外部逻辑电源电压IOVCC没有要被切断的正常状态下不使辅助放大器21实施实质性的输出驱动动即可,避免外部模拟电源电压VSP被滥用于内部逻辑电源电压的生成。甚至能够防止在使用内部模拟电源电电压AVDD的电路的待机状态中外部模拟电源电压VSP被辅助放大器21不希望地消耗的状态的发生,能够对测试工作的可靠性作出贡献。
辅助放大器21的非反转输入端子上,连接参考电压VRdiv的取样保持电路SH1,同样,在主放大器20的非反转输入端子上,连接作为基准电压Vref的参考电压Vref的取样保持电路SH2。取样保持电路SH1、SH2在逻辑电源用比较器22检测出上述逻辑电源异常(Lcmp=低电平)之前的期间,处于对输入的参考电压取样的状态,一旦检测出上述外部逻辑电源异常(检测信号Lcmp=高电平),就形成保持被取样的参考电压的状态。
例如取样保持电路SH1具有与辅助放大器21的参考电压VRdiv的输入端子(非反转输入端子)耦合的第1电容元件33、以及能够向该耦合节点有选择地提供分压电压VRdiv的第1开关元件31。第1开关元件31由于逻辑电源用比较器22检测出上述逻辑电源异常,检测信号Lcmp为高电平,因而变成截止状态。检测信号Lcmp为高电平时第1开关元件31保持导通状态。
例如取样保持电路SH2具有耦合于主放大器20的参考电压Vref的输入端子(非反转输入端子)的第2电容元件32、以及能够对该耦合节点有选择地提供分压电压Vref的第2开关元件30。第2开关元件30利用逻辑电源用比较器22检测出上述逻辑电源的异常,检测信号Lcmp为高电平,因此变成截止状态。检测信号Lcmp为高电平时第2开关元件30保持导通状态。
图7例示外部模拟电源电压VSP与外部逻辑电源电压IOVCC大致同时要被切断的异常发生时的电源电压的波形变迁与显示关断序列动作。假定在时刻t0由于电池电源4的脱落等原因,发生外部模拟电源电压VSP与外部逻辑电源电压IOVCC大致同时要被切断的异常。这时,逻辑电源用滞后比较器22_a在时刻t1先检测出上述外部逻辑电源异常。其后,在时刻t2模拟电源用滞后比较器23_a检测出上述外部模拟电源异常。由于外部模拟电源电压VSP比外部逻辑电源电压VSP高,外部逻辑电源电压IOVCC在时刻t1变成电压IOVCC_th之前的电位差比外部模拟电源电压VSP在时刻t2变成电压VSP_th之前的电位差小,因此为了方便假定先检测出外部逻辑电源异常。考虑到电源负载等的情况下,当然也有相反的。如果利用逻辑电源检测电路22检测的外部逻辑电源异常或利用模拟电源用检测电路23检测的外部模拟电源异常中的任一个异常被检测出的话,就响应某个在先检测,经过逻辑和电路24对显示关断序列电路11指示显示关断序列的开始。本发明中,其先后不具有实质性的意义。本发明中,一旦逻辑电源检测电路22检测出外部逻辑电源有异常,则辅助放大器21起补偿主放大器20输出的内部逻辑电源电压VDD的下降的作用,同时使辅助放大器21的取样保持电路SH1处于保持状态,以缓和辅助放大器21的参考电压VRdiv的衰减,对于要极力维持该1.2伏的输出动作是有意义的。从而,如图7所例示,能够在直到内部逻辑电源电压VDD维持工作保证电压的时刻tj为止的期间内使显示关断序列动作完成。特别是在本实施方式中,与辅助放大器21的取样保持电路SH1维持保持状态同步地使主放大器20的取样保持电路SH2也处于保持状态。这样,即使是外部逻辑电源电压IOVCC要被切断而因此基准电压发生电路10受到影响的情况下,向主放大器20提供的参考电压Vref由于被第2取样保持电路SH2所保持,在衰减之前也可以有时间上的余裕,能够实现在某种程度上维持主放大器20的输出的功能。利用该功能与辅助放大器21的输出功能,能够进一步增加在电源意不希望地被切断时显示关断序列电路11完成显示关断序列的可靠性。假如检测出外部逻辑电源异常后不使辅助放大器21、取样保持电路SH1起作用的情况下,一旦上述外部逻辑电源发生异常(t0),如图8的例示所示,响应外部模拟电源异常,使显示关断序列开始(t2),其间即使是外部逻辑电源电压IOVCC下降,内部逻辑电源电压VDD的不希望的下降也不能够得到缓和,在显示关断序列完成之前内部逻辑电源电压VDD会成为工作保证电压以下(ti)。如果在外部逻辑电源电压的输入端子上外装极大的电源稳定化电容能够大大延迟外部逻辑电源电压的下降,如图9所例示,在直到维持内部逻辑电源电压VDD的工作保证电压的时刻tk为止的期间能够完成显示关断序列动作。但是,采用极大的外带电容的对策是不现实的。
以上根据实施方式对本发明人作出的发明进行了具体说明,但是本发明不限于此,在不超出其要旨的范围内当然可以有种种变更。
例如,作为本发明的半导体装置之一例的显示驱动器显示驱动的对象的显示面板不限于液晶显示面板,也可以是场致发光面板(Electroluminescence panel)等其他显示面板。本发明的半导体装置作为驱动对象的被驱动装置不限于显示面板,例如也可以是像马达等的主轴那样,停止时必须使其停止于启动位置的设备、必须使停止时的电路状态返回初始状态的其他电路装置。
也可以在半导体装置中混载其他电路模块。将触控面板重叠于表面形成的显示面板的驱动控制中使用的半导体装置的情况下,除了显示驱动器外,也可以混载进行触控面板的接触检测控制的接触控制器和进行接触位置的坐标运算等的本地处理器。
检测外部模拟电源异常和外部逻辑电源异常等的电路不限于上述滞后比较器,而可以适当改变。辅助放大器及主放大器的构成也不限于电压跟随放大器,可以改变为非反转差动放大器、反转差动放大器等。
外部模拟电源异常的检测对象也可以是VPN那样的负电压。

Claims (18)

1.一种半导体装置,是具有根据第1外部电源电压生成第1内部电源电压并且同时根据电压绝对值比所述第1外部电源电压高的第2外部电源电压生成第2内部电源电压的电源电路、将所述第1内部电源电压及第2内部电源电压使用为工作电源以对外部的被驱动装置进行驱动控制的内部电路、以及以所述第1内部电源电压作为工作电源工作并且利用所述内部电路使由所述内部电路驱动的被驱动装置的状态初始化的初始化序列电路的半导体集成电路,其特征在于,
所述电源电路具有:
在检测出所述第1外部电源电压要被切断的异常或所述第2外部电源电压要被切断的异常中的任一异常的情况下,也使所述初始化序列电路开始实施所述初始化的检测电路、
在所述检测电路检测出所述第1外部电源电压的所述异常的情况下,以所述第2外部电源电压作为工作电源,补偿所述第1内部电源电压的下降的辅助放大器、以及
连接于所述辅助放大器的输入,用于规定所述辅助放大器的输出电压的参考电压的取样保持电路,
所述取样保持电路根据所述检测电路对所述第1外部电源电压的异常检测,形成保持状态。
2.根据权利要求1所述的半导体装置,其特征在于,
所述辅助放大器的输出电压是比第1内部电源电压的期待值电压低不希望的最大下降电压以上并且比工作保证最低电压高的电压。
3.根据权利要求2所述的半导体装置,其特征在于,
所述电源电路具有将所述第1外部电源电压使用为工作电源生成基准电压的基准电压生成电路、将所述基准电压生成电路生成的基准电压分压的分压电路、以及将所述第1外部电源电压作为工作电源并生成所述第1内部电源电压的主放大器,
将所述分压电路输出的分压电压作为所述辅助放大器的参考电压,
将所述基准电压作为所述主放大器的参考电位。
4.根据权利要求3所述的半导体装置,其特征在于,
所述主放大器具备以所述基准电压作为参考电位,由一输入端子接受,另一输入端子接受来自其输出的反馈电压的运算放大器。
5.根据权利要求4所述的半导体装置,其特征在于,
所述辅助放大器具备由一输入端子接受所述分压电压,另一输入端子接受从其输出来的反馈电压的运算放大器。
6.根据权利要求3所述的半导体装置,其特征在于,
作为所述取样保持电路,具备具有与所述辅助放大器的所述参考电压的输入端子耦合的第1电容元件、以及对该耦合节点能够有选择地提供所述分压电压的第1开关元件的第1取样保持电路,
所述检测电路根据所述第1外部电源电压的异常检测,使所述第1开关元件变为截止状态。
7.根据权利要求3所述的半导体装置,其特征在于,
所述电源电路具备具有与所述主放大器的参考电压的输入端子耦合的第2电容元件、以及能够对该耦合节点有选择地提供所述基准电压的第2开关元件的第2取样保持电路,
所述检测电路根据所述第1外部电源电压的异常检测,使所述第2开关元件变成截止状态。
8.根据权利要求1所述的半导体装置,其特征在于,
所述检测电路具有检测所述第1外部电源电压的所述异常的第1检测电路,
所述第1检测电路具有以第1外部电源电压作为工作电源,向一输入端子输入所述基准电压,向另一输入端子输入第1外部电源电压的第1分压电压的第1比较器、以及以所述第1内部电源电压为工作电源,形成与所述第1比较器的输出相应的输出的第1输出电路,
所述第1外部电源电压成为所述异常之前的第1分压电压是比所述基准电压高的电压。
9.根据权利要求8所述的半导体装置,其特征在于,
所述检测电路具有检测所述第2外部电源电压的所述异常的第2检测电路,
所述第2检测电路具有以第2外部电源电压作为工作电源,对一输入端子输入所述基准电压,对另一输入端子输入第2外部电源电压的第2分压电压的第2比较器、以及将所述第1内部电源电压作为工作电源,形成与所述第2比较器的输出相应的输出的第2输出电路,
所述第2外部电源电压成为所述异常之前的第2分压电压是比所述基准电压高的电压。
10.一种电子设备,具有主机装置、受所述主机装置控制的驱动装置、由所述驱动装置驱动的被驱动装置、以及电池电源部,其特征在于,
所述驱动装置具有:
从所述电池电源部接受第1外部电源电压及电压绝对值比所述第1外部电源电压高的第2外部电源电压,根据第1外部电压生成第1内部电源电压,同时根据所述第2外部电源电压生成第2内部电源电压的电源电路、
将所述第1内部电源电压及第2内部电源电压使用为工作电源,对所述被驱动装置进行驱动控制的内部电路、以及
以所述第1内部电源电压作为工作电源进行工作,利用所述内部电路使由所述内部电路驱动的被驱动装置的状态初始化的初始化序列电路,
所述电源电路具有
在所述第1外部电源电压要被切断的异常或所述第2外部电源电压要被切断的异常中的任一异常被检测出的情况下,也能够使所述初始化序列电路开始所述初始化的检测电路、
所述检测电路检测出所述第1外部电源电压的所述异常的情况下以所述第2外部电源电压作为工作电源补偿所述第1内部电源电压的下降的辅助放大器、以及
连接于所述辅助放大器的输入,用于规定所述辅助放大器的输出电压的参考电压的取样保持电路,
所述取样保持电路根据所述检测电路进行的所述第1外部电源电压的异常检测形成保持状态。
11.根据权利要求10所述的电子设备,其特征在于,
所述辅助放大器的输出电压是比第1内部电源电压的期待值电压低不希望的最大下降电压以上并且比工作保证最低电压高的电压。
12.根据权利要求11所述的电子设备,其特征在于,
所述电源电路具有将所述第1外部电源电压使用为工作电源生成基准电压的基准电压生成电路、将所述基准电压生成电路生成的基准电压分压的分压电路、以及将所述第1外部电源电压作为工作电源生成所述第1内部电源电压的主放大器,
将所述分压电路输出的分压电压作为所述辅助放大器的参考电压,
将所述基准电压作为所述主放大器的参考电位。
13.根据权利要求12所述的电子设备,其特征在于,
作为所述取样保持电路,具备具有耦合于所述辅助放大器的参考电压的输入端子的第1电容元件、以及能够有选择地将所述分压电压提供给该耦合节点的第1开关元件的第1取样保持电路,
所述检测电路根据所述第1外部电源电压的异常检测使所述第1开关元件变成截止状态。
14.根据权利要求12所述的电子设备,其特征在于,
所述电源电路具备具有与所述主放大器的参考电压的输入端子耦合的第2电容元件、以及能够有选择地将所述基准电压提供给该耦合节点的第2开关元件的第2取样保持电路,
所述检测电路根据所述第1外部电源电压的异常检测使所述第2开关元件变成截止状态。
15.根据权利要求10所述的电子设备,其特征在于,
所述检测电路具有检测所述第1外部电源电压的所述异常的第1检测电路,
所述第1检测电路具有以第1外部电源电压作为工作电源,向一输入端子输入所述基准电压,向另一输入端子输入第1外部电源电压的第1分压电压的第1比较器、以及以所述第1内部电源电压为工作电源,形成与所述第1比较器的输出相应的输出的第1输出电路,
所述第1外部电源电压发生所述异常之前的第1分压电压是比所述基准电压高的电压。
16.根据权利要求15所述的电子设备,其特征在于,
所述检测电路具有检测所述第2外部电源电压的所述异常的第2检测电路,
所述第2检测电路具有以第2外部电源电压作为工作电源,向一输入端子输入所述基准电压,向另一输入端子输入第2外部电源电压的第2分压电压的第2比较器、以及以所述第1内部电源电压作为工作电源,形成与所述第2比较器的输出相应的输出的第2输出电路,
所述第2外部电源电压发生所述异常之前的第2分压电压是比所述基准电压高的电压。
17.根据权利要求10所述的电子设备,其特征在于,
所述被驱动装置是将多个显示元件配置为矩阵状的显示面板,
所述初始化序列电路使所述显示面板的显示元件保持的信号初始化。
18.根据权利要求17所述的电子设备,其特征在于,
所述显示面板是液晶显示面板,
所述初始化序列电路将所述液晶显示面板的显示元件保持的电荷消除,使所述显示元件保持的信号初始化。
CN201610139625.5A 2015-03-13 2016-03-10 半导体装置及电子设备 Pending CN105976773A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015050552A JP2016170303A (ja) 2015-03-13 2015-03-13 半導体装置及び電子機器
JP2015-050552 2015-03-13

Publications (1)

Publication Number Publication Date
CN105976773A true CN105976773A (zh) 2016-09-28

Family

ID=56886584

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610139625.5A Pending CN105976773A (zh) 2015-03-13 2016-03-10 半导体装置及电子设备

Country Status (3)

Country Link
US (1) US9454161B1 (zh)
JP (1) JP2016170303A (zh)
CN (1) CN105976773A (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107564440A (zh) * 2017-08-23 2018-01-09 京东方科技集团股份有限公司 一种检测装置及检测方法
CN108109568A (zh) * 2018-01-10 2018-06-01 京东方科技集团股份有限公司 供电调节电路及方法、测试系统
WO2020019556A1 (zh) * 2018-07-24 2020-01-30 惠科股份有限公司 一种基准电压产生系统和产生方法
TWI700700B (zh) * 2019-09-18 2020-08-01 華邦電子股份有限公司 半導體記憶裝置
CN111816134A (zh) * 2020-07-31 2020-10-23 重庆惠科金渝光电科技有限公司 一种显示面板的驱动电路和显示面板
CN114299875A (zh) * 2021-12-24 2022-04-08 云谷(固安)科技有限公司 一种驱动电路、驱动控制单元以及电子设备
CN114512166A (zh) * 2020-10-28 2022-05-17 美光科技公司 用于存储器装置断电的系统及方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6836917B2 (ja) 2017-01-24 2021-03-03 シナプティクス・ジャパン合同会社 電圧生成回路
JP2020140017A (ja) 2019-02-27 2020-09-03 三菱電機株式会社 駆動回路、液晶駆動コントローラ、及び、液晶表示装置
KR20210103043A (ko) * 2020-02-12 2021-08-23 삼성디스플레이 주식회사 전원 전압 생성 장치, 이의 제어 방법 및 이를 포함하는 표시 장치

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6816397B1 (en) * 2003-05-29 2004-11-09 International Business Machines Corporation Bi-directional read write data structure and method for memory
CN101217026A (zh) * 2007-01-06 2008-07-09 三星电子株式会社 消除余像的液晶显示器及其方法
CN101452687A (zh) * 2007-10-25 2009-06-10 罗姆股份有限公司 液晶驱动装置和使用其的液晶显示装置
US20110090212A1 (en) * 2009-10-21 2011-04-21 Byung-Hun Han Share-capacitor voltage stabilizer circuit and method of time-sharing a capacitor in a voltage stabilizer
US7978274B2 (en) * 2006-09-29 2011-07-12 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
CN104167190A (zh) * 2013-05-17 2014-11-26 夏普株式会社 液晶显示装置、液晶显示装置的控制方法、液晶显示装置的控制程序及其记录介质

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100231393B1 (ko) * 1991-04-18 1999-11-15 나시모토 류조 반도체집적회로장치
JP3626521B2 (ja) * 1994-02-28 2005-03-09 三菱電機株式会社 基準電位発生回路、電位検出回路および半導体集積回路装置
JP3839873B2 (ja) * 1996-07-03 2006-11-01 株式会社ルネサステクノロジ 半導体集積回路装置
JPH10144079A (ja) * 1996-11-07 1998-05-29 Mitsubishi Electric Corp 半導体記憶装置
JP2003204278A (ja) * 2002-01-07 2003-07-18 Sharp Corp 衛星放送受信用コンバータ
US20050213380A1 (en) * 2002-04-04 2005-09-29 Kazuya Taniguchi Multiple power source-semiconductor integrated circuit
JP2008011446A (ja) * 2006-06-30 2008-01-17 Toshiba Corp 半導体集積回路
KR101651548B1 (ko) 2010-02-18 2016-09-05 삼성전자주식회사 액정 패널 구동 방법, 이를 구현하는 소스 드라이버 및 액정 표시 장치
JP2013157044A (ja) * 2012-01-27 2013-08-15 Elpida Memory Inc 半導体装置
KR20130098041A (ko) * 2012-02-27 2013-09-04 삼성전자주식회사 낮은 외부 전원 전압에 적합한 전압 발생부들
JP2014010231A (ja) 2012-06-28 2014-01-20 Lapis Semiconductor Co Ltd ソースドライバ及び液晶表示装置
JP6161368B2 (ja) 2013-04-01 2017-07-12 シナプティクス・ジャパン合同会社 携帯端末及び表示パネルドライバ
US20150036416A1 (en) * 2013-08-05 2015-02-05 Samsung Electronics Co., Ltd. Multi-channel memory device with independent channel power supply structure and method of controlling power net
KR102171261B1 (ko) * 2013-12-27 2020-10-28 삼성전자 주식회사 다수의 전압 발생부들을 갖는 메모리 장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6816397B1 (en) * 2003-05-29 2004-11-09 International Business Machines Corporation Bi-directional read write data structure and method for memory
US7978274B2 (en) * 2006-09-29 2011-07-12 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
CN101217026A (zh) * 2007-01-06 2008-07-09 三星电子株式会社 消除余像的液晶显示器及其方法
CN101452687A (zh) * 2007-10-25 2009-06-10 罗姆股份有限公司 液晶驱动装置和使用其的液晶显示装置
US20110090212A1 (en) * 2009-10-21 2011-04-21 Byung-Hun Han Share-capacitor voltage stabilizer circuit and method of time-sharing a capacitor in a voltage stabilizer
CN104167190A (zh) * 2013-05-17 2014-11-26 夏普株式会社 液晶显示装置、液晶显示装置的控制方法、液晶显示装置的控制程序及其记录介质

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107564440B (zh) * 2017-08-23 2020-04-14 京东方科技集团股份有限公司 一种检测装置及检测方法
CN107564440A (zh) * 2017-08-23 2018-01-09 京东方科技集团股份有限公司 一种检测装置及检测方法
US10921366B2 (en) 2017-08-23 2021-02-16 Boe Technology Group Co., Ltd. Detection device and detection method
CN108109568A (zh) * 2018-01-10 2018-06-01 京东方科技集团股份有限公司 供电调节电路及方法、测试系统
US10796615B2 (en) 2018-01-10 2020-10-06 Boe Technology Group Co., Ltd. Circuit and method for regulating power supplying, and test system
US11487309B2 (en) 2018-07-24 2022-11-01 HKC Corporation Limited Reference voltage generation system and method
WO2020019556A1 (zh) * 2018-07-24 2020-01-30 惠科股份有限公司 一种基准电压产生系统和产生方法
TWI700700B (zh) * 2019-09-18 2020-08-01 華邦電子股份有限公司 半導體記憶裝置
CN111816134A (zh) * 2020-07-31 2020-10-23 重庆惠科金渝光电科技有限公司 一种显示面板的驱动电路和显示面板
CN114512166A (zh) * 2020-10-28 2022-05-17 美光科技公司 用于存储器装置断电的系统及方法
CN114512166B (zh) * 2020-10-28 2022-11-04 美光科技公司 用于存储器装置断电的系统及方法
CN114299875A (zh) * 2021-12-24 2022-04-08 云谷(固安)科技有限公司 一种驱动电路、驱动控制单元以及电子设备
CN114299875B (zh) * 2021-12-24 2022-12-20 云谷(固安)科技有限公司 一种驱动电路、驱动控制单元以及电子设备

Also Published As

Publication number Publication date
US9454161B1 (en) 2016-09-27
JP2016170303A (ja) 2016-09-23
US20160266590A1 (en) 2016-09-15

Similar Documents

Publication Publication Date Title
CN105976773A (zh) 半导体装置及电子设备
CN102106080B (zh) 液晶驱动装置
CN101807378B (zh) 电泳显示部的驱动装置和方法、电泳装置及电子设备
CN100437417C (zh) 公共电压生成电路、电源电路、显示驱动器和公共电压生成方法
CN102034420B (zh) 输出放大电路以及使用该电路的显示装置的数据驱动器
CN100471054C (zh) 差分放大器电路及使用其的液晶显示单元的驱动电路
CN105976755B (zh) 一种显示驱动电路及其控制方法、显示装置
KR20060051884A (ko) 주사선 구동회로로의 전원공급 방법, 전원회로
US20090058324A1 (en) Precharge controlling method and display device using the same
CN101174397A (zh) 数据驱动器及显示装置
CN109754754B (zh) 驱动像素驱动电路的驱动控制电路及显示装置
US8477159B2 (en) Offset cancel output circuit of source driver for driving liquid crystal display
CN104078013A (zh) 放大电路、源极驱动器、光电装置及电子设备
CN111261125B (zh) 数据驱动器及其控制方法、显示装置
US20090174372A1 (en) Analog Output Circuit, Data Signal Line Driving Circuit, Display, and Potential Writing Method
CN105321491B (zh) 栅极驱动电路和使用栅极驱动电路的液晶显示器
CN103424907A (zh) 液晶显示器、像素的驱动电路及装置、控制方法及装置
US20050190139A1 (en) Load capacity driving circuit and liquid crystal driving circuit
US9734784B2 (en) Voltage output device, gate driving circuit and display apparatus
CN111028807A (zh) 液晶显示面板的驱动电路及驱动方法
CN202383982U (zh) 用于调节公共电极电压的装置、pcb和液晶显示模组
CN113643644B (zh) 电流控制电路、显示面板驱动装置及显示装置
US8736642B2 (en) Output circuit for reducing offset for use in source driver adapted to drive liquid crystal device
CN210896560U (zh) 复位电路、液晶面板和显示装置
CN104079149A (zh) 开关调节器的控制电路、集成电路装置、开关调节器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
CB02 Change of applicant information

Address after: Tokyo, Japan, Japan

Applicant after: Sin Knapp Dick J Japan Contract Society

Address before: Tokyo, Japan, Japan

Applicant before: Xin Napudikesi display contract commercial firm

COR Change of bibliographic data
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160928

WD01 Invention patent application deemed withdrawn after publication