CN105826258B - 半导体器件的形成方法 - Google Patents
半导体器件的形成方法 Download PDFInfo
- Publication number
- CN105826258B CN105826258B CN201510009338.8A CN201510009338A CN105826258B CN 105826258 B CN105826258 B CN 105826258B CN 201510009338 A CN201510009338 A CN 201510009338A CN 105826258 B CN105826258 B CN 105826258B
- Authority
- CN
- China
- Prior art keywords
- layer
- etching
- area
- grid
- semiconductor devices
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Drying Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
一种半导体器件的形成方法,包括:提供基底,第一区域部分基底上形成有第一伪栅,第二区域部分基底上形成有第二金属栅极,所述第一区域和第二区域基底表面形成有层间介质层;将部分厚度的第二金属栅极转化为金属氮化层,且在氮化处理过程中,部分第一伪栅转化为半导体氮化层;在第三区域基底上形成硬掩膜层;以硬掩膜层为掩膜,采用含氟气体和H2刻蚀去除半导体氮化层以及剩余第一伪栅,在第一区域层间介质层内形成第一开口;形成填充满第一开口的第一金属栅极。本发明在刻蚀半导体氮化层时层间介质层的损失量小,从而提高半导体器件的电学性能。
Description
技术领域
本发明涉及半导体制作领域技术,特别涉及一种半导体器件的形成方法。
背景技术
目前,在半导体器件的制造工艺中,P型金属氧化物半导体(PMOS,P type MetalOxide Semiconductor)管、N型金属氧化物半导体(NMOS,N type Metal OxideSemiconductor)管、或者由PMOS管和NMOS管共同构成的互补型金属氧化物半导体(CMOS,Complementary Metal Oxide Semiconductor)管是构成芯片的主要器件。
随着集成电路制作技术的不断发展,半导体器件技术节点不断减小,器件的几何尺寸遵循摩尔定律不断缩小。当器件尺寸减小到一定程度时,各种因为器件的物理极限所带来的二级效应相继出现,器件的特征尺寸按比例缩小变得越来越困难。其中,在半导体制作领域,最具挑战性的是如何解决器件漏电流大的问题。器件的漏电流大,主要是由传统栅介质层厚度不断减小所引起的。当前提出的解决方法是,采用高k栅介质材料代替传统的二氧化硅栅介质材料,并使用金属作为栅电极,以避免高k材料与传统栅电极材料发生费米能级钉扎效应以及硼渗透效应。高k金属栅的引入,减小了器件的漏电流。
然而,尽管引入的高k金属栅工艺,现有技术形成的半导体器件的电学性能仍有待提高。
发明内容
本发明解决的问题是在先形成第二金属栅极后形成第一金属栅极的工艺中,刻蚀去除第一伪栅的工艺过程中层间介质层损失量过多。
为解决上述问题,本发明提供一种半导体器件的形成方法,包括:提供包括第一区域、第二区域和第三区域的基底,所述第一区域部分基底上形成有第一伪栅,所述第二区域部分基底上形成有第二金属栅极,所述第一区域和第二区域基底表面形成有层间介质层,且所述层间介质层还覆盖于第一栅极侧壁表面和第二金属栅极侧壁表面;对所述第二金属栅极表面进行氮化处理,将部分厚度的第二金属栅极转化为金属氮化层,且在氮化处理过程中,部分第一伪栅转化为半导体氮化层;在所述第三区域基底上形成硬掩膜层,所述硬掩膜层暴露出半导体氮化层表面、以及第一区域和第二区域层间介质层表面;以所述硬掩膜层为掩膜,采用含氟气体和H2刻蚀去除半导体氮化层以及剩余第一伪栅,在所述第一区域层间介质层内形成第一开口;形成填充满所述第一开口的第一金属栅极。
可选的,所述含氟气体为CF4、CHF3或CF3I;所述刻蚀去除半导体氮化层以及剩余第一伪栅的气体还包括O2。
可选的,采用N2和NH3进行所述氮化处理;所述氮化处理的处理温度为300摄氏度至1000摄氏度。
可选的,所述第一伪栅的材料为多晶硅;所述半导体氮化层的材料为氮化硅;所述层间介质层的材料为氧化硅。
可选的,所述刻蚀去除半导体氮化层时H2流量为10sccm至50sccm。
可选的,采用中性粒子束刻蚀工艺刻蚀去除所述半导体氮化层。
可选的,所述中性粒子束刻蚀工艺的工艺参数为:CF3I流量为10sccm至50sccm,O2流量为1sccm至10sccm,H2流量为10sccm至50sccm,提供源功率为1000瓦至2000瓦,提供偏置功率为10瓦至40瓦。
可选的,所述刻蚀去除剩余第一伪栅时H2流量为2sccm至5sccm。
可选的,采用等离子体刻蚀工艺或中性粒子束刻蚀工艺刻蚀去除所述剩余第一伪栅。
可选的,采用中性粒子束刻蚀工艺刻蚀去除所述剩余第一伪栅的工艺参数为:CF3I流量为10sccm至50sccm,O2流量为1sccm至10sccm,H2流量为2sccm至5sccm,提供源功率为1000瓦至2000瓦,提供偏置功率为50瓦至100瓦。
可选的,形成所述硬掩膜层的工艺步骤包括:在所述第三区域基底上、半导体氮化层表面、金属氮化层表面、以及层间介质层表面形成初始硬掩膜层;采用干法刻蚀工艺刻蚀所述初始硬掩膜层,暴露出半导体氮化层表面、金属氮化层、以及第一区域和第二区域层间介质层表面,形成所述硬掩膜层。
可选的,所述刻蚀初始硬掩膜层的刻蚀气体包括Cl2;所述初始硬掩膜层的材料为TiN或TaN。
可选的,采用同步脉冲刻蚀工艺刻蚀所述初始硬掩膜层;所述同步脉冲刻蚀工艺的工艺参数为:Cl2流量为50sccm至500sccm,O2流量为0sccm至100sccm,He流量为50sccm至500sccm,提供源功率为100瓦至2000瓦,源功率占空比为10%至80%,偏置功率为0瓦至200瓦,偏置功率占空比为10%至80%,脉冲频率为100赫兹至10千赫兹。
可选的,所述第二金属栅极包括:第二功函数层以及位于第二功函数层表面的第二金属体层,且所述第二金属体层与第二区域层间介质层顶部齐平。
可选的,将所述部分厚度的第二金属栅极转化为金属氮化层的方法为:将部分厚度的第二金属体层转化为金属氮化层。
可选的,所述第二金属体层的材料包括铜、铝或钨;所述第二金属体层的材料为铝时,所述金属氮化层的材料为氮化铝。
可选的,在形成所述第一开口之后、形成所述第一金属栅极之前,还包括步骤:采用CF4气体对第一开口进行刻蚀后处理;所述刻蚀后处理的工艺参数为:反应腔室压强为0.2托至1托,提供射频源功率为50瓦至200瓦,还向反应腔室内通入Ar,其中,Ar与CF4的气体流量比值为0至0.3,工艺时长为10秒至600秒。
可选的,所述第一金属栅极包括:位于第一开口底部和侧壁表面的第一功函数层;位于第一功函数层表面且填充满所述第一开口的第一金属体层,且所述第一金属体层顶部与第一区域层间介质层顶部齐平。
可选的,所述第一金属栅极与基底之间形成有第一栅介质层;所述第二金属栅极与基底之间形成有第二栅介质层。
可选的,所述第一区域为NMOS区域或PMOS区域;所述第二区域为NMOS区域或PMOS区域,且所述第一区域与第二区域的区域类型不同。
与现有技术相比,本发明的技术方案具有以下优点:
本发明的提供的半导体器件的形成方法的技术方案中,在形成硬掩膜层之前,对第二金属栅极表面进行氮化处理,将部分厚度的第二金属栅极转化为金属氮化层,所述金属氮化层能够避免形成硬掩膜层的过程中的Cl2进入第二金属栅极中,且在氮化处理过程中部分第一伪栅转化为半导体氮化层;为了避免在刻蚀去除半导体氮化层过程中,刻蚀工艺对半导体氮化层和层间介质层的刻蚀选择性差,本发明中刻蚀去除半导体氮化层时的刻蚀气体包括含氟气体和H2。在刻蚀去除半导体氮化层的过程中,氢离子与部分氟离子结合后从层间介质层表面逸出,使得刻蚀层间介质层表面的氟离子的量减少,从而使得刻蚀去除半导体氮化层的刻蚀工艺对层间介质层的刻蚀速率很小;而H2的加入对刻蚀半导体氮化层的刻蚀速率影响很小,从而使得刻蚀工艺对半导体氮化层与层间介质层的刻蚀选择比高,减少层间介质层的损失,从而提高半导体器件的电学性能。
进一步,本发明在对半导体氮化层进行中性粒子束刻蚀时还加入O2,所述O2不仅能够进一步减少对层间介质层的损失,所述O2的加入还有利于进一步提高刻蚀工艺对半导体氮化层的刻蚀速率;即使H2的加入使得刻蚀工艺对半导体氮化层的刻蚀速率有一定程度的减小,但是O2的加入能够有效的缓解H2对半导体氮化层刻蚀速率的不良影响,使得刻蚀工艺对半导体氮化层仍有足够大的刻蚀速率。
进一步,本发明在刻蚀去除半导体氮化层时H2流量为10sccm至50sccm,使得刻蚀工艺对层间介质层的刻蚀速率小,且刻蚀工艺对半导体氮化层的刻蚀速率较大,从而使刻蚀工艺对半导体氮化层和层间介质层具有较大刻蚀选择比,避免对层间介质层造成刻蚀。
进一步,本发明中在采用中性粒子束刻蚀工艺刻蚀去除半导体氮化层时,提供的偏置功率为10瓦至40瓦,使得偏置功率提供的能量大于S-N键键能且小于Si-O键键能,从而保证半导体氮化层被刻蚀而层间介质层不会被刻蚀,进一步提高刻蚀工艺对半导体氮化层和层间介质层的刻蚀选择比,进一步减少层间介质层的损失,提高半导体器件的电学性能。
进一步,本发明中采用N2和NH3进行氮化处理,使得形成的半导体氮化层中不含氧,进一步提高干法刻蚀工艺对半导体氮化层和层间介质层的刻蚀选择比,进一步减小层间介质层的损失。
进一步,本发明中采用同步脉冲刻蚀工艺刻蚀初始硬掩膜层来形成硬掩膜层,使得干法刻蚀工艺对初始硬掩膜层与金属氮化层之间具有较高的刻蚀选择比。
更进一步,在刻蚀形成第一开口之后,采用CF4气体对第一开口进行刻蚀后处理,刻蚀去除位于第一开口内的刻蚀副产物。同时,本发明中也避免了刻蚀后处理对氮化金属保护层造成过多的刻蚀,使得刻蚀后处理对氮化金属保护层的刻蚀速率非常的小,从而避免第二金属栅极被暴露出来,使得第二金属栅极获得更好的保护,进一步提高半导体器件的电学性能。具体的,本发明中刻蚀后处理的工艺参数为:反应腔室压强为0.2托至1托,提供射频源功率为50瓦至200瓦,还向反应腔室内通入Ar,其中,Ar与CF4的气体流量比值为0至0.3,工艺时长为10秒至600秒。
附图说明
图1至图4为本发明一实施例提供的半导体器件形成过程的剖面结构示意图;
图5至图13为本发明另一实施例提供的半导体器件形成过程的剖面结构示意图。
具体实施方式
由背景技术可知,现有技术形成的半导体器件的电学性能仍有待提高。
经研究发现,为了同时满足NMOS管和PMOS管改善阈值电压(Threshold Voltage)的要求,通常采用不同的金属材料作为NMOS管和PMOS管的金属栅极中功函数(WF,WorkFunction)层材料,因此NMOS管和PMOS管的金属栅极是先后形成的,而非同时形成NMOS管和PMOS管金属栅极。
在一个实施例中,参考图1,提供基底100,所述基底100包括PMOS区域、NMOS区域以及其他器件区域;所述NMOS区域基底100上形成有第一伪栅111,所述PMOS区域基底100上形成有第二伪栅121,所述PMOS区域、NMOS区域以及其他器件区域基底100上形成有层间介质层101,且所述层间介质层101覆盖于第一伪栅111侧壁以及第二伪栅121侧壁。
参考图2,刻蚀去除所述第一伪栅111(参考图1),在NMOS区域层间介质层101内形成第一开口;形成填充满所述第一开口的第一金属栅极112,且所述第一金属栅极112材料具有第一功函数。
参考图3,形成覆盖于层间介质层101表面、第一金属栅极112表面以及第二伪栅121表面的初始硬掩膜层102。
参考图4,刻蚀所述初始硬掩膜层102(参考图3)形成覆盖于其他器件区域层间介质层101表面的硬掩膜层103,所述硬掩膜层103暴露出第一金属栅极112、第二伪栅121、以及NMOS区域和PMOS区域的层间介质层101表面。
然后,以所述硬掩膜层103为掩膜,刻蚀去除第二伪栅121,在所述PMOS区域层间介质层101内形成第二开口;形成填充满所述第二开口的第二金属栅极,且所述第二金属栅极材料具有第二功函数。
采用上述方法,能够使得PMOS管和NMOS管的金属栅极的功函数不同,分别满足PMOS管和NMOS管对金属栅极功函数的要求。然而,采用上述方法形成的半导体器件中,NMOS管的性能低下从而造成半导体器件的电学性能整体低下。
第一金属栅极112的材料包括铜、铝或钨。例如,第一金属栅极112的材料可以包括铝,相应硬掩膜层103暴露出的第一金属栅极112表面的材料为铝。随着半导体结构尺寸不断缩小,为了防止初始硬掩膜层102的厚度过厚而出现的图形坍塌的问题,采用金属材料作为初始硬掩膜层102材料,常用的初始硬掩膜层102材料为TiN;而刻蚀初始硬掩膜层102的刻蚀气体包括Cl2,当刻蚀初始硬掩膜层102过程中第一金属栅极112表面会被暴露出来,因此Cl2进入第一金属栅极112内。当第一金属栅极112表面具有水溶液时,Cl2与铝会发生电化学反应,进而导致第一金属栅极112发生腐蚀,造成NMOS管的电学性能低下。
为了避免上述问题,在形成初始硬掩膜层102之前,对第一金属栅极112进行氮化处理,将部分厚度的第一金属栅极112转化为金属氮化层,例如,第一金属栅极112表面材料为铝时,所述金属氮化层的材料为氮化铝。所述金属氮化层能够阻挡Cl2进入第一金属栅极112内,从而防止第一金属栅极112被腐蚀。
通常第二伪栅121的材料为多晶硅,在氮化处理过程中,部分厚度第二伪栅121将转化为氮化硅层。在以硬掩膜层103为掩膜刻蚀去除第二伪栅121时,实际上是先刻蚀去除氮化硅层然后再刻蚀去除剩余第二伪栅121,刻蚀去除氮化硅层的工艺与刻蚀去除剩余第二伪栅121的工艺相同。然而,所述刻蚀工艺对多晶硅与氧化硅具有较好的刻蚀选择性,但是该刻蚀工艺对氮化硅与氧化硅的刻蚀选择性差,使得在刻蚀去除氮化硅层的过程中,层间介质层101损失的量比较多,造成层间介质层101的厚度减小过多,从而造成半导体器件的电学性能低下。
为此,本发明实施例还提供一种半导体器件的形成方法,对第二金属栅极表面进行氮化处理,将部分厚度的第二金属栅极转化为金属氮化层,且在氮化处理过程中,部分第一伪栅转化为半导体氮化层;在第三区域基底上形成硬掩膜层,所述硬掩膜层暴露出半导体氮化层表面、以及第一区域和第二区域层间介质层表面;以所述硬掩膜层为掩膜,采用干法刻蚀工艺刻蚀去除半导体氮化层以及剩余第一伪栅,在所述第一区域层间介质层内形成第一开口,所述干法刻蚀工艺的刻蚀气体包括H2。由于刻蚀去除半导体氮化层时包括了H2,氢离子与氟离子结合使得刻蚀层间介质层的氟离子量减少,刻蚀去除半导体氮化层的工艺对半导体氮化层的刻蚀速率大,而对层间介质层的刻蚀速率小,从而使得刻蚀去除半导体氮化层时层间介质层的损失少,进而提高形成的半导体器件的电学性能。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
图5至图13为本发明另一实施例提供的半导体器件形成过程的剖面结构示意图。
参考图5,提供基底200,所述基底200包括第一区域I、第二区域II和第三区域III,所述第一区域I部分基底200上形成有第一伪栅212,所述第二区域II部分基底100上形成有第二伪栅222,所述第一区域I和第二区域II基底200表面形成有层间介质层201,且所述层间介质层201还覆盖于第一伪栅212侧壁表面和第二伪栅222的侧壁表面。
所述基底200的材料为硅、锗、锗化硅、砷化镓、碳化硅或镓化铟;所述基底200还可以为绝缘体上的硅衬底或者绝缘体上的锗衬底。本实施例中,所述基底200的材料为硅。
所述第一区域I为NMOS区域或PMOS区域,所述第二区域II为NMOS区域或PMOS区域;所述第一区域I和第二区域I可以为相邻或间隔。所述第一区域I和第二区域II的区域类型不同,当所述第一区域I为NMOS区域时,所述第二区域II为PMOS区域,当所述第一区域I为PMOS区域时,所述第二区域II为NMOS区域。在本发明的实施例中,以所述第一区域I为NMOS区域,第二区域II为PMOS区域做示范性说明,后续在NMOS区域形成NMOS管,在PMOS区域形成PMOS管。
所述第三区域III为形成有其他器件的区域、或者为待形成其他器件的区域,所述其他器件指的是非本实施例形成的NMOS管或PMOS管。本实施例以第三区域III基底200表面被层间介质层201覆盖作为示例。
所述基底200内还可以形成有浅沟槽隔离结构,所述浅沟槽隔离结构的填充材料为氧化硅、氮化硅或氮氧化硅。
所述第一伪栅212的材料为多晶硅、氮化硅或非晶碳;所述第二伪栅222的材料为多晶硅、氮化硅或非晶碳。本实施例中,所述第一伪栅212的材料为多晶硅,第二伪栅222的材料为多晶硅。
本实施例中,第一伪栅212与基底200之间还形成有第一栅介质层211,第二伪栅222与基底200之间还形成有第二栅介质层221,其中,第一栅介质层211和第二栅介质层221的材料均为高k栅介质材料,高k栅介质材料指的是,相对介电常数大于氧化硅相对介电常数的栅介质材料,例如,高k栅介质材料可以为HfO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、ZrO2或Al2O3。
为了防止后续刻蚀第一伪栅212的工艺对第一栅介质层211造成损伤,还可以在第一栅介质层211与第一伪栅212之间形成刻蚀阻挡层,同样的在第二栅介质层221与第二伪栅222之间形成刻蚀停止层,所述刻蚀停止层的材料可以为TiN或TaN。
在其他实施例中,所述第一栅介质层和第二栅介质层也可以为伪栅介质层,后续在刻蚀去除第一伪栅的同时刻蚀去除第一栅介质层,在刻蚀去除第二伪栅的同时刻蚀去除第二栅介质层;然后,在形成第一金属栅极之前,重新形成第一高k栅介质层,在形成第二金属栅极之前,重新形成第二高k栅介质层。
本实施例中,所述层间介质层201的材料为氧化硅。所述层间介质层201、第一伪栅212与第二伪栅222顶部表面齐平。
在一个具体实施例中,形成第一栅介质层211、第一伪栅212、第二栅介质层221、第二伪栅222以及层间介质层201的工艺步骤包括:在所述基底200表面形成栅介质膜、以及位于栅介质膜表面的伪栅膜;图形化所述伪栅膜,形成位于第一区域I部分基底200表面的第一栅介质层211、以及位于第一栅介质层211表面的第一伪栅212,形成位于第二区域II部分基底200表面的第二栅介质层221、以及位于第二栅介质层221表面的第二伪栅222;然后,在第一区域I、第二区域II和第三区域III基底200表面形成层间介质层201,所述层间介质层201覆盖于第一伪栅212侧壁表面以及第二伪栅222侧壁表面;平坦化所述层间介质层201,直至层间介质层201顶部与第一伪栅212、第二伪栅222顶部齐平。
参考图6,刻蚀去除所述第二伪栅222(参考图5),在第二区域II层间介质层201内形成第二开口;形成填充满所述第二开口的第二金属栅极。
采用干法刻蚀工艺刻蚀去除所述第二伪栅222,干法刻蚀工艺的刻蚀气体包括CF4、HBr、Cl2、HCl、O2、CHF3、NF3或SF6中的一种或几种。
本实施例中,刻蚀去除第二伪栅222的工艺参数为:刻蚀气体为HBr、O2和Cl2,还向刻蚀腔室内通入He,刻蚀腔室压强为2毫托至50毫托,刻蚀的源功率为200瓦至2000瓦,刻蚀加偏压功率为10瓦至100瓦,HBr流量为50sccm至500sccm,O2流量为2sccm至20sccm,Cl2流量为10sccm至300sccm,He流量为50sccm至500sccm。
为了改善第二金属栅极的功函数以提高PMOS管的驱动性能,所述第二金属栅极包括:位于第二开口底部和侧壁表面的第二功函数层223、位于第二功函数层223表面且填充满第二开口的第二金属体层224。所述第二金属体层224顶部与第二区域II层间介质层201表面齐平。
其中,第二功函数层223的材料功函数范围为5.1ev至5.5ev,例如,5.2ev、5.3ev或5.4ev。第二功函数层223的材料为TiN、TaN、TaSiN、TiSiN、TaAlN或TiAlN中的一种或几种;所述第二金属体层224的材料为Al、Cu、Ag、Au、Pt、Ni、Ti或W。
本实施例中,第二功函数层223的材料为TiN,第二金属体层224的材料为Al。第二金属栅极与基底200之间还形成有第二栅介质层221。
参考图7,对所述第二金属栅极表面进行氮化处理,将部分厚度的第二金属栅极转化为金属氮化层225,且在氮化处理过程中,部分第一伪栅212转化为半导体氮化层300。
本实施例中,将第二金属栅极中部分厚度的第二金属体层224转化为金属氮化层225。
后续会形成覆盖于第二金属体层224表面的初始硬掩膜层,然后采用干法刻蚀工艺刻蚀去除位于第二金属体层224表面的初始硬掩膜层,形成位于第三区域III的硬掩膜层,所述干法刻蚀的刻蚀气体包括Cl2;在刻蚀初始硬掩膜层之后,第二金属体层224表面将暴露在刻蚀环境中,使得Cl2进入第二金属体层224内,造成第二金属体层224中将发生电化学反应而被腐蚀。
为此,本实施例在第二金属体层224表面形成金属氮化层225,所述金属氮化层225能够阻挡Cl2进入第二金属体层224内,从而防止第二金属体层224被腐蚀。
第二金属体层224的材料为铜时,形成的金属氮化层225的材料为氮化铜。本实施例中,第二金属体层224的材料为铝,形成的金属氮化层225的材料为氮化铝。
本实施例中,采用N2和NH3进行所述氮化处理,所述氮化处理的处理温度为300摄氏度至1000摄氏度,例如为500摄氏度、600摄氏度或800摄氏度。
若形成的金属氮化层225的厚度过薄,则在后续的刻蚀工艺过程中金属氮化层225容易被刻蚀去除,起不到保护第二金属体层224的作用;若形成的金属氮化层225的厚度过厚,则剩余第二金属体层224的厚度过薄,导致第二金属栅极的性能变差。
为此,本实施例中形成的金属氮化层225的厚度为10埃至100埃。
由于第一伪栅212暴露在氮化处理环境中,因此N2和NH3与第一伪栅212相接触;本实施例中第一伪栅212的材料为多晶硅,因此在氮化处理过程中部分厚度的第一伪栅212转化为半导体氮化层300,所述半导体氮化层300的材料为氮化硅。本实施例中半导体氮化层300的材料中不含氧,使得后续在刻蚀去除半导体氮化层300时,刻蚀工艺对半导体氮化层300与层间介质层201具有较高的刻蚀选择性,避免刻蚀去除半导体氮化层300的工艺对层间介质层201造成损伤。
在其他实施例中,也可以采用N2O和NH3进行氮化处理,相应的形成的半导体氮化层的材料为含氧的氮化硅。
参考图8,在所述第三区域III基底200上、半导体氮化层300表面、金属氮化层225表面、以及层间介质层201表面形成初始硬掩膜层202。
本实施例中,所述第三区域III基底200被层间介质层201覆盖,因此第三区域III的初始硬掩膜层202位于第三区域III的层间介质层201表面。
后续采用干法刻蚀工艺,刻蚀去除位于第一区域I和第二区域II的初始硬掩膜层202,暴露出半导体氮化层300表面以及金属氮化层225表面,形成位于第三区域III基底200上的硬掩膜层。所形成的硬掩膜层用作后续刻蚀去除第二伪栅212的掩膜,且起到保护第三区域III的作用。
由于后续形成的硬掩膜层除会暴露出半导体氮化层300表面、金属氮化层225表面外,还会暴露出第一区域I和第二区域II的层间介质层201表面,因此要求初始硬掩膜层202的材料与层间介质层201材料之间的刻蚀选择性高。
本实施例中初始硬掩膜层202的材料为金属硬掩膜材料,初始硬掩膜层202的材料为TiN或TaN。
若初始硬掩膜层202的厚度过薄,则后续在刻蚀去除半导体氮化层300和第一伪栅212的过程中,第一伪栅212还未被全部刻蚀去除时硬掩膜层已经消失;若初始硬掩膜层202的厚度过厚,则后续刻蚀初始硬掩膜层202形成硬掩膜层所需的时间过长。
因此,在一个具体实施例中,初始硬掩膜层202的材料为TiN,初始硬掩膜层202的厚度为50埃至500埃。
参考图9,采用干法刻蚀工艺刻蚀所述初始硬掩膜层202(参考图8),形成位于第三区域III基底200上的硬掩膜层203,所述硬掩膜层203暴露出半导体氮化层300表面、金属氮化层225表面、以及第一区域I和第二区域II层间介质层201表面。
本实施例由于第三区域III基底200表面形成有层间介质层201,则刻蚀形成的硬掩膜层203位于第三区域III层间介质层201表面。
具体的,在初始硬掩膜层202表面形成图形化的光刻胶层204;以所述图形化的光刻胶层204为掩膜,刻蚀去除位于半导体氮化层300表面、金属氮化层225表面、以及第一区域I和第二区域II层间介质层201表面的初始硬掩膜层202,形成位于第三区域III层间介质层201表面的硬掩膜层203。
所述干法刻蚀工艺的刻蚀气体包括Cl2。且由于在刻蚀形成硬掩膜层202的工艺过程中,第二金属体层224表面被金属氮化层225覆盖,从而阻挡Cl2进入第二金属体层224内,避免第二金属体层224内发生电化学反应而被腐蚀。
并且,本实施例中干法刻蚀工艺为同步脉冲刻蚀工艺,采用同步脉冲刻蚀工艺刻蚀所述初始硬掩膜层202,使得刻蚀工艺对初始硬掩膜层202与金属氮化层225之间具有较大的刻蚀选择比。因此在所述金属氮化层225表面被暴露出来后,所述干法刻蚀工艺对金属氮化层225的刻蚀速率非常小甚至为零,使得与干法刻蚀之前相比,干法刻蚀后的金属氮化层225的厚度几乎保持不变,从而有效的避免第二金属体层224表面暴露在干法刻蚀环境中。
同时,由于在形成硬掩膜层203之后,第二金属体层224表面仍具有足够厚度的金属氮化层225,从而避免在后续刻蚀第一伪栅212过程中金属氮化层225被刻蚀去除,避免第二金属体层224暴露在刻蚀第一伪栅212环境中。
在一个具体实施例中,所述同步脉冲刻蚀工艺的工艺参数为:Cl2流量为50sccm至500sccm,O2流量为0sccm至100sccm,He流量为50sccm至500sccm,提供源功率为100瓦至2000瓦,源功率占空比为10%至80%,偏置功率为0瓦至200瓦,偏置功率占空比为10%至80%,脉冲频率为100赫兹至10千赫兹。其中,占空比指的是高电平(即高电平段)在一个脉冲周期中所占的比例。
在形成所述硬掩膜层203之后,去除图形化的光刻胶层204。
参考图10,以所述硬掩膜层203为掩膜,采用干法刻蚀工艺刻蚀去除半导体氮化氮化层300(参考图9),所述干法刻蚀工艺的刻蚀气体包括H2和含氟气体。
所述含氟气体为CF4、CHF3或CF3I,本实施例中所述含氟气体为CF3I。
本实施例中,半导体氮化层300的材料为氮化硅,层间介质层201的材料为氧化硅
若采用常规刻蚀去除第一伪栅212的工艺来刻蚀去除半导体氮化层300,所述常规刻蚀工艺对多晶硅(即第一伪栅212材料)与氧化硅(即层间介质层201材料)具有较高的刻蚀选择性,而对氮化硅(即半导体氮化层300材料)与氧化硅的刻蚀选择性较差。因此,若采用常规刻蚀工艺刻蚀去除半导体氮化层300以及剩余第一伪栅212,则刻蚀去除半导体氮化层300所需的时间较长,在刻蚀去除半导体氮化层300过程中会对层间介质层201造成较大程度的刻蚀,使得层间介质层201厚度明显减少,影响半导体器件的性能。
为此,本实施例中刻蚀去除半导体氮化层300的刻蚀气体包括H2。通过改变H2的流量,使刻蚀工艺对半导体氮化层300和层间介质层201具有较大的刻蚀选择比。具体的,在刻蚀半导体氮化层300过程中,H2提供的氢离子与部分氟离子结合形成氟化氢,使得轰击层间介质层201的氟离子的量减少,从而使得刻蚀工艺对层间介质层201的刻蚀速率减小;而H2对半导体氮化层300的刻蚀速率的影响较小,从而使刻蚀工艺对半导体氮化层300和层间介质层201的刻蚀选择比增加。并且,本实施例中刻蚀去除半导体氮化层300的刻蚀气体还包括O2,在加入O2之后,不仅能够使的层间介质层201的损失更少,所述O2的加入还有利于提高刻蚀工艺对半导体氮化层300的刻蚀速率,从而进一步提高刻蚀工艺对半导体氮化层300和层间介质层201的刻蚀选择比。
若刻蚀去除半导体氮化层300时H2流量过小,则刻蚀工艺对半导体氮化层300和层间介质层201的刻蚀选择性较差;若刻蚀去除半导体氮化层300时H2流量过大,相应刻蚀工艺对半导体氮化层300和层间介质层201的刻蚀选择性也较差。为此本实施例中,刻蚀去除半导体氮化层300时,H2流量为10sccm至15sccm,刻蚀工艺对半导体氮化层300和层间介质层201的刻蚀选择比大于等于5,例如,H2流量为11sccm、12sccm或13sccm。
采用中性粒子束(neutral beam)刻蚀工艺刻蚀去除所述半导体氮化层300,有利于进一步提高刻蚀工艺对半导体氮化层300和层间介质层201的刻蚀选择比。中性粒子束刻蚀工艺提供的偏置功率不宜过低,否则中性粒子束具有的能量将低于Si-N键能,刻蚀工艺难以刻蚀半导体氮化层300;并且,中性粒子束刻蚀工艺提供的偏置功率也不宜过高,否则中性粒子束具有的能量将高于Si-O键键能,刻蚀工艺对层间介质层201造成刻蚀。为此,本实施例中,中性粒子束刻蚀工艺的偏置功率为10瓦至40瓦,例如为20瓦或30瓦。
在一个具体实施例中,所述中性粒子束刻蚀工艺的工艺参数为:CF3I流量为10sccm至50sccm,O2流量为1sccm至10sccm,H2流量为10sccm至50sccm,提供源功率为1000瓦至2000瓦,提供偏置功率为10瓦至40瓦。
参考图11,继续以所述硬掩膜层203为掩膜,采用干法刻蚀工艺刻蚀去除剩余第一伪栅212(参考图10),在所述第一区域I层间介质层201内形成第一开口205,采用含氟气体和H2刻蚀去除剩余第一伪栅212。
所述刻蚀去除剩余第一伪栅212的工艺刻蚀的材料为多晶硅,而多晶硅与氧化硅之间的刻蚀选择性好;当刻蚀去除剩余第一伪栅212时,即使H2流量为0,所述刻蚀工艺对第一伪栅212的刻蚀速率也将很大,使得刻蚀工艺对第一伪栅212和层间介质层201仍有较高刻蚀选择比。为此,本实施例中刻蚀去除剩余第一伪栅212时H2流量小于刻蚀去除半导体氮化层300时H2流量。
并且,若刻蚀去除第一伪栅212时H2流量过高,则H2会对刻蚀去除剩余第一伪栅212的刻蚀速率造成不良影响,导致刻蚀工艺对第一伪栅212的刻蚀速率过小,刻蚀工艺对剩余第一伪栅212和层间介质层201的刻蚀选择性变差。为此,本实施例刻蚀去除剩余第一伪栅212时H2流量不宜过大。
综合上述分析,本实施例中刻蚀去除剩余第一伪栅212时H2流量为2sccm至5sccm,例如H2流量为3sccm或4sccm。
为了进一步避免刻蚀工艺对层间介质层201造成刻蚀,刻蚀去除剩余第一伪栅212的刻蚀气体还包括O2。采用等离子体刻蚀工艺或中性粒子束刻蚀工艺刻蚀去除所述剩余第一伪栅212。
本实施例中,采用中性粒子束刻蚀工艺刻蚀去除所述剩余第一伪栅212,采用中性粒子束刻蚀工艺刻蚀去除所述剩余第一伪栅212的工艺参数为:CF3I流量为10sccm至50sccm,O2流量为1sccm至10sccm,H2流量为2sccm至5sccm,提供源功率为1000瓦至2000瓦,提供偏置功率为50瓦至100瓦由于前述在形成硬掩膜层203之后,第二金属体层224表面仍具有较厚的金属氮化层225,因此在刻蚀所述第一伪栅212过程中,金属氮化层225能够起到保护第二金属体层224的作用,防止第二金属体层224暴露在刻蚀第一伪栅212的刻蚀环境中,从而避免所述第二金属体层224受到刻蚀损伤,使得第二金属体层224保持较高的性能。
在形成所述第一开口205之后,去除硬掩膜层203。
参考图12,采用CF4气体对所述第一开口205进行刻蚀后处理(PET,Post EtchTreatment)。
前述在刻蚀形成第一开口205过程会形成刻蚀副产物,部分刻蚀副产物会离开刻蚀腔室,而还有部分刻蚀副产物在重力作用下会附着在第一开口205底部和侧壁表面。若后续直接在第一开口205内形成第一金属栅极,则附着的刻蚀副产物会对第一金属栅极性能造成不良影响。
为此,本实施例在形成第一金属栅极之前,对第一开口205进行刻蚀后处理,刻蚀去除第一开口205内的刻蚀副产物。
本实施例的刻蚀后处理过程中,要求刻蚀后处理工艺对金属氮化层225的刻蚀速率较小,使得在刻蚀后处理之后,仍有较厚厚度的金属氮化层225覆盖于第二金属体层224表面,避免第二金属体层224暴露在外界环境中。
在刻蚀后处理过程中,向反应腔室内提供CF4,还提供Ar,反应腔室具有一定的压强,还需要提供射频源功率。
若反应腔室压强过低,则刻蚀后处理对金属氮化层225的刻蚀速率过大,为此本实施例中反应腔室压强为0.2托至1托,例如为0.4托、0.6托至0.8托。
若提供的射频源功率过小,则刻蚀后处理去除第一开口内的刻蚀副产物的能力低;若提供的射频源功率过大,则刻蚀后处理对金属氮化层225的刻蚀速率也相对变大。为此,本实施例中提供射频源功率为50瓦至200瓦,例如为100瓦或150瓦。
在一个具体实施例中,刻蚀后处理的工艺参数为:反应腔室压强为0.2托至1托,提供射频源功率为50瓦至200瓦,还向反应腔室内通入Ar,其中,Ar与CF4的气体流量比值为0至0.3,工艺时长为10秒至600秒。
参考图13,形成填充满所述第一开口205(参考图12)的第一金属栅极。
本实施例中,第一区域I为NMOS区域,为了改善NMOS管的第一金属栅极的功函数,所述第一金属栅极包括:位于第一开口205底部和侧壁表面的第一功函数层213;位于第一功函数层213表面且填充满所述第一开口205的第一金属体层214,且所述第一金属体层214顶部与第一区域I层间介质层201顶部齐平。
所述第一功函数层213的材料功函数范围为3.9ev至4.5ev,例如为4ev、4.1ev或4.3ev。所述第一功函数层213的材料为TiN、Mo、MoN或AlN;所述第一金属体层214的材料为Al、Cu、Ag、Au、Pt、Ni或Ti。
本实施例中,所述第一功函数层213的材料为MoN,第一金属体层214的材料为Al,第一金属体层214与基底200之间形成有第一栅介质层211。
在一个具体实施例中,形成所述第一金属栅极的工艺步骤包括:在所述第一开口205底部和侧壁表面形成第一功函数层213,且所述第一功函数层213还覆盖于层间介质层201表面以及金属氮化层225表面;在所述第一功函数层213表面形成第一金属体层214,所述第一金属体层214填充满第一开口205;采用化学机械研磨工艺,研磨去除高于第一区域I层间介质层201表面的第一金属体层214以及第一功函数层213。
在研磨过程中,由于第二金属体层224表面形成有金属氮化层225,所述金属氮化层225能够防止研磨工艺对第二金属体层224造成损伤,从而使得第二金属体层224保持良好的性能。
由于本实施例中第二金属体层224始终被金属氮化层225所覆盖,避免第二金属体层224被腐蚀或受到损伤,为此第二区域II的PMOS管的电学性能良好,从而使得形成的半导体器件具有良好的电学性能。
同时,由于本实施例中在刻蚀去除半导体氮化层以及剩余第一伪栅过程中,通过改变刻蚀气体中H2的流量,使得刻蚀工艺对半导体氮化层与层间介质层具有较大刻蚀选择比,刻蚀工艺对剩余第一伪栅与层间介质层具有较大刻蚀选择比,避免干法刻蚀工艺对层间介质层造成损失,进一步提高半导体器件的电学性能。
在其他实施例中,也可以先刻蚀去除第一伪栅、形成第一金属栅极,然后将部分厚度的第一金属栅极转化为金属氮化层,将部分厚度的第二伪栅转化为半导体氮化层;然后进行刻蚀去除半导体氮化层、刻蚀去除剩余第二伪栅、形成第二金属栅极的工艺步骤。
虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (20)
1.一种半导体器件的形成方法,其特征在于,包括:
提供包括第一区域、第二区域和第三区域的基底,所述第一区域部分基底上形成有第一伪栅,所述第二区域部分基底上形成有第二金属栅极,所述第一区域和第二区域基底表面形成有层间介质层,且所述层间介质层还覆盖于第一栅极侧壁表面和第二金属栅极侧壁表面;
对所述第二金属栅极表面进行氮化处理,将部分厚度的第二金属栅极转化为金属氮化层,且在氮化处理过程中,部分第一伪栅转化为半导体氮化层;
在所述第三区域基底上形成硬掩膜层,所述硬掩膜层暴露出半导体氮化层表面、以及第一区域和第二区域层间介质层表面;
以所述硬掩膜层为掩膜,采用含氟气体和H2刻蚀去除半导体氮化层以及剩余第一伪栅,在所述第一区域层间介质层内形成第一开口;
形成填充满所述第一开口的第一金属栅极。
2.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述含氟气体为CF4、CHF3或CF3I;所述刻蚀去除半导体氮化层以及剩余第一伪栅的气体还包括O2。
3.根据权利要求1所述的半导体器件的形成方法,其特征在于,采用N2和NH3进行所述氮化处理;所述氮化处理的处理温度为300摄氏度至1000摄氏度。
4.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述第一伪栅的材料为多晶硅;所述半导体氮化层的材料为氮化硅;所述层间介质层的材料为氧化硅。
5.根据权利要求4所述的半导体器件的形成方法,其特征在于,所述刻蚀去除半导体氮化层时H2流量为10sccm至50sccm。
6.根据权利要求4所述的半导体器件的形成方法,其特征在于,采用中性粒子束刻蚀工艺刻蚀去除所述半导体氮化层。
7.根据权利要求6所述的半导体器件的形成方法,其特征在于,所述中性粒子束刻蚀工艺的工艺参数为:CF3I流量为10sccm至50sccm,O2流量为1sccm至10sccm,H2流量为10sccm至50sccm,提供源功率为1000瓦至2000瓦,提供偏置功率为10瓦至40瓦。
8.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述刻蚀去除剩余第一伪栅时H2流量为2sccm至5sccm。
9.根据权利要求8所述的半导体器件的形成方法,其特征在于,采用等离子体刻蚀工艺或中性粒子束刻蚀工艺刻蚀去除所述剩余第一伪栅。
10.根据权利要求9所述的半导体器件的形成方法,其特征在于,采用中性粒子束刻蚀工艺刻蚀去除所述剩余第一伪栅的工艺参数为:CF3I流量为10sccm至50sccm,O2流量为1sccm至10sccm,H2流量为2sccm至5sccm,提供源功率为1000瓦至2000瓦,提供偏置功率为50瓦至100瓦。
11.根据权利要求1所述的半导体器件的形成方法,其特征在于,形成所述硬掩膜层的工艺步骤包括:在所述第三区域基底上、半导体氮化层表面、金属氮化层表面、以及层间介质层表面形成初始硬掩膜层;采用干法刻蚀工艺刻蚀所述初始硬掩膜层,暴露出半导体氮化层表面、金属氮化层、以及第一区域和第二区域层间介质层表面,形成所述硬掩膜层。
12.根据权利要求11所述的半导体器件的形成方法,其特征在于,所述刻蚀初始硬掩膜层的刻蚀气体包括Cl2;所述初始硬掩膜层的材料为TiN或TaN。
13.根据权利要求12所述的半导体器件的形成方法,其特征在于,采用同步脉冲刻蚀工艺刻蚀所述初始硬掩膜层;所述同步脉冲刻蚀工艺的工艺参数为:Cl2流量为50sccm至500sccm,O2流量为0sccm至100sccm,He流量为50sccm至500sccm,提供源功率为100瓦至2000瓦,源功率占空比为10%至80%,偏置功率为0瓦至200瓦,偏置功率占空比为10%至80%,脉冲频率为100赫兹至10千赫兹。
14.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述第二金属栅极包括:第二功函数层以及位于第二功函数层表面的第二金属体层,且所述第二金属体层与第二区域层间介质层顶部齐平。
15.根据权利要求14所述的半导体器件的形成方法,其特征在于,将所述部分厚度的第二金属栅极转化为金属氮化层的方法为:将部分厚度的第二金属体层转化为金属氮化层。
16.根据权利要求14所述的半导体器件的形成方法,其特征在于,所述第二金属体层的材料包括铜、铝或钨;所述第二金属体层的材料为铝时,所述金属氮化层的材料为氮化铝。
17.根据权利要求1所述的半导体器件的形成方法,其特征在于,在形成所述第一开口之后、形成所述第一金属栅极之前,还包括步骤:采用CF4气体对第一开口进行刻蚀后处理;所述刻蚀后处理的工艺参数为:反应腔室压强为0.2托至1托,提供射频源功率为50瓦至200瓦,还向反应腔室内通入Ar,其中,Ar与CF4的气体流量比值为0至0.3,工艺时长为10秒至600秒。
18.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述第一金属栅极包括:位于第一开口底部和侧壁表面的第一功函数层;位于第一功函数层表面且填充满所述第一开口的第一金属体层,且所述第一金属体层顶部与第一区域层间介质层顶部齐平。
19.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述第一金属栅极与基底之间形成有第一栅介质层;所述第二金属栅极与基底之间形成有第二栅介质层。
20.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述第一区域为NMOS区域或PMOS区域;所述第二区域为NMOS区域或PMOS区域,且所述第一区域与第二区域的区域类型不同。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510009338.8A CN105826258B (zh) | 2015-01-08 | 2015-01-08 | 半导体器件的形成方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510009338.8A CN105826258B (zh) | 2015-01-08 | 2015-01-08 | 半导体器件的形成方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105826258A CN105826258A (zh) | 2016-08-03 |
CN105826258B true CN105826258B (zh) | 2018-10-16 |
Family
ID=56514053
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510009338.8A Active CN105826258B (zh) | 2015-01-08 | 2015-01-08 | 半导体器件的形成方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105826258B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102569394A (zh) * | 2010-12-29 | 2012-07-11 | 中芯国际集成电路制造(北京)有限公司 | 晶体管及其制作方法 |
CN102683282A (zh) * | 2011-03-10 | 2012-09-19 | 联华电子股份有限公司 | 具有金属栅极的半导体元件的制作方法 |
CN103094209A (zh) * | 2011-10-28 | 2013-05-08 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的制作方法 |
CN103426928A (zh) * | 2012-05-14 | 2013-12-04 | 三星电子株式会社 | 半导体器件和该器件的制造方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7148548B2 (en) * | 2004-07-20 | 2006-12-12 | Intel Corporation | Semiconductor device with a high-k gate dielectric and a metal gate electrode |
US8202773B2 (en) * | 2008-08-29 | 2012-06-19 | Texas Instruments Incorporated | Engineered oxygen profile in metal gate electrode and nitrided high-k gate dielectrics structure for high performance PMOS devices |
-
2015
- 2015-01-08 CN CN201510009338.8A patent/CN105826258B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102569394A (zh) * | 2010-12-29 | 2012-07-11 | 中芯国际集成电路制造(北京)有限公司 | 晶体管及其制作方法 |
CN102683282A (zh) * | 2011-03-10 | 2012-09-19 | 联华电子股份有限公司 | 具有金属栅极的半导体元件的制作方法 |
CN103094209A (zh) * | 2011-10-28 | 2013-05-08 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的制作方法 |
CN103426928A (zh) * | 2012-05-14 | 2013-12-04 | 三星电子株式会社 | 半导体器件和该器件的制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN105826258A (zh) | 2016-08-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9761684B2 (en) | Method and structure for metal gates | |
US20210358816A1 (en) | Replacement Gate Process for Semiconductor Devices | |
CN108010884B (zh) | 半导体结构及其形成方法 | |
TW201916366A (zh) | 半導體裝置 | |
CN107346783B (zh) | 半导体结构及其制造方法 | |
CN107731737A (zh) | 半导体结构的形成方法 | |
CN106952908B (zh) | 半导体结构及其制造方法 | |
CN105990114B (zh) | 半导体器件的形成方法 | |
CN104183477B (zh) | 一种制作半导体器件的方法 | |
CN107275213B (zh) | 半导体结构的制造方法 | |
CN106876335B (zh) | 半导体结构的制造方法 | |
TWI671805B (zh) | 半導體元件及其製作方法 | |
CN106935503A (zh) | 半导体器件的形成方法 | |
CN107591363B (zh) | 半导体器件的形成方法 | |
CN106876273B (zh) | 半导体结构的制造方法 | |
CN111106158B (zh) | 半导体结构及其形成方法 | |
CN105826258B (zh) | 半导体器件的形成方法 | |
CN105826260B (zh) | 半导体器件的形成方法 | |
CN108574009B (zh) | 鳍式场效应管及其形成方法 | |
CN106653693B (zh) | 改善核心器件和输入输出器件性能的方法 | |
CN105826177B (zh) | 半导体器件的形成方法 | |
CN105826256B (zh) | Cmos晶体管的形成方法 | |
CN105826262B (zh) | 半导体器件的形成方法 | |
CN105826259B (zh) | 半导体器件的形成方法 | |
CN108257918A (zh) | 半导体结构及其形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |