CN105723646A - 汇点传送时钟产生装置和使用产生的传送时钟的传送方法 - Google Patents

汇点传送时钟产生装置和使用产生的传送时钟的传送方法 Download PDF

Info

Publication number
CN105723646A
CN105723646A CN201480057388.7A CN201480057388A CN105723646A CN 105723646 A CN105723646 A CN 105723646A CN 201480057388 A CN201480057388 A CN 201480057388A CN 105723646 A CN105723646 A CN 105723646A
Authority
CN
China
Prior art keywords
clock
data
numerically
controlled oscillator
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201480057388.7A
Other languages
English (en)
Inventor
金泰禛
申大中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
DOESTEK
Original Assignee
DOESTEK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020130124877A external-priority patent/KR101539438B1/ko
Priority claimed from KR1020130125481A external-priority patent/KR101427332B1/ko
Priority claimed from KR1020140100640A external-priority patent/KR101512451B1/ko
Application filed by DOESTEK filed Critical DOESTEK
Publication of CN105723646A publication Critical patent/CN105723646A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0087Preprocessing of received signal for synchronisation, e.g. by code conversion, pulse generation or edge detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals

Abstract

本发明涉及半导体装置,尤其涉及在没有基准时钟的情况下在汇点中产生传送时钟的装置以及使用所产生的传送时钟将数据从汇点传送到源的方法。根据本发明一方面的汇点通过在没有基准时钟的情况下产生传送时钟来传送返回数据。该汇点可以包括:接收器,其用于使用从源接收到的数据信号的接收时钟和恢复后时钟之间的相位差产生数字控制振荡器码,并且使用由所产生的数字控制振荡器码恢复的恢复后时钟从数据信号恢复数据;以及传送器,其用于利用具有锁定到接收时钟的恢复后时钟的数字控制振荡器码产生传送时钟,并且当从源接收到返回数据请求标识符时使用传送时钟将返回数据传送到源。

Description

汇点传送时钟产生装置和使用产生的传送时钟的传送方法
技术领域
本发明涉及半导体装置,尤其涉及在没有基准时钟的情况下在汇点(sink)中产生传送时钟的装置以及使用所产生的传送时钟将数据从汇点传送到源的方法。
背景技术
目前,源以增加的数据传送速度同时传送时钟和数据,并且汇点恢复并使用该时钟。在这种高速通信方法中,汇点的时钟数据恢复(clockdatarecovery,CDR)负责恢复时钟和对准恢复后时钟的相位。尽管从源到汇点的高速数据传送是可以的,但是源和汇点通过一个或多个单向信道通信。一些通信方法包括从汇点向源传送数据的单向信道或者在源和汇点之间的双向信道。然而,双向信道的数据传送速度与单向信道的数据传送速度相比相对较低。此外,源和汇点二者必须都包括产生用于双向数据传送的附加传送时钟的配置。尽管通常向源提供基准时钟,但是经常不确定基准时钟是否被提供给汇点。因此,在产生汇点时,汇点设计必须为缺失基准时钟做准备。此外,如果信道数量增加,则有效地安排大量的信道变得困难。
美国专利7,263,153号和美国专利7,839,965号公开了相关技术。
发明内容
可以将单向信道用作双向信道。当需要从汇点向源传送数据时,可以将单向信道用作双向信道来传送数据。这样,可以在汇点中不引入复杂配置的情况下提供传送时钟。
当单向信道被用作双向信道时,可简化汇点和源之间的传送方法。当从汇点向源传送数据时,只通过相位匹配而不需要时钟恢复处理就可以传输数据。
根据本发明一方面的汇点通过在没有基准时钟的情况下产生传送时钟来传送返回数据。该汇点可以包括:接收器,其用于通过使用从源接收到的数据信号的接收时钟和恢复后时钟之间的相位差产生数字控制振荡器码,并且使用由所产生的数字控制振荡器码恢复的恢复后时钟从数据信号恢复数据;以及传送器,其用于利用具有锁定到接收时钟的恢复后时钟的数字控制振荡器码,产生传送时钟,并且当从所述源接收到返回数据请求标识符时使用所述传送时钟将返回数据传送到所述源。
所述接收器可以包括:数字相位检测器,其用于检测从所述源接收到的所述数据信号的所述接收时钟和所述恢复后时钟之间的相位差;时间-数字转换器,其用于使用由所述数字相位检测器检测到的相位差产生所述数字控制振荡器码;以及第一数字控制振荡器,其用于使用所述数字控制振荡器码输出所述恢复后时钟。
所述接收器可以包括:线性相位检测器,其用于检测从所述源接收到的所述数据信号的所述接收时钟和所述恢复后时钟之间的相位差;充电泵,其用于将所述线性相位检测器检测到的相位差转换为控制电压;模拟-数字转换器,其用于将所述控制电压转换为所述数字控制振荡器码;以及第一数字控制振荡器,其用于使用所述数字控制振荡器码输出所述恢复后时钟。
所述传送器可以包括:第二数字控制振荡器,其用于使用所述数字控制振荡器码输出所述传送时钟;以及串行器,其用于使用所述传送时钟将所述返回数据串行化。
所述汇点可以进一步包括锁定检测器,所述锁定检测器用于比较所述接收时钟与所述恢复后时钟,并且输出指示所述第一数字控制振荡器是否被锁定的锁定检测信号。
所述返回数据可以包括报头(header)和选项数据,并且可以进一步包括迷你训练模式。所述返回数据可以是无返回数据标识符。
从所述源接收到的所述数据信号和所述返回数据可以通过同一信道来传送。
根据本发明的另一方面,一种在使用基准时钟传送数据的源和在没有基准时钟的情况下通过产生传送时钟来传送数据的汇点之间传送数据的方法,包括:使用从所述源接收到的数据信号的接收时钟输出所述传送时钟,所述传送时钟由包括在所述汇点的传送器中的数字控制振荡器输出;以及当从所述源接收到返回数据请求标识符时,改变所述源和所述汇点之间数据传送的方向并且使用所述传送时钟将返回数据传送到所述源。
通过使用从所述源接收到的数据信号的接收时钟来输出所述传送时钟可以包括:使用从所述源接收到的所述数据信号的接收时钟和恢复后时钟之间的相位差产生数字控制振荡器码;使用所述数字控制振荡器码输出所述恢复后时钟,所述恢复后时钟由包括在所述汇点的接收器中的数字控制振荡器输出;比较所述接收时钟与所述恢复后时钟,并且判断包括在所述汇点的接收器中的所述数字控制振荡器是否被锁定;以及当包括在所述汇点的接收器中的所述数字控制振荡器被锁定时,将所述数字控制振荡器码提供给包括在所述汇点的传送器中的所述数字控制振荡器。
所述返回数据可以在返回数据传送区间传送,并且可以包括迷你训练模式。所述返回数据可以包括报头和选项数据。此外,所述返回数据可以包括无返回数据标识符。
所述返回数据请求标识符可以包括传送完成标识符。
所述返回数据可以具有可变大小。
所述方法可以进一步包括:在当从所述源接收到返回数据请求标识符时改变所述源和所述汇点之间数据传送的方向并使用所述传送时钟将所述返回数据传送到所述源之后,当所述返回数据的传送完成时,将传送完成标识符传送到所述源。
根据以上概括的本发明,可以将单向信道用作双向信道。当需要从汇点向源传送数据时,可以通过将单向信道用作双向信道来传送数据。这样,可以在汇点中不引入复杂配置的情况下提供传送时钟。
当单向信道被用作双向信道时,可以简化汇点和源之间的传送方法。尽管汇点不传送传送时钟,当从汇点向源传送数据时也可以省略恢复时钟的步骤,并且可以只通过相位匹配来传输数据。
附图说明
下面参考附图中示出的特定实施例描述本发明。为了帮助理解本发明,在所有附图中用相同的附图标记标注相同的元件。附图中示出的配置仅是用于示出和描述本发明的实施例,并且决不限制本发明的范围。
图1示出源和汇点配置的实施例。
图2示出用于产生汇点时钟的装置的实施例。
图3示出用于产生汇点时钟的装置的另一个实施例。
图4示出用于产生汇点时钟的装置的又一个实施例。
图5示出图2至图4中所示的用于产生时钟的装置的操作实施例。
图6示出用于产生汇点时钟的装置的另一个实施例。
图7示出图6中所示的用于产生时钟的装置的操作实施例。
图8和图9示出图2至图4和图6中所示的传送时钟配置器的实施例。
图10示出用于产生汇点时钟的装置的另一个实施例。
图11示出用于产生汇点时钟的装置的另一个实施例。
图12示出图10和图11中所示的模拟-数字转换器的实施例。
图13是示出源和汇点之间数据传送的实施例的流程图。
图14、图15、图16和图17示出在源和汇点之间传送的数据信号的结构。
图18示出迷你训练模式。
具体实施方式
由于本发明可以存在各种变换和实施例,所以将参照附图详细示出并描述特定实施例。然而,这决不是将本发明局限于特定实施例,并且应当理解为本发明的技术思想和范围覆盖所有变换、等同物和替换。
图1示出源和汇点配置的实施例。
源和汇点通过信道相互电连接,并且源向汇点传送数据信号。源通过单信道以高速度传送数据信号,并且汇点使用从数据信号恢复的时钟产生传送时钟并且使用所产生的传送时钟向源传送返回数据。
源和汇点每个都包括传送器和接收器。源的接收器和汇点的接收器每个都是用于从数据信号恢复时钟和数据的时钟和数据恢复(CDR),并且汇点的传送器产生与CDR恢复的时钟的频率基本相同频率的传送时钟。源的接收器能够从返回数据恢复数据和/或时钟。由于用于传送数据信号的时钟和传送时钟基本相同,所以源可以具有省略或简化的时钟恢复处理。
返回数据在没有数据从源传送的时间窗(因此,以下称为“返回数据传送区间”)中从汇点传送到源。当源通知汇点数据信号传送完成时或者在源请求汇点传送返回数据时,返回数据传送区间开始。当汇点通知源返回数据传送完成时或者当汇点通知源没有返回数据要传送时,返回数据传送区间结束。在返回数据传送区间期间,信道中数据传送的方向被改变,使得只有汇点可以传送数据。尽管取决于应用,但是在源和汇点之间传输数据信号时,返回数据传送区间可以至少出现一次。返回数据传送区间的长度根据返回数据的大小而不同。
返回数据传送区间与传送数据信号的区间相比相对较短。然而,通过将返回数据的大小配置为小于返回数据传送区间,可以同时双向通信而不影响源和汇点之间的数据传输效率。即使返回数据大于返回数据传送区间,也可以使用接下来的返回数据传送区间分开传送返回数据,从而几乎不影响源和汇点之间的数据传送效率。此外,如果返回数据大于返回数据传送区间,则可以提高数据传送速度。
图2示出用于产生汇点时钟的装置的实施例。
参考图2,汇点主要由接收器100和传送器300构成,并且通过双向接口可通信地与源电连接。接收器100使用接收时钟和从源接收到的数据信号的恢复后时钟之间的相位差产生数字控制振荡器码,并且使用由所产生的数字控制振荡器码恢复的恢复后时钟,从数据信号恢复数据。传送器300使用该数字控制振荡器码产生传送时钟,其中恢复后时钟锁定到接收时钟,并且使用传送时钟将返回数据传送到源。
用于产生汇点时钟的装置包括数字相位检测器110、时间-数字转换器120、第一数字控制振荡器130、锁定检测器140、传送时钟配置器200和第二数字控制振荡器310。
数字相位检测器110检测接收时钟和恢复后时钟之间的相位差。通过比较经由双向接口输入的数据信号的接收时钟的相位与使用接收时钟恢复的时钟的相位,输出检测到的相位差以指示恢复后时钟的相位落后于接收时钟还是领先于接收时钟。在此,数据信号可以包括主训练模式和迷你训练模式中的至少一个。数字信号检测器110可以是非线性检测器,例如,亚历山大相位检测器、过采样相位检测器或者开关式(Bang-Bang)相位检测器。与比较恢复后时钟的相位差与输入数据信号并产生宽度与相位差成比例的上信号脉冲(UP)和下信号脉冲(DN)的线性相位检测器相比,非线性相位检测器可以忽略与相位误差的大小有关的信息,并且输出相位误差的极性。
时间-数字转换器120连接到数字相位检测器110的输出端,并且将检测到的相位差转换为数字控制振荡器码。例如,检测到的相位差可以用各种形式输出,如UP/DN、Early/Late和Error/Ref,以表明恢复后时钟的相位领先于还是落后于接收时钟的相位,并且时间-数字转换器120将检测到的相位差转换为数字控制振荡器码,作为具有n位的数字信号,n是自然数。因此,可以连续输出具有不同值的数字控制振荡器码,直到第一数字控制振荡器130被锁定。当第一数字控制振荡器130被锁定时,时间-数字转换器120可以输出恒定的数字控制振荡器码。
第一数字控制振荡器130连接到时间-数字转换器120的输出端,并且输出使用数字控制振荡器码恢复的恢复后时钟。第一数字控制振荡器130具有根据数字控制振荡器码的n位增加或减小的时钟频率。例如,如果使用具有9位的数字控制振荡器码,则数字控制振荡器可以输出具有最多512个不同频率的时钟。
同时,数字控制振荡器可被设计为具有不同配置。例如,可以通过结合数字-模拟转换器配置数字控制振荡器,或者以使用数字输入作为开关直接控制振荡器的输出的方式配置数字控制振荡器。还应当理解,可以使用各种方式实现数字控制振荡器。
锁定检测器140连接到第一数字控制振荡器130的输出端,并且判断第一数字控制振荡器130是否被锁定。锁定检测器140比较接收时钟与由第一数字控制振荡器130恢复的恢复后时钟,以输出表示是否发生锁定的锁定检测信号。例如,如果比较并发现接收时钟的上升沿匹配恢复后时钟的上升沿,则锁定检测器140可以判断为锁定已经发生。在另一个实施例中,锁定检测器140可以通过计数接收时钟和恢复后时钟的上升沿的匹配相位的数量来判断锁定。应当理解,可以使用各种其他方式来判断锁定。
尽管在图2中示出锁定检测器140位于接收器100中,但是锁定检测器140的位置不一定局限于在此所示的位置。此外,尽管示出锁定检测信号直接从锁定检测器140提供给传送时钟配置器200,但是这仅是便于理解的实施例,并且锁定检测信号可以由本身提供或者利用汇点的控制电路(未示出)由控制信号提供。
串并转换器150使用恢复后时钟将通过双向接口输入的串行数据信号并行化。在此,数据信号可以包括返回数据请求标识符REQUEST,源利用REQUEST请求汇点传送返回数据。返回数据请求标识符REQUEST可以包括传送完成标识符DONE,DONE表示源已经完成数据传送。在此,即使还有数据要传送,源也可以向汇点传送返回数据请求标识符REQUEST。并行化后数据被输出到汇点的控制电路。汇点的控制电路不仅处理并行化后数据,而且还控制接收器100、传送时钟配置器200和传送器300的操作。在此,汇点的控制电路利用返回数据请求标识符REQUEST通过传送器300向源传送返回数据。当接收到返回数据请求标识符REQUEST时,汇点的控制电路可以在将返回数据传输到源之后继续接收数据信号。另外,汇点的控制电路还可以在第一次接收到返回数据请求标识符REQUEST时产生返回数据,然后在第二次接收到返回数据请求标识符REQUEST时向源传送返回数据。
传送时钟配置器200位于接收器100和传送器300之间,并且向位于传送器300中的第二数字控制振荡器310提供数字控制振荡器码。传送时钟配置器200可以在从锁定检测器140接收到锁定检测信号时向第二数字控制振荡器310提供数字控制振荡器码。另外,为了防止由传送器300引起的功率损耗或者为了防止由双向接口连接的传送介质中产生噪声,汇点的控制电路可以在接收操作期间关掉传送器300,并且在传送操作期间关掉接收器100。可以由锁定检测信号和来自控制电路的控制信号的结合触发传送时钟配置器200,以向第二数字控制振荡器310提供数字控制振荡器码。将参照图8和图9描述传送时钟配置器200的实施例和操作。
第二数字控制振荡器310提供传送时钟。第二数字控制振荡器310使用与锁定检测信号相对应的数字控制振荡器码输出传送时钟。例如,第二数字控制振荡器310和第一数字控制振荡器130可以具有相同的结构。因此,被配置为使锁定检测信号输出的数字控制振荡器码触发后,第二数字控制振荡器310和第一数字控制振荡器130可以输出相同的时钟。
串行器320将控制电路输入的返回数据串行化并输出。输出的返回数据经由双向接口传送到源。汇点的控制电路将返回数据经由串行器320传送到源。另外,当没有返回数据要传送时,汇点的控制电路经由串行器320向源传送无返回数据标识符NORETURNDATA。在此,可以将表示返回数据传送区间结束的传送完成标识符DONE与返回数据或无返回数据标识符NORETURNDATA一起传送。
双向接口330控制源和汇点之间数据传送的方向。如果从源接收数据信号,则双向接口330停止从汇点向源传送返回数据,而如果从汇点传送返回数据,则停止接收从源到汇点的数据信号。由汇点的控制电路的控制信号确定双向接口330的数据传送方向。在此,由从源接收到的返回数据请求标识符REQUEST来触发汇点的控制电路,以允许双向接口330从汇点向源发送返回数据。另外,当返回数据的传送完成时,汇点的控制电路向源传送传送完成标识符DONE,并且双向接口330允许汇点接收数据信号。与汇点的双向接口的操作类似,源的双向接口也根据返回数据请求标识符REQUEST改变数据传送的方向。
图3示出用于产生汇点时钟的装置的另一个实施例。
参考图3,用于产生汇点时钟的装置包括数字相位检测器110、时间-数字转换器120、第一数字控制振荡器130、锁定检测器140、数字滤波器160、传送时钟配置器200和第二数字控制振荡器310。元件的描述参照图2,在此不重复描述。
与图2相比,图3中所示的用于产生汇点时钟的装置还包括位于时间-数字转换器120和第一数字控制振荡器130之间的数字滤波器160。数字滤波器160对从时间-数字转换器120输出的转换为数字模式的数字控制振荡器码进行滤波。由于数字滤波器160,恢复后时钟和传送时钟的抖动噪声特征可被改善。
图4示出用于产生汇点时钟的装置的又一个实施例。
参考图4,用于产生汇点时钟的装置包括数字相位检测器110、时间-数字转换器120、第一数字控制振荡器130、锁定检测器140、数字滤波器160、传送时钟配置器200和第二数字控制振荡器310。元件的描述参照图2,在此不重复描述。
数字相位检测器110检测接收时钟和恢复后时钟之间的相位差。由数字相位检测器110输出的相位差可以是各种形式。例如,该相位差可以是表示快/慢的脉冲或者表示基准/误差的脉冲。无论输出的相位差是什么类型,一旦数字控制振荡器130被锁定,检测到的值就保持恒定类型。例如,在输出表示快/慢的脉冲的情况下,快脉冲和慢脉冲可被同时输出或者作为非常短的脉冲输出。可以用其它不同方式表达锁定状态。因此,锁定检测器140可以使用在锁定状态下输出的相位差的类型来判断锁定是否已经发生。
图5示出图2至图4中所示的用于产生时钟的装置的操作实施例。
在接收器100中,当经由双向接口输入数据信号时(400),第一数字控制振荡器130操作将恢复后时钟锁定到输入的数据信号的接收时钟(410)。当接收时钟和恢复后时钟相互锁定时,锁定检测器140输出锁定检测信号(420)。之后,当传送器工作时,通过控制电路的控制将接收器100关掉(430)。
在传送器300中,与锁定检测信号相对应的n位数字控制振荡器码通过传送时钟配置器200传递到第二数字控制振荡器310(440)。之后,当被n位数字控制振荡器码触发时,第二数字控制振荡器310输出具有恒定频率的传送时钟(450)。传送器300使用传送时钟将返回数据传送到源(460)。
在一个实施例中,当输出锁定检测信号时,传送器300可以被启动并且产生传送时钟。在另一个实施例中,即使输出锁定检测信号,也只有通过控制电路的控制才可以启动传送器300。在另一个实施例中,即使输出锁定检测信号,也只有接收器100被关掉时,才可以启动传送器300。因此,尽管在图5中示出同时进行步骤420和步骤440,但是根据本实施例,这些步骤可以在不同时间进行。类似地,步骤430和步骤450也不必同时进行。
图6示出用于产生汇点时钟的装置的另一个实施例。
参考图6,用于产生汇点时钟的装置包括数字相位检测器110、时间-数字转换器120、第一数字控制振荡器130、锁定检测器140、传送时钟配置器200、西格玛-德尔塔转换器210和第二数字控制振荡器310。元件的描述参照图1A,在此不重复描述。
与图2相比,图6中示出的用于产生汇点时钟的装置还包括位于时间-数字转换器120和传送时钟配置器200之间的西格玛-德尔塔转换器210。西格玛-德尔塔转换器210积累从时间-数字转换器120输出的数字控制振荡器码,并且输出平均值。具体来说,西格玛-德尔塔转换器210使用两个数字控制振荡器码的差通过误差反馈操作改变数字控制振荡器码的位数。在本实施例中,西格玛-德尔塔转换器210可以输出具有K位的数字控制振荡器码,K是自然数。由于西格玛-德尔塔转换器210,恢复后时钟和传送时钟的抖动噪声特征可被改善。在另一个实施例中,可以用累加器替代西格玛-德尔塔转换器210。
图7示出图6中所示的用于产生时钟的装置的操作实施例。
在接收器100中,当经由双向接口输入数据信号时(400),第一数字控制振荡器130操作将恢复后时钟锁定到输入的数据信号的接收时钟(410)。当接收时钟和恢复后时钟相互锁定时,锁定检测器140输出锁定检测信号(420)。之后,当传送器工作时,通过控制电路的控制将接收器100关掉(430)。
在传送器300中,与锁定检测信号相对应的n位数字控制振荡器码被传递到西格玛-德尔塔转换器210(470)。在本实施例中,西格玛-德尔塔转换器210积累接收到的n位数字控制振荡器码并且计算平均值,以产生K位的数字控制振荡器码(475)。当锁定检测信号被输出时,西格玛-德尔塔转换器210将K位数字控制振荡器码锁定并输出(480)。之后,当被K位数字控制振荡器码触发时,第二数字控制振荡器310输出具有恒定频率的传送时钟(485)。传送器300使用传送时钟将返回数据传送到源(490)。
在一个实施例中,在接收操作期间,通过操作西格玛-德尔塔转换器210可以减少获得传送时钟所需的时间。在另一个实施例中,当输出锁定检测信号时,西格玛-德尔塔转换器210和传送器300可以被启动并且产生传送时钟。在另一个实施例中,即使输出锁定检测信号,也只有通过控制电路的控制才可以启动传送器300。在另一个实施例中,即使输出锁定检测信号,也只有接收器100被关掉时,才可以启动传送器300。因此,尽管在图7中示出同时进行步骤410和步骤470,但是根据本实施例,这些步骤可以在不同时间进行。类似地,步骤420和步骤480,步骤430和步骤485也不必同时进行。
图8和图9示出图2至图4和图6中所示的传送时钟配置器的实施例。
参考图8,可以使用具有2个输入的2:1复用器来实现传送时钟配置器200。该复用器的第一输入端子连接到时间-数字转换器120、数字滤波器160或西格玛-德尔塔转换器210,以向其输入数字控制振荡器码。该复用器的第二输入端子连接到该复用器的输出端子,以将输出的数字控制振荡器码再次输入第二输入端子。通过该连接结构,即使接收器100被关掉并且没有提供数字控制振荡器码,也可以将数字控制振荡器码提供给第二数字控制振荡器310。由下游控制电路提供的控制信号可以起到启用或关掉复用器的使能信号的功能或者利用锁定检测信号选择复用器的输入端子的功能。
在一个实施例中,用于选择复用器的输入端子的信号可以是由锁定检测器140提供的锁定检测信号。可以由锁定检测信号选择第一输入端子。另外,该复用器可以配置为如果没有锁定检测信号输入,则基本上选择第二输入端子。因此,在提供锁定检测信号之前,可以不向第二数字控制振荡器310提供数字控制振荡器码。此外,即使锁定检测器140包括在接收器100中并且被关掉,也可以连续地向第二数字控制振荡器310提供与锁定检测信号相对应的数字控制振荡器码。
在另一个实施例中,用于选择该复用器的输入端子的信号可以是锁定检测信号和控制信号的组合。以这种方式连接到复用器的可以是逻辑电路(未示出),该逻辑电路接收锁定检测信号和控制信号,对接收到的锁定检测信号和控制信号进行逻辑运算,然后将逻辑运算后的锁定检测信号和控制信号输入到复用器。
参考图9,传送时钟配置器200可以配置有用于存储数字控制振荡器码的锁存器。通过将数字控制振荡器码存储在锁存器中,在开始用于提供传送时钟的操作之前,或者在传送器300被开启之前,即使接收器100被关掉,也可以将与锁定检测信号相对应的数字控制振荡器码提供给第二数字控制振荡器310。
另外,尽管在图8中示出锁存器的输出端子连接到复用器的第一输入端子,但是可以通过用控制电路控制锁存器的输入和输出而省略复用器,或者也可以用简单的电路元件,例如开关,代替复用器。
图10示出用于产生汇点时钟的装置的另一个实施例,图11示出用于产生汇点时钟的又一个实施例。
参考图10和图11,该汇点主要由接收器100和传送器300构成,并且经由双向接口与源可通信地电连接。接收器100使用从源接收到的接收时钟和数据信号的恢复后时钟之间的相位差产生数字控制振荡器码,并且使用通过所产生的数字控制振荡器码恢复的恢复后时钟从数据信号恢复数据。传送器300使用数字控制振荡器码产生传送时钟,其中恢复后时钟被锁定到接收时钟,并且使用该传送时钟将返回数据传送到源。
用于产生汇点时钟的装置包括线性相位检测器115、充电泵/LPF125、第一数字控制振荡器130、锁定检测器140、传送时钟配置器200和第二数字控制振荡器310。
线性相位检测器115检测接收时钟和恢复后时钟之间的相位差。通过比较经由双向接口330输入的数据信号的接收时钟的相位与使用接收时钟恢复的时钟的相位,检测到的相位差被输出,用于表示恢复后时钟的相位落后于还是领先于接收时钟。在此,数据信号可以包括主培训模式和迷你培训模式中的至少一个。作为典型线性相位检测器的霍格(Hogge)相位检测器其中连接有两个简单相位检测器,每个简单相位检测器包括D触发器(D-flip-flop)和XOR门,但是线性相位检测器的结构不局限于本文所描述的,并且各种配置的线性相位检测器可应用于此。线性相位检测器115比较数据信号的相位差与恢复后时钟,并且产生例如具有与相位差成比例的宽度的上信号脉冲(UP)和下信号脉冲(DN)。
充电泵/LPF125包括充电泵和低通滤波器,并且连接到线性相位检测器115的输出端子。充电泵/LPF125基于检测到的相位差输出控制电压Vctrl。在最简单的配置实施例中,充电泵可以由两个恒流源和用于控制该恒流源的电流供应的两个开关构成,但是不局限于此。每个恒流源提供的电流由通过从线性相位检测器115输出的上信号脉冲(UP)和下信号脉冲(DN)切换的开关来改变。类似地,在最简单的配置实施例中,低通滤波器可以是由连接到充电泵的输出端子的电阻器和电容器的组合构成的RC滤波器,但是不局限与此。当被上信号脉冲(UP)和下信号脉冲(DN)触发后,充电泵可以例如执行用于从包括在低通滤波器中的电容器吸收电荷的提取操作或者用于提供电荷的推入操作。从低通滤波器输出的控制电压Vctrl可以被电荷泵的提取操作拉低,并且可以被推入操作拉高。
模拟-数字转换器128将控制电压Vctrl转换为具有n位的数字控制振荡器码。因此,在第一数字控制振荡器130被锁定之前,可以连续输出具有不同值的数字控制振荡器码。当第一数字控制振荡器130被锁定时,模拟-数字转换器128可以输出基本恒定的数字控制振荡器码。在此,基本恒定意味着数字控制振荡器码在可容忍的误差范围(裕度)内变动。
另外,模拟-数字转换器128可以被设计为具有各种配置。图12示出模拟-数字转换器的实施例。图12中所示的模拟-数字转换器128能够将控制电压Vctrl转换为具有8位的数字控制振荡器码,但是为了精确的控制,可以增加数字控制振荡器码的位数。模拟-数字转换器128可以由用于基准电压Vref的电压分配的8个电阻器R1至R8和用于比较控制电压与电压分配后的基准电压Vref的8个比较器C0至C7(128a至128h)。R1至R8中的每一个具有相同的电阻值并且将Vref电压分配为1/8。在此,可以由Vctrl的最大值来确定Vref。比较器C0-C7比较输入的控制电压Vctrl与分配的Vref,以分别输出最高位C7至最低位C0。输出的C7至C0可以构成具有8位的数字控制振荡器码。尽管在图12中未示出,模拟-数字转换器128可以进一步包括码转换器,该码转换器用于将输出的C7至C0转换为用于控制第一和第二数字控制振荡器的数字控制振荡器码。
第一数字控制振荡器130连接到模拟-数字转换器128的输出端子,并且输出使用数字控制振荡器码恢复的恢复后时钟。第一数字控制振荡器130具有根据n位数字控制振荡器码增加或减小的时钟频率。例如,如果使用具有8位的数字控制振荡器码,则数字控制振荡器可以输出具有最大256个不同频率的时钟。另外,数字控制振荡器可被设计为具有各种配置。例如,数字控制振荡器可以配置为使用数字输入作为开关直接控制振荡器的输出。还应当理解,可以使用各种方式来实现数字控制振荡器。
如果恢复后时钟与接收时钟相匹配,则锁定检测器140输出锁定检测信号。可以用各种方法来判断恢复后时钟是否与接收时钟相匹配。在锁定检测器140连接到线性相位检测器115的输出端子的情况下,如图10中所示,如果通过锁定第一数字控制振荡器130而恢复的时钟基本与接收时钟相匹配,则以特定模式输出上信号脉冲UP和下信号脉冲DN。例如,如果以短脉冲输出上信号脉冲UP和下信号脉冲DN或者不输出,或者如果在相同时间期间以相同相位输出上信号脉冲UP和下信号脉冲DN,则锁定检测器140可以输出锁定检测信号。在锁定检测器140连接到第一数字控制振荡器130的输出端子的情况下,如图11中所示,如果第一数字控制振荡器130被锁定,如果比较接收时钟和通过第一数字控制振荡器130恢复的时钟并且确定相互匹配,则锁定检测器140可以输出锁定检测信号。例如,如果比较接收时钟的上升沿与恢复后时钟的上升沿并且发现相互匹配,则锁定检测器140可以判断为已经发生锁定。在另一个实施例中,锁定检测器140可以通过计数接收时钟和恢复后时钟的上升沿的匹配相位的数量来判断锁定。应当理解,可以使用各种其他方式判断锁定。另外,在锁定检测器140连接到模拟-数字转换器128的输出端子的情况下,如果数字控制振荡器码基本固定,则锁定检测器140可以输出锁定检测信号。
尽管示出锁定检测信号从锁定检测器140直接提供给传送时钟配置器200,但是这仅仅是便于理解的实施例,并且锁定检测信号可以由本身提供或者利用汇点的控制电路(未示出)由控制信号提供。
并行器150使用恢复后时钟将经由双向接口输入的串行数据并行化。在此,数据信号可以包括返回数据请求标识符REQUEST。并行化后的数据被输出到汇点的控制电路。汇点的控制电路不仅处理并行化后的数据,而且还处理接收器100、传送时钟配置器200和传送器300的控制操作。在此,汇点的控制电路通过返回数据请求标识符REQUEST将返回数据经由传送器300传送到源。
传送时钟配置器200位于接收器100和传送器300之间,并且将数字控制振荡器码提供给位于传送器300中的第二数字控制振荡器310。当从锁定检测器140接收到锁定检测信号时,传送时钟配置器200可以将数字控制振荡器码提供给第二数字控制振荡器310。此外,为了防止传送器300引起的功率损耗或者为了防止双向接口连接的传送介质中出现噪声,汇点的控制电路在接收操作期间关掉传送器300并且在传送操作期间关掉接收器100。传送时钟配置器200可以被锁定检测信号和来自控制电路的控制信号的组合触发,以将数字控制振荡器码提供给第二数字控制振荡器310。传送时钟配置器200的实施例和操作与参照图5的描述相同。
第二数字控制振荡器310提供传送时钟。第二数字控制振荡器310使用与锁定检测信号相对应的数字控制振荡器码输出传送时钟。例如,第二数字控制振荡器310和第一数字控制振荡器130可以具有相同的结构。因此,通过被数字控制振荡器码触发,使锁定检测信号被输出,第二数字控制振荡器310和第一数字控制振荡器130可以输出相同的时钟。
串行器320将控制电路输入的返回数据串行化并输出。输出的返回数据经由双向接口传送到源。汇点的控制电路将返回数据经由串行器320传送到源。
双向接口330控制源和汇点之间数据传送的方向。如果从源接收到数据信号,则双向接口330停止从汇点向源传送返回数据,如果从汇点传送返回数据,则双向接口330停止接收从源到汇点的数据信号。由汇点的控制电路的控制信号确定双向接口330的数据传送的方向。在此,汇点的控制电路被从源接收到的返回数据请求标识符REQUEST触发,以允许双向接口330从汇点向源传送返回数据。
图13是示出源和汇点之间数据传送实施例的流程图。在图13中,显示器的定时控制器和数据驱动器被分别示作源和汇点,但是这仅是实施例,并且本发明不一定局限于在此的示例。
在返回数据传送区间从汇点向源传送返回数据,并且在图13中,返回数据传送区间是空白区间。在该空白区间期间,改变信道中数据传送的方向,使得只有汇点可以传送数据。尽管根据数据传送方法而不同,在源和汇点之间传输数据信号期间空白区间可以至少出现一次。该空白区间可以具有取决于数据传送方法的特定长度。该空白区间与传送数据信号的区间相比相对较短。然而,通过将返回数据的大小配置为小于空白区间,可以同时进行双向通信而不影响源和汇点之间的数据传送效率。即使返回数据大于空白区间,也可以使用接下来的空白区间分割传送返回数据,从而几乎不影响源和汇点之间的数据传送效率。此外,如果返回数据大于空白区间,则可以增加数据的传送速度。
在步骤600和605中,提供功率并且将该功率转换为内部功率,该内部功率被提供给定时控制器和数据驱动器。
在步骤610和615中,当提供内部功率时,启动电路被驱动,以启动定时控制器和数据驱动器。定时控制器和数据驱动器被启动电路在内部复位并初始化。
在步骤620中,初始化后的数据驱动器等待来自定时控制器的数据信号。
在步骤625中,主训练产生块产生数据驱动器从数据信号恢复时钟和数据所需的主训练模式。主训练模式是数据驱动器恢复时钟所需的训练模式。
在步骤630中,定时控制器将主训练产生块产生的主训练模式传送给数据驱动器。主训练模式经由连接在定时控制器和数据驱动器之间的信道传送。在此,如果定时控制器和数据驱动器中的任何一个正在传送数据信号,则定时控制器和数据驱动器中的另一个不能传送数据信号。可以由双向接口330控制源和汇点之间的数据传送方向。也就是说,在定时控制器正在传送数据信号时,双向接口330可以防止从传送器300输出的返回数据被传送到定时控制器。
在步骤635中,当从定时控制器接收到主训练模式时,数据驱动器通过运行主训练来恢复时钟并且准备传送。数据驱动器使用主训练模式恢复接收到的数据信号的接收时钟。当接收时钟被恢复时,传送器300的第二数字控制振荡器310可以产生与恢复后时钟相同的传送时钟。另外,在主训练期间,数据驱动器可以将恢复后时钟的相位与接收时钟的相位进行匹配。由于即使接收时钟和恢复后时钟的时钟频率在误差范围内基本相同,接收时钟和恢复后时钟之间仍可能存在相位差,所以数据驱动器可以恢复具有接收时钟的频率的时钟,同时减小接收时钟和恢复后时钟之间在误差范围内的相位差。
在步骤640中,当完成了主训练时,数据驱动器等待从源传送来的数据信号。
在步骤645中,将要输出到显示器的数据独立于由数据驱动器运行的主训练进行编码。
在步骤650中,定时控制器将数据信号传送到数据驱动器。在显示器中,图像由多帧构成,这些帧由为了控制显示器的像素而编码的数据构成。由定时控制器传送的数据信号包括迷你训练模式、数据使能(DE)、编码后数据和源结束(sourceend)。数据信号可以用包的形式传送。迷你训练模式是接收迷你训练模式的接收侧运行迷你训练以调节恢复后时钟的相位所需的训练模式,数据使能是用于识别将要接收编码后数据的像素的信息。源结束是传送完成标识符DONE的改变,其表示来自定时控制器的数据信号的传送已经完成。在此,显示器包括由n行构成的像素阵列,每行排列有m个像素,并且源结束可以表示向位于第n行中的像素的编码后数据传送完成。源结束可以指示H空白区间或V空白区间的开始,并且每帧可以包括多个空白区间。
在步骤655中,在将数据信号传送到数据驱动器之后,定时控制器等待从数据驱动器传送来返回数据。
在步骤660中,当接收到数据信号时,数据驱动器运行迷你训练,恢复数据并且检查锁定状态。数据驱动器使用接收到的迷你训练模式调节恢复后时钟的相位,以与接收时钟的相位匹配。在主训练中恢复的恢复后时钟的相位与接收时钟的相位匹配之后或者在空白区间完成之后,如果位于新的一行中的像素接收到编码后数据,则数据驱动器也可以进行迷你训练。数据驱动器检查接收器100的锁定状态。如果检查并发现接收器100没有被锁定,则将低固定(LowFix)信号传送到定时控制器。如果恢复后数据中包括源结束,则数据驱动器在空白区间将低固定信号传送到定时控制器。
在步骤665中,数据驱动器将返回数据编码。返回数据包括迷你训练模式和锁定数据。锁定数据表示汇点的锁定状态,例如,1为锁定状态,0为未锁定状态或解除锁定状态。
在步骤670中,如果在恢复后数据中包括源结束,则数据驱动器在空白区间期间将返回数据传送到定时控制器。在数据驱动器传送返回数据之后,在空白区间终止之前,定时控制器不能传送数据。在该区间期间,数据驱动器可以不传送信号或者传送无意义数据。当空白区间终止时,数据驱动器可以将同步结束(syncend)传送到定时控制器,以允许定时控制器将数据信号传送到位于下一行的像素。同步结束是传送完成标识符DONE的改变,其表示向数据驱动器的数据信号传送完成。
在步骤675中,当接收到返回数据时,定时控制器运行模拟训练,恢复数据,并且检查定时控制器的锁定状态。基于数据驱动器的接收器100的锁定状态改变定时控制器的下一步。尽管数据驱动器用来传送返回数据的传送时钟与接收时钟基本相同,但是由于信道特征可能出现新的相位差。因此,定时控制器可以通过运行迷你训练去除新出现的相位差来精确恢复返回数据。
如果从数据驱动器传送低固定信号,则数据驱动器处于未锁定状态。相应地,定时控制器返回到步骤625,以再次产生主训练模式。然后,执行步骤630-660。
如果从数据驱动器接收到返回数据,但是当前正在传送的行的数据信号还没完成(EOL(行结束),否),则定时控制器返回到步骤650,以将位于当前正被传送的行中的所有像素的编码后数据或者剩余的未被传送的像素的编码后数据传送到数据驱动器。
如果从数据驱动器接收到返回数据并且当前正在传送的行的数据信号已经完成(EOL(行结束),是),则定时控制器进行步骤680。
在步骤680中,定时控制器检查帧的传送是否完成,并且向数据驱动器传送V空白数据信号。如果帧的传送完成(EOF(帧结束),是),则定时控制器例如通过V空白数据信号通知传输终止。如果还有要传送的帧(EOF,否),则定时控制器返回到步骤650。
在步骤685中,数据驱动器通过恢复从定时控制器接收到的V空白数据信号来判断帧的传送是否完成。如果帧的传送未完成(EOF,否),则数据驱动器返回到步骤640。如果通过接收V空白数据信号确认帧的传送完成(EOF,是),则与定时控制器的通信终止。
图14至图16示出在源和汇点之间传送的数据信号的结构。
图14示出包括主训练模式900和迷你训练模式910二者的数据信号的结构,图15示出包括主训练模式900的数据信号的结构,图16示出包括迷你训练模式910的数据信号的结构。主训练模式900是用于恢复接收时钟的主训练,迷你训练模式910是用于使恢复后时钟的相位与接收时钟的相位匹配的迷你训练。根据汇点的接收器100的结构和/或数据传送方法,可以省略主训练和迷你训练中的任一个。换句话说,数据信号不一定具有图14至图16中所示的每一个结构。
在各种应用中,存在汇点需要将返回数据传送到源的情况。例如,触摸屏需要将用户进行的触摸传送到应用处理器。在图17中示出的另一个例子中,数据驱动器可以将状态信息传送到定时控制器。按照惯例,为了从汇点向源传送数据,需要附加信道,但是如果采用使用传送时钟的传送方法,则不需要附加信道。
源传送的数据信号由源数据和用于允许汇点恢复接收时钟的主训练模式900构成。当源和汇点之间的通信开始时,主训练模式900首先被传送到汇点。另外,如图16所示,在汇点已经恢复了接收时钟的情况下,或者在没有主训练模式900也可以恢复接收时钟的情况下,可以省略主训练模式900的传送。之后,向汇点传送源数据。
在主训练模式900被传送之后,传送用于允许汇点将恢复后时钟的相位匹配到接收时钟的迷你训练模式910。另外,如图15所示,在汇点已经匹配了接收时钟的相位的情况下,或者在没有迷你训练模式910也可以匹配接收时钟的相位的情况下,可以省略迷你训练模式910的传送。此外,在通过返回数据请求标识符REQUEST临时停止传送源数据的情况下,可以省略迷你训练模式910的传送。在传送了迷你训练模式910之后,向汇点传送源数据。源数据可以根据应用源和汇点而不同,并且例如在显示器的情况下可以由多个帧构成。在图14至图16中,源数据包括报头920和数据930。报头920表示数据930的开端,并且可以选择性地包括数据信息,例如,数据的大小。在传送完成标识符DONE或者返回数据请求标识符REQUEST940被传送之前,向汇点传送至少一个或多个数据,每个数据由报头920和数据930构成。
在最后的源数据被传送之后,源将传送完成标识符DONE传送给汇点。另外,在最后的源数据被传送之前,源周期性地或者在必要时向汇点传送返回数据请求标识符REQUEST。在接收到传送完成标识符DONE或者返回数据请求标识符REQUEST940时,汇点的双向接口330允许从汇点向源传送返回数据。
由源传送的传送完成标识符DONE或者返回数据请求标识符REQUEST940启动返回数据传送区间,并且由汇点传送的传送完成标识符DONE终止返回数据传送区间。换句话说,返回数据950位于返回数据传送区间中。参考图14,返回数据950包括迷你训练966、报头962和选项数据964,并且可以另外包括锁定数据。锁定数据表示汇点的锁定状态,并且可以包括在报头962或者选项数据964中。报头962包括报头的大小、选项数据的大小以及它们的组合中的至少一个。选项数据964是从汇点发送到源的数据,并且可以根据应用的类型不同地配置有例如汇点的状态信息(例如,锁定状态)、连接到汇点的传感器的感测值和/或触摸屏感测到的用户的触摸。
返回数据传送区间的长度可以根据应用的类型和/或传送数据的方法而不同。另外,对于相同的应用和/或相同的传送数据方法,返回数据传送区间的长度可以相同。
返回数据传送区间的长度可以由源或汇点来限定。在返回数据传送区间的长度由源限定的情况下,源可以例如将汇点可以用来传送返回数据950的允许传送时间和汇点可以用来传送返回数据950的允许传送大小包括在传送完成标识符DONE或返回数据请求标识符REQUEST940中。这样,源可以在该允许传送时间期间或者在完全接收到该允许传送大小的返回数据950之前停止传送数据信号。另外,汇点可以在该允许传送时间期间向源传送返回数据950,或者可以将该允许传送大小或以下的返回数据950传送给源。
在返回数据传送区间的长度由汇点限定的情况下,汇点可以例如将用来传送选项数据964的能够传送时间和用来传送选项数据964的传送大小包括在报头962中。这样,源可以在该能够传送时间期间或者在完全接收到该传送大小的返回数据950之前停止传送数据信号。
另外,在没有返回数据要传送给源的情况下,汇点可以将无返回数据标识符NORETURNDATA包括在报头和选项数据其中之一中,或者代替报头和选项数据将无返回数据标识符NORETURNDATA传送到源。此外,汇点可以在传送无返回数据标识符NORETURNDATA之后将传送完成标识符DONE960传送给源。
当返回数据传送区间终止时,汇点传送传送完成标识符DONE960,以通知源没有更多的返回数据要传送。在传送完成标识符DONE960传送之后,汇点的双向接口330允许从源接收数据信号。
在接收到传送完成标识符DONE960之后,源传送迷你训练模式970,然后向汇点传送源数据。
图17示出在源和汇点之间传送的数据信号的结构。尽管图17示出在定时控制器和显示器的数据驱动器之间传送数据信号,但是这只是例子,并且本发明不一定局限于此处示出的。图17中所示的返回数据传送区间是空白区间。
定时控制器传送的数据信号由用于恢复数据驱动器的时钟的主训练模式900和多个帧构成。根据显示器要输出的图像,帧的数量可以更多,但是为了便于说明,本发明用2帧来描述。当定时控制器和数据驱动器之间的通信开始时,首先将主训练模式900传送到数据驱动器。之后,将各帧传送到数据驱动器。在传送主训练模式900之后,传送迷你训练模式910,迷你训练模式910用于允许数据驱动器将恢复后时钟的相位匹配到接收时钟。在传送迷你训练模式910之后,向数据驱动器传送数据使能921和编码后数据930,直到源结束被传送。
在数据使能和一行的最后像素的编码后数据被传送之后,定时控制器将源结束941传送到数据驱动器。在接收到源结束941之后,数据驱动器的双向接口330允许从数据驱动器向定时控制器传送数据。
源结束941表示H空白区间980的开始,并且汇点结束942表示H空白区间980的结束。返回数据950位于H空白区间980中。空白区间是定时控制器不传送任何数据信号的区间,并且例如可以是H空白区间或V空白区间。返回数据950包括迷你训练966和锁定数据967,并且可选择性地进一步包括选项数据964,选项数据964被数据驱动器传送给定时控制器。空白区间的长度可以根据传送数据的方法而不同,但是对于相同的传送数据方法,空白区间的长度可以是相同的。因此,可以根据返回数据的大小来确定没有数据在定时控制器和数据驱动器之间传送的实际空白区间982的长度。
当H空白区间980终止时,数据驱动器传送汇点结束942,以通知定时控制器没有更多的数据要传送。当汇点结束942被传送之后,数据驱动器的双向接口330允许从定时控制器接收数据信号。
当接收到汇点结束942时,定时控制器传送迷你训练模式970,然后将数据使能和编码后数据传送给数据驱动器。
图18示出迷你训练模式。
迷你训练模式是已经接收到迷你训练模式的接收侧运行迷你训练以调节恢复后时钟相位所需的训练模式。参考图18,示出3个迷你训练模式。因为迷你训练模式用于将恢复后时钟的相位与接收时钟的相位相匹配,所以与用于恢复接收时钟的主训练模式相比,迷你训练模式的形式比主训练模式简单。然而,迷你训练模式可以具有与主训练模式相同的模式。另外,由于可以允许传送时钟比接收时钟快,以增加传送速度,所以迷你训练模式可以被产生为具有比源的时钟快n倍的模式,n是自然数。
因为使用恢复后时钟产生的传送时钟用来传送返回数据,所以可以将迷你训练模式的上升沿或下降沿与传送时钟的上升沿或下降沿对准。已经接收到迷你训练模式的源可以通过将迷你训练模式的上升沿或下降沿与接收时钟比较来匹配相位,接收时钟是用于传送数据信号的时钟。
以上描述仅用于说明的目的,本发明所属领域的技术人员应当理解,在不改变本发明的技术思想或必要特征的情况下,可以对具体形式进行修改。因此,在每一个方面都应当以说明性的观点而不是限制性的观点来理解以上描述的实施例。
本发明的范围由所附权利要求限定,而不是由以上描述限定,并且应当理解,从权利要求的含义、范围和等同物想到的每个可能的修改或置换都包括在本发明的范围内。

Claims (17)

1.一种汇点,其特征在于,通过在没有基准时钟的情况下产生传送时钟来传送数据,并且包括:
接收器,其用于使用从源接收到的数据信号的接收时钟和恢复后时钟之间的相位差产生数字控制振荡器码,并且使用由所产生的数字控制振荡器码恢复的所述恢复后时钟从所述数据信号恢复数据;以及
传送器,其用于利用具有锁定到所述接收时钟的所述恢复后时钟的所述数字控制振荡器码产生传送时钟,并且当从所述源接收到返回数据请求标识符时使用所述传送时钟将返回数据传送到所述源。
2.根据权利要求1所述的汇点,其中所述接收器包括:
数字相位检测器,其用于检测从所述源接收到的所述数据信号的所述接收时钟和所述恢复后时钟之间的所述相位差;
时间-数字转换器,其用于使用由所述数字相位检测器检测到的所述相位差产生所述数字控制振荡器码;以及
第一数字控制振荡器,其用于使用所述数字控制振荡器码输出所述恢复后时钟。
3.根据权利要求1所述的汇点,其中所述接收器包括:
线性相位检测器,其用于检测从所述源接收到的所述数据信号的所述接收时钟和所述恢复后时钟之间的所述相位差;
充电泵,其用于将所述线性相位检测器检测到的所述相位差转换为控制电压;
模拟-数字转换器,其用于将所述控制电压转换为所述数字控制振荡器码;以及
第一数字控制振荡器,其用于使用所述数字控制振荡器码输出所述恢复后时钟。
4.根据权利要求2或3所述的汇点,其中所述传送器包括:
第二数字控制振荡器,其用于使用所述数字控制振荡器码输出所述传送时钟;以及
串行器,其用于使用所述传送时钟将所述返回数据串行化。
5.根据权利要求2或3所述的汇点,进一步包括锁定检测器,所述锁定检测器用于比较所述接收时钟与所述恢复后时钟,并且输出表示所述第一数字控制振荡器是否被锁定的锁定检测信号。
6.根据权利要求1所述的汇点,其中所述返回数据包括报头和选项数据。
7.根据权利要求6所述的汇点,其中所述返回数据进一步包括迷你训练模式。
8.根据权利要求1所述的汇点,其中所述返回数据是无返回数据标识符。
9.根据权利要求1所述的汇点,其中从所述源接收到的所述数据信号和所述返回数据通过同一信道来传送。
10.一种在源和汇点之间传送数据的方法,其特征在于,所述源使用基准时钟传送数据,所述汇点在没有基准时钟的情况下通过产生传送时钟来传送数据,所述方法包括:
使用从所述源接收到的数据信号的接收时钟输出所述传送时钟,所述传送时钟由包括在所述汇点的传送器中的数字控制振荡器输出;以及
当从所述源接收到返回数据请求标识符时,改变所述源和所述汇点之间数据传送的方向并且使用所述传送时钟将返回数据传送到所述源。
11.根据权利要求10所述的方法,其中使用从所述源接收到的数据信号的接收时钟输出所述传送时钟包括:
使用从所述源接收到的所述数据信号的所述接收时钟和恢复后时钟之间的相位差产生数字控制振荡器码;
使用所述数字控制振荡器码输出所述恢复后时钟,所述恢复后时钟由包括在所述汇点的接收器中的数字控制振荡器输出;
比较所述接收时钟与所述恢复后时钟,并且判断包括在所述汇点的接收器中的所述数字控制振荡器是否被锁定;以及
当包括在所述汇点的接收器中的所述数字控制振荡器被锁定时,将所述数字控制振荡器码提供给包括在所述汇点的传送器中的所述数字控制振荡器。
12.根据权利要求12所述的方法,其中通过所述源传送的源结束来启动空白区间。
13.根据权利要求10所述的方法,其中所述返回数据包括报头和选项数据。
14.根据权利要求10所述的方法,其中所述返回数据是无返回数据标识符。
15.根据权利要求10所述的方法,其中所述返回数据请求标识符包括传送完成标识符。
16.根据权利要求10所述的方法,其中所述返回数据具有可变大小。
17.根据权利要求10所述的方法,进一步包括:在当从所述源接收到返回数据请求标识符时改变所述源和所述汇点之间数据传送的方向并且使用所述传送时钟将所述返回数据传送到所述源之后,当所述返回数据的传送完成时,将传送完成标识符传送到所述源。
CN201480057388.7A 2013-10-18 2014-08-26 汇点传送时钟产生装置和使用产生的传送时钟的传送方法 Pending CN105723646A (zh)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
KR10-2013-0124877 2013-10-18
KR1020130124877A KR101539438B1 (ko) 2013-10-18 2013-10-18 싱크의 송신 클럭 생성 장치 및 생성된 송신 클럭을 이용한 송신 방법
KR10-2013-0125481 2013-10-21
KR1020130125481A KR101427332B1 (ko) 2013-10-21 2013-10-21 송신 클럭 생성 장치 및 이를 포함하는 싱크
KR1020140100640A KR101512451B1 (ko) 2014-08-05 2014-08-05 싱크의 송신 클럭 생성 장치 및 생성된 송신 클럭을 이용한 송신 방법
PCT/KR2014/007948 WO2015056877A1 (ko) 2013-10-18 2014-08-26 싱크의 송신 클럭 생성 장치 및 생성된 송신 클럭을 이용한 송신 방법
KR10-2014-0100640 2015-08-05

Publications (1)

Publication Number Publication Date
CN105723646A true CN105723646A (zh) 2016-06-29

Family

ID=52828285

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201480057388.7A Pending CN105723646A (zh) 2013-10-18 2014-08-26 汇点传送时钟产生装置和使用产生的传送时钟的传送方法

Country Status (3)

Country Link
US (1) US10164767B2 (zh)
CN (1) CN105723646A (zh)
WO (1) WO2015056877A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9923710B2 (en) 2016-06-15 2018-03-20 Silicon Laboratories Inc. Digital oversampling clock and data recovery circuit
KR102514636B1 (ko) * 2018-10-22 2023-03-28 주식회사 엘엑스세미콘 디스플레이장치를 구동하기 위한 데이터처리장치, 데이터구동장치 및 시스템

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549452A (zh) * 2003-05-12 2004-11-24 瑞昱半导体股份有限公司 用于锁相环电路的相位频率检测电路
CN101610123A (zh) * 2009-07-10 2009-12-23 中兴通讯股份有限公司 一种时钟单元及其实现方法
CN101807989A (zh) * 2009-02-13 2010-08-18 瑞昱半导体股份有限公司 用于以太网络系统的主装置及其相关时钟同步方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5631757A (en) * 1995-06-07 1997-05-20 Lucent Technologies Inc. Full-duplex data communication system using different transmit and receive data symbol lengths
KR100224578B1 (ko) * 1996-10-07 1999-10-15 윤종용 디지탈 위상폐루프회로를 이용한 타이밍복원방법 및 그 장치
KR19980026038U (ko) 1996-11-07 1998-08-05 김재복 엔씨(nc) 공작기의 자동 명암조정 디스플레이 장치
KR100287887B1 (ko) * 1999-02-19 2001-04-16 김영환 데이터/클럭 복원 회로
US7194059B2 (en) 2001-08-17 2007-03-20 Zarlink Semiconductor, Inc. Method and apparatus for skip-free retiming transmission of digital information
US7486718B2 (en) * 2003-08-04 2009-02-03 Marvell International Ltd. Architectures, circuits, systems and methods for reducing latency in data communications
US20050193290A1 (en) * 2004-02-25 2005-09-01 Cho James B. Built-in self test method and apparatus for jitter transfer, jitter tolerance, and FIFO data buffer
JP2005252447A (ja) 2004-03-02 2005-09-15 Sanyo Electric Co Ltd ロック検出回路、ロック検出方法
TWI328353B (en) * 2005-06-14 2010-08-01 Via Tech Inc Digital lock detector for phase-locked loop
US7719416B2 (en) * 2005-09-09 2010-05-18 Microstrain, Inc. Energy harvesting, wireless structural health monitoring system
US7916824B2 (en) * 2006-08-18 2011-03-29 Texas Instruments Incorporated Loop bandwidth enhancement technique for a digital PLL and a HF divider that enables this technique
US8184686B2 (en) * 2007-01-10 2012-05-22 Cortina Systems, Inc. System and method for recovering data received over a communication channel
KR100889734B1 (ko) 2007-09-11 2009-03-24 한국전자통신연구원 Tdd 방식 통신 장치 및 그 동작 방법
US8248974B2 (en) * 2008-06-25 2012-08-21 Realtek Semiconductor Corp. All-digital timing control for multi-channel full-duplex transceiver
EP2237418B1 (en) * 2009-04-03 2017-10-04 Nxp B.V. Frequency synthesiser
US8553827B2 (en) * 2009-10-20 2013-10-08 Qualcomm Incorporated ADC-based mixed-mode digital phase-locked loop
US9191190B2 (en) * 2011-04-29 2015-11-17 Avago Technologies General Ip (Singapore) Pte. Ltd. Methods and apparatus for digital host-lock mode in a transceiver
US9014322B2 (en) * 2012-05-23 2015-04-21 Finisar Corporation Low power and compact area digital integrator for a digital phase detector
US9100026B2 (en) * 2013-07-10 2015-08-04 Qualcomm Incorporated Devices and methods for reducing noise in digitally controlled oscillators

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1549452A (zh) * 2003-05-12 2004-11-24 瑞昱半导体股份有限公司 用于锁相环电路的相位频率检测电路
CN101807989A (zh) * 2009-02-13 2010-08-18 瑞昱半导体股份有限公司 用于以太网络系统的主装置及其相关时钟同步方法
CN101610123A (zh) * 2009-07-10 2009-12-23 中兴通讯股份有限公司 一种时钟单元及其实现方法

Also Published As

Publication number Publication date
US10164767B2 (en) 2018-12-25
WO2015056877A1 (ko) 2015-04-23
US20160308668A1 (en) 2016-10-20

Similar Documents

Publication Publication Date Title
CN101641901B (zh) 数据通信系统的快速加电
US10277278B2 (en) Circuits and systems for multiplexed isolator communication
US8483345B2 (en) Circuit and method for receiving serial data and serial data transmission system and method using the same
US20090028281A1 (en) Serial transceiver and communication method used by the serial transceiver
CN104113347A (zh) 隔离的串行器-解串器
CN103703716B (zh) 串行通信协议
US8929500B2 (en) Clock data recovery with out-of-lock detection
CN102714589B (zh) 用于突发模式串行信号的时钟与数据恢复
CN102148625A (zh) 具有嵌入时钟接口的收发器和操作收发器的方法
CN101510778B (zh) 用于实现数字锁相环的系统和方法
WO2008032163A2 (en) System and method for pre-defined wake-up of high speed serial link
CN104363016B (zh) 一种时钟数据恢复电路和时钟数据恢复方法
US9325490B2 (en) Referenceless clock and data recovery circuit
CN101247215B (zh) 非线性时钟与数据恢复电路动态捕捉与跟踪范围的扩展技术
CN102326443A (zh) 用于具有本地化的同步检测和保持的、基于pco的uwb脉冲无线电的系统和方法
CN105723646A (zh) 汇点传送时钟产生装置和使用产生的传送时钟的传送方法
CN112073169A (zh) 一种串行通讯动态位恢复装置及方法
KR100998773B1 (ko) 역직렬화 타이밍 신호들을 생성하기 위한 시스템 및 방법
KR101470599B1 (ko) 복원된 클럭을 이용하여 송신한 데이터를 수신하는 장치
CN105553470A (zh) 一种基于半速率时钟恢复电路的串行器
KR20160093434A (ko) 고속 통신을 위한 인터페이스 회로, 이를 포함하는 반도체 장치 및 시스템
CN107005197A (zh) 驱控信号和数据信号的传输
KR101654767B1 (ko) 온 칩 레퍼런스 클럭으로 동작하는 위상 고정 루프, 클럭 데이터 복원 회로, 및 데이터 수신 장치
CN101873133A (zh) 应用于通信时钟恢复的频率锁定方法及其电学器件结构
KR101512451B1 (ko) 싱크의 송신 클럭 생성 장치 및 생성된 송신 클럭을 이용한 송신 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160629