CN1057177C - 采用高速数字频差计数器的同步电路 - Google Patents

采用高速数字频差计数器的同步电路 Download PDF

Info

Publication number
CN1057177C
CN1057177C CN94116583A CN94116583A CN1057177C CN 1057177 C CN1057177 C CN 1057177C CN 94116583 A CN94116583 A CN 94116583A CN 94116583 A CN94116583 A CN 94116583A CN 1057177 C CN1057177 C CN 1057177C
Authority
CN
China
Prior art keywords
frequency
oscillator
reference signal
signal
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN94116583A
Other languages
English (en)
Other versions
CN1104818A (zh
Inventor
詹姆森·罗伯特·博托林尼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AT&T Corp
Original Assignee
AT&T Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AT&T Corp filed Critical AT&T Corp
Publication of CN1104818A publication Critical patent/CN1104818A/zh
Application granted granted Critical
Publication of CN1057177C publication Critical patent/CN1057177C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R23/00Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
    • G01R23/005Circuits for comparing several input signals and for indicating the result of this comparison, e.g. equal, different, greater, smaller (comparing phase or frequency of 2 mutually independent oscillations in demodulators)
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D13/00Circuits for comparing the phase or frequency of two mutually-independent oscillations
    • H03D13/001Circuits for comparing the phase or frequency of two mutually-independent oscillations in which a pulse counter is used followed by a conversion into an analog signal

Abstract

一种简化的测量设备,它能使任何两个频率源相互进行精确和定量的比较。利用它可以在振荡器用于运行中的系统时,用外来基准信号实现振荡器的校准。它能设置在时基单元内,在相对短的时间进行重复校准。基于环形计数器的频差检测器和电信转换系统中现有的控制器把精确的外部基准信号与时基单元的振荡器进行比较以进行实地校准。此外,由于它是全数字的,因此不需要进行设备的调谐。

Description

采用高速数字频差计数器的同步电路
本发明涉及本地振荡器与一外界基准信号的同步,特别涉及一种采用数字差频计数器的同步电路,其中数字差频计数器被用来测量本地振荡器和外界基准信号之间的相对时间间隔误差。
在高精度的同步系统中,要求  有高精度和高稳定度的本地时基基准,以便在一定的精度内产生和测量系统的时钟信号。这些时基通常具有晶体频率源,这类装置的特性是公知的。除了因温度和电源电压的变化引起输出频率的变化之外,这些装置还有一种老化特性,即这意味着在经过一段长的时间之后,其输出频率将偏离所要求的频定值。为了保持许多电信系统所要求的精度,就必须使用昂贵的振荡器以克服此种老化效应,或者需定期对振荡器进行较准。
校准通常是用人工进行的,对于极其精密的应用场合,需要将这些时基单元送入校准设备,而对于不十分严格的应用场合,则可以对它们进行现场校准。在任何一种情况下,用于校准的基准频率源必须是比被校准的时基单元更为精确的。通过相对基准测量可调整的时基,能得到用以调整时基单元的振荡器的校正信息。因为这种测量设备将设计为要在很大的频率范围内进行工作,所以是极其复杂和昂贵的。此外,校准过程花费昂贵,而且通常还要中断该单元的运行服务。
本发明的目的是简化测量设备,使任何两个频率源都能精确地、定量地相互比较。利用这种简化的测量设备,可以用一个外部基准信号对振荡器进行校正,而此振荡器则正被用于运行的系统之中。通过对测量设备的简化,使得该设备能装入允许在相对短的时间间隔内进行重复校准的时基单元内。本发明采用一种以环形计数器为基础的频差检测器和电信交换系统中现有的控制器,将用于现场较准的时基单元的振荡器与一个精确的外部基准进行比较。在该电信交换系统中,高精度的外部基准信号通常是可以从互联的电信网络中得到的。在频差检测器中使用环形计数器可以简化测量设备,它基本上没有增加时基单元的成本。而且由于测量设备完全数字化,无需象带模拟部件的测量设备所需要的那样进行设备的调谐。
有利的是,由于测量设备是时基单元的整体组成部分,因此在一个较长的时间内只需进行一些小的校正,允许在不影响正常运行服务的条件下进行实际时基单元的校准。
图1示出由一外部基准信号较准振荡器的系统;
图2示出图1中的环形计数器经过的状态;
图3以流程图的形式示出由图1中的控制器执行的程序。
图1示出用以确定本地时基单元(本地振荡器103和振荡器调节器102)和导线器131上所收到的基准信号119之差的装置。控制器101为此装置提供整体控制。而且,控制器101通过振荡器调节器102调整本地振荡器103的频率。基准信号119例如是一个64KHz的信号。本地振荡器103在额定值为5MHz的频率下工作,该频率经分频器104在导线142上降低为额定值为64KHz的信号。基准信号119是在远程通信中可从电信网络接收的高度稳定精确的外部频率信号。环形计数器108,109,与门112-115和触发器117检测何时本地振荡器103和基准信号119之间的相对时间间隔误差(RTIE)超过了规定数目的基准信号119时钟点脉冲数。二进制计数器106和107用来确定本地振荡器103的频率是大于还是小于基准信号119的频率。
按照本发明,如图2所示,因为每个时钟信号仅使一个环形计数器的一个触发器改变状态,所以使用环形计数器108和109来检测基准信号119和分频器104的输出信号之间的RTIE。这避免了例如在二进制计数器中因多个触发器同时改变状态而可能引起的竞争状态的问题。竞争状态使在与门112-115的输入端上出现瞬时的“1′s”和“0′s”。因为环形计数器108对来自分频器104的输出信号进行计数,环形计数器109对基准信号119计数,所以,这一点很重要。这两个时钟信号互不相关,因此,如果二进制计数器的状态用与门112-115比较,会存在潜在的竞争状态。
在同步过程的开始,控制器101经导线138将“1”传输到触发器111的D输入端作为上一次再校准操作的结果。此“1”被基准信号119连续地送至触发器111之中,使触发器111被置位。当触发器111被置位时,在导线133上传输“0”。此“0”使二进制计数器106和107,分频器104、触发器177和环形计数器109被复位,并使环形计数器108被置位。在这一时间点上,环形计数器109的状态示于图2的行201(000),环形计数器108的状态示于图2的行202(111)。
为了开始同步过程,控制器101在导线138上提供一使触发器111复位的“0”。在复位状态下触发器111在导线133上传输“1”。导线133上的“1”消除了环形计数器109、触发器117、二进制计数器107、二进制计数器106和分频器104的复位输入,并消除了环形计数器108的置位输入。由于触发器117处于复位状态,二进制计数器106和二进制计数器107的时钟使能输入被开启。所有的计数器都响应它们的时钟输入信号而开始计数。
计数器106-109以额定频率64KHz计数。二进制计数器106和环形计数器108对来自分频器104经导线142接收的信号进行计数,二进制计数器107和环形计数器109对经导线131接收的基准信号119进行计数。与门112、113和114比较环形计数器108和109的各级。如果一个与门在两个环形计数器108和109中的对应级均处于“1”状态,则该与门输出“1”。在一段时间之后,如果振荡器103与基准信号119之间存在频差,环形计数器108和环形计数器109的所有各级都将同处于“1”状态。出现这种情况时,与门112-114向与门115传送“1”,与门115则通过导线139向触发器117传送“1”。在导线139上的“1”被同步地送入触发器117之中,并且使该触发器置位在与导线131上的基准信号反相的状态。在置位状态,触发器117在导线132上传送“1”。导线132上的1禁止二进制计数器106和107计数,二进制计数器106和107保存其内容以供其后由控制器101读出。由于触发器117由反转基准信号119的反相器118所计时,因此,如果基准信号119的频率高于振荡器103的频率,那么在基准信号119的2.5个时钟脉冲的差值出现之后或者如果基准信号119的频率低于振荡器103,则在基准信号119的3.5个时钟脉冲的差值出现之后,环形计数器108和环形计数器109将同时处于”111”状态。控制器101用二进制计数器106和二进制计数器107的内容来确定用于计算振荡器103的调整量的时间间隔。
控制器101响应通过导线132从触发器117接收的“1”,来确定从环形计数器的起动到在导线132上出现“1”所经过的时间。该时间定义了本地振荡器103与基准信号119间的频率之差。控制器101利用振荡器105为其时基,计算该时间间隔,而振荡器105却不象本地振荡器103那样精确,从环形计数器的起动到导线132上出现“1”间的时间间隔为诸如数百秒,因此,振荡器105的精度不必接近本地振荡器103的精度。控制器101确定对本地振荡器103的频率的调整量,然后,用振荡器调整器102进行这一调整。这一调整使本地振荡器103更接近基准信号119的频率。控制器101再一次启动环形计数器108和109的计数。下一次时,环形计数器达到等于特定的时钟数的RTIE前所需的时间间隔将更大。这清楚地表明,为了能够将本地振荡器103调整到接近基准信号119的频率,振荡器105不必接近本地振荡器103的精度。
如果基准信号119变得不稳定了,则情况由检测器110检知,检测器110就这一情况向控制器101发出信号。此外,检测器110的输出使单稳态触发器120向触发器117的置位输入端发出一脉冲使触发器117置位。如上所述,控制器101响应触发器117的置位,然而,如图3所详示的,控制器101通过读检测器110而确定已有一误差出现。
图3以流程图的表式示出了控制器101所执行的功能。判断框301确定从上一次校准过程后什么时候已经过足够的时间。如果已经过足够长的时间,则控制传到判断框303,后者检查检测器110以确定基准信号119的存在。如果基准信号119不存在,则控制传到方框302,它来计算第一预定时间间隔的时间,然后将控制传回判断框303。
如果基准信号119存在,则将控制传到方框304,它使触发器111置位。触发器111的置位启动计数器106-109。然后控制传到方框305,它启动控制器101中的内部软件定时器。此后,方框305把控制传送到判断框306。
判断框306和312确定何时已过了足够的时间使分频器104的输出和基准信号119出现3个时钟脉冲的不同步。判断框312用来确保控制器101不会等待超过使触发器117置位的第二预定时间间隔。如果超过了这个第二预定时间间隔,则振荡器103满足对应于基准信号119的指标要求,并将控制传到方框313。后者存储用来调整调整器102的数值并把控制传送回方框301。
一旦触发器117置位,则方框310进行检查以确保在再校准过程中基准信号119已是稳定的。如果基准信号119已稳定,则控制传到方框307,它计算振荡器103的频率改变量。所计算的改变量由判断框308进行检查以肯定它是合理的。如果所计算的改变量不合理,则控制转到方框309以修复故障。如果所计算的改变量是合理的,则方框311更新振荡器调整器102并使控制返回判断框301。如果基准信号119不稳定,则控制传到方框309以修复故障。

Claims (10)

1.一种用以检测振荡器和基准信号之间的频率差的设备,包括:
用以控制利用一环形计数器对振荡器的频率进行计数的装置的起动、和用以控制利用一环形计数器对基准信号的频率进行计数的装置的启动的装置;
用以当对振荡器频率进行计数的装置的计数值与对基准信号频率进行计数的装置的计数值相差一予定量时产生一信号的装置;
上述用于控制的装置响应来自上述信号产生装置的信号以计算振荡器和基准信号之间的频率差。
2.按照权利要求1所说的设备,其中所说控制装置包括在一个被存储的程序控制之下进行处理的处理装置;用于定时的装置;该处理装置在启动计数装置时启动该定时装置并响应来自产生装置的信号以便读出定时装置而计算该频率差。
3.按照权利要求2所说的设备,其中所说的处理装置还适用于计算振荡器的校正信号以降低振荡器频率和基准信号频率之差。
4.按照权利要求3所说的设备,其中还包括用于确定基准信号稳定性的装置,而所述处理装置进一步响应已确定的稳定性,读出定时装置以计算频率差。
5.按照权利要求4所说的装置,其中还包括一个在振荡器频率下被计时的第一计数器和在基准信号频率下被计时的一个第二计数器,而且所述处理装置还适用于通过读出所述第一和第二计数器的内容而计算振荡器和基准信号之间的频率差。
6.一种用以检测振荡器和基准信号之间频率差的方法,该方法包括下述步骤:
控制一个以振荡器频率计数的第一环形计数器的启动和一个以基准信号频率计数的第二环形计数器的启动;
当第一环形计数器的计数与第二环形计数器的计数相差一预定量时产生一个信号;以及
上述控制步骤响应上述产生步骤产生的信号而计算振荡器和基准信号之间的频率差。
7.按照权利要求6所说的方法,其中所说的控制步骤包括在一个已存储的程序的控制之下进行处理的步骤;定时步骤;并且该处理步骤用于当启动环形计数器时启动定时步骤并响应来自上述产生信号的步骤的信号以读出定时步骤的结果而计算频率差。
8.按照权利要求7所说的方法,其中所述处理步骤还适用于计算用于振荡器的校正信号以减小振荡器和基准信号之间的频率差。
9.按照权利要求8所说的方法,进一步包括确定基准信号稳定性的步骤,而且所述处理步骤还响应于所确定的稳定性以读出定时步骤的结果以计算频率差。
10.按照权利要求9所说的方法,进一步包括利用第一计数器对振荡器频率进行计数,和利用第二计数器对基准信号频率进行计数的步骤,而且所述处理步骤还用于通过读出该第一和第二计数器的内容来计算振荡器和基准信号之间的频率差。
CN94116583A 1993-09-30 1994-09-27 采用高速数字频差计数器的同步电路 Expired - Fee Related CN1057177C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US129,537 1993-09-30
US08/129,537 US5483201A (en) 1993-09-30 1993-09-30 Synchronization circuit using a high speed digital slip counter

Publications (2)

Publication Number Publication Date
CN1104818A CN1104818A (zh) 1995-07-05
CN1057177C true CN1057177C (zh) 2000-10-04

Family

ID=22440480

Family Applications (1)

Application Number Title Priority Date Filing Date
CN94116583A Expired - Fee Related CN1057177C (zh) 1993-09-30 1994-09-27 采用高速数字频差计数器的同步电路

Country Status (6)

Country Link
US (1) US5483201A (zh)
EP (1) EP0647017B1 (zh)
JP (1) JPH07182067A (zh)
CN (1) CN1057177C (zh)
AU (1) AU7413994A (zh)
DE (1) DE69410913T2 (zh)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3085511B2 (ja) * 1994-11-24 2000-09-11 株式会社アドバンテスト 基準周波数発生装置
US5656977A (en) * 1996-01-05 1997-08-12 International Business Machines Corporation Frequency-lock indicator circuit with frequency-only detection
FR2755552B1 (fr) * 1996-11-06 1999-01-08 Telediffusion Fse Dispositif de recopie d'un signal d'horloge d'entree a frequence non continue
DE19720446A1 (de) 1997-05-15 1998-11-19 Siemens Ag Einrasterkennungsschaltung für einen Phasenregelkreis
US6005902A (en) * 1997-08-29 1999-12-21 Lucent Technologies Inc. Providing timing to an external system
US5999543A (en) * 1997-08-29 1999-12-07 Lucent Technologies Inc. Switching network providing multiple timing paths for port circuits
US6163549A (en) * 1997-08-29 2000-12-19 Lucent Technologies Inc. Synchronizing a central timing unit to an external link via a switching network
CA2347927A1 (en) * 2001-05-16 2002-11-16 Telecommunications Research Laboratories Centralized synchronization for wireless networks
GB2387516B (en) * 2002-04-11 2005-03-09 Cambridge Broadband Ltd Communication system
CN1642010B (zh) * 2004-01-01 2010-04-28 华为技术有限公司 时钟锁定和频率偏差的检测装置
CN100395957C (zh) * 2004-04-27 2008-06-18 华为技术有限公司 锁相环检测装置
US7720451B2 (en) * 2004-12-03 2010-05-18 Itt Manufacturing Enterprises, Inc. Methods and apparatus for calibrating oscillators in a receiver
ITBO20060031A1 (it) * 2006-01-18 2007-07-19 Marposs Spa Sistema e metodo di trasmissione a distanza di segnali via etere per sonde di controllo
US7738611B2 (en) * 2006-08-07 2010-06-15 Harris Stratex Networks, Inc. Remote monitoring and calibration of system reference clock using network timing reference
US8085247B2 (en) * 2007-01-03 2011-12-27 Apple Inc. Advanced frequency calibration
US7907020B2 (en) * 2007-08-31 2011-03-15 Apple Inc. Constant calibration
US8099621B2 (en) * 2007-10-12 2012-01-17 Denso Corporation Data reception apparatus and microcomputer having the same
CN101452019B (zh) * 2007-12-03 2011-03-23 扬智科技股份有限公司 时钟频率比较装置及方法
US8619938B2 (en) * 2007-12-28 2013-12-31 Mediatek Inc. Clock generation devices and methods
US8526559B2 (en) * 2008-05-30 2013-09-03 Mediatek Inc. Communication systems and clock generation circuits thereof with reference source switching
US8451971B2 (en) * 2008-05-30 2013-05-28 Mediatek Inc. Communication systems, clock generation circuits thereof, and method for generating clock signal
GB2476683A (en) * 2010-01-05 2011-07-06 St Microelectronics Detection of clock tampering by comparison of the clock with a trusted clock signal
EP2523009B1 (en) 2011-05-12 2015-01-28 ABB Technology AG Method and apparatus for monitoring the condition of electromechanical systems
CN104248860A (zh) 2013-06-27 2014-12-31 陶氏技术投资有限责任公司 热管理方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2122822A (en) * 1982-06-30 1984-01-18 Int Standard Electric Corp Frequency control device to synchronise an oscillator with an external signal of very accurate mean frequency but having a high jitter
US4498059A (en) * 1983-06-23 1985-02-05 Gte Automatic Electric Incorporated Circuit to minimize local clock frequency disturbances when phase locking to a reference clock circuit

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2164007C3 (de) * 1971-12-22 1979-09-06 Siemens Ag, 1000 Berlin Und 8000 Muenchen Schaltung zur digitalen Frequenzeinstellung eines in seiner Frequenz geregelten Oszillators
US4516250A (en) * 1983-08-26 1985-05-07 At&T Information Systems Frequency and phase comparator with slip detection capability
US4516861A (en) * 1983-10-07 1985-05-14 Sperry Corporation High resolution and high accuracy time interval generator
US4780896A (en) * 1987-02-09 1988-10-25 Siemens Transmission Systems, Inc. High speed digital counter slip control circuit
GB2229332A (en) * 1989-03-15 1990-09-19 Multitone Electronics Plc Frequency synthesisers
US5045813A (en) * 1989-10-19 1991-09-03 Nihon Musen Kabushiki Kaisha Slip phase control PLL
US5023572A (en) * 1989-12-20 1991-06-11 Westinghouse Electric Corp. Voltage-controlled oscillator with rapid tuning loop and method for tuning same
ES2048681B1 (es) * 1992-10-30 1995-01-01 Alcatel Standard Electrica Sintetizador digital de frecuencias.

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2122822A (en) * 1982-06-30 1984-01-18 Int Standard Electric Corp Frequency control device to synchronise an oscillator with an external signal of very accurate mean frequency but having a high jitter
US4498059A (en) * 1983-06-23 1985-02-05 Gte Automatic Electric Incorporated Circuit to minimize local clock frequency disturbances when phase locking to a reference clock circuit

Also Published As

Publication number Publication date
DE69410913T2 (de) 1998-11-26
EP0647017A1 (en) 1995-04-05
JPH07182067A (ja) 1995-07-21
CN1104818A (zh) 1995-07-05
US5483201A (en) 1996-01-09
EP0647017B1 (en) 1998-06-10
AU7413994A (en) 1995-04-13
DE69410913D1 (de) 1998-07-16

Similar Documents

Publication Publication Date Title
CN1057177C (zh) 采用高速数字频差计数器的同步电路
US6535926B1 (en) Time synchronization system for industrial control network using global reference pulses
US4485452A (en) Speed measurement system
CN216748451U (zh) 一种高精度的授时精度测量系统
KR101795199B1 (ko) 신호 처리 장치
WO2014118984A1 (ja) 信号処理装置
US4306295A (en) Arrangement for measuring the ratio between a number of events occurring after each other in a first and a second series of events
CN110611544A (zh) 一种利用rs232串口精确对时的方法及装置
EP3936952A1 (en) Counter unit, counter unit control method, control device, and control system
US5138639A (en) Pulse position measurement type meter-driving circuit capable of improving measurement accuracy
CN111897202A (zh) 烟感探测器mcu的rtc校准电路及校准方法
EP3244557A1 (en) Method and apparatus for frequency supervision
CN115603849B (zh) 多传感器触发控制方法、装置、设备及存储介质
JPS626544Y2 (zh)
KR960002279B1 (ko) 매스 플로우 콘트롤러 유량의 전대역 자동 점검 방법
JPH11326523A (ja) デジタル計数率計
JPS6311662Y2 (zh)
JPH01311696A (ja) 補間指示式調整制御方式
JPH075993A (ja) アナログ信号入力装置
SU1562931A1 (ru) Устройство дл оценки надежности систем управлени
JPH0681160B2 (ja) ディジタル形信号断検出装置
JPH02304388A (ja) デジタル式計数率計
JPH05107338A (ja) ビデオ諸元測定装置
CN116592984A (zh) 一种厨房秤校准方法
JPH0575075B2 (zh)

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee