CN105609036B - 栅极驱动电路 - Google Patents
栅极驱动电路 Download PDFInfo
- Publication number
- CN105609036B CN105609036B CN201511015845.9A CN201511015845A CN105609036B CN 105609036 B CN105609036 B CN 105609036B CN 201511015845 A CN201511015845 A CN 201511015845A CN 105609036 B CN105609036 B CN 105609036B
- Authority
- CN
- China
- Prior art keywords
- signal
- shift register
- grid
- coupled
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000010168 coupling process Methods 0.000 claims description 30
- 238000005859 coupling reaction Methods 0.000 claims description 30
- 230000008878 coupling Effects 0.000 claims description 29
- 230000005611 electricity Effects 0.000 claims description 19
- 239000003990 capacitor Substances 0.000 claims description 17
- 238000006073 displacement reaction Methods 0.000 claims description 12
- 230000000087 stabilizing effect Effects 0.000 abstract description 26
- 238000010586 diagram Methods 0.000 description 11
- 239000000725 suspension Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种栅极驱动电路,该栅极驱动电路包含多级栅极信号输出电路。每一级栅极信号输出电路包含多条栅极信号线、移位寄存器、多任务器及稳压电路。移位寄存器根据前一级栅极信号输出电路产生的多任务控制信号、第一频率信号及第二频率信号,输出本级移位寄存器的多任务控制信号。多任务器根据本级移位寄存器输出的多任务控制信号及多个扫描信号,输出多个栅极控制信号至多条栅极信号线。稳压电路根据频率信号,以及本级移位寄存器的节点电压下拉多条栅极信号线的电位。
Description
技术领域
本发明有关于一种栅极驱动电路,特别是一种能够对栅极信号进行稳压的栅极驱动电路。
背景技术
图1为一般的栅极驱动电路100的示意图。栅极驱动电路100包含多条扫描信号线GCL1至GCLN及多级多任务器MUX1至MUXM。多条扫描信号线GCL1至GCLN用以传输栅极控制信号SGC1至SGCN。每一级多任务器MUX1至MUXM都会耦接至多条扫描信号线GCL1至GCLN,且多任务器MUX1至MUXM会分别耦接至栅极输出线GL11至GL1N、GL21至GL2N、…及GLM1至GLMN,且多任务器MUX1至MUXM会分别根据多任务控制信号SMC1至SMCM,在不同的时间输出栅极控制信号SG11至SGMN至多条栅极输出线GL11至GLMN。
图2为栅极驱动电路100的操作的时序图。在图2中,扫描信号SGC1至SGCN会依序抬升至高电位,且彼此为高电位的时间不互相重叠,而多任务控制信号SMC1至SMCM也会依序抬升至高电位,且彼此为高电位的时间不互相重叠。此外,每一多任务控制信号SMC1至SMCM为高电位的时间可约为扫描信号SGC1的周期,因此当多任务控制信号SMC1为高电位时,多任务器MUX1即可根据扫描信号SGC1至SGCN输出栅极控制信号SG11至SG1N至栅极输出线GL11至GL1N,以将栅极控制信号SG11至SG1N输出至显示面板并驱动显示面板中不同列的像素。相似地,当多任务控制信号SMCM为高电位时,多任务器MUXM即可根据扫描信号SGC1至SGCN输出栅极控制信号SGM1至SGMN至栅极输出线GLM1至GLMN,以将栅极控制信号SGM1至SGMN输出至显示面板以驱动显示面板中不同列的像素。也就是说,栅极驱动电路100只需要产生N个扫描信号SGC1至SGCN,即可通过M个多任务器MUX1至MUXM驱动显示面板中NxM列的像素。
然而,在一般的栅极驱动电路100中,多任务器MUX1包含了多个开关T11至T1N以及二极管DI11至DI1N。开关T11至T1N会分别耦接至扫描信号线GCL1至GCLN与门极输出线GL11至GL1N,并根据多任务控制信号SMC1导通或截止扫描信号线GCL1至GCLN与门极输出线GL11至GL1N之间的电性连接。每一个二极管DI11至DI1N则是以逆向偏压的方式接收多任务控制信号SMC1,并耦接至栅极输出线GL11至GL1N。详细而言,以多任务器MUX1为例子,每一个开关T11至T1N的栅极皆会连接至多任务控制信号SMC1,每一个开关T11至T1N的源极会分别连接所对应的扫描信号线GCL1至GCLN,每一个开关T11至T1N的漏极会分别连接所对应的栅极输出线GL11至GL1N,而每一个二极管DI11至DI1N会分别连接所对应的栅极输出线与开关,例如:二极管DI11的一端会连接至多任务控制信号SMC1与开关T11的栅极,二极管DI11的另一端会连接至开关T11的漏极与栅极输出线GL11。其余位置的多任务器MUX可依上述描述与图1来得知开关、二极管、扫描信号线、多任务控制信号与栅极输出线的相关连接描述。当多任务控制信号SMC1为高电位时,开关T11至T1N会导通扫描信号线GCL1至GCLN与门极输出线GL11至GL1N之间的电性连接,以输出栅极控制信号SG11至SG1N。然而当多任务控制信号SMC1为低电位时,开关T11至T1N会被截止,此时栅极输出线GL11至GL1N为浮接的状态,因此扫描信号SGC1至SGCN可能会通过电容耦合的效应,在栅极输出线GL11至GL1N上产生突波,进而造成系统的误判。
发明内容
本发明的一实施例提供一种栅极驱动电路。栅极驱动电路包含第一组扫描信号线及多级栅极信号输出电路。第一组扫描信号线包含多条扫描信号线,用以依序传送扫描信号。多级栅极信号输出电路包含第一级栅极信号输出电路及第二级栅极信号输出电路。
第一级栅极信号输出电路包含多条第一栅极信号线、第一移位寄存器、第一多任务器及第一稳压电路。第一移位寄存器根据第一级栅极信号输出电路的前一级栅极信号输出电路的移位寄存器所产生的多任务控制信号、第一频率信号、第二频率信号及第二级栅极信号输出电路产生的第二多任务控制信号,输出第一移位寄存器的第一多任务控制信号。第一多任务器耦接于第一移位寄存器、第一组扫描信号线及多条第一栅极信号线,用以根据第一多任务控制信号及第一组扫描信号线所传来的扫描信号,输出多个第一栅极控制信号至多条第一栅极信号线。第一稳压电路耦接于第一移位寄存器及多条第一栅极信号线,用以根据至少第一移位寄存器的节点的电压及第二频率信号下拉多条第一栅极信号线的电位。
第二级栅极信号输出电路包含多条第二栅极信号线、第二移位寄存器、第二多任务器及第二稳压电路。第二移位寄存器耦接于第一移位寄存器,用以根据第一移位寄存器输出的第一多任务控制信号、第一频率信号、第二频率信号及第二级栅极信号输出电路的后一级的栅极信号输出电路的移位寄存器产生的多任务控制信号,输出第二移位寄存器的第二多任务控制信号。第二多任务器,耦接于第二移位寄存器、第一组扫描信号线及多条第二栅极信号线,用以根据第二多任务控制信号及由第一组扫描信号线所传来的扫描信号,输出多个第二栅极控制信号至多条第二栅极信号线。第二稳压电路耦接于第二移位寄存器及多条第二栅极信号线,用以根据至少第二移位寄存器的节点的电压及第一频率信号下拉多条第二栅极信号线的电位。
当第一多任务控制信号为低电位且第一频率信号为第一高电位时,第一移位寄存器的节点的电压为第二高电位。当第二多任务控制信号为低电位且第二频率信号为第一高电位时,第二移位寄存器的节点的电压为第二高电位。第一频率信号为高电位的时段与第二频率信号为高电位的时段不重叠。
本发明的另一实施例提供一种栅极驱动电路。栅极驱动电路第一组扫描信号线、第二组扫描信号线及多级栅极信号输出电路。第一组扫描信号线包含多条扫描信号线,用以依序传送扫描信号。第二组扫描信号线包含多条扫描信号线,用以依序传送扫描信号。
多级栅极信号输出电路包含第一级栅极信号输出电路及第二级栅极信号输出电路。第一级栅极信号输出电路包含多条第一栅极信号线、第一移位寄存器、第一多任务器及第一稳压电路。第一移位寄存器用以根据第一级栅极信号输出电路的前一级栅极信号输出电路的移位寄存器所产生的多任务控制信号、第一频率信号、第二频率信号及第二级栅极信号输出电路产生的第二多任务控制信号,输出第一移位寄存器的第一多任务控制信号。第一多任务器耦接于第一移位寄存器、第一组扫描信号线及多条第一栅极信号线,用以根据第一移位寄存器的第一节点的电压及第一组扫描信号线所传来的扫描信号,输出多个第一栅极控制信号至多条第一栅极信号线。第一稳压电路耦接于第一移位寄存器及多条第一栅极信号线,用以根据第一移位寄存器的第二节点的电压及第二频率信号下拉多条第一栅极信号线的电位。
第二级栅极信号输出电路包含多条第二栅极信号线、第二移位寄存器、第二多任务器及第二稳压电路。第二移位寄存器耦接于第一移位寄存器,用以根据第一移位寄存器输出的第一多任务控制信号、第一频率信号、第二频率信号及第二级栅极信号输出电路的后一级的栅极信号输出电路的移位寄存器产生的多任务控制信号,输出第二移位寄存器的第二多任务控制信号。第二多任务器,耦接于第二移位寄存器、第二组扫描信号线及多条第二栅极信号线,用以根据第二移位寄存器的第一节点的电压及由第二组扫描信号线所传来的扫描信号,输出多个第二栅极控制信号至多条第二栅极信号线。第二稳压电路耦接于第二移位寄存器及多条第二栅极信号线,用以根据第二移位寄存器的第二节点的电压及第一频率信号下拉多条第二栅极信号线的电位。
当第一多任务控制信号为第一高电位时,第一移位寄存器的第一节点的电压为第二高电位,第一移位寄存器的第二节点的电压为低电位,且第二高电位高于第一高电位。当第二多任务控制信号为第一高电位时,第二移位寄存器的第一节点的电压为第二高电位,且第二移位寄存器的第二节点的电压为该低电位。第二组扫描信号线中的每一条扫描信号线是在第一组扫描信号线中的每一条扫描信号线传送扫描信号后才传送扫描信号。第一频率信号及第二频率信号不同时为高电位。
附图说明
图1为一般的栅极驱动电路的示意图;
图2为图1的栅极驱动电路的时序操作图;
图3为本发明一实施例的栅极驱动电路的示意图;
图4为本发明一实施例的移位寄存器的示意图;
图5为图3的栅极驱动电路的时序操作图;
图6为本发明另一实施例的栅极驱动电路的示意图;
图7为图6的栅极驱动电路的时序操作图;
图8为本发明另一实施例的栅极驱动电路的示意图;
图9为图8的栅极驱动电路的时序操作图。
其中附图标记为:
100、200、300、400 栅极驱动电路
2101、210m、210m+1、210M、310m、 栅极信号输出电路
310m+1、320m、320m+1、4101、410m、
410m+1、410m+2、410m+3、410M
212m、212m+1、322m、322m+1、 移位寄存器
412m、412m+1、412m+2、412m+3
MUX1、MUXM、214m、214m+1、324m、 多工器
324m+1、414m、414m+1、414m+2、414m+3
216m、216m+1、316m、316m+1、 稳压电路
326m、326m+1、416m、416m+1、
416m+2、416m+2
Am1、Amn、AmN、A(m+1)1、A(m+1)n、 稳压开关
A(m+1)N、Am(N+1)、Am(2N)、A(m+1)(N+1)、
A(m+1)(2N)、Bm1、Bmn、BmN、B(m+1)1、
B(m+1)n、B(m+1)N、Bm(N+1)、Bm(2N)、
B(m+1)(N+1)、B(m+1)(2N)、Cm1、CmN、
C(m+1)1、C(m+1)N、Cm(N+1)、Cm(2N)、
C(m+1)(N+1)、C(m+1)(2N)、Dm1、DmN、
D(m+1)1、D(m+1)N、Dm(N+1)、Dm(2N)、
D(m+1)(N+1)、D(m+1)(2N)
GCL1、GCLn、GCLN、GCLN+1、GCL2N 扫描信号线
SGC1、SGCn、SGCN、SGCN+1、SGC2N 扫描信号
GL11、GL1N、GLM1、GLMN、GLm1、 栅极信号线
GLmn、GLmN、GL(m+1)1、GL(m+1)n、
GL(m+1)N、GLm(N+1)、GLm(2N)、GL(m+1)(N+1)、
GL(m+1)(2N)、GL(m+2)1、GL(m+2)N、
GL(m+3)(N+1)、GL(m+3)(2N)
SG11、SG1N、SGM1、SGMN、SGm1、 栅极控制信号
SGmn、SGmN、SG(m+1)1、SG(m+1)n、
SG(m+1)N、SGm(N+1)、SGm(2N)、SG(m+1)(N+1)、
SG(m+1)(2N)、SG(m+2)1、SG(m+2)N、
SG(m+3)(N+1)、SG(m+3)(2N)
SMC1、SMCM、SRAm-1、SRAm、SRAm+1、 多任务控制信号
SRAm+2、SRBm-1、SRBm、SRBm+1、SRBm+2、
SRm-1、SRm、SRm+1、SRm+2、SRm+3、SRm+4
P、PAm、PAm+1、PBm、PBm+1、Pm、 节点
Pm+1、Pm+2、Pm+3、Q、Qm、Qm+1、
Qm+2、Qm+3
T11、T1N、M1、M2、M3、M4、M5、 开关
M6、M7
Tm1、Tmn、TmN、T(m+1)1、T(m+1)n、T(m+1)N、 多任务控制开关
T(m+1)(N+1)、T(m+1)(2N)、T’m(n+1)、T’m(2N)、
T’(m+1)(N+1)、T’(m+1)(2N)、T(m+2)1、T(m+2)N、
T(m+3)(N+1)、T(m+3)(2N)
DI11、DI1N 二极管
CK1、XCK1、CK2、XCK2 频率信号
VGL 低电位
VGH1、VGH2、VGH3 高电位
C1、C2 电容
U2D 下行控制信号
D2U 上行控制信号
T1、T2、T3、T4、T5、T6、T7 时段
具体实施方式
图3为本发明一实施例的栅极驱动电路200的示意图。栅极驱动电路包含第一组扫描信号线GCL1至GCLN,用以依序传送扫描信号SGC1至SGCN,及多级栅极信号输出电路2101至210M,M及N为正整数。每一级栅极信号输出电路的结构相同,并可根据相似的原理操作,以下例示性地以相邻的两级栅极信号输出电路210m及210m+1作为第一级栅极信号输出电路及第二级栅极信号输出电路来说明,其中m为小于M的正整数。
第一级栅极信号输出电路210m包含多条第一栅极信号线GLm1至GLmN,第一移位寄存器212m,第一多任务器214m,及第一稳压电路216m。第一移位寄存器212m可根据第一级栅极信号输出电路210m的前一级栅极信号输出电路的移位寄存器,例如栅极信号输出电路210m-1的移位寄存器,所产生的多任务控制信号SRAm-1、第一频率信号CK1、第二频率信号XCK1及第二级栅极信号输出电路210m+1产生的第二多任务控制信号SRAm+1,输出第一移位寄存器212m的第一多任务控制信号SRAm。
第一多任务器214m耦接于第一移位寄存器212m、第一组扫描信号线GCL1至GCLN及第一栅极信号线GLm1至GLmN,并可根据第一多任务控制信号SRAm及第一组扫描信号线GCL1至GCLN所传来的扫描信号SGC1至SGCN,输出第一栅极控制信号SGm1至SGmN至第一栅极信号线GLm1至GLmN。
第一稳压电路216m耦接于第一移位寄存器212m及第一栅极信号线GLm1至GLmN,并可根据第一移位寄存器212m的节点PAm的电压及第二频率信号XCK1下拉第一栅极信号线GLm1至GLmN的电位。
第二级栅极信号输出电路210m+1包含多条第二栅极信号线GL(m+1)1至GL(m+1)N、第二移位寄存器212m+1、第二多任务器214m+1及第二稳压电路216m+1。第二移位寄存器212m+1耦接于第一移位寄存器212m,并可根据第一移位寄存器212m输出的第一多任务控制信号SRAm、第一频率信号CK1、第二频率信号XCK1及第二级栅极信号输出电路210m+1的后一级的栅极信号输出电路的移位寄存器产生的多任务控制信号,例如栅极信号输出电路210m+2的移位寄存器产生的多任务控制信号SRAm+2,输出第二移位寄存器212m+1的第二多任务控制信号SRAm+1。
第二多任务器214m+1耦接于第二移位寄存器212m+1、第一组扫描信号线GCL1至GCLN及第二栅极信号线GL(m+1)1至GL(m+1)N,并可根据第二多任务控制信号SRAm+1及由第一组扫描信号线GCL1至GCLN所传来的扫描信号SGC1至SGCN,输出多个第二栅极控制信号SG(m+1)1至SG(m+1)N至第二栅极信号线GL(m+1)1至GL(m+1)N。
第二稳压电路216m+1耦接于第二移位寄存器212m+1及第二栅极信号线GL(m+1)1至GL(m+1)N,用以根据第二移位寄存器212m+1的节点PAm+1的电压及第一频率信号CK1下拉第二栅极信号线GL(m+1)1至GL(m+1)N的电位。
在本发明的实施例中,每一级栅极信号输出电路2101至210M的移位寄存器会依序地输出具有高电位的多任务控制信号,且每个多任务控制信号为高电位的时段皆不互相重叠,也就是说,每一级栅极信号输出电路2101至210M可轮流根据第一组扫描信号线GCL1至GCLN所传来的扫描信号SGC1至SGLN输出对应的栅极控制信号。
此外,每一级栅极信号输出电路2101至210M的移位寄存器可具有相同的结构。图4为本发明一实施例的移位寄存器20的示意图。移位寄存器20可包含第一开关M1至第七开关M7以及第一电容C1至第二电容C2。为方便说明,图4所标示的信号是利用移位寄存器20作为第一移位寄存器212m时所接收到的信号,然而在本发明的其他实施例中,移位寄存器20亦可作为第二移位寄存器212m+1或其他移位寄存器。
第一开关M1具有第一端、第二端及控制端,第一开关M1的第一端可接收下行控制信号U2D,而第一开关M1的控制端可接收前一级的移位寄存器所产生的多任务控制信号,例如当利用移位寄存器20作为第一移位寄存器212m时,移位寄存器20的第一开关M1的控制端即可接收前一级栅极信号输出电路210m-1的移位寄存器所产生的多任务控制信号SRAm-1。第二开关M2具有第一端、第二端及控制端。第二开关M2的第一端耦接于节点P,当利用移位寄存器20作为第一移位寄存器212m时,节点P则相当于第一移位寄存器212m的节点PAm。第二开关M2的第二端用以接收低电位VGL,而第二开关M2的控制端耦接于第一开关M1的第二端。
第一电容C1具有第一端及第二端,第一电容C1的第一端接收第一频率信号CK1,而第一电容C1的第二端耦接于节点P。第三开关M3具有第一端、第二端及控制端,第三开关M3的第一端接收频率信号,当利用移位寄存器20作为第一移位寄存器212m时,第三开关M3的第一端会接收第一频率信号CK1,此时第三开关M3的第二端可输出第一多任务控制信号SRAm,而第三开关M3的控制端耦接于第一开关M1的第二端。而当利用移位寄存器20作为第二移位寄存器212m+1时,第三开关M3的第一端则会接收第二频率信号XCK1,而第三开关M3的第二端则会输出第二多任务控制信号SRAm+1。第二电容C2具有第一端及第二端,第二电容C2的第一端耦接于第一开关M1的第二端,而第二电容C2的第二端耦接于第三开关M3的第二端。第四开关M4具有第一端、第二端及控制端,第四开关M4的第一端耦接于第三开关M3的第二端,第四开关M4的第二端用以接收低电位VGL,当利用移位寄存器20作为第一移位寄存器212m时,第四开关M4的控制端会接收第二频率信号XCK1,而当利用移位寄存器20作为第二移位寄存器212m+1时,第四开关M4的控制端会接收第一频率信号CK1。
第五开关M5具有第一端、第二端及控制端,第五开关M5的第一端耦接于第一开关M1的第二端,第五开关M5的第二端用以接收低电位VGL,而第五开关M5的控制端耦接于节点P。第六开关M6具有第一端、第二端及控制端,第六开关M6的第一端耦接于第三开关M3的第二端,第六开关M6的第二端用以接收低电位VGL,而第六开关M6的控制端耦接于节点P。第七开关M7具有第一端、第二端及控制端,第七开关M7的第一端用以接收上行控制信号D2U,第七开关M7的第二端耦接于第一开关M1的第二端,而第七开关M7的控制端用以接收后一级栅极信号输出电路的移位寄存器,例如当利用移位寄存器20作为第一移位寄存器212m时,移位寄存器20的第七开关M7的控制端即可接收第二级栅极信号输出电路210m+1的移位寄存器所产生的多任务控制信号SRAm+1。
第二移位寄存器212m+1与第一移位寄存器212m的结构相似,然而两者会根据相反的频率信号来运作,也就是说,利用移位寄存器20作为第二移位寄存器212m+1时,第三开关M3的第一端会接收第二频率信号XCK1,而第四开关的控制端则会接收CK1。在本发明的部分实施例中,栅极信号输出电路2101至210M的移位寄存器中两两相邻的栅极信号输出电路的移位寄存器即会根据不同的频率信号来输出其多任务信号,亦即以第一移位寄存器212m及第二移位寄存器212m+1的方式交替串接。
在图4的实施例中,上行控制信号D2U为高电位的时段与下行控制信号U2D为高电位的时段不重叠。举例来说,当利用移位寄存器20作为第一移位寄存器212m,且下行控制信号U2D为高电位时,第一开关M1可根据前一级栅极信号输出电路的移位寄存器所产生的多任务控制信号SRAm-1将第一开关M1的第二端上拉至高电位,并接着在第一频率信号CK1变为高电位时,通过第二电容C2的耦合作用,使第三开关M3的第二端输出第一多任务控制信号SRAm。在第一移位寄存器212m输出高电位的第一多任务控制信号SRAm的后,第二移位寄存器212m+1也会根据上述相似的原理,并在第二频率信号XCK1变为高电位时,通过耦合作用输出高电位的第二多任务控制信号SRAm+1。当多任务控制信号SRAm+1为高电位时,第七开关M7会被导通,由于上行控制信号D2U为低电位,因此第七开关可将第一开关M1的第二端下拉至低电位,以避免两个移位寄存器同时输出具高电位的多任务控制信号。
然而本发明并不限定以图4所说明的结构来限定本发明的栅极信号输出电路的移位寄存器的结构,在本发明的其他实施例中,亦可根据其他移位寄存器的结构及原理来操作。
在图3的实施例中,第一多任务器214m可包含N个第一多任务控制开关Tm1至TmN,每一第一多任务控制开关Tm1至TmN具有第一端、第二端及控制端,每一第一多任务控制开关Tm1至TmN的第一端耦接至第一组扫描信号线GCL1至GCLN中的一对应的条扫描信号线,每一第一多任务控制开关Tm1至TmN的第二端耦接至第一栅极信号线GLm1至GLmN的一对应的栅极信号线,而每一第一多任务控制开关Tm1至TmN的控制端可接收第一多任务控制信号SRAm。举例来说,第一多任务控制开关Tmn的第一端会耦接至扫描信号线GCLn,第一多任务控制开关Tmn的第二端耦接至第一栅极信号线GLmn,而第一多任务控制开关Tmn的控制端则会接收第一多任务控制信号SRAm,即第一多任务控制开关Tmn至TmN的控制端皆会连接至第一移位寄存器212m的输出端、前一级移位寄存器(未标示)的输入端与下一级移位寄存器212m+1的输入端,n为介于1至N之间的正整数。
相似地,第二多任务器214m+1可包含N个第二多任务控制开关T(m+1)1至T(m+1)N,每一第二多任务控制开关T(m+1)1至T(m+1)N具有第一端、第二端及控制端。每一第二多任务控制开关T(m+1)1至T(m+1)N的第一端耦接至第一组扫描信号线GCL1至GCLN中的一对应的条扫描信号线,每一第二多任务控制开关T(m+1)1至T(m+1)N的第二端耦接至第二栅极信号线GL(m+1)1至GL(m+1)N的一对应的栅极信号线,而每一第二多任务控制开关T(m+1)1至T(m+1)N的控制端用以接收第二多任务控制信号SRAm+1,即每一第二多任务控制开关T(m+1)1至T(m+1)N的控制端皆会连接至第二移位寄存器212m+1的输出端、前一级移位寄存器212m的输入端(例如:移位寄存器212m接收第二多任务控制信号SRAm+1的位置)与下一级移位寄存器(未标示)的输入端。
此外,第一稳压电路216m包含N个第一稳压开关Am1至AmN及N个第二稳压开关Bm1至BmN。每一第一稳压开关Am1至AmN具有第一端、第二端及控制端,每一第一稳压开关Am1至AmN的第一端用以接收低电位VGL,每一第一稳压开关Am1至AmN的第二端耦接至第一栅极信号线GLm1至GLmN中的一对应的栅极信号线,而每一第一稳压开关Am1至AmN的控制端耦接至第一移位寄存器212m的节点PAm。每一第二稳压开关Bm1至BmN具有一第一端、第二端及控制端,每一第二稳压开关Bm1至BmN的第一端用以接收低电位VGL,每一第二稳压开关Bm1至BmN的第二端耦接至第一栅极信号线GLm1至GLmN中的一对应的栅极信号线,而每一第二稳压开关Bm1至BmN的控制端用以接收第二频率信号XCK1。
第二稳压电路216m+1包含N个第三稳压开关A(m+1)1至A(m+1)N及N个第四稳压开关B(m+1)1至B(m+1)N。每一第三稳压开关A(m+1)1至A(m+1)N具有第一端、第二端及控制端,每一第三稳压开关A(m+1)1至A(m+1)N的第一端用以接收低电位VGL,每一第三稳压开关A(m+1)1至A(m+1)N的第二端耦接至第二栅极信号线GL(m+1)1至GL(m+1)N中的一对应的栅极信号线,而每一第三稳压开关A(m+1)1至A(m+1)N的控制端耦接至第二移位寄存器212m+1的节点PAm+1。每一第四稳压开关B(m+1)1至B(m+1)N具有第一端、第二端及控制端,每一第四稳压开关B(m+1)1至B(m+1)N的第一端用以接收低电位VGL,每一第四稳压开关B(m+1)1至B(m+1)N的第二端耦接至第二栅极信号线GL(m+1)1至GL(m+1)N中的一对应的栅极信号线,而每一第四稳压开关B(m+1)1至B(m+1)N的控制端用以接收第一频率信号CK1。
图5为栅极驱动电路200的时序操作图。在图5中,第一频率信号CK1为高电位VGH1的时段,如时段T1及T3,与第二频率信号XCK1为高电位VGH1的时段,如时段T2及T4,不相重叠。在部分实施例中,第一频率信号CK1及第二频率信号XCK1可为相位差为180度的两个频率信号。扫描信号SGC1至SGCN会依序抬升至高电位,且彼此为高电位的时间亦不相重叠。此外,扫描信号SGC1至SGCN的周期为第一频率信号CK1及第二频率信号XCK1的周期的一半。
在时段T1中,第一频率信号CK1为高电位时,第一多任务控制信号SRAm也为高电位VGH1,此时第一多任务器214m中的第一多任务控制开关Tm1至TmN会导通第一组扫描信号线GCL1至GCLN与第一栅极信号线GLm1至GLmN之间的电性连接,因此栅极信号输出电路210m可根据第一组扫描信号线GCL1至GCLN上依序传来的扫描信号SGC1至SGCN,依序输出第一栅极控制信号SGm1至SGmN到第一栅极信号线GLm1至GLmN。
在时段T2中,第一频率信号CK1为低电位VGL,而第二频率信号XCK1为高电位VGH1,此时第一缓存器212m所输出的第一多任务控制信号SRAm也会为低电位VGL,因此第一多任务器214m中的第一多任务控制开关Tm1至TmN会被截止。然而第一稳压电路216m中的第二稳压开关Bm1至BmN会被第二频率信号XCK1导通,因此第二稳压开关Bm1至BmN即可分别将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。
在时段T3中,第一频率信号CK1为高电位VGH1,而第二频率信号XCK1为低电位VGL,此时第一缓存器212m所输出的第一多任务控制信号SRAm仍为低电位VGL。此时若以图4所示的移位寄存器20为例,则由于第一开关M1的第二端的电压已在时段T2中被第七开关M7拉低至与上行控制信号D2U相同的低电位VGL,因此第二开关M2会被截止,使得移位寄存器20的节点P,亦即第一移位寄存器212m的节点PAm,的电压会经由第一电容C1而耦合至高电位VGH2。在本发明的部分实施例中,高电位VGH2可能会受到电路耦合的影响,例如受到第一电容C1或其周遭电路寄生电容的影响,而与第一频率信号CK1的高电位VGH1稍有不同,有可能较低一些;然而只要选择适当的组件,则当节点PAm处于高电位VGH2时,仍然能够导通第一稳压电路216m中的第一稳压开关Am1至AmN,而可以使电路正常运作。此时第一稳压开关Am1至AmN即可分别将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。
申言之,当第一多任务控制信号SRAm为低电位VGL且第一频率信号CK1为高电位VGH1时,第一移位寄存器212m的节点PAm会处于高电位VGH2,因此通过第一移位寄存器212m的节点PAm的电压,第一稳压开关Am1至AmN即可在栅极信号输出电路210m并未输出第一栅极控制信号SGm1至SGmN时,将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。且当第一多任务控制信号SRAm为低电位VGL而第二频率信号XCK1为高电位VGH1时,第二稳压开关Bm1至BmN亦可将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。如此一来,栅极驱动电路200即可在第一级栅极信号输出电路210m并未输出第一栅极控制信号SGm1至SGmN时,将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL,而不会呈现浮接的状态,进而能够避免系统误判的问题。
相似地,在时段T2中,当第二频率信号XCK1变为高电位VGH1时,第二多任务控制信号SRAm+1也会变为高电位VGH1,此时第二级栅极信号输出电路210m+1即可根据第一组扫描信号线GCL1至GCLN上依序传来的扫描信号SGC1至SGCN,依序输出第二栅极控制信号SG(m+1)1至SG(m+1)N到第二栅极信号线GL(m+1)1至GL(m+1)N。
在时段T3中,第二频率信号XCK1为低电位VGL,而第一频率信号CK1为高电位VGH1,此时第二缓存器212m+1所输出的第二多任务控制信号SRAm+1也会为低电位VGL,因此第二多任务器214m+1中的第一多任务控制开关T(m+1)1至T(m+1)N会被截止。然而第二稳压电路216m+1中的第四稳压开关B(m+1)1至B(m+1)N会被第一频率信号CK1导通,因此第四稳压开关B(m+1)1至B(m+1)N即可分别将第二栅极信号线GL(m+1)1至GL(m+1)N上的电位稳定在低电位VGL。
在时段T4中,第二频率信号XCK1为高电位VGH1,而第一频率信号CK1为低电位VGL,此时第二缓存器212m+1所输出的第二多任务控制信号SRAm+1仍为低电位VGL,但第二移位寄存器212m+1的节点PAm+1的电压会变为高电位VGH2。因此第二稳压电路216m+1中的第三稳压开关A(m+1)1至A(m+1)N会被第二移位寄存器212m+1的节点PAm+1的电压导通,而第三稳压开关A(m+1)1至A(m+1)N即可分别将第二栅极信号线GL(m+1)1至GL(m+1)N上的电位稳定在低电位VGL。
申言之,当第二多任务控制信号SRAm+1为低电位VGL且第二频率信号XCK1为高电位VGH1时,第二移位寄存器212m+1的节点PAm+1会处于高电位VGH2,因此通过第二移位寄存器212m+1的节点PAm+1的电压,第三稳压开关A(m+1)1至A(m+1)N即可在第二级栅极信号输出电路210m+1并未输出第二栅极控制信号SG(m+1)1至SG(m+1)N时,将第二栅极信号线GL(m+1)1至GL(m+1)N上的电位稳定在低电位VGL。且当第二多任务控制信号SRAm+1为低电位VGL而第一频率信号CK1为高电位VGH1时,第四稳压开关B(m+1)1至B(m+1)N亦可将第二栅极信号线GL(m+1)1至GL(m+1)N上的电位稳定在低电位VGL。如此一来,栅极驱动电路200即可在第二级栅极信号输出电路210m+1并未输出第二栅极控制信号SG(m+1)1至SG(m+1)N时,将第二栅极信号线GL(m+1)1至GL(m+1)N上的电位稳定在低电位VGL,而不会呈现浮接的状态,进而能够避免系统误判的问题。
虽然栅极驱动电路200可在时段T2及T3通过第一稳压电路216m将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL,并在时段T3及T4通过第二稳压电路216m+1将第二栅极信号线GL(m+1)1至GL(m+1)N上的电位稳定在低电位VGL,然而在时段T1及T2之间的时段T5以及在时段T2及T3之间的时段T6,第一稳压电路216m则无法持续稳压。同样的,在时段T2及T3之间的时段T6以及在时段T3及T4之间的时段T7,第二稳压电路216m+1亦无法持续稳压,因此为了能更进一步地避免任何突波的产生,本发明的栅极驱动电路还可利用更多的频率信号来进行稳压。
图6为本发明一实施例的栅极驱动电路300的示意图。栅极驱动电路300除了包含第一级栅极信号输出电路310m及第二级栅极信号输出电路310m+1之外,还包含第二组扫描信号线GCLN+1至GCL2N、第三级栅极信号输出电路320m及第四级栅极信号输出电路320m+1。第一级栅极信号输出电路310m及第二级栅极信号输出电路310m+1的架构与第一级栅极信号输出电路210m及第二级栅极信号输出电路210m+1的架构相似。
第三级栅极信号输出电路320m包含多条第三栅极信号线GLm(N+1)至GLm(2N)、第三移位寄存器322m、第三多任务器324m及第三稳压电路326m。第三移位寄存器322m可根据第三级栅极信号输出电路320m的前一级栅极信号输出电路的移位寄存器所产生的多任务控制信号,例如栅极信号输出电路320m-1的移位寄存器所产生的多任务控制信号SRBm-1、第三频率信号CK2、第四频率信号XCK2及第四级栅极信号输出电路320m+1产生的第四多任务控制信号SRBm+1,输出第三移位寄存器322m的第三多任务控制信号SRBm。
第三多任务器324m耦接于第三移位寄存器322m、N条第二组扫描信号线GCLN+1至GCL2N及N条第三栅极信号线GLm(N+1)至GLm(2N),用以根据第三多任务控制信号SRBm及第二组扫描信号线GCLN+1至GCL2N所传来的扫描信号SGCN+1至SGC2N,输出第三栅极控制信号SGm(N+1)至SGm(2N)到第三栅极信号线GLm(N+1)至GLm(2N)。举例而言,第三多任务器324m包含多个开关T’m(N+1)至T’m(2N),每个开关的第一端连接所对应的第二组扫描信号线GCLN+1至GCL2N,每个开关的第二端连接所对应的第三栅极信号线GLm(N+1)至GLm(2N),每个开关的控制端连接第三移位寄存器322m的输出端与下一级移位寄存器322m+1的输入端。
第三稳压电路326m耦接于第三移位寄存器322m及N条第三栅极信号线GLm(N+1)至GLm(2N),并可根据至少第三移位寄存器322m的节点PBm的电压及第四频率信号XCK2下拉第三栅极信号线GLm(N+1)至GLm(2N)的电位。
第四级栅极信号输出电路320m+1包含多条第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)、第四移位寄存器322m+1、第四多任务器324m+1及第四稳压电路326m+1。
第四移位寄存器322m+1耦接于第三移位寄存器322m,用以根据第三移位寄存器322m输出的第三多任务控制信号SRBm、第三频率信号CK2、第四频率信号XCK2及第四级栅极信号输出电路320m+1的后一级的栅极信号输出电路的移位寄存器产生的多任务控制信号,例如栅极信号输出电路320m+2的移位寄存器产生的多任务控制信号SRBm+2,输出第四移位寄存器322m+1的第四多任务控制信号SRBm+1。
第四多任务器324m+1耦接于第四移位寄存器322m+1、第二组扫描信号线GCLN+1至GCL2N及第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N),并可根据第四多任务控制信号SRBm+1及由第二组扫描信号线GCLN+1至GCL2N所传来的扫描信号SGCN+1至SGC2N,输出第四栅极控制信号SG(m+1)(N+1)至SG(m+1)(2N)到第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)。举例而言,第三多任务器324m+1包含多个开关T’(m+1)(N+1)至T’(m+1)(2N),每个开关的第一端连接所对应的第二组扫描信号线GCLN+1至GCL2N,每个开关的第二端连接所对应的第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N),每个开关的控制端连接第四移位寄存器322m+1的输出端与下一级移位寄存器(未标示)的输入端与前一级移位寄存器(例如:第三移位寄存器322m)的输入端。
第四稳压电路326m+1耦接于第四移位寄存器322m+1及第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N),并可根据至少第四移位寄存器322m+1的节点PBm+1的电压及第三频率信号CK2下拉第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)的电位。
图7为栅极驱动电路300的操作时序图。在图7中,第三频率信号CK2会落后第一频率信号CK1,且第三频率信号CK2处于高电位的时段,如时段T2,会与第一频率信号CK1处于高电位的时段,如时段T1,有部分重叠。第二频率信号XCK1落后第三频率信号CK2,且第二频率信号XCK1处于高电位的时段,如时段T3,与第三频率信号CK2处于高电位的时段,如时段T2,有部分重叠。第四频率信号XCK2落后第二频率信号XCK1,且第四频率信号XCK2处于高电位的时段,如时段T4,会与第二频率信号XCK1处于高电位的时段,如时段T3,有部分重叠。另外,第四频率信号XCK2为高电位的时段,如时段T4,与第三频率信号CK2为高电位的时段,如时段T2不重叠。在本发明的部分实施例中,第一频率信号CK1与第三频率信号CK2的相位差、第三频率信号CK2与第二频率信号XCK1的相位差及第二频率信号XCK1与第四频率信号XCK2的相位差可皆为90度。
此外,在图7中,第一组扫描信号线GCL1至GCLN及第二组扫描信号线GCLN+1至GCL2N会依序地传输扫描信号SGC1至SGCN及SGCN+1至SGC2N,而第一栅极信号输出电路310m、第三栅极信号输出电路320m、第二栅极信号输出电路310m+1及第四栅极信号输出电路320m+1的移位寄存器会依序地输出具有高电位的多任务控制信号SRAm、SRBm、SRAm+1及SRBm+1,且每个多任务控制信号SRAm、SRBm、SRAm+1及SRBm+1为高电位的时段皆互相重叠。
申言之,第一栅极信号输出电路310m可先根据第一组扫描信号线GCL1至GCLN输出第一栅极控制信号SGm1至SGmN,接着第三栅极信号输出电路320m会根据第二组扫描信号线GCLN+1至GCL2N输出第三栅极控制信号SGm(N+1)至SGm(2N),然后第二栅极信号输出电路310m+1会根据第一组扫描信号线GCL1至GCLN输出第二栅极控制信号SG(m+1)1至SG(m+1)N,最后第四栅极信号输出电路320m+1会根据第二组扫描信号线GCLN+1至GCL2N输出第四栅极控制信号SG(m+1)(N+1)至SG(m+1)(2N)。
由于栅极驱动电路300中,第一频率信号CK1至第四频率信号XCK2处于高电位的时段会两两相重叠,因此栅极驱动电路300可利用更多的频率信号来进行稳压,以进一步地避免突波产生。
在本发明的部分实施例中,第一稳压电路316m可根据第一移位寄存器212m的节点PAm的电压、第二频率信号XCK1、第四频率信号XCK2及第三移位寄存器322m的节点PBm的电压下拉第一栅极信号线GLm1至GLmN的电位。
举例来说,在图6中,第一稳压电路316m可包含第一稳压开关Am1至AmN、第二稳压开关Bm1至BmN、第三稳压开关Cm1至CmN及第四稳压开关Dm1至DmN。每一第一稳压开关Am1至AmN具有第一端、第二端及控制端,每一第一稳压开关Am1至AmN的第一端用以接收低电位VGL,每一第一稳压开关Am1至AmN的第二端耦接至第一栅极信号线GLm1至GLmN中的一对应的栅极信号线,而每一第一稳压开关Am1至AmN的控制端耦接至第一移位寄存器212m的节点PAm。第二稳压开关Bm1至BmN具有第一端、第二端及控制端,每一第二稳压开关Bm1至BmN的第一端用以接收低电位VGL,每一第二稳压开关Bm1至BmN的第二端耦接至第一栅极信号线GLm1至GLmN中的一对应的栅极信号线,而每一第二稳压开关Bm1至BmN的控制端用以接收第二频率信号XCK1。第三稳压开关Cm1至CmN具有第一端、第二端及控制端,每一第三稳压开关Cm1至CmN的第一端用以接收低电位VGL,每一第三稳压开关Cm1至CmN的第二端耦接至第一栅极信号线GLm1至GLmN中的一对应的栅极信号线,而每一第三稳压开关Cm1至CmN的控制端耦接至第三移位寄存器322m的节点PBm。第四稳压开关Dm1至DmN具有第一端、第二端及控制端,每一第四稳压开关Dm1至DmN的第一端用以接收低电位VGL,每一第四稳压开关Dm1至DmN的第二端耦接至第一栅极信号线GLm1至GLmN中的一对应的栅极信号线,而每一第四稳压开关Dm1至DmN的控制端接收第四频率信号XCK2。
第二稳压电路316m+1可根据第二移位寄存器212m+1的节点PAm+1的电压、第一频率信号CK1、第三频率信号CK2及第四移位寄存器322m+1的节点PBm+1的电压下拉第二栅极信号线GL(m+1)1至GL(m+1)N的电位。
举例来说,第二稳压电路316m+1可包含第五稳压开关A(m+1)1至A(m+1)N、第六稳压开关B(m+1)1至B(m+1)N、第七稳压开关C(m+1)1至C(m+1)N及第八稳压开关D(m+1)1至D(m+1)N。每一第五稳压开关A(m+1)1至A(m+1)N具有第一端、第二端及控制端,每一第五稳压开关A(m+1)1至A(m+1)N的第一端用以接收低电位VGL,每一第五稳压开关A(m+1)1至A(m+1)N的第二端耦接至第二栅极信号线GL(m+1)1至GL(m+1)N中的一对应的栅极信号线,而每一第五稳压开关A(m+1)1至A(m+1)N的控制端耦接至第二移位寄存器212m+1的节点PAm+1。每一第六稳压开关B(m+1)1至B(m+1)N具有第一端、第二端及控制端,每一第六稳压开关B(m+1)1至B(m+1)N的第一端用以接收低电位VGL,每一第六稳压开关B(m+1)1至B(m+1)N的第二端耦接至第二栅极信号线GL(m+1)1至GL(m+1)N中的一对应的栅极信号线,而每一第六稳压开关B(m+1)1至B(m+1)N的控制端可接收第一频率信号CK1。每一第七稳压开关C(m+1)1至C(m+1)N具有第一端、第二端及控制端,每一第七稳压开关C(m+1)1至C(m+1)N的第一端用以接收低电位VGL,每一第七稳压开关C(m+1)1至C(m+1)N的第二端耦接至第二栅极信号线GL(m+1)1至GL(m+1)N中的一对应的栅极信号线,而每一第七稳压开关C(m+1)1至C(m+1)N的控制端可耦接至第四移位寄存器322m+1的节点PBm+1。每一第八稳压开关D(m+1)1至D(m+1)N具有第一端、第二端及控制端,每一第八稳压开关D(m+1)1至D(m+1)N的第一端用以接收低电位VGL,每一第八稳压开关D(m+1)1至D(m+1)N的第二端耦接至第二栅极信号线GL(m+1)1至GL(m+1)N中的一对应的栅极信号线,而每一第八稳压开关D(m+1)1至D(m+1)N的控制端可接收第三频率信号CK2。
第三稳压电路326m可根据第三移位寄存器322m的节点PBm的电压、第一频率信号CK1、第四频率信号XCK2及第二移位寄存器212m+1的节点PAm+1的电压下拉第三栅极信号线GLm(N+1)至GLm(2N)的电位。
举例来说,第三稳压电路326m可包含第九稳压开关Am(N+1)至Am(2N)、第十稳压开关Bm(N+1)至Bm(2N)、第十一稳压开关Cm(N+1)至Cm(2N)及第十二稳压开关Dm(N+1)至Dm(2N)。每一第九稳压开关Am(N+1)至Am(2N)具有第一端、第二端及控制端,每一第九稳压开关Am(N+1)至Am(2N)的第一端耦接至低电位VGL,每一第九稳压开关Am(N+1)至Am(2N)的第二端耦接至第三栅极信号线GLm(N+1)至GLm(2N)中的一对应的栅极信号线,而每一第九稳压开关Am(N+1)至Am(2N)的控制端耦接至第三移位寄存器322m的节点PBm。每一第十稳压开关Bm(N+1)至Bm(2N)具有第一端、第二端及控制端,每一第十稳压开关Bm(N+1)至Bm(2N)的第一端耦接至低电位VGL,每一第十稳压开关Bm(N+1)至Bm(2N)的第二端耦接至第三栅极信号线GLm(N+1)至GLm(2N)中的一对应的栅极信号线,而每一第十稳压开关Bm(N+1)至Bm(2N)的控制端耦可接收第一频率信号CK1。每一第十一稳压开关Cm(N+1)至Cm(2N)具有第一端、第二端及控制端,每一第十一稳压开关Cm(N+1)至Cm(2N)的第一端耦接至低电位VGL,每一第十一稳压开关Cm(N+1)至Cm(2N)的第二端耦接至第三栅极信号线GLm(N+1)至GLm(2N)中的一对应的栅极信号线,而每一第十一稳压开关Cm(N+1)至Cm(2N)的控制端耦可耦接至第二移位寄存器212m+1的节点PAm+1。每一第十二稳压开关Dm(N+1)至Dm(2N)具有第一端、第二端及控制端,每一第十二稳压开关Dm(N+1)至Dm(2N)的第一端耦接至低电位VGL,每一第十二稳压开关Dm(N+1)至Dm(2N)的第二端耦接至第三栅极信号线GLm(N+1)至GLm(2N)中的一对应的栅极信号线,而每一第十二稳压开关Dm(N+1)至Dm(2N)的控制端耦可接收第四频率信号XCK2。
第四稳压电路326m+1可根据第四移位寄存器322m+1的节点PBm+1的电压、第二频率信号XCK1、第三频率信号CK2及第四级栅极信号输出电路320m+1的后一级栅极信号输出电路,例如第五移位寄存器320m+2的节点PBm+2的电压下拉第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)的电位。
举例来说,第四稳压电路326m+1可包含第十三稳压开关A(m+1)(N+1)至A(m+1)(2N)、第十四稳压开关B(m+1)(N+1)至B(m+1)(2N)、第十五稳压开关C(m+1)(N+1)至C(m+1)(2N)及第十六稳压开关D(m+1)(N+1)至D(m+1)(2N)。每一第十三稳压开关A(m+1)(N+1)至A(m+1)(2N)具有第一端、第二端及控制端,每一第十三稳压开关A(m+1)(N+1)至A(m+1)(2N)的第一端可接收低电位VGL,每一第十三稳压开关A(m+1)(N+1)至A(m+1)(2N)的第二端耦接至第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)中的一对应的栅极信号线,而每一第十三稳压开关A(m+1)(N+1)至A(m+1)(2N)的控制端耦接至第四移位寄存器322m+1的节点PBm+1。每一第十四稳压开关B(m+1)(N+1)至B(m+1)(2N)具有第一端、第二端及控制端,每一第十四稳压开关B(m+1)(N+1)至B(m+1)(2N)的第一端可接收低电位VGL,每一第十四稳压开关B(m+1)(N+1)至B(m+1)(2N)的第二端耦接至第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)中的一对应的栅极信号线,而每一第十四稳压开关B(m+1)(N+1)至B(m+1)(2N)的控制端可接收第二频率信号XCK1。每一第十五稳压开关C(m+1)(N+1)至C(m+1)(2N)具有第一端、第二端及控制端,每一第十五稳压开关C(m+1)(N+1)至C(m+1)(2N)的第一端可接收低电位VGL,每一第十五稳压开关C(m+1)(N+1)至C(m+1)(2N)的第二端耦接至第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)中的一对应的栅极信号线,而每一第十五稳压开关C(m+1)(N+1)至C(m+1)(2N)的控制端可耦接至第四级栅极信号输出电路320m+1的后一级栅极信号输出电路,例如第五移位寄存器310m+2的节点PAm+2。每一第十六稳压开关D(m+1)(N+1)至D(m+1)(2N)具有第一端、第二端及控制端,每一第十六稳压开关D(m+1)(N+1)至D(m+1)(2N)的第一端可接收低电位VGL,每一第十六稳压开关D(m+1)(N+1)至D(m+1)(2N)的第二端耦接至第四栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)中的一对应的栅极信号线,而每一第十六稳压开关D(m+1)(N+1)至D(m+1)(2N)的控制端可接收第三频率信号CK2。
在图7的时段T1中,第一频率信号CK1为高电位VGH1,第一多任务控制信号SRAm也为高电位VGH1,此时第一级栅极信号输出电路310m的第一多任务器214m中的第一多任务控制开关Tm1至TmN会导通第一组扫描信号线GCL1至GCLN与第一栅极信号线GLm1至GLmN之间的电性连接,因此第一级栅极信号输出电路310m可根据第一组扫描信号线GCL1至GCLN上依序传来的扫描信号SGC1至SGCN,依序输出第一栅极控制信号SGm1至SGmN到第一栅极信号线GLm1至GLmN。
在时段T3中,第一频率信号CK1为低电位VGL,而第二频率信号XCK1为高电位VGL,此时第一级栅极信号输出电路310m所输出的第一多任务控制信号SRAm也会为低电位VGL,而第二缓存器212m+1所输出的第二多任务控制信号SRAm+1则为高电位VGH1。因此第一多任务器214m中的第一多任务控制开关Tm1至TmN会被截止。然而第一稳压电路316m中的个第二稳压开关Bm1至BmN会被第二频率信号XCK1导通,因此第二稳压开关Bm1至BmN即可分别将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。
在时段T4中,第一多任务器214m中的第一多任务控制开关Tm1至TmN仍会被截止。然而因为第四频率信号XCK2为高电位VGH1,因此第一稳压电路316m中的N个第四稳压开关Dm1至DmN会被第四频率信号XCK2导通,因此第四稳压开关Dm1至DmN即可分别将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。
在时段T5中,第一频率信号CK1为高电位VGH1,第一缓存器212m所输出的第一多任务控制信号SRAm仍为低电位VGL。此时若以图4所示的移位寄存器20作为第一移位寄存器212m,则由于第一开关M1的第二端的电压已在时段T3中被第七开关M7拉低至与下行控制信号U2D相同的低电位VGL,因此在时段T5中第二开关M2会处于截止状态,使得第一移位寄存器212m的节点PAm的电压会经由第一电容C1被第一频率信号CK1耦合至高电位VGH2,并导通第一稳压电路316m中的N个第一稳压开关Am1至AmN。如此一来,第一稳压开关Am1至AmN即可分别将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。
在时段T6中,第一多任务器214m中的第一多任务控制开关Tm1至TmN仍会被截止。此时第三移位寄存器322m的节点PBm的电压会被第三频率信号CK2耦合至高电位VGH2,因此会导通第一稳压电路316m中的第三稳压开关Cm1至CmN。如此一来,第三稳压开关Cm1至CmN即可分别将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。
此外,虽然在时段T1及T3之间的时段T7中,第一栅极信号线GLm1至GLmN仍可能为浮接状态,然而在此期间第一组扫描信号线GCL1至GCLN皆处于低电位,因此在第一栅极信号线GLm1至GLmN上仍不易形成突波。
申言之,不论是在时段T3、T4、T5及T6或甚至其他时段中,只要第二频率信号XCK1、第四频率信号XCK2、第一移位寄存器212m的节点PAm的电压或第三移位寄存器322m的节点PBm的电压其中的一为高电位,则第一级栅极信号输出电路310m中的第一稳压电路316m皆可将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL,而不会呈现浮接的状态,进而能够避免系统误判的问题。由于栅极驱动电路300可利用较多的稳压信号在不同时段T3、T4、T5及T6内进行稳压,且时段T3、T4、T5及T6两两之间皆有部分重叠,因此栅极驱动电路300可较栅极驱动电路200具有更全面的稳压功能。
在图3及图5的实施例中,第一级栅极信号输出电路210m是通过第一移位寄存器212m所输出的第一多任务控制信号SRAm导通第一多任务器214m中的第一多任务控制开关Tm1至TmN,以根据第一组扫描信号线GCL1至GCLN所传来的扫描信号SGC1至SGCN输出第一栅极控制信号SGm1至SGmN到第一栅极信号线GLm1至GLmN。由于此时扫描信号SGC1至SGCN也可能会处于高电位VGH3,且为了能够有效地导通第一多任务器214m中的第一多任务控制开关Tm1至TmN,第一移位寄存器212m所输出的第一多任务控制信号SRAm的电位VGH1必须高于扫描信号SGC1至SGCN的电位VGH3。也就是说,栅极驱动电路200中各级栅极信号输出电路2101至210M中的移位寄存器会与用以产生扫描信号SGC1至SGCN的移位寄存器有大小不同的输出输入电压。
若欲使栅极驱动电路200中各级栅极信号输出电路中的移位寄存器可与用以产生扫描信号SGC1至SGCN的移位寄存器具有相同大小的输出输入电压,则亦可利用各级栅极信号输出电路中的移位寄存器的内部节点电压。举例来说,若以图4的移位寄存器20作为第一移位寄存器212m,则在第一移位寄存器212m输出第一多任务控制信号SRAm时,第一开关M1的第二端Q的电压会被第二电容C2耦合至第一多任务控制信号SRAm电位(VGH1)两倍的电压(2VGH1),因此可根据第一开关M1的第二端Q的电压来导通第一多任务器214m中的第一多任务控制开关Tm1至TmN。
图8为本发明一实施例的栅极驱动电路400的示意图。栅极驱动电路400包含第一组扫描信号线GCL1至GCLN、第二组扫描信号线GCLN+1至GCL2N及多级栅极信号输出电路4101至410M,M为正整数。第一组扫描信号线GCL1至GCLN可依序传送扫描信号SGC1至SGCN,N为正整数。第二组扫描信号线GCLN+1至GCL2N可依序传送扫描信号SGCN+1至SGC2N。
每一级栅极信号输出电路4101至410M的结构相同,并可根据相似的原理操作,然而两两相邻的栅极信号输出电路会分别耦接到不同组的扫描信号线GCL1至GCLN或GCLN+1至GCL2N。以下例示性地以相邻的四级栅极信号输出电路410m至410m+3作为第一级栅极信号输出电路至第四级栅极信号输出电路来说明,其中m为小于M的正整数。
第一级栅极信号输出电路410m,包含多条第一栅极信号线GLm1至GLmN,第一移位寄存器412m,第一多任务器414m,及第一稳压电路416m。第一移位寄存器412m的结构与第一移位寄存器212m相似,因此第一移位寄存器412m亦可根据第一级栅极信号输出电路410m的前一级栅极信号输出电路的移位寄存器,例如栅极信号输出电路410m-1的移位寄存器412m-1,所产生的多任务控制信号SRm-1、第一频率信号CK1、第二频率信号XCK1及第二级栅极信号输出电路410m+1产生的第二多任务控制信号SRm+1,输出第一移位寄存器412m的第一多任务控制信号SRm。
第一多任务器414m耦接于第一移位寄存器412m、第一组扫描信号线GCL1至GCLN及第一栅极信号线GLm1至GLmN。第一多任务器414m与第一多任务器214m具有相似的结构,而同样包含第一多任务控制开关Tm1至TmN。两者的差别在于第一多任务器414m只是根据第一移位寄存器412m的第一节点Qm的电压及第一组扫描信号线GCL1至GCLN所传来的扫描信号SGC1至SGCN,输出第一栅极控制信号SGm1至SGmN至第一栅极信号线GLm1至GLmN。举例而言,每个第一多任务控制开关Tm1至TmN的第一端连接所对应的第一组扫描信号线GCL1至GCLN,每个第一多任务控制开关Tm1至TmN的第二端连接所对应的第一栅极信号线GLm1至GLmN,每个第一多任务控制开关Tm1至TmN的控制端只是连接第一移位寄存器412m的第一节点Qm。在本发明的部分实施例中,当利用图4的移位寄存器20作为第一移位寄存器412m时,即可将移位寄存器20的第一开关M1的第二端Q作为第一移位寄存器412m的第一节点Qm。申言之,第一多任务器414m中的第一多任务控制开关Tm1至TmN的控制端会耦接至第一移位寄存器412m的第一节点Qm,并根据第一移位寄存器412m的第一节点Qm的电压导通第一组扫描信号线GCL1至GCLN及第一栅极信号线GLm1至GLmN之间的电性连接。
第一稳压电路416m与第一稳压电路216m的结构相似,第一稳压电路416m耦接于第一移位寄存器412m及第一栅极信号线GLm1至GLmN,并可根据第一移位寄存器412m的第二节点Pm的电压及第二频率信号XCK1下拉第一栅极信号线GLm1至GLmN的电位。在本发明的部分实施例中,当利用图4的移位寄存器20作为第一移位寄存器412m时,即可将移位寄存器20的节点P作为第一移位寄存器412m的第二节点Pm。
第二级栅极信号输出电路410m+1包含多条第二栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)、第二移位寄存器412m+1、第二多任务器414m+1及第二稳压电路416m+1。第二移位寄存器412m+1的结构与第一移位寄存器412m相似,而可根据第一级栅极信号输出电路410m的移位寄存器412m所产生的第一多任务控制信号SRm、第一频率信号CK1、第二频率信号XCK1及第二级栅极信号输出电路410m+1的后一级栅极信号输出电路的移位寄存器,例如第三级栅极信号输出电路410m+2的移位寄存器,所产生的多任务控制信号SRm+2,输出第二移位寄存器412m+1的第二多任务控制信号SRm+1。
第二多任务器414m+1耦接于第二移位寄存器412m+1、第二组扫描信号线GCL(N+1)至GCL(2N)及第二栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)。第二多任务器414m+1与第二多任务器214m+1具有相似的结构,第二多任务器414m+1包含第二多任务控制开关T(m+1)(N+1)至T(m+1)(2N),且第二多任务器414m+1只是根据第二移位寄存器412m+1的第一节点Qm+1的电压及第二组扫描信号线GCL(N+1)至GCL(2N)所传来的扫描信号SGC(N+1)至SGC(2N),输出第二栅极控制信号SG(m+1)(N+1)至SG(m+1)(2N)至第二栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)。申言之,第二多任务器414m+1中的第二多任务控制开关T(m+1)(N+1)至T(m+1)(2N)的控制端只会耦接至第二移位寄存器412m+1的第一节点Qm+1,并根据第二移位寄存器412m+1的第一节点Qm+1的电压导通第二组扫描信号线GCL(N+1)至GCL(2N)及第二栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)之间的电性连接,即每个第二多任务控制开关T(m+1)(N+1)至T(m+1)(2N)的第一端连接所对应的第二组扫描信号线GCL(N+1)至GCL(2N),每个第二多任务控制开关T(m+1)(N+1)至T(m+1)(2N)的第二端连接所对应的第二栅极信号线GL(m+1)(N+1)至GL(m+1)(2N),每个第二多任务控制开关T(m+1)(N+1)至T(m+1)(2N)的控制端只是连接第二移位寄存器412m+1的第一节点Qm+1。
第二稳压电路416m+1会耦接于第二移位寄存器412m+1及第二栅极信号线GL(m+1)(N+1)至GL(m+1)(2N),并可根据第二移位寄存器412m+1的第二节点Pm+1的电压及第一频率信号CK1下拉第二栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)的电位。
第三级栅极信号输出电路410m+2包含多条第三栅极信号线GL(m+2)1至GL(m+2)N、第三移位寄存器412m+2、第三多任务器414m+2及第三稳压电路416m+2。第三移位寄存器412m+2的结构与第一移位寄存器412m相似,而可根据第二级栅极信号输出电路410m+1的移位寄存器412m+1所产生的第二多任务控制信号SRm+1、第一频率信号CK1、第二频率信号XCK1及第三级栅极信号输出电路410m+2的后一级栅极信号输出电路的移位寄存器,例如第四级栅极信号输出电路410m+3的移位寄存器,所产生的多任务控制信号SRm+3,输出第三移位寄存器412m+2的第三多任务控制信号SRm+2。
第三多任务器414m+2耦接于第三移位寄存器412m+2、第一组扫描信号线GCL1至GCLN及第三栅极信号线GL(m+2)1至GL(m+2)N。第三多任务器414m+2与第一多任务器414m具有相似的结构,而可包含第三多任务控制开关T(m+2)1至T(m+2)N。第三多任务器414m+2可根据第三移位寄存器412m+2的第一节点Qm+2的电压及第一组扫描信号线GCL1至GCLN所传来的扫描信号SGC1至SGCN,输出第三栅极控制信号SG(m+2)1至SG(m+2)N至第三栅极信号线GL(m+2)1至GL(m+2)N。申言之,第三多任务器414m+2中的第三多任务控制开关T(m+2)1至T(m+2)N的控制端会耦接至第三移位寄存器412m+2的第一节点Qm+2,并根据第三移位寄存器412m+2的第一节点Qm+2的电压导通第一组扫描信号线GCL1至GCLN及第三栅极信号线GL(m+2)1至GL(m+2)N之间的电性连接,即每个第三多任务控制开关T(m+2)1至T(m+2)N的第一端连接所对应的第一组扫描信号线GCL1至GCLN,每个第三多任务控制开关T(m+2)1至T(m+2)N的第二端连接所对应的第三栅极信号线GL(m+2)1至GL(m+2)N,每个第三多任务控制开关T(m+2)1至T(m+2)N的控制端只是连接第三移位寄存器412m+2的第一节点Qm+2。
第三稳压电路416m+2则会耦接于第三移位寄存器412m+2及第三栅极信号线GL(m+2)1至GL(m+2)N,并可根据第三移位寄存器412m+2的第二节点Pm+2的电压及第二频率信号XCK1下拉第三栅极信号线GL(m+2)1至GL(m+2)N的电位。
第四级栅极信号输出电路410m+3包含多条第四栅极信号线GL(m+3)(N+1)至GL(m+3)(2N)、第四移位寄存器412m+3、第四多任务器414m+3及第四稳压电路416m+3。第四移位寄存器412m+3的结构与第一移位寄存器412m相似,而可根据第三级栅极信号输出电路410m+2的移位寄存器412m+2所产生的第三多任务控制信号SRm+2、第一频率信号CK1、第二频率信号XCK1及第四级栅极信号输出电路410m+3的后一级栅极信号输出电路的移位寄存器,例如栅极信号输出电路410m+4的移位寄存器,所产生的多任务控制信号SRm+4,输出第四移位寄存器412m+3的第四多任务控制信号SRm+3。
第四多任务器414m+3耦接于第四移位寄存器412m+3、第二组扫描信号线GCL(N+1)至GCL(2N)及第四栅极信号线GL(m+3)(N+1)至GL(m+3)(2N)。第四多任务器414m+3与第二多任务器414m+1具有相似的结构,而可包含第四多任务控制开关T(m+3)(N+1)至T(m+3)(2N)。第四多任务器414m+3可根据第四移位寄存器412m+3的第一节点Qm+3的电压及第二组扫描信号线GCL(N+1)至GCL(2N)所传来的扫描信号SGC(N+1)至SGC(2N),输出第四栅极控制信号SG(m+3)(N+1)至SG(m+3)(2N)至第四栅极信号线GL(m+3)(N+1)至GL(m+3)(2N)。申言之,第四多任务器414m+3中的第四多任务控制开关T(m+3)(N+1)至T(m+3)(2N)的控制端会耦接至第四移位寄存器412m+3的第一节点Qm+3,并根据第四移位寄存器412m+2的第一节点Qm+3的电压导通第二组扫描信号线GCL(N+1)至GCL(2N)及第四栅极信号线GL(m+3)(N+1)至GL(m+3)(2N)之间的电性连接,即每个第四多任务控制开关T(m+3)(N+1)至T(m+3)(2N)的第一端连接所对应的第二组扫描信号线GCL(N+1)至GCL(2N),每个第四多任务控制开关T(m+3)(N+1)至T(m+3)(2N)的第二端连接所对应的第四栅极信号线GL(m+3)(N+1)至GL(m+3)(2N),每个第四多任务控制开关T(m+3)(N+1)至T(m+3)(2N)的控制端只是连接第四移位寄存器412m+2的第一节点Qm+3。
第四稳压电路416m+3则会耦接于第四移位寄存器412m+3及第四栅极信号线GL(m+3)(N+1)至GL(m+3)(2N),并可根据第四移位寄存器412m+3的第二节点Pm+3的电压及第一频率信号CK1下拉第四栅极信号线GL(m+3)(N+1)至GL(m+3)(2N)的电位。
图9为栅极驱动电路400的操作时序图。在图9中,第一频率信号CK1为高电位VGH1的时段,如时段T2及T4,与第二频率信号XCK1为高电位VGH1的时段,如时段T1及T3,不相重叠。在部分实施例中,第一频率信号CK1及第二频率信号XCK1可为相位差为180度的两个频率信号。此外,第二组扫描信号线GCLN+1至GCL2N会在第一组扫描信号线GCL1至GCLN依序传送扫描信号SGC1至SGCN之后才依序传送扫描信号SGCN+1至SGC2N。
在本发明的部分实施例中,第一栅极信号输出电路410m可先根据第一组扫描信号线GCL1至GCLN输出第一栅极控制信号SGm1至SGmN,接着第二栅极信号输出电路410m+1会根据第二组扫描信号线GCLN+1至GCL2N输出第二栅极控制信号SG(m+1)(N+1)至SG(m+1)(2N),然后第三栅极信号输出电路410m+2可根据第一组扫描信号线GCL1至GCLN输出第三栅极控制信号SG(m+2)1至SG(m+2)N,接着第四栅极信号输出电路410m+3根据第二组扫描信号线GCLN+1至GCL2N输出第四栅极控制信号SG(m+3)(N+1)至SG(m+3)(2N)。
在图9的时段T1中,第一频率信号CK1为低电位VGL,第二频率信号XCK1为高电位VGH1,第一组扫描信号线GCL1至GCLN并未输出扫描控制信号SGC1至SGCN,而第二组扫描信号线GCLN+1至GCL2N则依序输出扫描信号SGC(N+1)至SGC(2N)。此时第一级栅极信号输出电路410m的前一级栅极信号输出电路410m-1所产生的多任务控制信号SRm-1为高电位VGH1,因此第一移位寄存器412m的第一节点Qm的电压也会抬升至高电位VGH1,而第一多任务控制开关Tm1至TmN可能会被导通,然而由于第一组扫描信号线GCL1至GCLN并未输出扫描信号SGC1至SGCN,因此第一栅极信号线GLm1至GLmN的电位仍会被稳定在低电位VGL。
在时段T2中,第一频率信号CK1变为高电位VGH1,第二频率信号XCK1为低电位VGL,第一组扫描信号线GCL1至GCLN开始依序输出扫描信号SGC1至SGCN,而第二组扫描信号线GCLN+1至GCL2N则停止输出扫描信号SGC(N+1)至SGC(2N)。此时第一移位寄存器412m会输出具有高电位VGH1的第一多任务控制信号SRm,而第一移位寄存器412m的第一节点Qm的电压则会被电容耦合至两倍的高电位,即2VGH1,因此在第一组扫描信号线GCL1至GCLN开始依序输出同样具有高电位VGH1的扫描信号SGC1至SGCN的情况下,仍然可以有效地将第一多任务控制开关Tm1至TmN导通。如此一来,第一级栅极信号输出电路410m即可根据第一组扫描信号线GCL1至GCLN上依序传来的扫描信号SGC1至SGCN,依序输出第一栅极控制信号SGm1至SGmN到第一栅极信号线GLm1至GLmN。
在时段T3中,第一频率信号CK1为低电位VGL,而第二频率信号XCK1为高电位VGH1,此时第一多任务控制信号SRm为低电位VGL,且第一移位寄存器412m的第一节点Qm的电压会被下拉至低电位VGL,因此第一多任务控制开关Tm1至TmN会被截止。然而第一稳压电路416m中的第二稳压开关Bm1至BmN会被第二频率信号XCK1导通,因此第二稳压开关Bm1至BmN即可分别将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。
在时段T4中,第一频率信号CK1为高电位VGH1,而第二频率信号XCK1为低电位VGL,此时第一多任务控制信号SRm仍为低电位VGL。然而第一移位寄存器412m的节点Pm的电压会被拉升至高电位,因此可将第一稳压电路416m中的第一稳压开关Am1至AmN导通,而第一稳压开关Am1至AmN即可分别将第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。
如此一来,栅极驱动电路400的第一级栅极信号输出电路410m即可在时段T2中,通过第一移位寄存器412m的第一节点Qm的电压有效地将第一多任务控制开关Tm1至TmN导通,并可在时段T3及T4中,通过第二频率信号XCK1及第一移位寄存器412m的第二节点Pm的电压驱动第一稳压电路416m,使得第一栅极信号线GLm1至GLmN上的电位稳定在低电位VGL。
相似地,当第二移位寄存器412m+1输出的第二多任务控制信号SRm+1为高电位VGH1时,第二移位寄存器412m+1的第一节点Qm+1的电压会处于约两倍的高电位2VGH1,因此栅极驱动电路400的第二级栅极信号输出电路410m+1亦可通过第二移位寄存器412m+1的第一节点Qm+1的电压有效地将第二多任务控制开关T(m+1)(N+1)至T(m+1)(2N)导通,并可通过第一频率信号CK1及第二移位寄存器412m+1的第二节点Pm+1的电压驱动第二稳压电路416m+1,使得第二栅极信号线GL(m+1)(N+1)至GL(m+1)(2N)上的电位稳定在低电位VGL。而第三级栅极信号输出电路410m+2与第四级栅极信号输出电路410m+3亦可根据相似的原理来操作。
如此一来,栅极驱动电路400即可通过每一级栅极信号输出电路的移位寄存器的内部节点,有效地导通多任务器内的开关,使得每一级栅极信号输出电路的移位寄存器与用以产生扫描信号的移位寄存器可使用相似的电路及相同电位的控制信号,而能够简化电路设计的复杂度。此外,栅极驱动电路400亦可在每一级栅极信号输出电路的多任务器并未被导通的情况下,利用其移位寄存器的内部节点电压及频率信号来进行稳压,以避免突波的产生。
综上所述,本发明的实施例所提供的栅极驱动电路可通过每一级栅极信号输出电路的移位寄存器的内部节点电压以及不同的频率信号来进行稳压以避免突波产生而造成系统的误判。
以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。
Claims (15)
1.一种栅极驱动电路,其特征在于,包含:
一第一组扫描信号线,包含多条扫描信号线,用以依序传送扫描信号;及
多级栅极信号输出电路,包含一第一级栅极信号输出电路及一第二级栅极信号输出电路,其中:
该第一级栅极信号输出电路,包含:
多条第一栅极信号线;
一第一移位寄存器,用以根据该第一级栅极信号输出电路的一前一级栅极信号输出电路的移位寄存器所产生的多任务控制信号、一第一频率信号、一第二频率信号及该第二级栅极信号输出电路产生的一第二多任务控制信号,输出该第一移位寄存器的一第一多任务控制信号;
一第一多任务器,耦接于该第一移位寄存器、该第一组扫描信号线及该些第一栅极信号线,用以根据该第一多任务控制信号及该第一组扫描信号线所传来的扫描信号,输出多个第一栅极控制信号至该些第一栅极信号线;及
一第一稳压电路,耦接于该第一移位寄存器及该些第一栅极信号线,用以根据至少该第一移位寄存器的一节点的电压及该第二频率信号下拉该些第一栅极信号线的电位;及
该第二级栅极信号输出电路,包含:
多条第二栅极信号线;
一第二移位寄存器,耦接于该第一移位寄存器,用以根据该第一移位寄存器输出的该第一多任务控制信号、该第一频率信号、该第二频率信号及该第二级栅极信号输出电路的一后一级的栅极信号输出电路的移位寄存器产生的多任务控制信号,输出该第二移位寄存器的该第二多任务控制信号;
一第二多任务器,耦接于该第二移位寄存器、该第一组扫描信号线及该些第二栅极信号线,用以根据该第二多任务控制信号及由该第一组扫描信号线所传来的扫描信号,输出多个第二栅极控制信号至该些第二栅极信号线;及
一第二稳压电路,耦接于该第二移位寄存器及该些第二栅极信号线,用以根据至少该第二移位寄存器的一节点的电压及该第一频率信号下拉该些第二栅极信号线的电位;
其中:
当该第一多任务控制信号为一低电位且该第一频率信号为一第一高电位时,该第一移位寄存器的该节点的电压为一第二高电位;
当该第二多任务控制信号为该低电位且该第二频率信号为该第一高电位时,该第二移位寄存器的该节点的电压为该第二高电位;及
该第一频率信号为高电位的时段与该第二频率信号为高电位的时段不重叠。
2.如权利要求1所述的栅极驱动电路,其特征在于,
该第一多任务器包含多个第一多任务控制开关,每一第一多任务控制开关具有一第一端耦接至该第一组扫描信号线中的一条扫描信号线,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端用以接收该第一多任务控制信号;及
该第二多任务器包含多个第二多任务控制开关,每一第二多任务控制开关具有一第一端耦接至该第一组扫描信号线中的一条扫描信号线,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端用以接收该第二多任务控制信号。
3.如权利要求1所述的栅极驱动电路,其特征在于,
该第一稳压电路包含:
多个第一稳压开关,每一第一稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端耦接至该第一移位寄存器的该节点;及
多个第二稳压开关,每一第二稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端用以接收该第二频率信号;及
该第二稳压电路包含:
多个第三稳压开关,每一第三稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端耦接至该第二移位寄存器的该节点;及
多个第四稳压开关,每一第四稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端用以接收该第一频率信号。
4.如权利要求1所述的栅极驱动电路,其特征在于,另包含:
一第二组扫描信号线;
其中,该多级栅极信号输出电路另包含一第三级栅极信号输出电路及一第四级栅极信号输出电路,其中:
该第三级栅极信号输出电路,包含:
多条第三栅极信号线;
一第三移位寄存器,用以根据该第三级栅极信号输出电路的一前一级栅极信号输出电路的移位寄存器所产生的多任务控制信号、一第三频率信号、一第四频率信号及该第四级栅极信号输出电路产生的一第四多任务控制信号,输出该第三移位寄存器的一第三多任务控制信号;
一第三多任务器,耦接于该第三移位寄存器、该第二组扫描信号线及该些第三栅极信号线,用以根据该第三多任务控制信号及该第二组扫描信号线所传来的扫描信号,输出多个第三栅极控制信号至该些第三栅极信号线;及
一第三稳压电路,耦接于该第三移位寄存器及该些第三栅极信号线,用以根据至少该第三移位寄存器的一节点的电压及该第四频率信号下拉该些第三栅极信号线的电位;及
该第四级栅极信号输出电路,包含:
多条第四栅极信号线;
一第四移位寄存器,耦接于该第三移位寄存器,用以根据该第三移位寄存器输出的该第三多任务控制信号、该第三频率信号、该第四频率信号及该第四级栅极信号输出电路的一后一级的栅极信号输出电路的移位寄存器产生的多任务控制信号,输出该第四移位寄存器的该第四多任务控制信号;
一第四多任务器,耦接于该第四移位寄存器、该第二组扫描信号线及该些第四栅极信号线,用以根据该第四多任务控制信号及由该第二组扫描信号线所传来的扫描信号,输出多个第四栅极控制信号至该些第四栅极信号线;及
一第四稳压电路,耦接于该第四移位寄存器及该些第四栅极信号线,用以根据至少该第四移位寄存器的一节点的电压及该第三频率信号下拉该些第四栅极信号线的电位;
其中该第四频率信号为高电位的时段与该第三频率信号为高电位的时段不重叠。
5.如权利要求4所述的栅极驱动电路,其特征在于,
该第三频率信号落后该第一频率信号,且该第三频率信号处于高电位的时段与该第一频率信号处于高电位的时段有部分重叠;
该第二频率信号落后该第三频率信号,且该第二频率信号处于高电位的时段与该第三频率信号处于高电位的时段有部分重叠;
该第四频率信号落后该第二频率信号,且该第四频率信号处于高电位的时段与该第二频率信号处于高电位的时段有部分重叠。
6.如权利要求5所述的栅极驱动电路,其特征在于,
该第一稳压电路用以根据该第一移位寄存器的该节点的电压、该第二频率信号、该第四频率信号及该第三移位寄存器的该节点的电压下拉该些第一栅极信号线的电位;
该第二稳压电路用以根据该第二移位寄存器的该节点的电压、该第一频率信号、该第三频率信号及该第四移位寄存器的该节点的电压下拉该些第二栅极信号线的电位;
该第三稳压电路用以根据该第三移位寄存器的该节点的电压、该第一频率信号、该第四频率信号及该第二移位寄存器的该节点的电压下拉该些第三栅极信号线的电位;及
该第四稳压电路用以根据该第四移位寄存器的该节点的电压、该第二频率信号、该第三频率信号及该第四级栅极信号输出电路的该后一级栅极信号输出电路的一第五移位寄存器的一节点的电压下拉该些第四栅极信号线的电位。
7.如权利要求6所述的栅极驱动电路,其特征在于,
该第一稳压电路包含:
多个第一稳压开关,每一第一稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端耦接至该第一移位寄存器的该节点的电压;
多个第二稳压开关,每一第二稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端用以接收该第二频率信号;
多个第三稳压开关,每一第三稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端耦接至该第三移位寄存器的该节点;及
多个第四稳压开关,每一第四稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端用以接收该第四频率信号;及
该第二稳压电路包含:
多个第五稳压开关,每一第五稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端耦接至该第二移位寄存器的该节点;
多个第六稳压开关,每一第六稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端用以接收该第一频率信号;
多个第七稳压开关,每一第七稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端耦接至该第四移位寄存器的该节点;及
多个第八稳压开关,每一第八稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端用以接收该第三频率信号。
8.如权利要求7所述的栅极驱动电路,其特征在于,
该第三稳压电路包含:
多个第九稳压开关,每一第九稳压开关具有一第一端耦接至该低电位,一第二端耦接至该些第三栅极信号线的一栅极信号线,及一控制端耦接至该第三移位寄存器的该节点;
多个第十稳压开关,每一第十稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第三栅极信号线的一栅极信号线,及一控制端用以接收该第一频率信号;
多个第十一稳压开关,每一第十一稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第三栅极信号线的一栅极信号线,及一控制端耦接至该第二移位寄存器的该节点;及
多个第十二稳压开关,每一第十二稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第三栅极信号线的一栅极信号线,及一控制端用以接收该第四频率信号;及
该第四稳压电路包含:
多个第十三稳压开关,每一第十三稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第四栅极信号线的一栅极信号线,及一控制端耦接至该第四移位寄存器的该节点;
多个第十四稳压开关,每一第十四稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第四栅极信号线的一栅极信号线,及一控制端用以接收该第二频率信号;
多个第十五稳压开关,每一第十五稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第四栅极信号线的一栅极信号线,及一控制端耦接至该第四级栅极信号输出电路的该后一级栅极信号输出电路的该第五移位寄存器的该节点;及
多个第十六稳压开关,每一第十六稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第四栅极信号线的一栅极信号线,及一控制端用以接收该第三频率信号。
9.如权利要求1所述的栅极驱动电路,其特征在于,该第一移位寄存器包含:
一第一开关,具有一第一端用以接收一下行控制信号,一第二端,及一控制端用以接收该第一级栅极信号输出电路的该前一级栅极信号输出电路的移位寄存器所产生的多任务控制信号;
一第二开关,具有一第一端耦接于该第一移位寄存器的该节点,一第二端用以接收该低电位,及一控制端耦接于该第一开关的该第二端;
一第一电容,具有一第一端耦接于该第一频率信号,及一第二端耦接于该第一移位寄存器的该节点;
一第三开关,具有一第一端用以接收该第一频率信号,一第二端用以输出该第一多任务控制信号,及一控制端耦接于该第一开关的该第二端;
一第二电容,具有一第一端耦接于该第一开关的该第二端,及一第二端耦接于该第三开关的该第二端;
一第四开关,具有一第一端耦接于该第三开关的该第二端,一第二端用以接收该低电位,及一控制端用以接收该第二频率信号;
一第五开关,具有一第一端耦接于该第一开关的该第二端,一第二端用以接收该低电位,及一控制端耦接于该第一移位寄存器的该节点;
一第六开关,具有一第一端耦接于该第三开关的该第二端,一第二端用以接收该低电位,及一控制端耦接于该第一移位寄存器的该节点;及
一第七开关,具有一第一端用以接收一上行控制信号,一第二端耦接于该第一开关的该第二端,及一控制端用以接收该第二移位寄存器所产生的该第二多任务控制信号;
其中该上行控制信号为高电位的时段与该下行控制信号为高电位的时段不重叠。
10.一种栅极驱动电路,其特征在于,包含:
一第一组扫描信号线,包含多条扫描信号线,用以依序传送扫描信号;及
一第二组扫描信号线,包含多条扫描信号线,用以依序传送扫描信号;
多级栅极信号输出电路,包含一第一级栅极信号输出电路及一第二级栅极信号输出电路,其中:
该第一级栅极信号输出电路,包含:
多条第一栅极信号线;
一第一移位寄存器,用以根据该第一级栅极信号输出电路的一前一级栅极信号输出电路的移位寄存器所产生的多任务控制信号、一第一频率信号、一第二频率信号及该第二级栅极信号输出电路产生的一第二多任务控制信号,输出该第一移位寄存器的一第一多任务控制信号;
一第一多任务器,耦接于该第一移位寄存器、该第一组扫描信号线及该些第一栅极信号线,用以根据该第一移位寄存器的一第一节点的电压及该第一组扫描信号线所传来的扫描信号,输出多个第一栅极控制信号至该些第一栅极信号线;及
一第一稳压电路,耦接于该第一移位寄存器及该些第一栅极信号线,用以根据该第一移位寄存器的一第二节点的电压及该第二频率信号下拉该些第一栅极信号线的电位;及
该第二级栅极信号输出电路,包含:
多条第二栅极信号线;
一第二移位寄存器,耦接于该第一移位寄存器,用以根据该第一移位寄存器输出的该第一多任务控制信号、该第一频率信号、该第二频率信号及该第二级栅极信号输出电路的一后一级的栅极信号输出电路的移位寄存器产生的多任务控制信号,输出该第二移位寄存器的该第二多任务控制信号;
一第二多任务器,耦接于该第二移位寄存器、该第二组扫描信号线及该些第二栅极信号线,用以根据该第二移位寄存器的一第一节点的电压及由该第二组扫描信号线所传来的扫描信号,输出多个第二栅极控制信号至该些第二栅极信号线;及
一第二稳压电路,耦接于该第二移位寄存器及该些第二栅极信号线,用以根据该第二移位寄存器的一第二节点的电压及该第一频率信号下拉该些第二栅极信号线的电位;
其中:
当该第一多任务控制信号为一第一高电位时,该第一移位寄存器的该第一节点的电压为一第二高电位,该第一移位寄存器的该第二节点的电压为一低电位,且该第二高电位高于该第一高电位;
当该第二多任务控制信号为该第一高电位时,该第二移位寄存器的该第一节点的电压为该第二高电位,且该第二移位寄存器的该第二节点的电压为该低电位;
该第二组扫描信号线中的每一条扫描信号线在该第一组扫描信号线中的每一条扫描信号线传送该扫描信号后才传送该扫描信号;及
该第一频率信号及该第二频率信号不同时为高电位。
11.如权利要求10所述的栅极驱动电路,其特征在于,该第一移位寄存器包含:
一第一开关,具有一第一端用以接收一下行控制信号,一第二端耦接于该第一移位寄存器的该第一节点,及一控制端用以接收该第一级栅极信号输出电路的该前一级栅极信号输出电路的移位寄存器所产生的多任务控制信号;
一第二开关,具有一第一端耦接于该第一移位寄存器的该第二节点,一第二端用以接收一低电位,及一控制端耦接于该第一移位寄存器的该第一节点;
一第一电容,具有一第一端耦接于该第一频率信号,及一第二端耦接于该第一移位寄存器的该第二节点;
一第三开关,具有一第一端用以接收该第一频率信号,一第二端用以输出该第一多任务控制信号,及一控制端耦接于该第一移位寄存器的该第一节点;
一第二电容,具有一第一端耦接于该第一移位寄存器的该第一节点,及一第二端耦接于该第三开关的该第二端;
一第四开关,具有一第一端耦接于该第三开关的该第二端,一第二端用以接收该低电位,及一控制端用以接收该第二频率信号;
一第五开关,具有一第一端耦接于该第一节点,一第二端用以接收该低电位,及一控制端耦接于该第一移位寄存器的该第二节点;
一第六开关,具有一第一端耦接于该第三开关的该第二端,一第二端用以接收该低电位,及一控制端耦接于该第一移位寄存器的该第二节点;及
一第七开关,具有一第一端用以接收一上行控制信号,一第二端耦接于该第一移位寄存器的该第一节点,及一控制端用以接收该第二移位寄存器所产生的该第二多任务控制信号。
12.如权利要求10所述的栅极驱动电路,其特征在于,
该第一稳压电路包含:
多个第一稳压开关,每一第一稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端用以接收该第一移位寄存器的该第二节点的电压;及
多个第二稳压开关,每一第二稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端用以接收该第二频率信号;及
该第二稳压电路包含:
多个第三稳压开关,每一第三稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端用以接收该第二移位寄存器的该第二节点的电压;及
多个第四稳压开关,每一第四稳压开关具有一第一端用以接收该低电位,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端用以接收该第一频率信号。
13.如权利要求10所述的栅极驱动电路,其特征在于,
该第一多任务器包含多个第一多任务控制开关,每一第一多任务控制开关具有一第一端耦接至该第一组扫描信号线中的一条扫描信号线,一第二端耦接至该些第一栅极信号线的一栅极信号线,及一控制端耦接于该第一移位寄存器的该第一节点;及
该第二多任务器包含多个第二多任务控制开关,每一第二多任务控制开关具有一第一端耦接至该第二组扫描信号线中的一条扫描信号线,一第二端耦接至该些第二栅极信号线的一栅极信号线,及一控制端耦接于该第二移位寄存器的该第一节点。
14.如权利要求10所述的栅极驱动电路,其特征在于,该多级栅极信号输出电路另包含一第三级栅极信号输出电路,包含:
多条第三栅极信号线;
一第三移位寄存器,用以根据该第二移位寄存器所产生的该第二多任务控制信号、该第一频率信号、该第二频率信号及该第三级栅极信号输出电路的一后一级的栅极信号输出电路的移位寄存器产生的多任务控制信号,输出该第三移位寄存器的一第三多任务控制信号;
一第三多任务器,耦接于该第三移位寄存器、该第一组扫描信号线及该些第三栅极信号线,用以根据该第三移位寄存器的一第一节点的电压及由该第一组扫描信号线所传来的扫描信号,输出多个第三栅极控制信号至该些第三栅极信号线;及
一第三稳压电路,耦接于该第三移位寄存器及该些第三栅极信号线,用以根据该第三移位寄存器的一第二节点的电压及该第二频率信号下拉该些第三栅极信号线的电位。
15.如权利要求14所述的栅极驱动电路,其特征在于,该多级栅极信号输出电路另包含一第四级栅极信号输出电路,包含:
多条第四栅极信号线;
一第四移位寄存器,用以根据该第三移位寄存器所产生的该第三多任务控制信号、该第一频率信号、该第二频率信号及该第四级栅极信号输出电路的一后一级的栅极信号输出电路的移位寄存器产生的多任务控制信号,输出该第四移位寄存器的一第四多任务控制信号;
一第四多任务器,耦接于该第四移位寄存器、该第二组扫描信号线及该些第四栅极信号线,用以根据该第四移位寄存器的一第一节点的电压及由该第二组扫描信号线所传来的扫描信号,输出多个第四栅极控制信号至该些第四栅极信号线;及
一第四稳压电路,耦接于该第四移位寄存器及该些第四栅极信号线,用以根据该第四移位寄存器的一第二节点的电压及该第一频率信号下拉该些第四栅极信号线的电位。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW104136578 | 2015-11-06 | ||
TW104136578A TWI571848B (zh) | 2015-11-06 | 2015-11-06 | 閘極驅動電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105609036A CN105609036A (zh) | 2016-05-25 |
CN105609036B true CN105609036B (zh) | 2019-02-05 |
Family
ID=55988928
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201511015845.9A Expired - Fee Related CN105609036B (zh) | 2015-11-06 | 2015-12-29 | 栅极驱动电路 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN105609036B (zh) |
TW (1) | TWI571848B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107799087B (zh) * | 2017-11-24 | 2020-06-05 | 深圳市华星光电技术有限公司 | 一种goa电路及显示装置 |
TWI763235B (zh) | 2021-01-06 | 2022-05-01 | 友達光電股份有限公司 | 顯示面板 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7733320B2 (en) * | 2005-03-15 | 2010-06-08 | Casio Computer Co., Ltd. | Shift register circuit and drive control apparatus |
CN102184716A (zh) * | 2010-12-06 | 2011-09-14 | 友达光电股份有限公司 | 多路复用驱动电路 |
CN102226940A (zh) * | 2010-06-25 | 2011-10-26 | 友达光电股份有限公司 | 显示面板上的移位暂存器以及栅极驱动阵列结构 |
CN102324221A (zh) * | 2010-11-30 | 2012-01-18 | 友达光电股份有限公司 | 多任务式栅驱动电路 |
KR20150002250A (ko) * | 2013-06-28 | 2015-01-07 | 엘지디스플레이 주식회사 | 게이트 구동부 및 이를 포함하는 평판표시장치 |
TW201530521A (zh) * | 2014-01-20 | 2015-08-01 | Au Optronics Corp | 移位暫存器及其控制方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4059180B2 (ja) * | 2003-09-26 | 2008-03-12 | セイコーエプソン株式会社 | 表示ドライバ、電気光学装置及び電気光学装置の駆動方法 |
TWI469119B (zh) * | 2012-08-06 | 2015-01-11 | Au Optronics Corp | 顯示器及其閘極驅動器 |
TWI514365B (zh) * | 2014-04-10 | 2015-12-21 | Au Optronics Corp | 閘極驅動電路及移位暫存器 |
-
2015
- 2015-11-06 TW TW104136578A patent/TWI571848B/zh not_active IP Right Cessation
- 2015-12-29 CN CN201511015845.9A patent/CN105609036B/zh not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7733320B2 (en) * | 2005-03-15 | 2010-06-08 | Casio Computer Co., Ltd. | Shift register circuit and drive control apparatus |
CN102226940A (zh) * | 2010-06-25 | 2011-10-26 | 友达光电股份有限公司 | 显示面板上的移位暂存器以及栅极驱动阵列结构 |
CN102324221A (zh) * | 2010-11-30 | 2012-01-18 | 友达光电股份有限公司 | 多任务式栅驱动电路 |
CN102184716A (zh) * | 2010-12-06 | 2011-09-14 | 友达光电股份有限公司 | 多路复用驱动电路 |
KR20150002250A (ko) * | 2013-06-28 | 2015-01-07 | 엘지디스플레이 주식회사 | 게이트 구동부 및 이를 포함하는 평판표시장치 |
TW201530521A (zh) * | 2014-01-20 | 2015-08-01 | Au Optronics Corp | 移位暫存器及其控制方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI571848B (zh) | 2017-02-21 |
TW201717178A (zh) | 2017-05-16 |
CN105609036A (zh) | 2016-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103258494B (zh) | 一种移位寄存器、栅极驱动装置和液晶显示装置 | |
CN106875911B (zh) | 移位寄存器单元、栅极驱动电路及其驱动方法 | |
CN102610201B (zh) | 数据处理方法、数据驱动电路和显示装置 | |
CN105096803B (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
CN104575419B (zh) | 一种移位寄存器及其驱动方法 | |
CN103280200B (zh) | 移位寄存器单元、栅极驱动电路与显示器件 | |
CN102682689B (zh) | 一种移位寄存器、栅极驱动电路及显示装置 | |
CN109935196A (zh) | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 | |
CN104700769B (zh) | 移位寄存器单元、栅极驱动装置以及显示装置 | |
CN109935208A (zh) | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 | |
CN104299583A (zh) | 一种移位寄存器及其驱动方法、驱动电路和显示装置 | |
CN104485082A (zh) | 一种阵列基板和触控显示装置及其驱动方法 | |
CN105810167B (zh) | 移位寄存器单元电路、移位寄存器及其液晶显示器 | |
CN101821929A (zh) | 电源电路及具备电源电路的显示装置 | |
CN109935200A (zh) | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 | |
CN103198867A (zh) | 移位寄存器、栅极驱动电路及显示装置 | |
CN109064964A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
CN102867475A (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
CN109410886A (zh) | Goa电路 | |
CN106448538B (zh) | 栅极驱动单元、栅极驱动电路及其驱动方法和显示装置 | |
CN107742506A (zh) | 补偿模块、栅极驱动单元、电路及其驱动方法和显示装置 | |
CN109935197A (zh) | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 | |
CN106033658A (zh) | 显示器装置 | |
CN107134268A (zh) | 移位寄存器、栅极驱动电路及驱动方法和液晶显示器 | |
CN104485081B (zh) | 触控显示面板、阵列基板及其扫描线驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20190205 Termination date: 20201229 |