CN105577592A - 一种ctle值遍历优化方法及装置 - Google Patents

一种ctle值遍历优化方法及装置 Download PDF

Info

Publication number
CN105577592A
CN105577592A CN201511032255.7A CN201511032255A CN105577592A CN 105577592 A CN105577592 A CN 105577592A CN 201511032255 A CN201511032255 A CN 201511032255A CN 105577592 A CN105577592 A CN 105577592A
Authority
CN
China
Prior art keywords
value
ctle
error rate
current setting
ctle value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201511032255.7A
Other languages
English (en)
Inventor
钱身飞
廖祺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Beijing Electronic Information Industry Co Ltd
Original Assignee
Inspur Beijing Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Beijing Electronic Information Industry Co Ltd filed Critical Inspur Beijing Electronic Information Industry Co Ltd
Priority to CN201511032255.7A priority Critical patent/CN105577592A/zh
Publication of CN105577592A publication Critical patent/CN105577592A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03082Theoretical aspects of adaptive time domain methods
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03878Line equalisers; line build-out devices
    • H04L25/03885Line equalisers; line build-out devices adaptive

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

本发明公开了一种CTLE值遍历优化方法及装置,基于BERTscope实现,其中,CTLE值遍历优化方法包括:通过CSII软件读取当前设置的CTLE值,并利用当前设置的CTLE值计算接收机的误码率;判断误码率是否符合预设要求,如果否,则利用CSII软件对当前设置的CTLE值进行修改,得到当前设置的CTLE值,并利用当前设置的CTLE值计算接收机的误码率,直至误码率符合预设要求为止。本申请中基于BERTscope实现接收机的误码率的测试,同时通过CSII软件修改CTLE值,从而解决了现有技术对CTLE值的优化中存在的需要耗费大量时间,且工作效率较低的问题。

Description

一种CTLE值遍历优化方法及装置
技术领域
本发明涉及电子技术领域,更具体地说,涉及一种CTLE值遍历优化方法及装置。
背景技术
面对越来越快的数据传输速度需求,高速总线传输速度不断提高,如PCIE3.0、SATA3.0、USB3.0等,但为了保证高速总线的传输质量,相应的总线协会都会对高速总线传输和接收做相关的信号完整性测试要求,其中,对接收机的测试要求通常是BER(Bittererrorrate,误码率),即,要求接收机的误码率在一定的范围内。
具体来说,PCIE(PeripheralComponentInterfaceExpress,总线和接口标准)为了增强信号的质量,在接收机使用了CTLE(Continuoustimelinearequaliztion,连续时间线性均衡)技术,而与CTLE技术对应的CTLE值对于接收机对应的误码率会产生一定的影响,因此,如何获取准确的CTLE值以降低接收机对应的误码率成为了本领域技术人员亟待解决的问题。现有技术中通常采用IEVTS工具对接收机的CTLE值进行优化,但是,发明人发现,使用这种方式实现CTLE值的优化通常需要耗费大量的时间,且工作效率较低。
综上所述,现有技术对CTLE值的优化中存在需要耗费大量时间,且工作效率较低的问题。
发明内容
本发明的目的是提供一种CTLE值遍历优化方法及装置,以解决现有技术对CTLE值的优化中存在的需要耗费大量时间,且工作效率较低的问题。
为了实现上述目的,本发明提供如下技术方案:
一种CTLE值遍历优化方法,基于BERTscope实现,所述CTLE值遍历优化方法包括:
通过CSII软件读取当前设置的CTLE值,并利用当前设置的CTLE值计算接收机的误码率;
判断所述误码率是否符合预设要求,如果否,则利用CSII软件对当前设置的CTLE值进行修改,得到当前设置的CTLE值,并利用当前设置的CTLE值计算所述接收机的误码率,直至所述误码率符合所述预设要求为止。
优选的,还包括:
如果对当前设置的CLTE值的修改次数达到预设值,则停止操作。
优选的,利用CSII软件对当前设置的CTLE值进行修改,包括:
确定利用当前设置的CTLE值计算得到的误码率与所述预设要求对应的误码率的差值,并基于该差值利用所述CSII软件对当前设置的CTLE值进行修改。
优选的,通过CSII软件读取当前设置的CTLE值之前,还包括:
搭建用于实现所述CTLE值遍历优化方法的误码测试环境。
一种CTLE值遍历优化装置,基于BERTscope实现,所述CTLE值遍历优化装置包括:
读取模块,用于通过CSII软件读取当前设置的CTLE值;
计算模块,用于利用当前设置的CTLE值计算接收机的误码率;
判断模块,用于判断所述误码率是否符合预设要求;
修改模块,用于当所述判断模块判断出所述误码率不符合所述预设要求时,利用CSII软件对当前设置的CTLE值进行修改,得到当前设置的CTLE值,并指示所述计算模块利用当前设置的CTLE值计算所述接收机的误码率;
第一终止模块,用于当所述判断模块判断出所述误码率符合预设要求时指示所述CTLE值遍历优化装置停止工作。
优选的,还包括:
第二终止模块,用于如果对当前设置的CLTE值的修改次数达到预设值,则指示所述CTLE值遍历优化装置停止工作。
优选的,修改模块包括:
修改单元,用于确定利用当前设置的CTLE值计算得到的误码率与所述预设要求对应的误码率的差值,并基于该差值利用所述CSII软件对当前设置的CTLE值进行修改。
优选的,还包括:
环境搭建模块,用于搭建用于实现所述CTLE值遍历优化方法的误码测试环境。
本发明提供的一种CTLE值遍历优化方法及装置,基于BERTscope实现,其中,所述CTLE值遍历优化方法包括:通过CSII软件读取当前设置的CTLE值,并利用当前设置的CTLE值计算接收机的误码率;判断所述误码率是否符合预设要求,如果否,则利用CSII软件对当前设置的CTLE值进行修改,得到当前设置的CTLE值,并利用当前设置的CTLE值计算所述接收机的误码率,直至所述误码率符合所述预设要求为止。与现有技术相比,本申请中基于BERTscope(误码率测试仪)实现接收机的误码率的测试,由此,能够快速且准确的计算得到对应的误码率,同时通过CSII软件修改CTLE值,进行误码率的测试,遍历不同的CTLE值下,测量接收机的误码率是否符合预设要求,从而达到精准、快速的找出最优的CTLE值的目的,大大提高了工作效率,从而解决了现有技术对CTLE值的优化中存在的需要耗费大量时间,且工作效率较低的问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种CTLE值遍历优化方法的流程图;
图2为本发明实施例提供的一种CTLE值遍历优化方法中误码率测试连接示意图;
图3为本发明实施例提供的一种CTLE值遍历优化装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1,其示出了本发明实施例提供的一种CTLE值遍历优化方法的流程图,该方法基于BERTscope实现,该CTLE值遍历优化方法可以包括以下步骤:
S11:通过CSII软件读取当前设置的CTLE值,并利用当前设置的CTLE值计算接收机的误码率。
其中,CSII软件为现有技术中由Intel开发的CSCRIPPS软件,在此不再详细说明。需要说明的是,通过CSII软件能够快速的读取到当前设置的CTLE值,以利用该CTLE值进行误码率的计算。而利用CTLE值计算误码率与现有技术中利用CTLE值计算误码率的原理一致,在此不再赘述。
S12:判断误码率是否符合预设要求,如果是,则执行步骤S13;如果否,则执行步骤S14。
其中,预设要求可以根据实际需要进行确定,即可以为误码率允许的一定误码率范围,即只要误码率在预设要求对应的误码率范围内则证明该误码率符合预设要求,此时,可以停止操作,而如果误码率不符合预设要求,则需要执行步骤S14。
S13:停止操作。
S14:利用CSII软件对当前设置的CTLE值进行修改,得到当前设置的CTLE值,并利用当前设置的CTLE值计算接收机的误码率,返回执行步骤S12。
具体来说,计算接收机的误码率实际为计算接收机的PCIE总线的误码率。
本申请中基于BERTscope实现接收机的误码率的测试,由此,能够快速且准确的计算得到对应的误码率,同时通过CSII软件修改CTLE值,进行误码率的测试,通常从修改CTLE值到完成一次误码率的计算的时间不超过2分30秒,与现有技术中用IEVTS进行Margin的测量,一次循环(加上每次DUT初始化)的时间,大约30分钟相比,大大提高了工作效率。具体来说,本申请遍历不同的CTLE值下,测量接收机的误码率是否符合预设要求,从而达到精准、快速的找出最优的CTLE值的目的,大大提高了工作效率,从而解决了现有技术对CTLE值的优化中存在的需要耗费大量时间,且工作效率较低的问题。
另外,对于非同源的设计测试,BERTscope通过配合时钟恢复仪CR正常遍历及优化CTLE值,因此,本发明实施例提供的上述技术方案具有一定的通用性。
本发明实施例提供的一种CTLE值遍历优化方法中,还可以包括:
如果对当前设置的CLTE值的修改次数达到预设值,则停止操作。
其中,预设值可以根据实际需要进行确定,即如果对当前设置的CTLE值的修改次数达到预设值,不管利用当前设置的CTLE值计算得到的误码率是否达到预设要求,都停止操作,这是因为,如果对CTLE值的修改次数达到预设值时,利用当前设置的CTLE值计算得到的误码率达到预设要求,则无需继续测试,因此可直接停止操作,可如果对CTLE值的修改次数达到预设值时,利用当前设置的CTLE值计算得到的误码率仍未达到预设要求,则说明可能存在一定的错误,此时,停止操作并输出提示错误的信息,以告知工作人员,使其及时对错误进行分析及解决,保证了对于CTLE值的正常优化。
本发明实施例提供的一种CTLE值遍历优化方法中,利用CSII软件对当前设置的CTLE值进行修改,可以包括:
确定利用当前设置的CTLE值计算得到的误码率与预设要求对应的误码率的差值,并基于该差值利用CSII软件对当前设置的CTLE值进行修改。
其中,预设要求可以为一误码率范围,也可以为一误码率的具体数值,如果预设要求为一误码率的具体数值,则确定计算得到的误码率与该具体数值的差值,并根据该差值对CTLE值进行修改;如果预设要求为一误码率范围,则确定计算得到的误码率大于误码率范围中最大值还是小于误码率范围中最小值,如果计算得到的误码率大于误码率范围中最大值,则确定计算得到的误码率与误码率范围中最大值的差值,并根据该差值对CTLE值进行修改,如果计算得到的误码率小于误码率范围中最小值,则确定计算得到的误码率与误码率范围中最小值的差值,并根据该差值对CTLE值进行修改。具体来说,根据差值对CTLE值进行修改可以是由工作人员预先设置的对应修改原则进行修改,如差值越大,对CTLE值的修改越严重,差值越小,对CTLE值的修改越轻等,由此,保证了以最快速度确定出最优的CTLE值。
本发明实施例提供的一种CTLE值遍历优化方法中,通过CSII软件读取当前设置的CTLE值之前,还可以包括:
搭建用于实现CTLE值遍历优化方法的误码测试环境。另外,误码率测试连接示意图可以如图2所示,其中,ITP为IntegrationTestPlatform的简称,即集成测试平台软件;CScripts为C语言脚本,当然,还可以使用其他语言实现;SMAcable为形状记忆合金电缆的简称;PCIEFixture为PCIE夹具;DUT为eXtendDebugPort的简称,即扩展调试端口;而CPU为CentralProcessingUnit,即中央处理器。当然,图2仅仅为能够实现本发明的一个具体示例图,其他能够实现本发明的连接图也均在本发明的保护范围之内。
由此,通过物理连接及误码测试环境的搭建,保证了本发明实施例提供的一种CTLE值遍历优化方法的顺利实现。
与上述实施例相对应,本发明实施例还提供了一种CTLE值遍历优化装置,基于BERTscope实现,如图3所示,CTLE值遍历优化装置可以包括:
读取模块11,用于通过CSII软件读取当前设置的CTLE值;
计算模块12,用于利用当前设置的CTLE值计算接收机的误码率;
判断模块13,用于判断误码率是否符合预设要求;
修改模块14,用于当判断模块判断出误码率不符合预设要求时,利用CSII软件对当前设置的CTLE值进行修改,得到当前设置的CTLE值,并指示计算模块利用当前设置的CTLE值计算接收机的误码率;
第一终止模块15,用于当判断模块判断出误码率符合预设要求时指示CTLE值遍历优化装置停止工作。
本申请中基于BERTscope实现接收机的误码率的测试,由此,能够快速且准确的计算得到对应的误码率,同时通过CSII软件修改CTLE值,进行误码率的测试,通常从修改CTLE值到完成一次误码率的计算的时间不超过2分30秒,与现有技术中用IEVTS进行Margin的测量,一次循环(加上每次DUT初始化)的时间,大约30分钟相比,大大提高了工作效率。具体来说,本申请遍历不同的CTLE值下,测量接收机的误码率是否符合预设要求,从而达到精准、快速的找出最优的CTLE值的目的,大大提高了工作效率,从而解决了现有技术对CTLE值的优化中存在的需要耗费大量时间,且工作效率较低的问题。
本发明实施例提供的一种CTLE值遍历优化装置,还可以包括:
第二终止模块,用于如果对当前设置的CLTE值的修改次数达到预设值,则指示CTLE值遍历优化装置停止工作。
本发明实施例提供的一种CTLE值遍历优化装置,修改模块可以包括:
修改单元,用于确定利用当前设置的CTLE值计算得到的误码率与预设要求对应的误码率的差值,并基于该差值利用CSII软件对当前设置的CTLE值进行修改。
本发明实施例提供的一种CTLE值遍历优化装置,还可以包括:
环境搭建模块,用于搭建用于实现CTLE值遍历优化方法的误码测试环境。
本发明实施例提供的一种CTLE值遍历优化装置中相关部分的说明请参见本发明实施例提供的一种CTLE值遍历优化方法中对应部分的具体说明,在此不再赘述。
对所公开的实施例的上述说明,使本领域技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (8)

1.一种CTLE值遍历优化方法,其特征在于,基于BERTscope实现,所述CTLE值遍历优化方法包括:
通过CSII软件读取当前设置的CTLE值,并利用当前设置的CTLE值计算接收机的误码率;
判断所述误码率是否符合预设要求,如果否,则利用CSII软件对当前设置的CTLE值进行修改,得到当前设置的CTLE值,并利用当前设置的CTLE值计算所述接收机的误码率,直至所述误码率符合所述预设要求为止。
2.根据权利要求1所述的方法,其特征在于,还包括:
如果对当前设置的CLTE值的修改次数达到预设值,则停止操作。
3.根据权利要求1所述的方法,其特征在于,利用CSII软件对当前设置的CTLE值进行修改,包括:
确定利用当前设置的CTLE值计算得到的误码率与所述预设要求对应的误码率的差值,并基于该差值利用所述CSII软件对当前设置的CTLE值进行修改。
4.根据权利要求3所述的方法,其特征在于,通过CSII软件读取当前设置的CTLE值之前,还包括:
搭建用于实现所述CTLE值遍历优化方法的误码测试环境。
5.一种CTLE值遍历优化装置,其特征在于,基于BERTscope实现,所述CTLE值遍历优化装置包括:
读取模块,用于通过CSII软件读取当前设置的CTLE值;
计算模块,用于利用当前设置的CTLE值计算接收机的误码率;
判断模块,用于判断所述误码率是否符合预设要求;
修改模块,用于当所述判断模块判断出所述误码率不符合所述预设要求时,利用CSII软件对当前设置的CTLE值进行修改,得到当前设置的CTLE值,并指示所述计算模块利用当前设置的CTLE值计算所述接收机的误码率;
第一终止模块,用于当所述判断模块判断出所述误码率符合预设要求时指示所述CTLE值遍历优化装置停止工作。
6.根据权利要求5所述的装置,其特征在于,还包括:
第二终止模块,用于如果对当前设置的CLTE值的修改次数达到预设值,则指示所述CTLE值遍历优化装置停止工作。
7.根据权利要求5所述的装置,其特征在于,修改模块包括:
修改单元,用于确定利用当前设置的CTLE值计算得到的误码率与所述预设要求对应的误码率的差值,并基于该差值利用所述CSII软件对当前设置的CTLE值进行修改。
8.根据权利要求7所述的装置,其特征在于,还包括:
环境搭建模块,用于搭建用于实现所述CTLE值遍历优化方法的误码测试环境。
CN201511032255.7A 2015-12-31 2015-12-31 一种ctle值遍历优化方法及装置 Pending CN105577592A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201511032255.7A CN105577592A (zh) 2015-12-31 2015-12-31 一种ctle值遍历优化方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201511032255.7A CN105577592A (zh) 2015-12-31 2015-12-31 一种ctle值遍历优化方法及装置

Publications (1)

Publication Number Publication Date
CN105577592A true CN105577592A (zh) 2016-05-11

Family

ID=55887264

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201511032255.7A Pending CN105577592A (zh) 2015-12-31 2015-12-31 一种ctle值遍历优化方法及装置

Country Status (1)

Country Link
CN (1) CN105577592A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107608836A (zh) * 2017-09-05 2018-01-19 郑州云海信息技术有限公司 一种sata链路最优值调整的测试方法
CN107832175A (zh) * 2017-11-16 2018-03-23 郑州云海信息技术有限公司 一种sata ctle调优的方法
CN109669893A (zh) * 2018-12-10 2019-04-23 广东浪潮大数据研究有限公司 一种ctle参数的自动配置方法及系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101842423A (zh) * 2007-08-02 2010-09-22 杜邦帝人薄膜美国有限公司 涂覆的聚酯薄膜
CN102811454A (zh) * 2011-05-30 2012-12-05 比亚迪股份有限公司 一种移动终端灵敏度的测试方法、装置及系统
US20150249556A1 (en) * 2012-04-19 2015-09-03 Yun He Unequalized clock data recovery for serial i/o receiver

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101842423A (zh) * 2007-08-02 2010-09-22 杜邦帝人薄膜美国有限公司 涂覆的聚酯薄膜
CN102811454A (zh) * 2011-05-30 2012-12-05 比亚迪股份有限公司 一种移动终端灵敏度的测试方法、装置及系统
US20150249556A1 (en) * 2012-04-19 2015-09-03 Yun He Unequalized clock data recovery for serial i/o receiver

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
史航: ""一种连续时间均衡器"", 《高速SERDES信号和均衡技术研究》 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107608836A (zh) * 2017-09-05 2018-01-19 郑州云海信息技术有限公司 一种sata链路最优值调整的测试方法
CN107608836B (zh) * 2017-09-05 2020-08-25 苏州浪潮智能科技有限公司 一种sata链路最优值调整的测试方法
CN107832175A (zh) * 2017-11-16 2018-03-23 郑州云海信息技术有限公司 一种sata ctle调优的方法
CN109669893A (zh) * 2018-12-10 2019-04-23 广东浪潮大数据研究有限公司 一种ctle参数的自动配置方法及系统

Similar Documents

Publication Publication Date Title
US10684321B2 (en) Printed circuit board inspecting apparatus, method for detecting anomaly in solder paste and computer readable recording medium
CN105577592A (zh) 一种ctle值遍历优化方法及装置
CN105515893B (zh) 一种确定采样点位置的方法
CN107220442A (zh) 一种用于pcb的差分过孔对检测工具
CN104598342A (zh) 内存的检测方法和装置
CN110472054B (zh) 一种数据处理方法和装置
CN103092258B (zh) 时钟产生电路自校正系统及其校正方法
CN115952760B (zh) 一种数模电路仿真方法、装置、设备及计算机存储介质
CN104142861A (zh) 服务器资源的配置处理方法与装置
CN102707710A (zh) 汽车电子控制单元诊断功能验证方法及系统
WO2016197694A1 (zh) 风扇的测试方法及装置
CN103838664A (zh) 一种压力测试方法和装置
CN109270490A (zh) 定位信号处理方法及装置
CN105573110B (zh) Gnss时间同步系统的闰秒检测系统及方法
CN108334448B (zh) 代码验证方法、装置及设备
CN104182317B (zh) 一种dmi总线信号完整性测试方法
CN109063278B (zh) 一种板卡内外层时钟信号走线长度的计算方法及系统
WO2016177088A1 (zh) 一种检测信号的方法和装置
CN115482869A (zh) 一种注错测试方法、装置、电子设备及存储介质
CN105630646A (zh) 一种快速判断串口连通性及稳定性的方法
US20150233992A1 (en) System and method for analyzing arrangement of vehicle and building wire harnesses for emi
CN103811022A (zh) 一种解析波形的方法和装置
US10496767B1 (en) System and method for enhanced characterization for system identification of non-linear systems
CN109933948B (zh) 一种形式验证方法、装置、形式验证平台及可读存储介质
CN113986600A (zh) 一种用于芯片串行接口的测试方法、装置和芯片

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20160511

RJ01 Rejection of invention patent application after publication