CN107832175A - 一种sata ctle调优的方法 - Google Patents
一种sata ctle调优的方法 Download PDFInfo
- Publication number
- CN107832175A CN107832175A CN201711136680.XA CN201711136680A CN107832175A CN 107832175 A CN107832175 A CN 107832175A CN 201711136680 A CN201711136680 A CN 201711136680A CN 107832175 A CN107832175 A CN 107832175A
- Authority
- CN
- China
- Prior art keywords
- ctle
- sata
- values
- error code
- max
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
- G06F11/221—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Stored Programmes (AREA)
Abstract
本发明公开了一种SATA CTLE调优的方法,所述方法通过确定SATA CTLE的默认值,利用误码分析仪以SATA CTLE默认值为起点对SATA CTLE值进行扫描测试,确定CTLEmax及CTLEmin,CTLE的最优值为CTLEmax和CTLEmin的中间值。本发明方法可以确定SATA CTLE的最优值,保证SATA链路能在各种应用情况下稳定工作,保证SATA链路能在各种应用情况下稳定工作,应用于具有SATA接口的产品,可以保证SATA链路能在各种应用情况下稳定工作,提高系统的稳定性及可靠性。
Description
技术领域
本发明涉及服务器调优技术领域,具体涉及一种SATA CTLE调优的方法。
背景技术
CTLE全称Continuous Time Linear Equalization,意为连续时间线性均衡器,是一种为了弥补SATA等高速信号在传输链路上的衰减而采取的均衡技术。
SATA CTLE的可选值很多,以Intel purley平台为例,SATA CTLE可选值从0dB到12dB,每0.8dB一个step,共16组。在这16组可选值中,可能在很大区间内的CTLE值都能满足一般的工作需求。但是在某些复杂应用下,如SATA硬盘的发送信号不理想等,CTLE的可用范围会变得很小,甚至是一个值,为了使SATA链路能在各种应用情况下保持稳定,需要对SATA的CTLE值进行调优,找到最优的SATA CTLE值。
确定SATA CTLE值是否满足SATA工业规范的要求,通常是利用BERTScope(误码分析仪)进行测试。
具体方案如下:
在设定某一组SATA CTLE值之后,如果通过误码分析仪测得的误码为零,即认为这组CTLE值满足SATA工业规范的要求。但是这组CTLE值可能不是最优CTLE值,在某些复杂应用下,这组CTLE值可能就无法正常工作。
仅仅通过测得的误码为零来确定的SATA CTLE值可能不是最优CTLE值,在某些复杂应用下,这组CTLE值可能无法正常工作。
发明内容
本发明要解决的技术问题是:针对上述问题,为了使SATA链路能在各种应用情况下保持稳定,需要对SATA的CTLE值进行调优,找到最优的SATA CTLE值,本发明提供一种SATA CTLE调优的方法。
本发明所采用的技术方案为:
一种SATA CTLE调优的方法,所述方法通过确定SATA CTLE的默认值,利用误码分析仪以SATA CTLE默认值为起点对SATA CTLE值进行扫描测试,确定CTLEmax及CTLEmin,CTLE的最优值为CTLEmax和CTLEmin的中间值。
所述SATA CTLE的默认值通过仿真获得。
所述CTLEmax的获得过程如下:
以确定的SATA CTLE默认值为起点,利用误码分析仪进行误码测试,如果默认的CTLE值误码为零,则将CTLE值增加一个step重复进行误码测试,直至增加到某个step后,CTLE值出现误码,记录出现误码的CTLE值,标记为CTLEmax。
理论上默认的CTLE值下误码应该为零,如果默认CTLE值下误码不为零,说明仿真过程出现问题,需要重新仿真确定CTLE默认值。
所述CTLEmin的获得过程如下:
以确定的SATA CTLE默认值为起点,利用误码分析仪进行误码测试,如果默认的CTLE值误码为零,则将CTLE值减小一个step重复进行误码测试,直至减小到某个step后,CTLE值出现误码,记录出现误码的CTLE值,标记为CTLEmin。
因为CTLE是线性的,所以CTLE的最优值为(CTLEmax+CTLEmin)/2。
本发明的有益效果为:
本发明方法可以确定SATA CTLE的最优值,保证SATA链路能在各种应用情况下稳定工作,保证SATA链路能在各种应用情况下稳定工作,应用于具有SATA接口的产品,可以保证SATA链路能在各种应用情况下稳定工作,提高系统的稳定性及可靠性。
附图说明
图1为本发明方法确定SATA CTLEmax和CTLEmin流程图。
具体实施方式
根据说明书附图,结合具体实施方式对本发明进一步说明:
如图1所示,一种SATA CTLE调优的方法,所述方法通过确定SATA CTLE的默认值,利用误码分析仪以SATA CTLE默认值为起点对SATA CTLE值进行扫描测试,确定CTLEmax及CTLEmin,CTLE的最优值为CTLEmax和CTLEmin的中间值。
所述SATA CTLE的默认值通过仿真获得。
所述CTLEmax的获得过程如下:
以确定的SATA CTLE默认值为起点,利用误码分析仪进行误码测试,如果默认的CTLE值误码为零,则将CTLE值增加一个step重复进行误码测试,直至增加到某个step后,CTLE值出现误码,记录出现误码的CTLE值,标记为CTLEmax。
理论上默认的CTLE值下误码应该为零,如果默认CTLE值下误码不为零,说明仿真过程出现问题,需要重新仿真确定CTLE默认值。
所述CTLEmin的获得过程如下:
以确定的SATA CTLE默认值为起点,利用误码分析仪进行误码测试,如果默认的CTLE值误码为零,则将CTLE值减小一个step重复进行误码测试,直至减小到某个step后,CTLE值出现误码,记录出现误码的CTLE值,标记为CTLEmin。
因为CTLE是线性的,所以CTLE的最优值为(CTLEmax+CTLEmin)/2。
实施方式仅用于说明本发明,而并非对本发明的限制,有关技术领域的普通技术人员,在不脱离本发明的精神和范围的情况下,还可以做出各种变化和变型,因此所有等同的技术方案也属于本发明的范畴,本发明的专利保护范围应由权利要求限定。
Claims (5)
1.一种SATA CTLE调优的方法,其特征在于,所述方法通过确定SATA CTLE的默认值,利用误码分析仪以SATA CTLE默认值为起点对SATA CTLE值进行扫描测试,确定CTLEmax及CTLEmin,CTLE的最优值为CTLEmax和CTLEmin的中间值。
2.根据权利要求1所述的一种SATA CTLE调优的方法,其特征在于,所述SATA CTLE的默认值通过仿真获得。
3.根据权利要求1或2所述的一种SATA CTLE调优的方法,其特征在于,所述CTLEmax的获得过程如下:
以确定的SATA CTLE默认值为起点,进行误码测试,如果默认的CTLE值误码为零,则将CTLE值增加一个step重复进行误码测试,直至增加到某个step后,CTLE值出现误码,记录出现误码的CTLE值,标记为CTLEmax。
4.根据权利要求3所述的一种SATA CTLE调优的方法,其特征在于,所述CTLEmin的获得过程如下:
以确定的SATA CTLE默认值为起点,进行误码测试,如果默认的CTLE值误码为零,则将CTLE值减小一个step重复进行误码测试,直至减小到某个step后,CTLE值出现误码,记录出现误码的CTLE值,标记为CTLEmin。
5.根据权利要求4所述的一种SATA CTLE调优的方法,其特征在于,所述CTLE的最优值为(CTLEmax+CTLEmin)/2。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711136680.XA CN107832175A (zh) | 2017-11-16 | 2017-11-16 | 一种sata ctle调优的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711136680.XA CN107832175A (zh) | 2017-11-16 | 2017-11-16 | 一种sata ctle调优的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN107832175A true CN107832175A (zh) | 2018-03-23 |
Family
ID=61651680
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711136680.XA Pending CN107832175A (zh) | 2017-11-16 | 2017-11-16 | 一种sata ctle调优的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107832175A (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104580040A (zh) * | 2013-10-18 | 2015-04-29 | 阿尔特拉公司 | 用于接收器均衡适配的系统和方法 |
CN105577592A (zh) * | 2015-12-31 | 2016-05-11 | 浪潮(北京)电子信息产业有限公司 | 一种ctle值遍历优化方法及装置 |
CN107608836A (zh) * | 2017-09-05 | 2018-01-19 | 郑州云海信息技术有限公司 | 一种sata链路最优值调整的测试方法 |
-
2017
- 2017-11-16 CN CN201711136680.XA patent/CN107832175A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104580040A (zh) * | 2013-10-18 | 2015-04-29 | 阿尔特拉公司 | 用于接收器均衡适配的系统和方法 |
CN105577592A (zh) * | 2015-12-31 | 2016-05-11 | 浪潮(北京)电子信息产业有限公司 | 一种ctle值遍历优化方法及装置 |
CN107608836A (zh) * | 2017-09-05 | 2018-01-19 | 郑州云海信息技术有限公司 | 一种sata链路最优值调整的测试方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9747790B1 (en) | Method, device, and computer-readable medium for correcting at least one error in readings of electricity meters | |
CN109428647B (zh) | 实现故障原因定位的方法、装置及存储介质 | |
WO2022267084A1 (zh) | 基于大数据的网络安全检测方法及系统 | |
CN103546239A (zh) | 一种用于lte下行控制信道的盲检系统及其盲检方法 | |
CN102411588A (zh) | 数据表的对比检验方法及系统 | |
CN104618284B (zh) | 一种数字预失真处理方法和装置 | |
CN112508115A (zh) | 建立节点表示模型的方法、装置、设备和计算机存储介质 | |
CN107832175A (zh) | 一种sata ctle调优的方法 | |
CN102404174B (zh) | 网络带宽检测的方法 | |
CN110348167B (zh) | 一种测定金属细节疲劳额定强度截止值DFRcutoff的概率模型方法 | |
US11188116B2 (en) | Hard disk monitoring system and monitoring method using complex programmable logic device | |
CN103150251A (zh) | 一种智能获取自动化测试对象的方法 | |
CN105358226A (zh) | 游戏系统的控制方法及游戏系统 | |
CN102236724B (zh) | 最佳均衡器参数计算系统及方法 | |
CN103235173A (zh) | 一种激光器阈值电流的测试方法和驱动采样装置 | |
CN113852431A (zh) | 用于确定导频功率的方法、通信设备和存储介质 | |
US9215047B2 (en) | Signal processing device and method by use of wireless communication | |
KR101882384B1 (ko) | 다중 센서의 신뢰도 향상을 위한 통합적 교차 교정 장치 및 방법 | |
CN109115533B (zh) | 一种正弦波实时精确复现方法 | |
CN108228500A (zh) | 一种信号调节方法、电子设备和计算机存储介质 | |
CN101393752B (zh) | 光学头聚焦误差信号线性度的自动测量方法 | |
CN114089712B (zh) | 一种数据处理方法和装置 | |
CN115290798B (zh) | 变压器油色谱在线监测装置的稳定性能监测方法及终端 | |
CN109490629B (zh) | 一种软件测频方法和测频系统 | |
CN118193040A (zh) | 数据处理方法、系统、装置、设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20180323 |