CN105575308A - 包括主机和面板驱动电路的显示设备 - Google Patents
包括主机和面板驱动电路的显示设备 Download PDFInfo
- Publication number
- CN105575308A CN105575308A CN201510726165.1A CN201510726165A CN105575308A CN 105575308 A CN105575308 A CN 105575308A CN 201510726165 A CN201510726165 A CN 201510726165A CN 105575308 A CN105575308 A CN 105575308A
- Authority
- CN
- China
- Prior art keywords
- time schedule
- schedule controller
- controller embedded
- embedded driver
- main frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G3/2096—Details of the interface to the display terminal specific for a flat panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
Abstract
一种显示设备使用时钟嵌入式主机接口来通信。显示设备包括面板驱动电路和主机。面板驱动电路包括至少一个时序控制器嵌入式驱动器(TED),并且驱动显示面板。主机被配置为使用时钟嵌入式主机接口通过一个端口将视频输出、附加数据和热插拔检测(HPD)信号传输到至少一个时序控制器嵌入式驱动器和/或从至少一个时序控制器嵌入式驱动器接收视频输出、附加数据和HPD信号。
Description
技术领域
发明构思的至少一个示例实施例涉及一种显示设备,更具体地,涉及包括具有时序控制器的面板驱动电路的显示设备。
背景技术
近来,随着移动终端屏幕变得越来越大以及频道数量增多,期望两个以上的驱动芯片来驱动显示面板。在移动终端中,因为功耗对产品的销售具有直接影响,所以期望减小功耗。
主机和面板驱动电路之间的接口是移动终端中的功耗可以减小的一个区域。
发明内容
发明构思的至少一个示例实施例提供一种具有能够减小功耗的简单系统结构的显示设备。
发明构思的至少一个示例实施例还提供一种操作具有能够减小功耗的简单系统结构的显示设备的方法。
发明构思不限于这里描述的示例实施例,基于以下描述,其他实施方式对于本领域普通技术人员可以变得清楚。
根据至少一个示例实施例,一种显示设备包括具有至少一个时序控制器嵌入式驱动器(TED)的面板驱动电路。面板驱动电路被配置为驱动显示面板。显示设备包括主机,主机被配置为使用时钟嵌入式主机接口通过一个端口将视频数据、附加数据和热插拔检测(HPD)信号传输到至少一个TED和/或从至少一个TED接收视频数据、附加数据和HPD信号。
根据至少一个示例实施例,主机被配置为通过主链路传输视频数据到至少一个TED,所述至少一个TED包括多个TED。主链路包括与多个TED相关联的多条线路,主机被配置为通过多条线路传输视频数据,使得多个TED中的每个驱动显示面板的不同部分。
根据至少一个示例实施例,至少一个TED被配置为:从主机接收视频数据,将附加数据传输至主机或从主机接收附加数据中的至少之一,将HPD信号传输至主机,以及将HPD信号传输到至少一个TED中的其他TED或从至少一个TED中的其他TED接收HPD信号中的至少之一。
根据至少一个示例实施例,主机被配置为:通过包括多条线路的主链路将视频数据传输到至少一个TED,通过辅助总线将附加数据传输到至少一个TED和/或从至少一个TED接收附加数据,以及通过HPD总线从至少一个TED接收HPD信号。
根据至少一个示例实施例,多条线路包括第一线路、第二线路、第三线路和第四线路,并且至少一个TED包括第一TED和第二TED。第一TED被配置为通过第一线路和第二线路接收视频数据,并且驱动显示面板的第一半的区域。第二TED被配置为通过第三线路和第四线路接收视频数据,并且驱动显示面板的第二半的区域。
根据至少一个示例实施例,第一TED和第二TED中的每个被配置为:通过辅助总线将附加数据传输到主机和/或从主机接收附加数据以及通过HPD总线将HPD信号传输至主机。
根据至少一个示例实施例,第一TED和第二TED被配置为:通过HPD总线将HPD信号传输到彼此和/或从彼此接收HPD信号。
根据至少一个示例实施例,主机被配置为:响应于通过辅助总线传输的地址,针对写入操作或读取操作而选择至少一个TED。
根据至少一个示例实施例,至少一个TED包括第一TED和第二TED,主机被配置为:如果通过辅助总线传输的地址为“10”,则选择第一TED,如果通过辅助总线传输的地址为“11”,则选择第二TED。
根据至少一个示例实施例,至少一个TED包括第一TED和第二TED,如果通过辅助总线传输的地址为“00”或“01”,则主机被配置为选择第一TED和第二TED两者,并且不执行写入操作或读取操作,而是执行写入操作的广播。
根据至少一个示例实施例,辅助总线在主机和至少一个TED之间以多点结构连接。
根据至少一个示例实施例,一种显示设备包括具有至少一个时序控制器嵌入式驱动器(TED)的面板驱动电路。面板驱动电路被配置为驱动显示面板。显示设备包括应用处理器(AP),AP被配置为使用时钟嵌入式主机接口将视频数据、附加数据和HPD信号传输到至少一个TED和/或从至少一个TED接收视频数据、附加数据和HPD信号。
根据至少一个示例实施例,AP被配置为:通过包括多条线路的主链路将视频数据传输到至少一个TED,通过辅助总线将附加数据传输到至少一个TED和/或从至少一个TED接收附加数据,以及通过HPD总线从至少一个TED接收HPD信号。
根据至少一个示例实施例,多条线路包括第一线路、第二线路、第三线路和第四线路,并且至少一个TED包括第一TED、第二TED、第三TED和第四TED。第一TED被配置为通过第一线路接收视频数据,并且驱动显示面板的第一个四分之一的区域。第二TED被配置为通过第二线路接收视频数据,并且驱动显示面板的第二个四分之一的区域。第三TED被配置为通过第三线路接收视频数据,并且驱动显示面板的第三个四分之一的区域。第四TED被配置为通过第四线路接收视频数据,并且驱动显示面板的第四个四分之一的区域。
根据至少一个示例实施例,第一TED、第二TED、第三TED和第四TED中的每个被配置为:通过辅助总线将附加数据传输至主机和/或从主机接收附加数据,以及通过HPD总线将HPD信号传输至AP。
根据至少一个示例实施例,一种显示设备包括主机,主机被配置为使用时钟嵌入式主机接口通过单端口将视频数据、附加数据和热插拔检测(HPD)信号发送至至少一个时序控制器嵌入式驱动器(TED)和/或从至少一个TED接收视频数据、附加数据和HPD信号。至少一个TED被配置为驱动显示设备的显示面板。
根据至少一个示例实施例,主机被配置为通过主链路将视频数据发送到至少一个TED。
根据至少一个示例实施例,所述至少一个TED包括多个TED,主链路包括与多个TED相关联的多条线路。主机被配置为通过多条线路来发送视频数据,使得多个TED中的每个驱动显示面板的不同部分。
根据至少一个示例实施例,主机被配置为通过第一总线发送和/或接收附加数据。
根据至少一个示例实施例,主机被配置为通过第二总线发送和/或接收HPD信号。
附图说明
如附图中所示,根据本发明构思的优选实施例的更具体的描述,本发明构思的前述以及其他特征和优点将是明显的,在附图中,相同的附图标记贯穿不同的图表示相同的部件。附图未必是按比例的,重点反而在于强调示出本发明构思的原理。在图中:
图1是示出根据发明构思的至少一个示例实施例的显示设备的框图;
图2是示出在图1的显示设备中包括的显示面板的示例的框图;
图3至图5是示出当在图1的显示设备中的一个端口中包括4个主链路时的数据映射方法的图;
图6A是示出在主机和时序控制器嵌入式驱动器(TED)中使用多点方法(multi-dropmethod)进行通信的辅助总线的框图;图6B是示出在辅助读取模式下或在辅助写入模式下使用通过辅助总线传输的地址来选择TED的方法的表;
图7A是示出在辅助写入模式下通过辅助总线的数据传输的方向的框图,图7B是示出针对传输数据和接收数据的数据格式的图;
图8A是示出在辅助读取模式下通过辅助总线的读取指令传输的方向的框图,图8B是示出通过辅助总线和数据格式从第一TED至主机的数据传输的方向的图,图8C是示出通过辅助总线和数据格式从第二TED至主机的数据传输的方向的图;
图9A和图9B是示出传输热插拔检测(hotplugdetect,HPD)信号的HPD总线的框图;
图10A至图10D是示出传输HPD信号的HPD总线的结构的电路图;
图11是示出根据发明构思的至少一个示例实施例的显示设备的框图;
图12是示出在图11的显示设备中在辅助读取模式下或在辅助写入模式下使用通过辅助总线传输的地址来选择TED的方法的表;
图13是示出根据发明构思的至少一个示例实施例的显示设备的框图;
图14是示出根据发明构思的至少一个示例实施例的显示设备的框图;
图15是示出根据发明构思的至少一个示例实施例的显示设备的框图;
图16是示出根据发明构思的至少一个示例实施例的操作显示设备的方法的流程图;
图17是示出根据发明构思的至少一个示例实施例的操作显示设备的方法的流程图;
图18至图20是示出包括根据发明构思的至少一个示例实施例的包括图1、图11或图13中所示的显示设备的计算机系统的框图。
具体实施方式
现在将参照示出了示例实施例的附图更充分地描述发明构思。提供这些示例实施例,使得本公开将是彻底的和完整的,并将向本领域技术人员完全地传达发明构思。发明构思可以利用各种修改以许多不同的形式来实现,一些实施例将在附图中示出并且将详细解释。然而,这不应该被解释为限于在此阐述的示例实施例,而是应当理解的是,在不脱离发明构思的原理和精神的情况下,可以在这些示例实施例中做出改变,发明构思的范围被限定在权利要求及它们的等同物中。相同的附图标记始终表示相同的元件。在附图中,为了清楚起见,夸大了层和区域的厚度。
将理解的是,尽管在这里可使用术语第一、第二等来描述各种元件,但是这些元件不应受这些术语所限制。这些术语仅用于将一个元件与另一个元件区分开。例如,在不脱离示例实施例的范围的情况下,第一元件可以称为第二元件,类似地,第二元件可以称为第一元件。如在此所使用的,术语“和/或”包括一个或更多个相关列出的项的任何和全部组合。
将理解的是,当元件被称作“连接”或“结合”到另一元件时,该元件可直接连接或结合到另一元件,或者可存在中间元件。相反,当元件被称作“直接连接”或“直接结合”到另一元件时,不存在中间元件。应该以类似的方式解释用于描述元件之间的关系的其他词语(例如,“在…之间”与“直接在…之间”、“相邻”与“直接相邻”等)。
除非另外特别说明,或者根据讨论所明显的,诸如“处理”或“运算”或“计算”或“确定”或“显示”等术语是指计算系统或类似的电子计算设备的动作和处理,其将计算机系统的寄存器和存储器内的表示为物理、电子量的数据进行操纵并变换为计算机系统存储器或寄存器或其他此类信息存储、传输或显示设备内的类似地表示为物理量的其他数据。
在下面的描述中提供具体的细节,以提供对示例实施例的充分理解。然而,本领域普通技术人员将理解的是,可以在没有这些具体细节的情况下实施示例实施例。例如,系统可以以框图形式示出,从而未因不必要的细节而模糊示例实施例。在其他实例中,为了避免模糊示例实施例,可以在无不必要的细节的情况下示出公知的处理、结构和技术。
在下面的描述中,将参照操作的动作和符号表示(例如,以流程图表、流程图、数据流程图、结构图、框图等的形式)来描述示例性实施例,操作可以实施为包括例程、程序、对象、组件、数据结构等的程序模块或功能处理或者可以使用现有的电子系统(例如,电子成像系统、图像处理系统、数码照相机、个人数字助理(PDA)、智能手机、平板个人计算机(PC)、膝上型计算机等)中的现有硬件来实现,程序模块或功能处理执行特定任务或实施具体抽象数据类型。这种现有的硬件可以包括一个或更多个中央处理单元(CPU)、数字信号处理器(DSP)、专用集成电路(ASIC)、场可编程门阵列(FPGA)计算机等。
尽管流程图可以将操作描述为顺序处理,但是许多操作可以并行地、同时地或并进地执行。此外,可以重新安排操作的顺序。当处理的操作完成时,处理可以终止,但是处理还可以具有未在附图中包括的其他步骤。处理可以对应于方法、功能、程序、子例程、子程序等。当处理对应于函数时,其终止可以对应于函数返回至调用函数或主函数。
如这里描述的,术语“存储介质”、“计算机可读存储介质”或“非暂时性计算机可读存储介质”可以表示用于存储数据的一种或更多种设备,其包括只读存储器(ROM)、随机存取存储器(RAM)、磁RAM、磁芯存储器、磁盘存储器、光学存储介质、闪存设备和/或用于存储信息的其他有形或非暂时性机器可读介质。术语“计算机可读介质”可以包括但不限于便携式或固定式存储设备、光学存储设备以及能够存储、包含或实施指令和/或数据的其他各种有形或非暂时介质。
此外,示例实施例可以通过硬件、软件、固件、中间件、微代码、硬件描述语言或其任意组合来实施。当以软件、固件、中间件或微代码实施时,用于执行必要任务的程序代码或代码片段可以存储在机器或计算机可读介质诸如计算机可读存储介质中。当以软件实现时,可以将处理器编程化以执行必要任务,从而转换为专用处理器或计算机。
这里使用的术语仅仅是为了描述特定实施例的目的,而不意图是限制性的。如这里所使用的,除非上下文另外明确指出,否则单数形式的“一个(种)”和“所述(该)”也意图包括复数形式。还将理解的是,当在本说明书中使用术语“包含”和/或“包括”时,说明存在所述特征、整体、步骤、操作、元件和/或组件,但不排除存在或附加一个或更多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。
除非另有定义,否则这里使用的所有术语(包括技术术语和科学术语)具有与发明构思所属领域的普通技术人员所通常理解的意思相同的意思。还将理解的是,除非这里明确地如此定义,否则术语(例如在通用字典中定义的术语)应该被解释为具有与相关领域的上下文中它们的意思一致的意思,而不将理想地或者过于形式化地来解释。
当诸如“…中的至少一个(种)”的表述在一系列元件之后时,修饰整个系列的元件,而不是修饰系列中的个别元件。
图1是示出根据发明构思的至少一个示例实施例的显示设备100的框图。
参照图1,显示设备100可以包括主机110、面板驱动电路120和显示面板130。
面板驱动电路120包括时序控制器嵌入式驱动器(TED)TED0(122)和TED1(124),并且驱动显示面板130。TED可以包括被配置为驱动显示面板130的时序控制器。面板驱动电路120还可以包括响应于包括栅极启动脉冲的控制信号来控制显示面板130的栅极驱动器126和128。主机110使用时钟嵌入式主机接口通过一个端口(单个端口)PORT_eDP将视频数据、附加数据和热插拔检测(HPD)信号传输(发送)到TEDTED0和TED1,或者从TEDTED0和TED1接收视频数据、附加数据和热插拔检测(HPD)信号。HPD信号可以是表示主机110至显示面板130的连接的信号,以引发主机110和TED之间的通信序列。时钟嵌入式主机接口可以是能够发送和接收在数据信号中嵌入的时钟信号的接口(例如,时钟嵌入式主机接口能够发送和接收时钟信号和数据信号作为单个编码信号)。主机110可以是芯片上系统(SOC)。
主机110可以通过端口PORT_eDP将视频数据传输至TED即TED0和TED1,通过端口PORT_eDP将附加数据传输至TEDTED0和TED1或从TEDTED0和TED1接收附加数据至,并且通过端口PORT_eDP从TEDTED0和TED1接收HPD信号。TED即TED0和TED1中的每个可以从主机110接收视频数据,将附加数据传输至主机110或从主机110接收附加数据至,将HPD信号传输至主机110,并且将HPD信号传输至TEDTED0和TED1中的其它TED或者从其接收HPD信号。
主机110可以通过包括多条线路ML0、ML1、ML2和ML3的主链路ML将视频数据传输到TED即TED0和TED1,通过辅助总线BUS_AUX将附加数据传输到TEDTED0和TED1或从其接收附加数据,并且通过HPD总线BUS_HPD从TEDTED0和TED1接收HPD信号。
面板驱动电路120可以包括第一TEDTED0和第二TEDTED1。第一TEDTED0通过主链路ML的第一线路ML0和第二线路ML1来接收视频数据,并且驱动显示面板130的第一半的区域。第二TEDTED1通过主链路ML的第三线路ML2和第四线路ML3来接收视频数据,并且驱动显示面板130的第二半的区域。也就是说,如果至少一个TED包括多个TED(例如,TED0和TED1),可以说,主链路ML包括与多个TED(例如,TED0和TED1)相关联的多个线路(例如,ML1至ML4),主机被配置为通过多条线路(例如,ML1至ML4)发送视频数据,使得多个TED(例如,TED0和TED1)中的每个驱动显示面板130的不同部分。
第一TEDTED0和第二TEDTED1中的每个可以通过辅助总线BUS_AUX将附加数据传输至主机110或从主机110接收附加数据,并且通过HPD总线BUS_HPD将HPD信号传输至主机110。第一TEDTED0和第二TEDTED1可以通过HPD总线BUS_HPD将HPD信号传输到彼此或从彼此接收HPD信号。
图2是示出在图1的显示设备中包括的显示面板的示例的框图。
在图2中,示出具有分辨率为1536×2048的QXGA等级的显示设备的显示面板。显示面板具有2048行和1536列,第一行可以包括从1至1536的像素。
图3至图5是示出当在图1的显示设备中的一个端口包括4个主链路时的数据映射方法的图。在图3至图5中,示出针对第一行中的像素的数据映射。
图3示出当面板驱动电路120包括1个TED时可以施加的数据映射,图4示出当面板驱动电路120包括一个或两个TED时可以施加的数据映射,图5示出当面板驱动电路120包括一个、两个或四个TED时可以施加的数据映射。
参照图3,在第一数据映射Mapping1中,主链路ML的线路ML0、ML1、ML2和ML3可以利用像素按顺序地映射。例如,在第一数据映射Mapping1中,线路ML0、ML1、ML2、ML3、ML0、ML1、ML2和ML3可以对应于像素1、2、3、4、5、6、7和8。
参照图4,在第二数据映射Mapping2中,主链路ML的线路ML0、ML1、ML2和ML3之中的线路ML0和ML1可以利用显示面板的左半侧的像素来映射,主链路ML的线路ML0、ML1、ML2和ML3之中的线路ML2和ML3可以利用显示面板的右半侧的像素来映射。例如,在第二数据映射Mapping2中,线路ML0、ML1、ML2、ML3、ML0、ML1、ML2和ML3可以对应于像素1、2、769、770、3、4、771和772。
参照图5,在第三数据映射Mapping3中,主链路ML的线路ML0、ML1、ML2和ML3中的每个可以利用显示面板的从左端开始的行的四分之一中的像素来映射。例如,在第三数据映射Mapping3中,线路ML0、ML1、ML2、ML3、ML0、ML1、ML2和ML3可以对应于像素1、385、769、1153、2、386、770和1154。
图6A是示出在主机和TED之间使用多点方法进行通信的辅助总线的框图,图6B是示出在辅助读取模式或在辅助写入模式下使用通过辅助总线传输的地址选择TED的方法的表。
参照图6A,主机HOST使用多点方法通过辅助总线BUS_AUX与TEDTED0和TED1通信。
参照图6B,主机HOST可以响应于通过辅助总线BUS_AUX传输的地址针对读取操作或写入操作选择TEDTED0和TED1中的一个。
在至少一个示例实施例中,当通过辅助总线BUS_AUX传输的地址为“10”时,可以选择第一TEDTED0,当通过辅助总线BUS_AUX传输的地址为“11”时,可以选择第二TEDTED1。
在至少一个示例实施例中,当通过辅助总线BUS_AUX传输的地址为“0X”即“00”或“01”时,可以选择第一TEDTED0和第二TEDTED1两者,并且可以不执行写入操作或读取操作,但是可以执行写入操作的广播。
图7A是示出在辅助写入模式下通过辅助总线的数据传输的方向的框图,图7B是示出针对传输数据TX和接收数据的数据格式的图。
参照图7A,在辅助写入模式下,将数据从主机HOST传输到第一TEDTED0和第二TEDTED1。
参照图7B,从主机HOST传输的数据的数据格式可以与由第一TEDTED0和第二TEDTED1接收的数据的数据格式相同。数据格式可以包括同步信号SYNC、指令COMM3:0、地址ADDR19:0、线路使能信号LEN7:0、数据DATA和停止信号STOP。
图8A是示出在辅助读取模式下通过辅助总线的读取指令传输的方向的框图,图8B是示出通过辅助总线和数据格式从第一TEDTED0至主机的数据传输的方向的图,图8C是示出通过辅助总线和数据格式从第二TEDTED1至主机的数据传输的方向的图。
参照图8A,在辅助读取模式下,将读取指令从主机HOST传输至第一TEDTED0和第二TEDTED1。参照图8B,在辅助读取模式下,将数据从第一TEDTED0传输至主机HOST。在辅助读取模式下,从主机HOST传输至第一TEDTED0的读取指令的格式可以包括同步信号SYNC、指令COMM3:0、地址ADDR19:0、线路使能信号LEN7:0和停止信号STOP。在辅助读取模式下,从第一TEDTED0传输至主机HOST的数据格式可以包括同步信号SYNC、指令COMM3:0、数据DATA和停止信号STOP。参照图8C,在辅助读取模式下,将数据从第二TEDTED1传输至主机HOST。在辅助读取模式下,从第二TEDTED1传输至主机HOST的数据格式可以包括同步信号SYNC、指令COMM3:0、数据DATA和停止信号STOP。
辅助总线BUS_AUX可以以主机HOST和TEDTED0与TED1之中的多点结构的形式连接。因此,在辅助读取模式中,主机HOST可以传输读取指令仅一次。
图9A和图9B是示出传输HPD信号的HPD总线的框图。
参照图9A,HPD信号可以通过HPD总线BUS_HPD从第一TEDTED0传输到主机HOST。此外,HPD信号可以通过HPD总线BUS_HPD从第一TEDTED0传输到第二TEDTED1。参照图9B,HPD信号可以通过HPD总线BUS_HPD从第二TEDTED1传输到主机HOST。此外,HPD信号可以通过HPD总线BUS_HPD从第二TEDTED1传输到第一TEDTED0。
图10A至图10D是示出传输HPD信号的HPD总线的结构的电路图。如图10A至图10D中所示,HPD总线BUS_HPD可以具有有线逻辑的连接结构。
图10A是示出执行高激活操作的HPD总线的示例的图,图10B是示出执行低激活操作的HPD总线的示例的图。图10C是示出执行高激活操作的HPD总线的另一个示例的图,图10D是示出执行低激活操作的HPD总线的另一个示例的图。
参照图10A,主机HOST、第一TEDTED0和第二TEDTED1具有它们各自的HPD焊盘,HPD焊盘的连接点可以通过电阻器连接到地电压VSS。主机HOST连接到在主机HOST中包括的HPD焊盘,并且可以包括产生HPDi的缓冲器。第一TEDTED0连接到在第一TEDTED0中包括的HPD焊盘,并且可以包括产生HPDi的缓冲器以及在缓冲器与电源电压VDD之间连接的并且由使能信号EN控制的PMOS晶体管。第二TEDTED1连接到在第二TEDTED1中包括的HPD焊盘,并且可以包括产生HPDi的缓冲器以及在缓冲器与电源电压VDD之间连接的并且由使能信号EN控制的PMOS晶体管。
参照图10B,主机HOST、第一TEDTED0和第二TEDTED1具有它们各自的HPD焊盘,并且HPD焊盘的连接点可以通过电阻器连接到电源电压VDD。主机HOST连接到在主机HOST中包括的HPD焊盘,并且可以包括产生HPDi的缓冲器。第一TEDTED0连接到在第一TEDTED0中包括的HPD焊盘,并且可以包括产生HPDi的缓冲器以及在缓冲器与地电压VSS之间连接并且由使能信号EN控制的NMOS晶体管。第二TEDTED1连接到在第二TEDTED1中包括的HPD焊盘,并且可以包括产生HPDi的缓冲器以及在缓冲器与地电压VSS之间连接并且由使能信号EN控制的NMOS晶体管。
参照图10C,主机HOST、第一TEDTED0和第二TEDTED1具有它们各自的HPD焊盘,HPD焊盘的连接点可以通过电阻器连接到地电压VSS。主机HOST连接到在主机HOST中包括的HPD焊盘,并且可以包括产生HPDi的缓冲器。第一TEDTED0连接到在第一TEDTED0中包括的HPD焊盘,并且可以包括产生HPDi的第一缓冲器以及将HPDo传输到HPD焊盘并且由使能信号EN控制的第二缓冲器。第二TEDTED1连接到在第二TEDTED1中包括的HPD焊盘,并且可以包括产生HPDi的第三缓冲器以及将HPDo传输到HPD焊盘并且由使能信号EN控制的第四缓冲器。
参照图10D,主机HOST、第一TEDTED0和第二TEDTED1具有它们各自的HPD焊盘,HPD焊盘的连接点可以通过电阻器连接到电源电压VDD。主机HOST连接到在主机HOST中包括的HPD焊盘,并且可以包括产生HPDi的缓冲器。第一TEDTED0连接到在第一TEDTED0中包括的HPD焊盘,并且可以包括产生HPDi的第五缓冲器以及将HPDo传输到HPD焊盘并且由使能信号EN控制的第六缓冲器。第二TEDTED1连接到在第二TEDTED1中包括的HPD焊盘,并且可以包括产生HPDi的第七缓冲器以及将HPDo传输到HPD焊盘并且由使能信号EN控制的第八缓冲器。
图11是示出根据发明构思的至少一个示例实施例的显示设备200的框图。
参照图11,显示设备200可以包括主机210、面板驱动电路220和显示面板230。
面板驱动电路220包括TEDTED0(221)、TED1(222)、TED2(223)和TED3(224),并且驱动显示面板230。面板驱动电路220还可以包括响应于包括栅极启动脉冲的控制信号而控制显示面板230的栅极驱动器225和226。主机210使用时钟嵌入式主机接口通过一个端口PORT_eDP将视频数据、附加数据和HPD信号传输至TEDTED0、TED1、TED2和TED3并从它们接收视频数据、附加数据和HPD信号。主机210可以是SOC。
主机210可以通过端口PORT_eDP将视频数据传输到TEDTED0、TED1、TED2和TED3,通过端口PORT_eDP将附加数据传输至TEDTED0、TED1、TED2和TED3传输或从TEDTED0、TED1、TED2和TED3接收附加数据,通过端口PORT_eDP从TEDTED0、TED1、TED2和TED3接收HPD信号。TEDTED0、TED1、TED2和TED3中的每个可以从主机210接收视频数据,将附加数据传输至主机210或从主机210接收附加数据,将HPD信号传输到主机210,将HPD信号传输至其他的TEDTED0、TED1、TED2和TED3或从它们接收HPD信号。
主机210可以通过包括多条线路ML0、ML1、ML2和ML3的主链路ML将视频数据传输到TEDTED0、TED1、TED2和TED3,通过辅助总线BUS_AUX将附加数据传输至TEDTED0、TED1、TED2和TED3或从其接收附加数据,并且通过HPD总线BUS_HPD从TEDTED0、TED1、TED2和TED3接收HPD信号。
面板驱动电路220可以包括第一TEDTED0、第二TEDTED1、第三TEDTED2和第四TEDTED3。第一TEDTED0通过主链路ML的第一线路ML0接收视频数据,并且驱动显示面板230的第一个四分之一的区域。第二TEDTED1通过主链路ML的第二线路ML1接收视频数据,并且驱动显示面板230的第二个四分之一的区域。第三TEDTED2通过主链路ML的第三线路ML2接收视频数据,并且驱动显示面板230的第三个四分之一的区域。第四TEDTED3通过主链路ML的第四线路ML3接收视频数据,并且驱动显示面板230的第四个四分之一的区域。
第一TEDTED0、第二TEDTED1、第三TEDTED2和第四TEDTED3中的每个可以通过辅助总线将附加数据传输至主机或从主机接收附加数据,并且通过HPD总线BUS_HPD将HPD信号传输至主机HOST。第一TEDTED0、第二TEDTED1、第三TEDTED2和第四TEDTED3可以通过HPD总线BUS_HPD将HPD信号传输到彼此或从彼此接收HPD信号。
图12是示出在图11的显示设备中在辅助读取模式下或在辅助写入模式下使用通过辅助总线传输的地址来选择TED的方法的表。
参照图12,主机HOST可以响应于通过辅助总线BUS_AUX传输的地址针对读取操作或写入操作而选择TEDTED0、TED1、TED2和TED3中的一个。
在至少一个示例实施例中,当通过辅助总线BUS_AUX传输的地址是“100”时,可以选择第一TEDTED0,当通过辅助总线BUS_AUX传输的地址是“101”时,可以选择第二TEDTED1,当通过辅助总线BUS_AUX传输的地址是“110”时,可以选择第三TEDTED2,当通过辅助总线BUS_AUX传输的地址是“111”时,可以选择第四TEDTED3。
在至少一个示例实施例中,当通过辅助总线BUS_AUX传输的地址为“0XX”时,可以选择全部的第一TEDTED0、第二TEDTED1、第三TEDTED2和第四TEDTED3,并且可以不执行写入操作或读取操作,但是可以执行写入操作的广播。
图13是示出根据本发明构思的至少一个示例实施例的显示设备300的框图。
参照图13,显示设备300可以包括主机310、面板驱动电路320和显示面板330。
面板驱动电路320包括TED322并且驱动显示面板330。面板驱动电路320还可以包括响应于包括栅极启动脉冲的控制信号而控制显示面板330的栅极驱动器324和326。主机310使用时钟嵌入式主机接口通过一个端口PORT_eDP将视频数据、附加数据和HPD信号传输至TED322或从TED322接收视频数据、附加数据和HPD信号。主机310可以是SOC。
主机310可以通过包括多条线路ML0、ML1、ML2和ML3的主链路ML将视频数据传输到TED322,通过辅助总线BUS_AUX将附加数据传输至TED322或从TED322接收附加数据,并且通过HPD总线BUS_HPD从TED322接收HPD信号。
图14是示出根据发明构思的至少一个示例实施例的显示设备400的框图。
参照图14,显示设备400可以包括SOC410、面板驱动电路120和显示面板130。在图14的显示设备400中,SOC410用作在图1的显示设备100中包括的主机110。
图15是示出根据发明构思的至少一个示例实施例的显示设备500的框图。
参照图15,显示设备500可以包括SOC510、面板驱动电路220和显示面板230。在图15的显示设备500中,SOC510用作在图11的显示设备200中包括的主机210。
在图1、图11、图13、图14和图15中,栅极驱动器GD接收来自TED的控制信号。然而,栅极驱动器GD可以接收来自外部的控制信号。
图16是示出根据发明构思的至少一个示例实施例的操作包括主机和TED的显示设备的方法的流程图。
参照图16,根据发明构思的至少一个示例实施例的操作显示设备的方法可以包括以下操作:
(1)使用时钟嵌入式主机接口通过主机的第一端口将视频数据从主机传输至TED(S1),
(2)使用时钟嵌入式主机接口通过主机的第一端口传输或接收主机和TED中的控制信号(S2),
(3)使用时钟嵌入式主机接口通过主机的第一端口将HPD信号从TED传输至主机(S3),以及
(4)传输或接收TED中的HPD信号(S4)。
根据至少一个示例实施例,视频数据通过包括多条线路的主链路传输到TED。
根据至少一个示例实施例,通过辅助总线在主机和TED之间传输或接收包括控制信号的附加数据。
根据至少一个示例实施例,通过HPD总线将HPD信号从TED传输至主机。
根据至少一个示例实施例,使用时钟嵌入式主机接口通过主机的第一端口将从视频数据从主机传输至TED的操作(S1)和使用时钟嵌入式主机接口通过主机的第一端口传输或接收主机和TED中的控制信号的操作(S2)可以彼此独立地执行。
根据至少一个示例实施例,使用时钟嵌入式主机接口通过主机的第一端口将HPD信号从TED传输至主机的操作(S3)和传输或接收TED中的HPD信号的操作(S4)可以同时执行。
图17是示出根据发明构思的至少一个示例实施例的操作包括主机和TED的显示设备的方法的流程图。
参照图17,根据发明构思的至少一个示例实施例操作显示设备的方法可以包括以下操作:
(1)使用时钟嵌入式主机接口通过主机的第一端口传输或接收主机和TED中的控制信号(S11),
(2)使用时钟嵌入式主机接口通过主机的第一端口将视频数据从主机传输至TED(S12),
(3)使用时钟嵌入式主机接口通过主机的第一端口将HPD信号从TED传输至主机(S13),以及
(4)传输或接收TED中的HPD信号(S14)。
在如图17中所示的操作显示设备的方法,在使用时钟嵌入式主机接口通过主机的第一端口传输或接收主机和TED中的控制信号的操作(S11)执行之后,可以执行使用时钟嵌入式主机接口通过主机的第一端口将视频数据从主机传输至TED的操作(S12)。
根据至少一个示例实施例,使用时钟嵌入式主机接口通过主机的第一端口传输或接收主机和TED中的控制信号的操作(S11)和使用时钟嵌入式主机接口通过主机的第一端口将从视频数据主机传输至TED的操作(S12)可以彼此独立地执行。
根据至少一个示例实施例,使用时钟嵌入式主机接口通过主机的第一端口将HPD信号从TED传输至主机的操作(S13)和传输或接收TED中的HPD信号的操作(S14)可以同时执行。
图18至图20是示出根据发明构思的至少一个示例实施例的包括图1、图11或图13中所示的显示设备的计算机系统的框图。
参照图18,计算器系统610包括存储器设备611、被配置为控制存储器设备611的存储器控制器612、无线电收发器613、天线614、应用处理器(AP)615、输入设备616和DDI617。
无线电收发器613可以通过天线614传输或接收无线电信号。例如,无线电收发器613可以将通过天线614接收的无线电信号转换为可以在AP615中处理的信号。
因此,AP615可以处理从无线电收发器613输出的信号,并且将处理的信号传输到DDI617。此外,无线电收发器613可以将从AP615输出的信号转换为无线电信号,并且通过天线614将转换的无线电信号输出到外部设备。
由于输入设备616是可以输入用于控制AP615的操作的控制信号或通过AP处理的数据的设备,所以输入设备616可以实施为诸如触摸板或计算机鼠标的定点设备、小键盘或键盘。
根据至少一个示例实施例,被配置为控制存储器设备611的操作的存储器控制器612可以实施为AP615的一部分或与AP615分开的芯片。
根据至少一个示例实施例,DDI617可以对应于图1、图11或图13中示出的显示设备的面板驱动电路,AP615可以对应于图1、图11或图13中示出的显示设备的主机。因此,AP615可以使用时钟嵌入式主机接口通过一个端口将视频数据、附加数据和HPD信号传输至在面板驱动电路中包括的TED或从在面板驱动电路中包括的TED接收视频数据、附加数据和HPD信号。因此,可以减少在AP615与TED之间的接口销的数量,并且可以减小计算机系统610的功耗。
参照图19,计算机系统620可以实施为个人计算机(PC)、网络服务器、平板PC、上网本、电子阅读器、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器或MP4播放器。
计算机系统620可以包括存储器设备621、被配置为控制存储器设备621的数据处理操作的存储器控制器612、AP623、输入设备624和DDI625。
AP623可以根据通过输入设备624输入的数据通过DDI625显示在存储器设备621中存储的数据。例如,输入设备624可以实施为诸如触摸板或计算机鼠标的定点设备、小键盘或键盘。AP623可以控制计算器系统620的总体操作,并且控制存储器控制器622的操作。
根据至少一个示例实施例,被配置为控制存储器设备621的操作的存储器控制器622可以实施为AP623的一部分或与AP623分开的芯片。
根据至少一个示例实施例,DDI625可以对应于图1、图11或图13中示出的显示设备的面板驱动电路,AP625可以对应于图1、图11或图13中示出的显示设备的主机。因此,AP625可以使用时钟嵌入式主机接口通过一个端口将视频数据、附加数据和HPD信号传输至在面板驱动电路中包括的TED或从在面板驱动电路中包括的TED接收视频数据、附加数据和HPD信号。因此,可以减少在AP625与TED之间的接口销的数量,并且可以减小计算机系统620的功耗。
参照图20,计算机系统630可以实施为图像处理设备,例如,数字相机、或安装数字相机的移动电话、智能手机或平板。
计算机系统630包括存储器设备631、被配置为控制数据处理操作(例如,存储器设备631的写入操作或读取操作)的存储器控制器632。此外,计算机系统630包括AP633、图像传感器634和DDI635。
计算机系统630的图像传感器634将光学图像转换为数字信号,并且转换的数字信号被传输到AP633或存储器控制器632。转换的数字信号可以根据AP633的控制而显示在DDI635上,或者可以通过存储器控制器632存储在存储器设备631中。
此外,在存储器设备631中存储的数据根据AP633或存储器控制器632的控制显示在DDI635上。
根据至少一个示例实施例,被配置为控制存储器设备631的操作的存储器控制器632可以实施为AP633的一部分或与AP633分开的芯片。
根据至少一个示例实施例,DDI635可以对应于图1、图11或图13中示出的显示设备的面板驱动电路,AP633可以对应于图1、图11或图13中示出的显示设备的主机。因此,AP633可以使用时钟嵌入式主机接口通过一个端口将视频数据、附加数据和HPD信号传输至在面板驱动电路中包括的TED或从在面板驱动电路中包括的TED接收视频数据、附加数据和HPD信号。因此,可以减少在AP633与TED之间的接口销的数量,并且可以减小计算机系统620的功耗。
根据发明构思的至少一个示例实施例的显示驱动器可以包括主机和TED。主机可以使用时钟嵌入式主机接口通过一个端口将视频数据、附加数据和HPD信号传输至在面板驱动电路中包括的TED或从在面板驱动电路中包括的TED接收视频数据、附加数据和HPD信号。因此,可以减少在主机和TED之间的接口销的数量,并且可以减小计算机系统630的功耗。因此,根据发明构思的至少一个示例实施例的显示设备可以应用于高分辨率显示设备。
发明构思的示例实施例可以应用于显示设备和包括显示设备的计算机系统。
前述是对示例实施例的举例说明且不应被解释为对其的限制。虽然已经描述了一些示例实施例,但是本领域技术人员将容易地理解,在实质上不脱离新颖性教导和优点的情况下,可在示例实施例中进行许多修改。因此,所有这样的修改意在被包括在由权利要求限定的发明构思的范围内。在权利要求中,功能性限定意图覆盖这里被描述为执行所述功能的结构,并且不仅覆盖结构的等同物而且覆盖等同的结构。
Claims (20)
1.一种显示设备,所述显示设备包括:
包括至少一个时序控制器嵌入式驱动器的面板驱动电路,面板驱动电路被配置为驱动显示面板;以及
主机,被配置为使用时钟嵌入式主机接口通过一个端口将视频数据、附加数据和热插拔检测信号传输到至少一个时序控制器嵌入式驱动器和/或从至少一个时序控制器嵌入式驱动器接收视频数据、附加数据和热插拔检测信号。
2.根据权利要求1所述的显示设备,其中,主机被配置为通过主链路将视频数据传输到所述至少一个时序控制器嵌入式驱动器,所述至少一个时序控制器嵌入式驱动器包括多个时序控制器嵌入式驱动器,主链路包括与所述多个时序控制器嵌入式驱动器相关联的多条线路,主机被配置为通过所述多条线路传输视频数据,使得所述多个时序控制器嵌入式驱动器中的每个驱动显示面板的不同部分。
3.根据权利要求1所述的显示设备,其中,所述至少一个时序控制器嵌入式驱动器被配置为从主机接收视频数据、将附加数据传输至主机和/或从主机接收附加数据、将热插拔检测信号传输至主机、以及将热插拔检测信号传输至所述至少一个时序控制器嵌入式驱动器中的其他时序控制器嵌入式驱动器和/或从所述至少一个时序控制器嵌入式驱动器中的其他时序控制器嵌入式驱动器接收热插拔检测信号。
4.根据权利要求1所述的显示设备,其中,主机被配置为通过包括多条线路的主链路将视频数据传输到所述至少一个时序控制器嵌入式驱动器、通过辅助总线将附加数据传输到所述至少一个时序控制器嵌入式驱动器和/或从所述至少一个时序控制器嵌入式驱动器接收附加数据以及通过热插拔检测总线从所述至少一个时序控制器嵌入式驱动器接收热插拔检测信号。
5.根据权利要求4所述的显示设备,其中,所述多条线路包括第一线路、第二线路、第三线路和第四线路,所述至少一个时序控制器嵌入式驱动器包括:
第一时序控制器嵌入式驱动器,被配置为通过第一线路和第二线路接收视频数据,并且驱动显示面板的第一半的区域,以及
第二时序控制器嵌入式驱动器,被配置为通过第三线路和第四线路接收视频数据,并且驱动显示面板的第二半的区域。
6.根据权利要求5所述的显示设备,其中,第一时序控制器嵌入式驱动器和第二时序控制器嵌入式驱动器中的每个被配置为:通过辅助总线将附加数据传输主机和/或从主机接收附加数据,以及通过热插拔检测总线将热插拔检测信号传输至主机。
7.根据权利要求5所述的显示设备,其中,第一时序控制器嵌入式驱动器和第二时序控制器嵌入式驱动器被配置为通过热插拔检测总线将热插拔检测信号传输到彼此和/或从彼此接收热插拔检测信号。
8.根据权利要求4所述的显示设备,其中,主机被配置为:响应于通过辅助总线传输的地址,针对写入操作或读取操作而选择至少一个时序控制器嵌入式驱动器。
9.根据权利要求8所述的显示设备,其中,所述至少一个时序控制器嵌入式驱动器包括第一时序控制器嵌入式驱动器和第二时序控制器嵌入式驱动器,主机被配置为:如果通过辅助总线传输的地址为“10”,则选择第一时序控制器嵌入式驱动器,如果通过辅助总线传输的地址为“11”,则选择第二时序控制器嵌入式驱动器。
10.根据权利要求8所述的显示设备,其中,所述至少一个时序控制器嵌入式驱动器包括第一时序控制器嵌入式驱动器和第二时序控制器嵌入式驱动器,如果通过辅助总线传输的地址为“00”或“01”,则主机被配置为选择第一时序控制器嵌入式驱动器和第二时序控制器嵌入式驱动器两者,并且不执行写入操作或读取操作,而是执行写入操作的广播。
11.根据权利要求4所述的显示设备,其中,辅助总线在主机和所述至少一个时序控制器嵌入式驱动器之间以多点结构连接。
12.一种显示设备,所述显示设备包括:
包括至少一个时序控制器嵌入式驱动器的面板驱动电路,面板驱动电路被配置为驱动显示面板;以及
应用处理器,被配置为使用时钟嵌入式主机接口将视频数据、附加数据和热插拔检测信号传输到所述至少一个时序控制器嵌入式驱动器和/或从所述至少一个时序控制器嵌入式驱动器接收视频数据、附加数据和热插拔检测信号。
13.根据权利要求12所述的显示设备,其中,应用处理器被配置为:通过包括多条线路的主链路将视频数据传输到所述至少一个时序控制器嵌入式驱动器,通过辅助总线将附加数据传输到所述至少一个时序控制器嵌入式驱动器和/或从所述至少一个时序控制器嵌入式驱动器接收附加数据,以及通过热插拔检测总线从所述至少一个时序控制器嵌入式驱动器接收热插拔检测信号。
14.根据权利要求13所述的显示设备,其中,所述多条线路包括第一线路、第二线路、第三线路和第四线路,并且所述至少一个时序控制器嵌入式驱动器包括:
第一时序控制器嵌入式驱动器,被配置为通过第一线路接收视频数据,并且驱动显示面板的第一个四分之一的区域,
第二时序控制器嵌入式驱动器,被配置为通过第二线路接收视频数据,并且驱动显示面板的第二个四分之一的区域,
第三时序控制器嵌入式驱动器,被配置为通过第三线路接收视频数据,并且驱动显示面板的第三个四分之一的区域,
第四时序控制器嵌入式驱动器,被配置为通过第四线路接收视频数据,并且驱动显示面板的第四个四分之一的区域。
15.根据权利要求14所述的显示设备,其中,第一时序控制器嵌入式驱动器、第二时序控制器嵌入式驱动器、第三时序控制器嵌入式驱动器和第四时序控制器嵌入式驱动器中的每个被配置为:通过辅助总线将附加数据传输至主机和/或从主机接收附加数据,以及通过热插拔检测总线将热插拔检测信号传输至应用处理器。
16.一种显示设备,所述显示设备包括:
主机,被配置为使用时钟嵌入式主机接口通过单端口将视频输出、附加数据和热插拔检测信号发送至至少一个时序控制器嵌入式驱动器和/或从至少一个时序控制器嵌入式驱动器接收视频输出、附加数据和热插拔检测信号,所述至少一个时序控制器嵌入式驱动器被配置为驱动显示设备的显示面板。
17.根据权利要求16所述的显示设备,其中,主机被配置为通过主链路将视频数据发送到所述至少一个时序控制器嵌入式驱动器。
18.根据权利要求17所述的显示设备,其中,所述至少一个时序控制器嵌入式驱动器包括多个时序控制器嵌入式驱动器,主链路包括与所述多个时序控制器嵌入式驱动器相关联的多条线路,主机被配置为通过所述多条线路来发送视频数据,使得所述多个时序控制器嵌入式驱动器中的每个驱动显示面板的不同部分。
19.根据权利要求17所述的显示设备,其中,主机被配置为通过第一总线发送和/或接收附加数据。
20.根据权利要求19所述的显示设备,其中,主机被配置为通过第二总线发送和/或接收热插拔检测信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2014-0149341 | 2014-10-30 | ||
KR1020140149341A KR102219762B1 (ko) | 2014-10-30 | 2014-10-30 | 클럭 임베디드 호스트 인터페이스를 사용하여 통신을 하는 호스트와 패널 구동 회로를 포함하는 디스플레이 장치 및 디스플레이 장치의 동작 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105575308A true CN105575308A (zh) | 2016-05-11 |
CN105575308B CN105575308B (zh) | 2020-11-06 |
Family
ID=55853319
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510726165.1A Active CN105575308B (zh) | 2014-10-30 | 2015-10-30 | 包括主机和面板驱动电路的显示设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10037729B2 (zh) |
KR (1) | KR102219762B1 (zh) |
CN (1) | CN105575308B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110223643A (zh) * | 2018-03-01 | 2019-09-10 | 京东方科技集团股份有限公司 | 数据传输方法、组件及系统、显示装置 |
CN112201206A (zh) * | 2020-10-29 | 2021-01-08 | 京东方科技集团股份有限公司 | 可折叠显示模组、可折叠显示装置、制作方法及显示方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108694898B (zh) * | 2017-06-09 | 2022-03-29 | 京东方科技集团股份有限公司 | 驱动控制方法、组件及显示装置 |
KR102463785B1 (ko) * | 2017-12-27 | 2022-11-07 | 주식회사 엘엑스세미콘 | 디스플레이 패널에 배치되는 화소들을 구동하는 데이터구동장치 |
KR102634087B1 (ko) * | 2020-01-31 | 2024-02-06 | 주식회사 엘엑스세미콘 | 소스 드라이버 ic 및 이를 포함하는 디스플레이 장치와 디스플레이 장치의 동작방법 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102148625A (zh) * | 2010-02-05 | 2011-08-10 | 三星电子株式会社 | 具有嵌入时钟接口的收发器和操作收发器的方法 |
CN102376285A (zh) * | 2010-08-16 | 2012-03-14 | 瑞萨电子株式会社 | 显示装置、信号线驱动器和数据传送方法 |
US20120327047A1 (en) * | 2011-06-21 | 2012-12-27 | Xin Jin | Column drivers with embedded high-speed video interface timing controller |
US20140118623A1 (en) * | 2012-11-01 | 2014-05-01 | Ge Aviation Systems Limited | Apparatus for aircraft dual channel display |
CN203773917U (zh) * | 2014-02-07 | 2014-08-13 | 深圳宝龙达信息技术股份有限公司 | 显示器驱动板 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3690277B2 (ja) * | 1998-07-09 | 2005-08-31 | セイコーエプソン株式会社 | 駆動装置及び液晶装置 |
KR100583631B1 (ko) | 2005-09-23 | 2006-05-26 | 주식회사 아나패스 | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 |
KR101367279B1 (ko) | 2007-07-11 | 2014-02-28 | 삼성전자주식회사 | 클록을 내장한 데이터 신호를 전송하는 디스플레이 장치 |
US9030976B2 (en) | 2008-03-27 | 2015-05-12 | Silicon Image, Inc. | Bi-directional digital interface for video and audio (DIVA) |
KR101482234B1 (ko) | 2008-05-19 | 2015-01-12 | 삼성디스플레이 주식회사 | 표시 장치와 클락 임베딩 방법 |
KR101125504B1 (ko) | 2010-04-05 | 2012-03-21 | 주식회사 실리콘웍스 | 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템 |
US10089962B2 (en) * | 2013-09-27 | 2018-10-02 | Intel Corporation | Display interface partitioning |
US9678916B2 (en) * | 2014-01-16 | 2017-06-13 | Apple Inc. | Method and apparatus for simplifying communication between a host system and a display subsystem |
-
2014
- 2014-10-30 KR KR1020140149341A patent/KR102219762B1/ko active IP Right Grant
-
2015
- 2015-09-10 US US14/850,296 patent/US10037729B2/en active Active
- 2015-10-30 CN CN201510726165.1A patent/CN105575308B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102148625A (zh) * | 2010-02-05 | 2011-08-10 | 三星电子株式会社 | 具有嵌入时钟接口的收发器和操作收发器的方法 |
CN102376285A (zh) * | 2010-08-16 | 2012-03-14 | 瑞萨电子株式会社 | 显示装置、信号线驱动器和数据传送方法 |
US20120327047A1 (en) * | 2011-06-21 | 2012-12-27 | Xin Jin | Column drivers with embedded high-speed video interface timing controller |
US20140118623A1 (en) * | 2012-11-01 | 2014-05-01 | Ge Aviation Systems Limited | Apparatus for aircraft dual channel display |
CN203773917U (zh) * | 2014-02-07 | 2014-08-13 | 深圳宝龙达信息技术股份有限公司 | 显示器驱动板 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110223643A (zh) * | 2018-03-01 | 2019-09-10 | 京东方科技集团股份有限公司 | 数据传输方法、组件及系统、显示装置 |
CN110223643B (zh) * | 2018-03-01 | 2022-02-11 | 京东方科技集团股份有限公司 | 数据传输方法、组件及系统、显示装置 |
CN112201206A (zh) * | 2020-10-29 | 2021-01-08 | 京东方科技集团股份有限公司 | 可折叠显示模组、可折叠显示装置、制作方法及显示方法 |
Also Published As
Publication number | Publication date |
---|---|
KR102219762B1 (ko) | 2021-02-24 |
US20160125794A1 (en) | 2016-05-05 |
US10037729B2 (en) | 2018-07-31 |
KR20160051957A (ko) | 2016-05-12 |
CN105575308B (zh) | 2020-11-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105575308A (zh) | 包括主机和面板驱动电路的显示设备 | |
CN105096795A (zh) | 显示驱动器集成电路以及包括它的移动装置和设备 | |
US9773468B2 (en) | Display driving device for driving each of more than two pixels, display apparatus and method for operating the same | |
CN104916250B (zh) | 一种数据传输方法及装置、显示装置 | |
CN108351724B (zh) | 触摸驱动装置 | |
JP2012533793A5 (zh) | ||
KR20160130628A (ko) | 디스플레이 드라이버, 디스플레이 장치 및 디스플레이 시스템 | |
US20150302822A1 (en) | Display driver ic and display system including the same | |
US9639491B2 (en) | Connection interface switching device for multiple portable devices | |
US10438526B2 (en) | Display driver, and display device and system including the same | |
KR102105410B1 (ko) | Ddi, 상기 ddi를 포함하는 장치들, 및 이의 동작 방법 | |
US9299315B2 (en) | Source driving circuit and data transmission method thereof | |
CN101339731A (zh) | Usb显示驱动器、小型移动显示器及usb显示系统 | |
KR102235497B1 (ko) | 표시장치 | |
WO2013186889A1 (ja) | I/oデバイス、プログラマブルロジックコントローラ及び演算方法 | |
CN103680376A (zh) | 定时控制器、其驱动方法和使用其的平板显示装置 | |
TWI573052B (zh) | Can react to the CPU command of the touch display driver circuit | |
US10229633B2 (en) | Methods and apparatus for integrating near field communication antenna with display pixel activation line | |
CN102682735B (zh) | 视频处理芯片的多通道视频输出系统 | |
CN105741820B (zh) | 将压缩流分离成多个流 | |
KR102292138B1 (ko) | 연산증폭회로 및 이를 포함하는 반도체 장치 | |
CN110111719B (zh) | 一种串行数据传输电路 | |
US20150339796A1 (en) | Apparatus and method for controlling video output of audio video navigation system | |
CN101937636B (zh) | 图像显示系统 | |
CN203520844U (zh) | 一种显示器调试装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |