CN110223643A - 数据传输方法、组件及系统、显示装置 - Google Patents
数据传输方法、组件及系统、显示装置 Download PDFInfo
- Publication number
- CN110223643A CN110223643A CN201810172079.4A CN201810172079A CN110223643A CN 110223643 A CN110223643 A CN 110223643A CN 201810172079 A CN201810172079 A CN 201810172079A CN 110223643 A CN110223643 A CN 110223643A
- Authority
- CN
- China
- Prior art keywords
- driving chip
- data
- identity
- signal wire
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0693—Calibration of display systems
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/12—Test circuits or failure detection circuits included in a display system, as permanent part thereof
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
- G09G2370/045—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/14—Use of low voltage differential signaling [LVDS] for display data communication
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Stored Programmes (AREA)
Abstract
本发明公开了一种数据传输方法、组件及系统、显示装置,属于液晶面板制造领域。该方法应用于控制器,控制器通过一第一信号线与并联的多个驱动芯片连接,多个驱动芯片按照预设的响应反馈顺序排序,该方法包括:生成数据请求指令,数据请求指令包括起始驱动芯片的身份标识,起始驱动芯片为多个驱动芯片中的驱动芯片;通过第一信号线发送数据请求指令;通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。本发明解决了相关技术中第一信号线的功能单一,利用率较低的问题,丰富了第一信号线的功能,提高了利用率,用于显示装置。
Description
技术领域
本发明涉及液晶面板制造领域,特别涉及一种数据传输方法、组件及系统、显示装置。
背景技术
显示装置一般可以包括显示面板以及用于驱动该显示面板的面板驱动电路,该驱动电路可以包括时序控制器(timer controller,T/CON)、栅极驱动电路和源极驱动电路,其中,栅极驱动电路包括多个栅极驱动芯片,源极驱动电路包括多个源极驱动(英文:source driver)芯片。在面板驱动电路中,通常包括两种信号线,该两种信号线包括:第一信号线和第二信号线,第一信号线的信号传输速率小于第二信号线,该第一信号线可称为低速信号线,通常用于标识电平状态,第二信号线可称为高速信号线,通常用于传输高速差分信号。
具体的,在面板驱动过程中,一般采用点对点的高速信号传输技术来进行信号传输,其特点是在面板驱动电路的两个芯片之间(例如,时序控制器和源极驱动芯片)建立一对一的第二信号线,以传输高速差分信号。其中,时序控制器还设置有额外的一根第一信号线,多个源极驱动芯片并联,且都连接到这根线上,该第一信号线用于标识电平状态,以配合第二信号线进行时序控制器和源极驱动芯片之间的时钟同步。
但是,上述第一信号线,由于其只能进行电平状态的标识,因此,第一信号线的功能单一,利用率较低。
发明内容
本发明实施例提供了一种数据传输方法、组件及系统、显示装置,可以解决相关技术中第一信号线的功能单一,利用率较低的问题。所述技术方案如下:
第一方面,提供了一种数据传输方法,应用于控制器,所述控制器通过一第一信号线与并联的多个驱动芯片连接,所述多个驱动芯片按照预设的响应反馈顺序排序,所述方法包括:
生成数据请求指令,所述数据请求指令包括起始驱动芯片的身份标识,所述起始驱动芯片为所述多个驱动芯片中的驱动芯片;
通过所述第一信号线发送所述数据请求指令;
通过所述第一信号线接收所述多个驱动芯片从所述起始驱动芯片开始按照所述响应反馈顺序依次发送的数据响应指令,每个所述数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,所述第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述数据位用于携带目标数据,所述结束标识用于指示数据传输结束。
可选的,所述数据请求指令的数据位携带的目标数据包括:所述第一信号线的传输模式,所述起始驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,以及数据校验和;
每个所述数据响应指令的数据位携带的目标数据包括:所述第一信号线的传输模式,对应的驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。
可选的,所述第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
可选的,所述起始驱动芯片与所述多个驱动芯片中的最后一个驱动芯片不同,
所述通过所述第一信号线接收所述多个驱动芯片从所述起始驱动芯片开始按照所述响应反馈顺序依次发送的数据响应指令,包括:
通过所述第一信号线接收所述多个驱动芯片按照所述响应反馈顺序,从所述起始驱动芯片至所述最后一个驱动芯片依次发送的数据响应指令。
可选的,所述数据请求指令还包括终止驱动芯片的身份标识,所述终止驱动芯片为所述多个驱动芯片中位于所述起始驱动芯片之后的驱动芯片,
所述通过所述第一信号线接收所述多个驱动芯片从所述起始驱动芯片开始按照所述响应反馈顺序依次发送的数据响应指令,包括:
通过所述第一信号线接收所述多个驱动芯片按照所述响应反馈顺序,从所述起始驱动芯片至所述终止驱动芯片依次发送的数据响应指令。
可选的,所述起始驱动芯片为所述多个驱动芯片按照所述响应反馈顺序排列得到的首个驱动芯片。
可选的,所述多个驱动芯片的身份标识为具有顺序特征的字符,
所述响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
可选的,所述多个驱动芯片的身份标识为不同的数字,
所述响应反馈顺序为按照身份标识从小到大排列的顺序。
可选的,所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续的至少2比特二进制的0;
所述数据位携带的目标数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续的至少2比特二进制的1。
可选的,所述方法还包括:
在通过所述第一信号线进行信号传输的过程中,在检测到所述第一信号线上的信号被拉低时,执行时钟校准操作。
第二方面,提供了一种数据传输方法,应用于第一驱动芯片,所述第一驱动芯片为多个驱动芯片中的任一驱动芯片,所述多个驱动芯片并联,且通过一第一信号线与控制器连接,所述多个驱动芯片按照预设的响应反馈顺序排序,所述方法包括:
当接收到所述控制器通过所述第一信号线发送的数据请求指令时,检测所述数据请求指令中携带的起始驱动芯片的身份标识是否为所述第一驱动芯片的身份标识;
在检测到所述起始驱动芯片的身份标识为所述第一驱动芯片的身份标识后,根据所述数据请求指令通过所述第一信号线向所述控制器和其余驱动芯片发送第一数据响应指令,所述第一数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
其中,所述第一数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,所述第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述数据位用于携带目标数据,所述结束标识用于指示数据传输结束。
可选的,所述数据请求指令的数据位携带的目标数据包括:所述第一信号线的传输模式,所述起始驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,以及数据校验和;
每个所述数据响应指令的数据位携带的目标数据包括:所述第一信号线的传输模式,对应的驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。
可选的,所述第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
可选的,所述起始驱动芯片与所述多个驱动芯片中的最后一个驱动芯片不同,所述方法还包括:
当接收到另一驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述第一驱动芯片的前一个驱动芯片的身份标识;
在检测到所述第二数据响应指令中携带的身份标识为所述前一个驱动芯片的身份标识后,通过所述第一信号线向所述控制器和其余驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
其中,所述第三数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,所述数据请求指令还包括终止驱动芯片的身份标识,所述终止驱动芯片为所述多个驱动芯片中位于所述起始驱动芯片之后的驱动芯片,所述方法还包括:
在检测到所述起始驱动芯片的身份标识不为所述第一驱动芯片的身份标识后,记录所述终止驱动芯片的身份标识;
当接收到另一驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述第一驱动芯片的前一个驱动芯片的身份标识;
在检测到所述第二数据响应指令中携带的身份标识为所述前一个驱动芯片的身份标识后,检测所述前一个驱动芯片的身份标识是否为所述终止驱动芯片的身份标识;
当所述前一个驱动芯片的身份标识不为所述终止驱动芯片的身份标识时,通过所述第一信号线向所述控制器和其余驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
当所述前一个驱动芯片的身份标识为所述终止驱动芯片的身份标识时,结束动作;
其中,所述第三数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,所述起始驱动芯片为所述多个驱动芯片按照所述响应反馈顺序排列得到的首个驱动芯片。
可选的,所述多个驱动芯片的身份标识为具有顺序特征的字符,
所述响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
可选的,所述多个驱动芯片的身份标识为不同的数字,
所述响应反馈顺序为按照身份标识从小到大排列的顺序。
可选的,所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续的至少2比特二进制的0;
所述数据位携带的目标数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续的至少2比特二进制的1。
可选的,所述方法还包括:
在通过所述第一信号线进行信号传输的过程中,当所述第一驱动芯片出现异常时,将所述第一信号线上的信号拉低,使得所述控制器根据拉低后的信号执行时钟校准操作。
第三方面,提供了一种数据传输系统,包括时序控制器和并联的多个源极驱动芯片,所述时序控制器通过一第一信号线与并联的多个源极驱动芯片连接,所述多个源极驱动芯片按照预设的响应反馈顺序排序,
所述时序控制器,用于生成数据请求指令,并通过所述第一信号线发送所述数据请求指令,所述数据请求指令包括起始源极驱动芯片的身份标识,所述起始源极驱动芯片与所述多个源极驱动芯片中的最后一个源极驱动芯片不同;
所述起始源极驱动芯片,用于根据所述数据请求指令通过所述第一信号线向所述时序控制器和其余源极驱动芯片发送第一数据响应指令,所述第一数据响应指令包括所述起始源极驱动芯片的身份标识和所述起始源极驱动芯片的数据;
所述起始源极驱动芯片之后的每一个源极驱动芯片,用于在接收到另一源极驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述源极驱动芯片的前一个源极驱动芯片的身份标识;在检测到所述第二数据响应指令中携带的身份标识为所述前一个源极驱动芯片的身份标识后,通过所述第一信号线向所述时序控制器和其余源极驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述源极驱动芯片的身份标识和所述源极驱动芯片的数据。
可选的,所述起始源极驱动芯片为所述多个源极驱动芯片按照所述响应反馈顺序排列得到的首个源极驱动芯片。
第四方面,提供了一种数据传输组件,应用于控制器,所述控制器通过一第一信号线与并联的多个驱动芯片连接,所述多个驱动芯片按照预设的响应反馈顺序排序,所述数据传输组件包括:
生成模块,用于生成数据请求指令,所述数据请求指令包括起始驱动芯片的身份标识,所述起始驱动芯片为所述多个驱动芯片中的驱动芯片;
发送模块,用于通过所述第一信号线发送所述数据请求指令;
接收模块,用于通过所述第一信号线接收所述多个驱动芯片从所述起始驱动芯片开始按照所述响应反馈顺序依次发送的数据响应指令,每个所述数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,所述第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述数据位用于携带目标数据,所述结束标识用于指示数据传输结束。
可选的,所述数据请求指令的数据位携带的目标数据包括:所述第一信号线的传输模式,所述起始驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,以及数据校验和;
每个所述数据响应指令的数据位携带的目标数据包括:所述第一信号线的传输模式,对应的驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。
可选的,所述第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
可选的,所述起始驱动芯片与所述多个驱动芯片中的最后一个驱动芯片不同,
所述接收模块,具体用于:
通过所述第一信号线接收所述多个驱动芯片按照所述响应反馈顺序,从所述起始驱动芯片至所述最后一个驱动芯片依次发送的数据响应指令。
可选的,所述数据请求指令还包括终止驱动芯片的身份标识,所述终止驱动芯片为所述多个驱动芯片中位于所述起始驱动芯片之后的驱动芯片,
所述接收模块,具体用于:
通过所述第一信号线接收所述多个驱动芯片按照所述响应反馈顺序,从所述起始驱动芯片至所述终止驱动芯片依次发送的数据响应指令。
可选的,所述起始驱动芯片为所述多个驱动芯片按照所述响应反馈顺序排列得到的首个驱动芯片。
可选的,所述多个驱动芯片的身份标识为具有顺序特征的字符,
所述响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
可选的,所述多个驱动芯片的身份标识为不同的数字,
所述响应反馈顺序为按照身份标识从小到大排列的顺序。
可选的,所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续的至少2比特二进制的0;
所述数据位携带的目标数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续的至少2比特二进制的1。
可选的,所述数据传输组件还包括:
处理模块,用于在通过所述第一信号线进行信号传输的过程中,在检测到所述第一信号线上的信号被拉低时,执行时钟校准操作。
第五方面,提供了一种数据传输组件,应用于第一驱动芯片,所述第一驱动芯片为多个驱动芯片中的任一驱动芯片,所述多个驱动芯片并联,且通过一第一信号线与控制器连接,所述多个驱动芯片按照预设的响应反馈顺序排序,所述数据传输组件包括:
第一检测模块,用于当接收到所述控制器通过所述第一信号线发送的数据请求指令时,检测所述数据请求指令中携带的起始驱动芯片的身份标识是否为所述第一驱动芯片的身份标识;
第一发送模块,用于在检测到所述起始驱动芯片的身份标识为所述第一驱动芯片的身份标识后,根据所述数据请求指令通过所述第一信号线向所述控制器和其余驱动芯片发送第一数据响应指令,所述第一数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
其中,所述第一数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,所述第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述数据位用于携带目标数据,所述结束标识用于指示数据传输结束。
可选的,所述数据请求指令的数据位携带的目标数据包括:所述第一信号线的传输模式,所述起始驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,以及数据校验和;
每个所述数据响应指令的数据位携带的目标数据包括:所述第一信号线的传输模式,对应的驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。
可选的,所述第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
可选的,所述起始驱动芯片与所述多个驱动芯片中的最后一个驱动芯片不同,所述数据传输组件还包括:
第二检测模块,用于当接收到另一驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述第一驱动芯片的前一个驱动芯片的身份标识;
第二发送模块,用于在检测到所述第二数据响应指令中携带的身份标识为所述前一个驱动芯片的身份标识后,通过所述第一信号线向所述控制器和其余驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
其中,所述第三数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,所述数据请求指令还包括终止驱动芯片的身份标识,所述终止驱动芯片为所述多个驱动芯片中位于所述起始驱动芯片之后的驱动芯片,所述数据传输组件还包括:
记录模块,用于在检测到所述起始驱动芯片的身份标识不为所述第一驱动芯片的身份标识后,记录所述终止驱动芯片的身份标识;
第三检测模块,用于当接收到另一驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述第一驱动芯片的前一个驱动芯片的身份标识;
第四检测模块,用于在检测到所述第二数据响应指令中携带的身份标识为所述前一个驱动芯片的身份标识后,检测所述前一个驱动芯片的身份标识是否为所述终止驱动芯片的身份标识;
第三发送模块,用于当所述前一个驱动芯片的身份标识不为所述终止驱动芯片的身份标识时,通过所述第一信号线向所述控制器和其余驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
处理模块,用于当所述前一个驱动芯片的身份标识为所述终止驱动芯片的身份标识时,结束动作;
其中,所述第三数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,所述起始驱动芯片为所述多个驱动芯片按照所述响应反馈顺序排列得到的首个驱动芯片。
可选的,所述多个驱动芯片的身份标识为具有顺序特征的字符,
所述响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
可选的,所述多个驱动芯片的身份标识为不同的数字,
所述响应反馈顺序为按照身份标识从小到大排列的顺序。
可选的,所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续的至少2比特二进制的0;
所述数据位携带的目标数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续的至少2比特二进制的1。
可选的,所述数据传输组件还包括:
拉低模块,用于在通过所述第一信号线进行信号传输的过程中,当所述第一驱动芯片出现异常时,将所述第一信号线上的信号拉低,使得所述控制器根据拉低后的信号执行时钟校准操作。
第六方面,提供了一种显示装置,包括控制器和第一驱动芯片,
所述控制器包括第四方面所述的数据传输组件;
所述第一驱动芯片包括第五方面所述的数据传输组件。
第七方面,提供了一种数据传输组件,包括存储器,处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现第一方面所述的数据传输方法。
第八方面,提供了一种数据传输组件,包括存储器,处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现第二方面所述的数据传输方法。
第九方面,提供了一种计算机可读存储介质,该存储介质存储有计算机程序,计算机程序被处理器执行时,实现如第一方面所述的数据传输方法。
第十方面,提供了一种计算机可读存储介质,该存储介质存储有计算机程序,计算机程序被处理器执行时,实现如第二方面所述的数据传输方法。
第十一方面,提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行如第一方面所述的数据传输方法。
第十二方面,提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行如第二方面所述的数据传输方法。
本发明实施例提供的技术方案带来的有益效果是:
控制器能够生成数据请求指令,再通过第一信号线发送数据请求指令,之后通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,相较于相关技术,控制器通过第一信号线可以获取驱动芯片的数据,所以丰富了第一信号线的功能,提高了第一信号线的利用率。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明各个实施例所涉及的应用环境示意图;
图2是本发明实施例提供的一种数据传输方法的流程示意图;
图3是本发明实施例提供的另一种数据传输方法的流程示意图;
图4是本发明实施例提供的又一种数据传输方法的流程示意图;
图5是本发明实施例提供的一种第一信号线上传输的指令的格式示意图;
图6是本发明实施例提供的一种数据请求指令的数据位携带的目标数据的示意图;
图7是本发明实施例提供的一种数据响应指令的数据位携带的目标数据的示意图;
图8是本发明实施例提供的另一种数据响应指令的数据位携带的目标数据的示意图;
图9是本发明实施例示例性提供的一种数据传输系统的结构示意图;
图10是本发明实施例提供的一种数据传输组件的结构示意图;
图11是本发明实施例提供的另一种数据传输组件的结构示意图;
图12是本发明实施例提供的又一种数据传输组件的结构示意图;
图13是本发明实施例提供的再一种数据传输组件的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。
请参考图1,图1是本发明实施例提供的一种数据传输方法的应用环境示意图,如图1所示,该数据传输方法应用于显示装置中,该显示装置包括控制器01和多个驱动芯片02,本发明实施例对驱动芯片的数量不做限定。本发明实施例以控制器为时序控制器,驱动芯片为源极驱动芯片为例进行说明。
时序控制器通过多个第二信号线H分别与多个源极驱动芯片连接,通常的,该时序控制器的多个第二信号线H与多个源极驱动芯片一一对应连接,其中,第二信号线中的信号是单向传输的,该时序控制器还连接有一第一信号线L,多个源极驱动芯片并联,且与第一信号线L连接。传统的显示装置的面板驱动电路中,该第一信号线L只能进行电平状态的标识,例如通过该第一信号线L将源极驱动芯片的引脚设置为高电平或低电平。传统的显示装置的面板驱动电路中,时序控制器通过第一信号线L无法获取源极驱动芯片的数据,这样就限制了某些应用的实现,比如触控应用、有机发光二极管(Organic Light-EmittingDiode,OLED)补偿应用等。其中,触控应用要求以较高的频率对触摸坐标点的位置进行扫描,即要求源极驱动芯片实时向时序控制器发送数据,以通知时序控制器是否检测到触摸操作和触摸坐标点;OLED补偿应用则要求在显示画面的过程中对画面的颜色和亮度进行实时调整,避免出现偏色或者色彩不均匀的现象,即要求源极驱动芯片实时向时序控制器发送源极驱动芯片当前的显示数据。
而在本发明实施例中,该第一信号线L除了可以进行电平状态的标识,还可以进行数据传输。时序控制器通过第一信号线L可以获取源极驱动芯片的数据,进而实现多种应用,比如,在触控应用中,时序控制器通过第一信号线L可以实时获取源极驱动芯片的数据,进而以较高的频率对触摸坐标点的位置进行扫描;在OLED补偿应用中,时序控制器通过第一信号线L可以实时获取源极驱动芯片的数据,进而对画面的颜色和亮度进行实时调整,避免出现偏色或者色彩不均匀的现象。
请参考图2,图2是本发明实施例提供的一种数据传输方法的流程示意图,该数据传输方法可以应用于图1中的控制器,该控制器通过一第一信号线与并联的多个驱动芯片连接,如图2所示,该方法包括:
步骤201、生成数据请求指令,该数据请求指令包括起始驱动芯片的身份标识,该起始驱动芯片为多个驱动芯片中的驱动芯片。
步骤202、通过第一信号线发送数据请求指令。
步骤203、通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
在本发明实施例中,控制器通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序,从前至后依次发送的数据响应指令。响应反馈顺序指示多个驱动芯片本身进行了排序,多个驱动芯片的排布位置也可以按照排序顺序来进行排布。
综上所述,本发明实施例提供的数据传输方法,控制器能够生成数据请求指令,再通过第一信号线发送数据请求指令,之后通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,相较于相关技术,控制器通过第一信号线可以获取驱动芯片的数据,所以丰富了第一信号线的功能,提高了第一信号线的利用率。
请参考图3,图3是本发明实施例提供的一种数据传输方法的流程示意图,该数据传输方法可以应用于图1中的第一驱动芯片,该第一驱动芯片为多个驱动芯片中的任一驱动芯片,多个驱动芯片并联,且通过一第一信号线与控制器连接,多个驱动芯片按照预设的响应反馈顺序排序,如图3所示,该方法包括:
步骤301、当接收到控制器通过第一信号线发送的数据请求指令时,检测数据请求指令中携带的起始驱动芯片的身份标识是否为第一驱动芯片的身份标识。
步骤302、在检测到起始驱动芯片的身份标识为第一驱动芯片的身份标识后,根据数据请求指令通过第一信号线向控制器和其余驱动芯片发送第一数据响应指令,该第一数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据。
其中,第一数据响应指令用于触发多个驱动芯片从第一驱动芯片之后的第一个驱动芯片开始按照响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
综上所述,本发明实施例提供的数据传输方法,第一驱动芯片在检测到数据请求指令中携带的起始驱动芯片的身份标识为第一驱动芯片的身份标识后,能够根据数据请求指令通过第一信号线向控制器和其余驱动芯片发送第一数据响应指令,第一数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据,相较于相关技术,驱动芯片通过第一信号线可以向控制器发送数据,所以丰富了第一信号线的功能,提高了第一信号线的利用率。
请参考图4,图4是本发明实施例提供的一种数据传输方法的流程示意图,该数据传输方法可以应用于图1所示的应用环境,参见图1,控制器通过一第一信号线与并联的多个驱动芯片连接,多个驱动芯片按照预设的响应反馈顺序排序,第一驱动芯片为多个驱动芯片中的任一驱动芯片,如图4所示,该方法可以包括:
步骤401、控制器生成数据请求指令。
该数据请求指令包括起始驱动芯片的身份标识,该起始驱动芯片为多个驱动芯片中的驱动芯片。在本发明实施例中,控制器可以事先基于第一信号线对该多个驱动芯片以广播的形式同步进行基本配置,使驱动芯片具备回传数据的功能,然后再执行步骤401。比如控制器可以事先对每个驱动芯片的身份标识进行配置,示例的,控制器可以采用将驱动芯片的引脚设置为高电平或低电平的方式对驱动芯片的身份标识进行配置,或者,可以采用向驱动芯片内部写入指令的方式对驱动芯片的身份标识进行配置。
步骤402、控制器通过第一信号线发送数据请求指令。
示例的,控制器可以按照预设频率通过第一信号线发送数据请求指令,该预设频率可以为500KHz(千赫兹)。
步骤403、当接收到控制器通过第一信号线发送的数据请求指令时,第一驱动芯片检测数据请求指令中携带的起始驱动芯片的身份标识是否为第一驱动芯片的身份标识。
步骤404、在检测到起始驱动芯片的身份标识为第一驱动芯片的身份标识后,第一驱动芯片根据数据请求指令通过第一信号线向控制器和其余驱动芯片发送第一数据响应指令。
该第一数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据。
其中,第一数据响应指令用于触发多个驱动芯片从第一驱动芯片之后的第一个驱动芯片开始按照响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
在本发明实施例中,控制器通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,使第一信号线具有数据的双向收发功能。
可选的,本发明实施例中,控制器和驱动芯片之间传输的指令的格式相同,第一信号线上传输的每个指令均包括依次排列的前导码(英文:preamble)、起始(英文:start)标识、数据位(也称:传输主体,英文:transaction body)和结束(英文:stop)标识;
其中,前导码用于指示接收端进行时钟和相位校准,接收端(时序控制器或源极驱动芯片)在检测到第一信号线上有前导码传输时,便根据前导码的内容进行时钟和相位调整,其中,时钟和相位校准是指保持时钟与发送端的时钟一致,相位与发送端相同,接收端在接收前导码的过程中调整时钟和相位,在前导码传输结束后,时钟和相位调整完毕。起始标识用于指示数据传输开始,数据位用于携带目标数据,结束标识用于指示数据传输结束。
示例的,前导码可以由连续的至少8比特二进制的0采用曼彻斯特(Manchester)编码得到,如图5所示,图5以该前导码由连续的8比特二进制的0采用曼彻斯特编码得到来进行示意性说明;起始标识可以保持低电平信号且不进行曼彻斯特编码,例如包括连续的至少2比特二进制的0,图5以该起始标识为连续的2比特二进制的0进行示意性说明;数据位携带的目标数据为采用曼彻斯特编码得到的数据;结束标识可以保持高电平信号且不进行曼彻斯特编码,包括连续的至少2比特二进制的1,图5以该结束标识为连续的2比特二进制的1进行示意性说明。
需要说明的是,由于采用曼彻斯特编码可以使数据产生明显的跳变沿,便于数据的检测,因此,本发明实施例中需要编码的数据均可以采用曼彻斯特编码,但是实际应用中,也可以采用其他编码方式或者不进行编码。进一步的,为了保证数据位携带的目标数据在解码端能够有效识别,请参考图5,在数据位中的目标数据的首位可以与起始标识产生一跳变沿(即数据位中的目标数据的首位与起始标识的末位数值不同,例如,数据位中的目标数据的首位为1,起始标识的末位为0),在数据位中的目标数据的末位可以与结束标识产生一跳变沿(即数据位中的目标数据的末位与结束标识的首位数值不同,例如,数据位中的目标数据的末位为0,结束标识的末位为1)。上述跳变沿可以便于接收端进行数据的有效识别。
如图6所示,控制器生成的数据请求指令的数据位携带的目标数据可以包括:第一信号线的传输模式,起始驱动芯片的身份标识,多个驱动芯片上需要配置的寄存器的地址,以及数据校验和。其中,第一信号线的传输模式为成组读取(英文:Bust Read Mode)模式。成组读取模式指示控制器接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据。示例的,第一信号线的传输模式的信号可以占用数据位中的2比特。数据位中的数据校验和用于确保接收端接收到的数据的准确性。
如图7所示,每个数据响应指令的数据位携带的目标数据包括:第一信号线的传输模式,对应的驱动芯片的身份标识,多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。其中,第一信号线的传输模式为回复传输模式,回复传输模式指示驱动芯片对控制器进行指令的回复。
需要说明的是,在本发明实施例中,第一驱动芯片可以为多个驱动芯片中的最后一个驱动芯片。当该第一驱动芯片为多个驱动芯片中的最后一个驱动芯片时,控制器通过第一信号线可以接收该第一驱动芯片发送的数据响应指令,丰富了第一信号线的功能,提高了第一信号线的利用率。
此外,第一驱动芯片也可以不为多个驱动芯片中的最后一个驱动芯片,也即是起始驱动芯片与多个驱动芯片中的最后一个驱动芯片不同。控制器发送一次数据请求指令,便能够依次接收到多个驱动芯片发送的数据,实现一次性读取多个驱动芯片的数据,发送数据请求指令的次数较少,且多个驱动芯片回传数据的时间较短,回传数据的效率较高。
当第一驱动芯片不为多个驱动芯片中的最后一个驱动芯片时,第一方面,控制器通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,可以包括:控制器通过第一信号线接收多个驱动芯片按照响应反馈顺序,从起始驱动芯片至最后一个驱动芯片依次发送的数据响应指令。相应的,第一驱动芯片可以执行步骤405至步骤406。
步骤405、当第一驱动芯片接收到另一驱动芯片通过第一信号线发送的第二数据响应指令时,第一驱动芯片检测第二数据响应指令中携带的身份标识是否为第一驱动芯片的前一个驱动芯片的身份标识。
步骤406、在检测到第二数据响应指令中携带的身份标识为前一个驱动芯片的身份标识后,第一驱动芯片通过第一信号线向控制器和其余驱动芯片发送第三数据响应指令。
该第三数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据。
其中,第三数据响应指令用于触发多个驱动芯片从第一驱动芯片之后的第一个驱动芯片开始按照响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,起始驱动芯片为多个驱动芯片按照响应反馈顺序排列得到的首个驱动芯片。假设一共有3个驱动芯片:X1、X2和X3,3个驱动芯片按照预设的响应反馈顺序排序为:X1、X2和X3,即这3个驱动芯片按照响应反馈顺序排列得到的首个驱动芯片是X1,那么起始驱动芯片则为X1。通过步骤401至步骤406,X1检测到控制器通过第一信号线发送的数据请求指令中携带的起始驱动芯片的身份标识为X1的身份标识,X1根据数据请求指令通过第一信号线向控制器和其余驱动芯片发送数据响应指令,该数据响应指令包括X1的身份标识和X1的数据;X2检测到X1发送的数据响应指令中携带的身份标识为X2的前一个驱动芯片X1的身份标识,X2通过第一信号线向控制器和其余驱动芯片发送数据响应指令,该数据响应指令包括X2的身份标识和X2的数据;X3检测到X2发送的数据响应指令中携带的身份标识为X3的前一个驱动芯片X2的身份标识,X3通过第一信号线向控制器和其余驱动芯片发送数据响应指令,该数据响应指令包括X3的身份标识和X3的数据。
在本发明实施例中,当第一驱动芯片不为多个驱动芯片中的最后一个驱动芯片时,通过执行步骤401至步骤406,控制器可以依次接收到多个驱动芯片发送的数据,实现一次性读取多个驱动芯片的数据。且当起始驱动芯片为多个驱动芯片按照响应反馈顺序排列得到的首个驱动芯片时,控制器可以依次接收到所有驱动芯片发送的数据,实现一次性读取所有驱动芯片的数据。
第二方面,如图8所示,数据请求指令还可以包括终止驱动芯片的身份标识,示例的,终止驱动芯片的身份标识的位置可以位于数据请求指令中的始驱动芯片的身份标识之后。该终止驱动芯片为多个驱动芯片中位于起始驱动芯片之后的驱动芯片,控制器通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,可以包括:控制器通过第一信号线接收多个驱动芯片按照响应反馈顺序,从起始驱动芯片至终止驱动芯片依次发送的数据响应指令。相应的,可以执行步骤407至步骤411。
步骤407、在检测到起始驱动芯片的身份标识不为第一驱动芯片的身份标识后,第一驱动芯片记录终止驱动芯片的身份标识。
步骤408、当接收到另一驱动芯片通过第一信号线发送的第二数据响应指令时,第一驱动芯片检测第二数据响应指令中携带的身份标识是否为第一驱动芯片的前一个驱动芯片的身份标识。
步骤409、在检测到第二数据响应指令中携带的身份标识为前一个驱动芯片的身份标识后,第一驱动芯片检测前一个驱动芯片的身份标识是否为终止驱动芯片的身份标识。
步骤410、当前一个驱动芯片的身份标识不为终止驱动芯片的身份标识时,第一驱动芯片通过第一信号线向控制器和其余驱动芯片发送第三数据响应指令。
该第三数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据。
步骤411、当前一个驱动芯片的身份标识为终止驱动芯片的身份标识时,第一驱动芯片结束动作。
其中,第三数据响应指令用于触发多个驱动芯片从第一驱动芯片之后的第一个驱动芯片开始按照响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,起始驱动芯片为多个驱动芯片按照响应反馈顺序排列得到的首个驱动芯片。假设一共有3个驱动芯片:X1、X2和X3,3个驱动芯片按照预设的响应反馈顺序排序为:X1、X2和X3,即这3个驱动芯片按照响应反馈顺序排列得到的首个驱动芯片是X1,那么起始驱动芯片则为X1。终止驱动芯片为位于起始驱动芯片之后的驱动芯片X2。通过步骤401至步骤404,以及步骤407步骤411,X1检测到控制器通过第一信号线发送的数据请求指令中携带的起始驱动芯片的身份标识为X1的身份标识,X1根据数据请求指令通过第一信号线向控制器和其余驱动芯片发送数据响应指令,该数据响应指令包括X1的身份标识和X1的数据;X2检测到该数据响应指令中携带的身份标识为X2的前一个驱动芯片X1的身份标识,并检测到前一个驱动芯片X1的身份标识不为终止驱动芯片的身份标识,X2通过第一信号线向控制器和其余驱动芯片发送数据响应指令,该数据响应指令包括X2的身份标识和X2的数据;X3检测到该数据响应指令中携带的身份标识为X3的前一个驱动芯片X2的身份标识,并检测到前一个驱动芯片X2身份标识为终止驱动芯片的身份标识,X3结束动作,即X3不再通过第一信号线向控制器和其余驱动芯片发送包括X3的身份标识和X3的数据的数据响应指令。
在本发明实施例中,当第一驱动芯片不为多个驱动芯片中的最后一个驱动芯片时,通过执行步骤401至步骤404,以及步骤407步骤411,控制器可以根据实际需求,依次接收到指定的多个驱动芯片发送的数据,实现一次性读取指定的多个驱动芯片的数据,避免得到不需要的数据。其中,指定的多个驱动芯片为身份标识属于起始驱动芯片的身份标识至终止驱动芯片的身份标识的范围的驱动芯片。比如,一共有12个驱动芯片,控制器可以仅接收前4个驱动芯片发送的数据。
此外,在本发明实施例中,当终止驱动芯片向控制器发送数据响应指令时,可以在数据响应指令的数据位携带一终止符,该终止符用于指示当前向控制器发送数据响应指令的驱动芯片为终止驱动芯片,这样一来,后一个驱动芯片在接收到该数据响应指令时,检测到该数据响应指令的数据位携带有终止符,则结束动作。示例的,该终止符可以为预设的符号比如“*”、“#”等。另外,控制器也可以接收到所有驱动芯片发送的数据,从所有驱动芯片发送的数据中筛选出需要的数据。
为了保证数据的有效传输,第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。示例的,该预设时长可以为10微秒。
示例的,多个驱动芯片的身份标识可以为具有顺序特征的字符,响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。示例的,字符可以为字母、数字或文字等。假设有4个驱动芯片,4个驱动芯片的身份标识可以依次为:a、b、c和d,或者为:4、3、2和1,或者为:甲、乙、丙和丁。
示例的,多个驱动芯片的身份标识可以为不同的数字,响应反馈顺序可以为按照身份标识从小到大排列的顺序。假设有4个驱动芯片:X1、X2、X3和X4,X1的身份标识为4,X2的身份标识为3,X3的身份标识为2,X4的身份标识为1,那么响应反馈顺序可以为按照这4个身份标识从小到大排列的顺序:X4、X3、X2和X1。此外,当多个驱动芯片的身份标识为不同的数字时,响应反馈顺序也可以为按照身份标识从大到小排列的顺序,本发明实施例对此不作限定。
步骤412、在通过第一信号线进行信号传输的过程中,当第一驱动芯片出现异常时,第一驱动芯片将第一信号线上的信号拉低。
在本步骤中,控制器在检测到第一信号线上的信号被拉低时,执行时钟校准操作。其中,通过第一信号线传输的信号包括数据请求指令和数据响应指令。
在本发明实施例中,在驱动芯片实时向控制器回传数据的过程中,可能会因为一些外界因素导致驱动芯片无法基于第二信号线正常工作,造成时钟失锁,控制器无法通过第二信号线向驱动芯片传输高速差分信号,此时可以通过双向传输的第一信号线进行时钟状态反馈,由于控制器通过一第一信号线与并联的多个驱动芯片连接,因此,当任一驱动芯片出现异常时,该驱动芯片将第一信号线上的信号拉低,此时,第一信号线上不会有其他数据传输至控制器,那么控制器可以接收到一段时长的低电平信号,并确定当前有驱动芯片出现了时钟失锁状态,然后控制器执行时钟校准操作,进而可以避免时钟失锁造成的无法还原现象,避免影响点对点接口架构的基本应用。
综上所述,本发明实施例提供的数据传输方法,控制器能够生成数据请求指令,再通过第一信号线发送数据请求指令,之后通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,相较于相关技术,控制器通过第一信号线可以获取驱动芯片的数据,所以丰富了第一信号线的功能,提高了第一信号线的利用率。
需要说明的是,本发明实施例提供的数据传输方法步骤的先后顺序可以进行适当调整,步骤也可以根据情况进行相应增减,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化的方法,都应涵盖在本发明的保护范围之内,因此不再赘述。
本发明实施例还提供了一种数据传输系统,参考图1,包括时序控制器和并联的多个源极驱动芯片,时序控制器通过一第一信号线与并联的多个驱动芯片连接,多个源极驱动芯片按照预设的响应反馈顺序排序。
其中,时序控制器,用于生成数据请求指令,并通过第一信号线发送数据请求指令,该数据请求指令包括起始源极驱动芯片的身份标识,该起始源极驱动芯片与多个源极驱动芯片中的最后一个源极驱动芯片不同。
起始源极驱动芯片,用于根据数据请求指令通过第一信号线向时序控制器和其余源极驱动芯片发送第一数据响应指令,该第一数据响应指令包括起始源极驱动芯片的身份标识和起始源极驱动芯片的数据。
起始源极驱动芯片之后的每一个源极驱动芯片,用于在接收到另一源极驱动芯片通过第一信号线发送的第二数据响应指令时,检测第二数据响应指令中携带的身份标识是否为源极驱动芯片的前一个源极驱动芯片的身份标识;在检测到第二数据响应指令中携带的身份标识为前一个源极驱动芯片的身份标识后,通过第一信号线向时序控制器和其余源极驱动芯片发送第三数据响应指令,第三数据响应指令包括该源极驱动芯片的身份标识和该源极驱动芯片的数据。
可选的,起始源极驱动芯片为多个源极驱动芯片按照响应反馈顺序排列得到的首个源极驱动芯片。
示例的,参考图9,假设一共有6个源极驱动芯片:X1、X2、X3、X4、X5和X6,X1的身份标识为1,X2的身份标识为2,X3的身份标识为3,X4的身份标识为4,X5的身份标识为5,X6的身份标识为6,那么响应反馈顺序可以为按照这6个身份标识从小到大排列的顺序:X1、X2、X3、X4、X5和X6。起始源极驱动芯片为X1。
时序控制器用于生成数据请求指令,并通过第一信号线发送数据请求指令,该数据请求指令包括X1的身份标识:1。
X1用于根据数据请求指令通过第一信号线向时序控制器和其余源极驱动芯片发送数据响应指令,该数据响应指令包括X1的身份标识和X1的数据。X2、X3、X4、X5和X6用于在接收到X1发送的数据响应指令时,检测该数据响应指令中携带的身份标识是否为自身的前一个源极驱动芯片的身份标识,由于X2检测到该数据响应指令中携带的身份标识为自身的前一个源极驱动芯片的身份标识,所以X2通过第一信号线向时序控制器和其余源极驱动芯片发送数据响应指令,该数据响应指令包括X2的身份标识和X2的数据。X1、X3、X4、X5和X6用于在接收到X2发送的数据响应指令时,检测该数据响应指令中携带的身份标识是否为自身的前一个源极驱动芯片的身份标识,由于X3检测到该数据响应指令中携带的身份标识为自身的前一个源极驱动芯片的身份标识,所以X3通过第一信号线向时序控制器和其余源极驱动芯片发送数据响应指令,该数据响应指令包括X3的身份标识和X3的数据。同样的,X4、X5和X6也会依次通过第一信号线向时序控制器和其余源极驱动芯片发送数据响应指令,该数据响应指令包括对应的源极驱动芯片的身份标识和对应的源极驱动芯片的数据。最终,时序控制器通过第一信号线依次接收到X1、X3、X4、X5和X6发送的数据响应指令。
需要补充说明的是,在图9中,当某一源极驱动芯片通过第一信号线发送数据响应指令,其余源极驱动芯片都会接收到该数据响应指令。图9仅示意性示出了该源极驱动芯片的下一个源极驱动芯片接收数据响应指令,并检测该数据响应指令中携带的身份标识的示意图。
综上所述,本发明实施例提供的数据传输系统,时序控制器生成数据请求指令,并通过第一信号线发送数据请求指令,数据请求指令包括起始源极驱动芯片的身份标识,起始源极驱动芯片与多个源极驱动芯片中的最后一个源极驱动芯片不同,起始源极驱动芯片能够根据数据请求指令通过第一信号线向时序控制器和其余源极驱动芯片发送第一数据响应指令,起始源极驱动芯片之后的每一个驱动芯片在接收到另一源极驱动芯片通过第一信号线发送的第二数据响应指令时,在检测到第二数据响应指令中携带的身份标识为前一个源极驱动芯片的身份标识后,通过第一信号线向时序控制器和其余源极驱动芯片发送第三数据响应指令,相较于相关技术,时序控制器通过第一信号线可以获取源极驱动芯片的数据,实现一次性读取多个驱动芯片的数据,丰富了第一信号线的功能,提高了第一信号线的利用率,能够实现多种应用,可以是适用于需要源极驱动芯片实时向时序控制器回传数据的场景。
本发明实施例提供一种数据传输组件,应用于控制器,请参考图1,控制器通过一第一信号线与并联的多个驱动芯片连接,多个驱动芯片按照预设的响应反馈顺序排序,如图10所示,该数据传输组件1000包括:
生成模块1001,用于生成数据请求指令,该数据请求指令包括起始驱动芯片的身份标识,起始驱动芯片为多个驱动芯片中的驱动芯片。
发送模块1002,用于通过第一信号线发送数据请求指令。
接收模块1003,用于通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
本发明实施例提供的数据传输组件,生成模块生成数据请求指令,发送模块通过第一信号线发送数据请求指令,之后接收模块通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,相较于相关技术,控制器通过第一信号线可以获取驱动芯片的数据,所以丰富了第一信号线的功能,提高了第一信号线的利用率。
可选的,第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,前导码用于指示接收端进行时钟和相位校准,起始标识用于指示数据传输开始,数据位用于携带目标数据,结束标识用于指示数据传输结束。
其中,数据请求指令的数据位携带的目标数据包括:第一信号线的传输模式,起始驱动芯片的身份标识,多个驱动芯片上需要配置的寄存器的地址,以及数据校验和。其中,第一信号线的传输模式为成组读取模式。
每个数据响应指令的数据位携带的目标数据包括:第一信号线的传输模式,对应的驱动芯片的身份标识,多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。其中,第一信号线的传输模式为回复传输模式。
可选的,第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
可选的,起始驱动芯片与多个驱动芯片中的最后一个驱动芯片不同,接收模块1003,具体用于:
通过第一信号线接收多个驱动芯片按照响应反馈顺序,从起始驱动芯片至最后一个驱动芯片依次发送的数据响应指令。
进一步的,数据请求指令还可以包括终止驱动芯片的身份标识,终止驱动芯片为多个驱动芯片中位于起始驱动芯片之后的驱动芯片,相应的,接收模块1003,具体用于:
通过第一信号线接收多个驱动芯片按照响应反馈顺序,从起始驱动芯片至终止驱动芯片依次发送的数据响应指令。
可选的,起始驱动芯片为多个驱动芯片按照响应反馈顺序排列得到的首个驱动芯片。
可选的,多个驱动芯片的身份标识为具有顺序特征的字符,响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
可选的,多个驱动芯片的身份标识为不同的数字,响应反馈顺序为按照身份标识从小到大排列的顺序。
可选的,前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;起始标识包括连续的至少2比特二进制的0;数据位携带的目标数据为采用曼彻斯特编码得到的数据;结束标识包括连续的至少2比特二进制的1。
进一步的,如图11所示,该数据传输组件1000还可以包括:
处理模块1004,用于在通过第一信号线进行信号传输的过程中,在检测到第一信号线上的信号被拉低时,执行时钟校准操作。
图11中的其他标记含义可以参考图10。
综上所述,本发明实施例提供的数据传输组件,生成模块生成数据请求指令,发送模块通过第一信号线发送数据请求指令,之后接收模块通过第一信号线接收多个驱动芯片从起始驱动芯片开始按照响应反馈顺序依次发送的数据响应指令,相较于相关技术,控制器通过第一信号线可以获取驱动芯片的数据,所以丰富了第一信号线的功能,提高了第一信号线的利用率。
本发明实施例提供另一种数据传输组件,应用于第一驱动芯片,请参考图1,第一驱动芯片为多个驱动芯片中的任一驱动芯片,多个驱动芯片并联,且通过一第一信号线与控制器连接,多个驱动芯片按照预设的响应反馈顺序排序,如图12所示,该数据传输组件1200包括:
第一检测模块1201,用于当接收到控制器通过第一信号线发送的数据请求指令时,检测数据请求指令中携带的起始驱动芯片的身份标识是否为第一驱动芯片的身份标识。
第一发送模块1202,用于在检测到起始驱动芯片的身份标识为第一驱动芯片的身份标识后,根据数据请求指令通过第一信号线向控制器和其余驱动芯片发送第一数据响应指令,该第一数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据。
其中,第一数据响应指令用于触发多个驱动芯片从第一驱动芯片之后的第一个驱动芯片开始按照响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
本发明实施例提供的数据传输组件,第一发送模块在检测到数据请求指令中携带的起始驱动芯片的身份标识为第一驱动芯片的身份标识后,能够根据数据请求指令通过第一信号线向控制器和其余驱动芯片发送第一数据响应指令,第一数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据,相较于相关技术,驱动芯片通过第一信号线可以向控制器发送数据,所以丰富了第一信号线的功能,提高了第一信号线的利用率。
可选的,第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,前导码用于指示接收端进行时钟和相位校准,起始标识用于指示数据传输开始,数据位用于携带目标数据,结束标识用于指示数据传输结束。
可选的,数据请求指令的数据位携带的目标数据包括:第一信号线的传输模式,起始驱动芯片的身份标识,多个驱动芯片上需要配置的寄存器的地址,以及数据校验和。其中,第一信号线的传输模式为成组读取模式。
每个数据响应指令的数据位携带的目标数据包括:第一信号线的传输模式,对应的驱动芯片的身份标识,多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。其中,第一信号线的传输模式为回复传输模式。
可选的,第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
可选的,起始驱动芯片与多个驱动芯片中的最后一个驱动芯片不同,进一步的,如图13所示,该数据传输组件1200还可以包括:
第二检测模块1203,用于当接收到另一驱动芯片通过第一信号线发送的第二数据响应指令时,检测第二数据响应指令中携带的身份标识是否为第一驱动芯片的前一个驱动芯片的身份标识。
第二发送模块1204,用于在检测到第二数据响应指令中携带的身份标识为前一个驱动芯片的身份标识后,通过第一信号线向控制器和其余驱动芯片发送第三数据响应指令,该第三数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据。
其中,第三数据响应指令用于触发多个驱动芯片从第一驱动芯片之后的第一个驱动芯片开始按照响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
进一步的,数据请求指令还可以包括终止驱动芯片的身份标识,终止驱动芯片为多个驱动芯片中位于起始驱动芯片之后的驱动芯片,如图13所示,该数据传输组件1200还可以包括:
记录模块1205,用于在检测到起始驱动芯片的身份标识不为第一驱动芯片的身份标识后,记录终止驱动芯片的身份标识。
第三检测模块1026,用于当接收到另一驱动芯片通过第一信号线发送的第二数据响应指令时,检测第二数据响应指令中携带的身份标识是否为第一驱动芯片的前一个驱动芯片的身份标识。
第四检测模块1207,用于在检测到第二数据响应指令中携带的身份标识为前一个驱动芯片的身份标识后,检测前一个驱动芯片的身份标识是否为终止驱动芯片的身份标识。
第三发送模块1208,用于当前一个驱动芯片的身份标识不为终止驱动芯片的身份标识时,通过第一信号线向控制器和其余驱动芯片发送第三数据响应指令,该第三数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据。
处理模块1209,用于当前一个驱动芯片的身份标识为终止驱动芯片的身份标识时,结束动作。
其中,第三数据响应指令用于触发多个驱动芯片从第一驱动芯片之后的第一个驱动芯片开始按照响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
可选的,起始驱动芯片为多个驱动芯片按照响应反馈顺序排列得到的首个驱动芯片。
可选的,多个驱动芯片的身份标识为具有顺序特征的字符,响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
可选的,多个驱动芯片的身份标识为不同的数字,响应反馈顺序为按照身份标识从小到大排列的顺序。
可选的,前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;起始标识包括连续的至少2比特二进制的0;数据位携带的目标数据为采用曼彻斯特编码得到的数据;结束标识包括连续的至少2比特二进制的1。
进一步的,如图13所示,该数据传输组件1200还可以包括:
拉低模块1210,用于在通过第一信号线进行信号传输的过程中,当第一驱动芯片出现异常时,将第一信号线上的信号拉低,使得控制器根据拉低后的信号执行时钟校准操作。
综上所述,本发明实施例提供的数据传输组件,第一发送模块在检测到数据请求指令中携带的起始驱动芯片的身份标识为第一驱动芯片的身份标识后,能够根据数据请求指令通过第一信号线向控制器和其余驱动芯片发送第一数据响应指令,第一数据响应指令包括第一驱动芯片的身份标识和第一驱动芯片的数据,相较于相关技术,驱动芯片通过第一信号线可以向控制器发送数据,所以丰富了第一信号线的功能,提高了第一信号线的利用率。
本发明实施例提供一种显示装置,包括控制器和第一驱动芯片,两者的连接方式可以参考上图1;该控制器包括图10或图11所示的数据传输组件;该第一驱动芯片包括图12或图13所示的数据传输组件。
该显示装置可以为液晶面板、电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的装置、组件和模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
本发明实施例提供了一种数据传输组件,包括存储器,处理器及存储在存储器上并可在处理器上运行的计算机程序,处理器执行计算机程序时实现图2或图4所示的数据传输方法。
本发明实施例提供了一种数据传输组件,包括存储器,处理器及存储在存储器上并可在处理器上运行的计算机程序,处理器执行计算机程序时实现图3或图4所示的数据传输方法。
本发明实施例提供了一种芯片,该芯片包括可编程逻辑电路和/或程序指令,当该芯片运行时用于实现图2或图4所示的数据传输方法。
本发明实施例提供了一种芯片,该芯片包括可编程逻辑电路和/或程序指令,当该芯片运行时用于实现图3或图4所示的数据传输方法。
本发明实施例提供了一种计算机可读存储介质,该存储介质为非易失性可读存储介质,其存储有计算机程序,计算机程序被处理器执行时,实现图2或图4所示的数据传输方法。
本发明实施例提供了另一种计算机可读存储介质,该存储介质为非易失性可读存储介质,其存储有计算机程序,计算机程序被处理器执行时,实现图3或图4所示的数据传输方法。
本发明实施例还提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行图2或图4所示的数据传输方法。
本发明实施例还提供另一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行图3或图4所示的数据传输方法。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由权利要求指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求来限制。
Claims (51)
1.一种数据传输方法,其特征在于,应用于控制器,所述控制器通过一第一信号线与并联的多个驱动芯片连接,所述多个驱动芯片按照预设的响应反馈顺序排序,所述方法包括:
生成数据请求指令,所述数据请求指令包括起始驱动芯片的身份标识,所述起始驱动芯片为所述多个驱动芯片中的驱动芯片;
通过所述第一信号线发送所述数据请求指令;
通过所述第一信号线接收所述多个驱动芯片从所述起始驱动芯片开始按照所述响应反馈顺序依次发送的数据响应指令,每个所述数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
2.根据权利要求1所述的方法,其特征在于,所述第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述数据位用于携带目标数据,所述结束标识用于指示数据传输结束。
3.根据权利要求2所述的方法,其特征在于,
所述数据请求指令的数据位携带的目标数据包括:所述第一信号线的传输模式,所述起始驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,以及数据校验和;
每个所述数据响应指令的数据位携带的目标数据包括:所述第一信号线的传输模式,对应的驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。
4.根据权利要求1所述的方法,其特征在于,所述第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
5.根据权利要求1至4任一所述的方法,其特征在于,所述起始驱动芯片与所述多个驱动芯片中的最后一个驱动芯片不同,
所述通过所述第一信号线接收所述多个驱动芯片从所述起始驱动芯片开始按照所述响应反馈顺序依次发送的数据响应指令,包括:
通过所述第一信号线接收所述多个驱动芯片按照所述响应反馈顺序,从所述起始驱动芯片至所述最后一个驱动芯片依次发送的数据响应指令。
6.根据权利要求1至4任一所述的方法,其特征在于,所述数据请求指令还包括终止驱动芯片的身份标识,所述终止驱动芯片为所述多个驱动芯片中位于所述起始驱动芯片之后的驱动芯片,
所述通过所述第一信号线接收所述多个驱动芯片从所述起始驱动芯片开始按照所述响应反馈顺序依次发送的数据响应指令,包括:
通过所述第一信号线接收所述多个驱动芯片按照所述响应反馈顺序,从所述起始驱动芯片至所述终止驱动芯片依次发送的数据响应指令。
7.根据权利要求5或6所述的方法,其特征在于,所述起始驱动芯片为所述多个驱动芯片按照所述响应反馈顺序排列得到的首个驱动芯片。
8.根据权利要求1所述的方法,其特征在于,所述多个驱动芯片的身份标识为具有顺序特征的字符,
所述响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
9.根据权利要求8所述的方法,其特征在于,所述多个驱动芯片的身份标识为不同的数字,
所述响应反馈顺序为按照身份标识从小到大排列的顺序。
10.根据权利要求2所述的方法,其特征在于,
所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续的至少2比特二进制的0;
所述数据位携带的目标数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续的至少2比特二进制的1。
11.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在通过所述第一信号线进行信号传输的过程中,在检测到所述第一信号线上的信号被拉低时,执行时钟校准操作。
12.一种数据传输方法,其特征在于,应用于第一驱动芯片,所述第一驱动芯片为多个驱动芯片中的任一驱动芯片,所述多个驱动芯片并联,且通过一第一信号线与控制器连接,所述多个驱动芯片按照预设的响应反馈顺序排序,所述方法包括:
当接收到所述控制器通过所述第一信号线发送的数据请求指令时,检测所述数据请求指令中携带的起始驱动芯片的身份标识是否为所述第一驱动芯片的身份标识;
在检测到所述起始驱动芯片的身份标识为所述第一驱动芯片的身份标识后,根据所述数据请求指令通过所述第一信号线向所述控制器和其余驱动芯片发送第一数据响应指令,所述第一数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
其中,所述第一数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
13.根据权利要求12所述的方法,其特征在于,所述第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述数据位用于携带目标数据,所述结束标识用于指示数据传输结束。
14.根据权利要求13所述的方法,其特征在于,
所述数据请求指令的数据位携带的目标数据包括:所述第一信号线的传输模式,所述起始驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,以及数据校验和;
每个所述数据响应指令的数据位携带的目标数据包括:所述第一信号线的传输模式,对应的驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。
15.根据权利要求12所述的方法,其特征在于,所述第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
16.根据权利要求12至15任一所述的方法,其特征在于,所述起始驱动芯片与所述多个驱动芯片中的最后一个驱动芯片不同,所述方法还包括:
当接收到另一驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述第一驱动芯片的前一个驱动芯片的身份标识;
在检测到所述第二数据响应指令中携带的身份标识为所述前一个驱动芯片的身份标识后,通过所述第一信号线向所述控制器和其余驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
其中,所述第三数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
17.根据权利要求12至15任一所述的方法,其特征在于,所述数据请求指令还包括终止驱动芯片的身份标识,所述终止驱动芯片为所述多个驱动芯片中位于所述起始驱动芯片之后的驱动芯片,所述方法还包括:
在检测到所述起始驱动芯片的身份标识不为所述第一驱动芯片的身份标识后,记录所述终止驱动芯片的身份标识;
当接收到另一驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述第一驱动芯片的前一个驱动芯片的身份标识;
在检测到所述第二数据响应指令中携带的身份标识为所述前一个驱动芯片的身份标识后,检测所述前一个驱动芯片的身份标识是否为所述终止驱动芯片的身份标识;
当所述前一个驱动芯片的身份标识不为所述终止驱动芯片的身份标识时,通过所述第一信号线向所述控制器和其余驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
当所述前一个驱动芯片的身份标识为所述终止驱动芯片的身份标识时,结束动作;
其中,所述第三数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
18.根据权利要求16或17所述的方法,其特征在于,所述起始驱动芯片为所述多个驱动芯片按照所述响应反馈顺序排列得到的首个驱动芯片。
19.根据权利要求12所述的方法,其特征在于,所述多个驱动芯片的身份标识为具有顺序特征的字符,
所述响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
20.根据权利要求19所述的方法,其特征在于,所述多个驱动芯片的身份标识为不同的数字,
所述响应反馈顺序为按照身份标识从小到大排列的顺序。
21.根据权利要求13所述的方法,其特征在于,
所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续的至少2比特二进制的0;
所述数据位携带的目标数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续的至少2比特二进制的1。
22.根据权利要求12所述的方法,其特征在于,所述方法还包括:
在通过所述第一信号线进行信号传输的过程中,当所述第一驱动芯片出现异常时,将所述第一信号线上的信号拉低,使得所述控制器根据拉低后的信号执行时钟校准操作。
23.一种数据传输系统,其特征在于,包括时序控制器和并联的多个源极驱动芯片,所述时序控制器通过一第一信号线与并联的多个源极驱动芯片连接,所述多个源极驱动芯片按照预设的响应反馈顺序排序,
所述时序控制器,用于生成数据请求指令,并通过所述第一信号线发送所述数据请求指令,所述数据请求指令包括起始源极驱动芯片的身份标识,所述起始源极驱动芯片与所述多个源极驱动芯片中的最后一个源极驱动芯片不同;
所述起始源极驱动芯片,用于根据所述数据请求指令通过所述第一信号线向所述时序控制器和其余源极驱动芯片发送第一数据响应指令,所述第一数据响应指令包括所述起始源极驱动芯片的身份标识和所述起始源极驱动芯片的数据;
所述起始源极驱动芯片之后的每一个源极驱动芯片,用于在接收到另一源极驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述源极驱动芯片的前一个源极驱动芯片的身份标识;在检测到所述第二数据响应指令中携带的身份标识为所述前一个源极驱动芯片的身份标识后,通过所述第一信号线向所述时序控制器和其余源极驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述源极驱动芯片的身份标识和所述源极驱动芯片的数据。
24.根据权利要求23所述的系统,其特征在于,所述起始源极驱动芯片为所述多个源极驱动芯片按照所述响应反馈顺序排列得到的首个源极驱动芯片。
25.一种数据传输组件,其特征在于,应用于控制器,所述控制器通过一第一信号线与并联的多个驱动芯片连接,所述多个驱动芯片按照预设的响应反馈顺序排序,所述数据传输组件包括:
生成模块,用于生成数据请求指令,所述数据请求指令包括起始驱动芯片的身份标识,所述起始驱动芯片为所述多个驱动芯片中的驱动芯片;
发送模块,用于通过所述第一信号线发送所述数据请求指令;
接收模块,用于通过所述第一信号线接收所述多个驱动芯片从所述起始驱动芯片开始按照所述响应反馈顺序依次发送的数据响应指令,每个所述数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
26.根据权利要求25所述的数据传输组件,其特征在于,所述第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述数据位用于携带目标数据,所述结束标识用于指示数据传输结束。
27.根据权利要求26所述的数据传输组件,其特征在于,
所述数据请求指令的数据位携带的目标数据包括:所述第一信号线的传输模式,所述起始驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,以及数据校验和;
每个所述数据响应指令的数据位携带的目标数据包括:所述第一信号线的传输模式,对应的驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。
28.根据权利要求25所述的数据传输组件,其特征在于,所述第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
29.根据权利要求25至28任一所述的数据传输组件,其特征在于,所述起始驱动芯片与所述多个驱动芯片中的最后一个驱动芯片不同,
所述接收模块,具体用于:
通过所述第一信号线接收所述多个驱动芯片按照所述响应反馈顺序,从所述起始驱动芯片至所述最后一个驱动芯片依次发送的数据响应指令。
30.根据权利要求25至28任一所述的数据传输组件,其特征在于,所述数据请求指令还包括终止驱动芯片的身份标识,所述终止驱动芯片为所述多个驱动芯片中位于所述起始驱动芯片之后的驱动芯片,
所述接收模块,具体用于:
通过所述第一信号线接收所述多个驱动芯片按照所述响应反馈顺序,从所述起始驱动芯片至所述终止驱动芯片依次发送的数据响应指令。
31.根据权利要求29或30所述的数据传输组件,其特征在于,所述起始驱动芯片为所述多个驱动芯片按照所述响应反馈顺序排列得到的首个驱动芯片。
32.根据权利要求25所述的数据传输组件,其特征在于,所述多个驱动芯片的身份标识为具有顺序特征的字符,
所述响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
33.根据权利要求32所述的数据传输组件,其特征在于,所述多个驱动芯片的身份标识为不同的数字,
所述响应反馈顺序为按照身份标识从小到大排列的顺序。
34.根据权利要求26所述的数据传输组件,其特征在于,
所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续的至少2比特二进制的0;
所述数据位携带的目标数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续的至少2比特二进制的1。
35.根据权利要求25所述的数据传输组件,其特征在于,所述数据传输组件还包括:
处理模块,用于在通过所述第一信号线进行信号传输的过程中,在检测到所述第一信号线上的信号被拉低时,执行时钟校准操作。
36.一种数据传输组件,其特征在于,应用于第一驱动芯片,所述第一驱动芯片为多个驱动芯片中的任一驱动芯片,所述多个驱动芯片并联,且通过一第一信号线与控制器连接,所述多个驱动芯片按照预设的响应反馈顺序排序,所述数据传输组件包括:
第一检测模块,用于当接收到所述控制器通过所述第一信号线发送的数据请求指令时,检测所述数据请求指令中携带的起始驱动芯片的身份标识是否为所述第一驱动芯片的身份标识;
第一发送模块,用于在检测到所述起始驱动芯片的身份标识为所述第一驱动芯片的身份标识后,根据所述数据请求指令通过所述第一信号线向所述控制器和其余驱动芯片发送第一数据响应指令,所述第一数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
其中,所述第一数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
37.根据权利要求36所述的数据传输组件,其特征在于,所述第一信号线上传输的指令均包括依次排列的前导码、起始标识、数据位和结束标识;
其中,所述前导码用于指示接收端进行时钟和相位校准,所述起始标识用于指示数据传输开始,所述数据位用于携带目标数据,所述结束标识用于指示数据传输结束。
38.根据权利要求37所述的数据传输组件,其特征在于,
所述数据请求指令的数据位携带的目标数据包括:所述第一信号线的传输模式,所述起始驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,以及数据校验和;
每个所述数据响应指令的数据位携带的目标数据包括:所述第一信号线的传输模式,对应的驱动芯片的身份标识,所述多个驱动芯片上需要配置的寄存器的地址,对应的驱动芯片的数据,以及数据校验和。
39.根据权利要求36所述的数据传输组件,其特征在于,所述第一信号线上传输的相邻两个指令之间的时间间隔相等,且均为预设时长。
40.根据权利要求36至39任一所述的数据传输组件,其特征在于,所述起始驱动芯片与所述多个驱动芯片中的最后一个驱动芯片不同,所述数据传输组件还包括:
第二检测模块,用于当接收到另一驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述第一驱动芯片的前一个驱动芯片的身份标识;
第二发送模块,用于在检测到所述第二数据响应指令中携带的身份标识为所述前一个驱动芯片的身份标识后,通过所述第一信号线向所述控制器和其余驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
其中,所述第三数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
41.根据权利要求36至39任一所述的数据传输组件,其特征在于,所述数据请求指令还包括终止驱动芯片的身份标识,所述终止驱动芯片为所述多个驱动芯片中位于所述起始驱动芯片之后的驱动芯片,所述数据传输组件还包括:
记录模块,用于在检测到所述起始驱动芯片的身份标识不为所述第一驱动芯片的身份标识后,记录所述终止驱动芯片的身份标识;
第三检测模块,用于当接收到另一驱动芯片通过所述第一信号线发送的第二数据响应指令时,检测所述第二数据响应指令中携带的身份标识是否为所述第一驱动芯片的前一个驱动芯片的身份标识;
第四检测模块,用于在检测到所述第二数据响应指令中携带的身份标识为所述前一个驱动芯片的身份标识后,检测所述前一个驱动芯片的身份标识是否为所述终止驱动芯片的身份标识;
第三发送模块,用于当所述前一个驱动芯片的身份标识不为所述终止驱动芯片的身份标识时,通过所述第一信号线向所述控制器和其余驱动芯片发送第三数据响应指令,所述第三数据响应指令包括所述第一驱动芯片的身份标识和所述第一驱动芯片的数据;
处理模块,用于当所述前一个驱动芯片的身份标识为所述终止驱动芯片的身份标识时,结束动作;
其中,所述第三数据响应指令用于触发所述多个驱动芯片从所述第一驱动芯片之后的第一个驱动芯片开始按照所述响应反馈顺序依次发送数据响应指令,每个数据响应指令包括对应的驱动芯片的身份标识和对应的驱动芯片的数据。
42.根据权利要求40或41所述的数据传输组件,其特征在于,所述起始驱动芯片为所述多个驱动芯片按照所述响应反馈顺序排列得到的首个驱动芯片。
43.根据权利要求36所述的数据传输组件,其特征在于,所述多个驱动芯片的身份标识为具有顺序特征的字符,
所述响应反馈顺序为按照身份标识的顺序特征排序得到的顺序。
44.根据权利要求43所述的数据传输组件,其特征在于,所述多个驱动芯片的身份标识为不同的数字,
所述响应反馈顺序为按照身份标识从小到大排列的顺序。
45.根据权利要求37所述的数据传输组件,其特征在于,
所述前导码由连续的至少8比特二进制的0采用曼彻斯特编码得到;
所述起始标识包括连续的至少2比特二进制的0;
所述数据位携带的目标数据为采用曼彻斯特编码得到的数据;
所述结束标识包括连续的至少2比特二进制的1。
46.根据权利要求36所述的数据传输组件,其特征在于,所述数据传输组件还包括:
拉低模块,用于在通过所述第一信号线进行信号传输的过程中,当所述第一驱动芯片出现异常时,将所述第一信号线上的信号拉低,使得所述控制器根据拉低后的信号执行时钟校准操作。
47.一种显示装置,其特征在于,包括控制器和第一驱动芯片,
所述控制器包括权利要求25至35任一所述的数据传输组件;
所述第一驱动芯片包括权利要求36至46任一所述的数据传输组件。
48.一种数据传输组件,包括存储器,处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至11任一所述的数据传输方法。
49.一种数据传输组件,包括存储器,处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求12至22任一所述的数据传输方法。
50.一种计算机可读存储介质,所述存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时,实现权利要求1至11任一所述的数据传输方法。
51.一种计算机可读存储介质,所述存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时,实现权利要求12至22任一所述的数据传输方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810172079.4A CN110223643B (zh) | 2018-03-01 | 2018-03-01 | 数据传输方法、组件及系统、显示装置 |
PCT/CN2018/111104 WO2019165786A1 (zh) | 2018-03-01 | 2018-10-19 | 数据传输方法、装置及系统、显示装置 |
US16/487,484 US11393418B2 (en) | 2018-03-01 | 2018-10-19 | Method, device and system for data transmission, and display device |
EP18904495.1A EP3761297A4 (en) | 2018-03-01 | 2018-10-19 | Data transmission method, apparatus, and system, and display apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810172079.4A CN110223643B (zh) | 2018-03-01 | 2018-03-01 | 数据传输方法、组件及系统、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110223643A true CN110223643A (zh) | 2019-09-10 |
CN110223643B CN110223643B (zh) | 2022-02-11 |
Family
ID=67804809
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810172079.4A Active CN110223643B (zh) | 2018-03-01 | 2018-03-01 | 数据传输方法、组件及系统、显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11393418B2 (zh) |
EP (1) | EP3761297A4 (zh) |
CN (1) | CN110223643B (zh) |
WO (1) | WO2019165786A1 (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113556472A (zh) * | 2021-09-22 | 2021-10-26 | 上海豪承信息技术有限公司 | 图像补偿方法、装置、介质及前置摄像头 |
CN114822419A (zh) * | 2022-04-15 | 2022-07-29 | 南京英科迪微电子科技有限公司 | 基于液晶显示面板am模式的背光控制方法和装置 |
CN115291812A (zh) * | 2022-09-30 | 2022-11-04 | 北京紫光青藤微系统有限公司 | 一种通信芯片的数据存储方法及装置 |
CN116682339A (zh) * | 2023-03-21 | 2023-09-01 | 海信视像科技股份有限公司 | 数据通讯方法、显示装置及电子设备 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115223488B (zh) | 2022-05-30 | 2024-05-10 | 北京奕斯伟计算技术股份有限公司 | 数据传输方法、装置、时序控制器及存储介质 |
CN115248788A (zh) * | 2022-05-30 | 2022-10-28 | 北京奕斯伟计算技术股份有限公司 | 数据传输方法、装置、时序控制器及存储介质 |
Citations (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5005014A (en) * | 1989-05-22 | 1991-04-02 | Motorola, Inc. | System and method for optimally transmitting acknowledge back responses |
US20040227716A1 (en) * | 2003-05-16 | 2004-11-18 | Winbond Electronics Corporation | Liquid crystal display and method for operating the same |
KR20080003193A (ko) * | 2006-06-30 | 2008-01-07 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그의 구동 방법 |
TW201003616A (en) * | 2008-07-08 | 2010-01-16 | Chi Mei Optoelectronics Corp | Driving unit and display using the same |
CN101751890A (zh) * | 2008-12-15 | 2010-06-23 | 乐金显示有限公司 | 液晶显示器及其驱动方法 |
CN102568404A (zh) * | 2010-12-30 | 2012-07-11 | 联咏科技股份有限公司 | 时序控制器、源极及面板驱动装置、显示装置及驱动方法 |
CN102890919A (zh) * | 2011-07-20 | 2013-01-23 | 联咏科技股份有限公司 | 源极驱动器数组与其驱动方法及液晶驱动装置 |
CN102955679A (zh) * | 2011-08-24 | 2013-03-06 | 联咏科技股份有限公司 | 数据传输方法及其显示驱动系统 |
CN104700807A (zh) * | 2015-03-27 | 2015-06-10 | 友达光电股份有限公司 | 内嵌式时钟点对点传输架构的数据传输装置及其方法 |
CN104715706A (zh) * | 2013-12-11 | 2015-06-17 | 联咏科技股份有限公司 | 用于显示设备的传输方法 |
CN104867433A (zh) * | 2014-02-25 | 2015-08-26 | 三星显示有限公司 | 显示装置及其驱动方法 |
US20160078829A1 (en) * | 2014-09-11 | 2016-03-17 | Novatek Microelectronics Corp. | Driving Device and Display System thereof |
CN105575308A (zh) * | 2014-10-30 | 2016-05-11 | 三星电子株式会社 | 包括主机和面板驱动电路的显示设备 |
CN106469537A (zh) * | 2015-08-20 | 2017-03-01 | 硅工厂股份有限公司 | 显示装置 |
US20170069257A1 (en) * | 2015-09-07 | 2017-03-09 | Samsung Display Co., Ltd. | Display device and driving method thereof |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101481701B1 (ko) | 2008-08-22 | 2015-01-12 | 삼성디스플레이 주식회사 | 타이밍 제어장치 및 이를 갖는 표시장치 |
US9053673B2 (en) | 2011-03-23 | 2015-06-09 | Parade Technologies, Ltd. | Scalable intra-panel interface |
KR101995290B1 (ko) * | 2012-10-31 | 2019-07-03 | 엘지디스플레이 주식회사 | 표시장치와 그 구동 방법 |
KR102237026B1 (ko) * | 2014-11-05 | 2021-04-06 | 주식회사 실리콘웍스 | 디스플레이 장치 |
KR102297573B1 (ko) | 2014-12-24 | 2021-09-06 | 엘지디스플레이 주식회사 | 컨트롤러, 소스 드라이버 집적회로, 표시장치 및 그 신호전송방법 |
KR102429907B1 (ko) * | 2015-11-06 | 2022-08-05 | 삼성전자주식회사 | 소스 드라이버의 동작 방법, 디스플레이 구동 회로 및 디스플레이 구동 회로의 동작 방법 |
KR102522805B1 (ko) * | 2016-10-31 | 2023-04-20 | 엘지디스플레이 주식회사 | 표시 장치 |
-
2018
- 2018-03-01 CN CN201810172079.4A patent/CN110223643B/zh active Active
- 2018-10-19 EP EP18904495.1A patent/EP3761297A4/en active Pending
- 2018-10-19 WO PCT/CN2018/111104 patent/WO2019165786A1/zh unknown
- 2018-10-19 US US16/487,484 patent/US11393418B2/en active Active
Patent Citations (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5005014A (en) * | 1989-05-22 | 1991-04-02 | Motorola, Inc. | System and method for optimally transmitting acknowledge back responses |
US20040227716A1 (en) * | 2003-05-16 | 2004-11-18 | Winbond Electronics Corporation | Liquid crystal display and method for operating the same |
KR20080003193A (ko) * | 2006-06-30 | 2008-01-07 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그의 구동 방법 |
TW201003616A (en) * | 2008-07-08 | 2010-01-16 | Chi Mei Optoelectronics Corp | Driving unit and display using the same |
CN101751890A (zh) * | 2008-12-15 | 2010-06-23 | 乐金显示有限公司 | 液晶显示器及其驱动方法 |
CN102568404A (zh) * | 2010-12-30 | 2012-07-11 | 联咏科技股份有限公司 | 时序控制器、源极及面板驱动装置、显示装置及驱动方法 |
CN102890919A (zh) * | 2011-07-20 | 2013-01-23 | 联咏科技股份有限公司 | 源极驱动器数组与其驱动方法及液晶驱动装置 |
CN102955679A (zh) * | 2011-08-24 | 2013-03-06 | 联咏科技股份有限公司 | 数据传输方法及其显示驱动系统 |
CN104715706A (zh) * | 2013-12-11 | 2015-06-17 | 联咏科技股份有限公司 | 用于显示设备的传输方法 |
CN104867433A (zh) * | 2014-02-25 | 2015-08-26 | 三星显示有限公司 | 显示装置及其驱动方法 |
US20160078829A1 (en) * | 2014-09-11 | 2016-03-17 | Novatek Microelectronics Corp. | Driving Device and Display System thereof |
CN105575308A (zh) * | 2014-10-30 | 2016-05-11 | 三星电子株式会社 | 包括主机和面板驱动电路的显示设备 |
CN104700807A (zh) * | 2015-03-27 | 2015-06-10 | 友达光电股份有限公司 | 内嵌式时钟点对点传输架构的数据传输装置及其方法 |
CN106469537A (zh) * | 2015-08-20 | 2017-03-01 | 硅工厂股份有限公司 | 显示装置 |
US20170069257A1 (en) * | 2015-09-07 | 2017-03-09 | Samsung Display Co., Ltd. | Display device and driving method thereof |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113556472A (zh) * | 2021-09-22 | 2021-10-26 | 上海豪承信息技术有限公司 | 图像补偿方法、装置、介质及前置摄像头 |
CN114822419A (zh) * | 2022-04-15 | 2022-07-29 | 南京英科迪微电子科技有限公司 | 基于液晶显示面板am模式的背光控制方法和装置 |
CN115291812A (zh) * | 2022-09-30 | 2022-11-04 | 北京紫光青藤微系统有限公司 | 一种通信芯片的数据存储方法及装置 |
CN115291812B (zh) * | 2022-09-30 | 2023-01-13 | 北京紫光青藤微系统有限公司 | 一种通信芯片的数据存储方法及装置 |
CN116682339A (zh) * | 2023-03-21 | 2023-09-01 | 海信视像科技股份有限公司 | 数据通讯方法、显示装置及电子设备 |
CN116682339B (zh) * | 2023-03-21 | 2024-05-17 | 海信视像科技股份有限公司 | 数据通讯方法、显示装置及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
CN110223643B (zh) | 2022-02-11 |
WO2019165786A1 (zh) | 2019-09-06 |
EP3761297A1 (en) | 2021-01-06 |
EP3761297A4 (en) | 2021-12-29 |
US20210335291A1 (en) | 2021-10-28 |
US11393418B2 (en) | 2022-07-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110223643A (zh) | 数据传输方法、组件及系统、显示装置 | |
US20200348770A1 (en) | Stylus and controller | |
CN104385787B (zh) | 一种激光打标机的控制方法及激光打标机 | |
EP4398509A1 (en) | Ai technology-based channel state information feedback method and device | |
KR20140063831A (ko) | 데이터 송신 방법, 수신 방법 및 장치 | |
RU2006118349A (ru) | Интерфейс с высокой скоростью передачи данных | |
CN109036300B (zh) | 配置信息设置方法、组件及显示装置 | |
CN108694897B (zh) | 驱动控制方法、组件及显示装置 | |
CN108694898A (zh) | 驱动控制方法、组件及显示装置 | |
US20220043553A1 (en) | Signal driving method, signal driving apparatus, stylus and signal driving system | |
CN110223620B (zh) | 驱动控制方法、组件及显示装置 | |
CN106533621B (zh) | 基于简化的modbus协议的永磁同步电机实时监控的通讯方法 | |
CN104102169A (zh) | 纺织、机控设备及控制系统、控制及驱动装置、通讯方法 | |
CN105137842A (zh) | 一种舞台自适应匹配装置 | |
CN105323141B (zh) | 一种基于图像识别的信息传输方法、系统及移动终端 | |
KR100766031B1 (ko) | 동작 코드에 따라 동적으로 조절될 수 있는 데이터 필드를갖는 투와이어 인터페이스 | |
CN105357207B (zh) | 一种同步书写方法、移动终端、服务器及系统 | |
CN105354166B (zh) | 机器人及所适用的数据传输方法 | |
CN113064525B (zh) | 一种兼容不同协议主动笔的控制方法 | |
CN109872674A (zh) | 一种显示系统及驱动配置方法 | |
CN206317552U (zh) | 再生芯片 | |
CN205015660U (zh) | 一种舞台自适应匹配装置 | |
CN109855746B (zh) | 温度值传输装置及其方法 | |
CN208367918U (zh) | 一种高可靠性交通出行车辆诱导控制系统 | |
CN105527918B (zh) | 一种通过i/o端口实现两plc之间单向单线通信的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |