CN105530003A - 振荡器集成电路 - Google Patents
振荡器集成电路 Download PDFInfo
- Publication number
- CN105530003A CN105530003A CN201510629601.3A CN201510629601A CN105530003A CN 105530003 A CN105530003 A CN 105530003A CN 201510629601 A CN201510629601 A CN 201510629601A CN 105530003 A CN105530003 A CN 105530003A
- Authority
- CN
- China
- Prior art keywords
- metal oxide
- oxide semiconductor
- transistor
- semiconductor transistor
- oscillator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/03—Astable circuits
- H03K3/0315—Ring oscillators
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
Abstract
本发明提供一种振荡器集成电路,包含一第一振荡器级、奇数个中间震荡器级以及一最后振荡器级,且依序彼此串联。每一振荡器级中包含接收反向偏压的二极管装置与一晶体管,互相串联耦接并设置于电源和接地电压间。每一二极管装置有阳极和阴极,且每一晶体管有控制端,控制端用以控制从第一端流至第二端的电流。在每一振荡器级中,二极管的阳极于内部节点与晶体管的第一端耦接。在每一振荡器级中,晶体管的控制端耦接至前一振荡器级的内部节点。另外,第一振荡器级中晶体管的控制端耦接至最后振荡器级的内部节点。
Description
技术领域
本发明与电子电路有关,特别与用于控制器的振荡器集成电路有关,其中还与应用于超低功耗电池的控制器有关。
背景技术
(微)控制器电路中经常使用振荡器集成电路,此外,振荡器集成电路亦用以提供波宽调变(PWM)系统中的时脉信号和斜坡信号(或锯齿波信号),另外如切换模式电源供应器(SMPS)以及放大器电路中亦使用所述信号。
图1绘示系统100的简化方块图,其中控制器用以频繁进行电源开关操作。于本示例中,当(微)控制器电路110监控终端GPIO1的状态时,为电源关闭状态,且终端GPIO1连接至一个在预设温度跳脱的热动开关120。根据控制器核心执行的操作,发光二极管(LED)130用以指示热动开关120是否跳脱。当热动开关120跳脱时,逻辑电路开启控制器。如图1所示,GPIO1信号通过去除抖动(debounce)滤波器112来传送,以确保开关状态已完全转换状态来避免发光二极管130指示错误或浪费电力。去除抖动滤波器112耦接至一用于去除抖动计时器的振荡器114。去除抖动滤波器112不间断地监控一般用途输入输出(GPIO),且振荡器114于控制器电源关闭时仍不间断地执行。因此,为延长电池寿命,亟需超低功率的去除抖动滤波器以及振荡器。
部分现有振荡器集成电路使用环式振荡器(ringoscillator),其中包含电阻、电容、电感、石英(crystal)以及金属氧化物半导体晶体管(MOS)反相器级。此类环式振荡器通常使用精准外部参考电压和电流。另有部分现有振荡器集成电路使用电容充电电路,但亦依赖外部参考电路和控制电路。
发明内容
现有振荡器集成电路通常无法满足低功率电池操作的低功率要求,如上所述,现有振荡器集成电路通常需要外部参考电流或电压以及复杂的电路,且部分现有振荡器集成电路使用能带隙电路(Bandgapcircuit)来提供参考电压,而这类设计通常造成电路复杂化并需要消耗高功率。
于本发明的一些实施例中提供一种振荡器集成电路,振荡器集成电路中环型振荡器的各振荡器级均包含一接收反向偏压的二极管装置,二极管装置与一晶体管串联耦接。在使用PN结二极管和金属氧化物半导体晶体管的实施例中,振荡频率由二极管的反向漏电流值以及金属氧化物半导体晶体管的临界电压值与栅极电容值决定。本发明的振荡器集成电路架构简单且具高成本效益,且可通过上述的装置参数调整振荡频率。由于二极管具备低反向漏电流,所以振荡器有低功率消耗的好处。于一特定实施例中,振荡器是使用在去除抖动电路(Debouncecircuit)的计时器中。然而,此振荡器是适用于使用较低振荡频率的一般超低功率的应用。
于本发明的一些实施例中,振荡器集成电路包含受反向偏压的第一二极管装置以及第一金属氧化物半导体晶体管,两者串联耦接于电源和接地电压之间,第一二极管装置的阴极耦接至电源,第一二极管装置的阳极耦接至第一金属氧化物半导体晶体管的漏极,且第一金属氧化物半导体晶体管的源极耦接至接地电压。振荡器集成电路亦包含受反向偏压的第二二极管装置以及一第二金属氧化物半导体晶体管,两者串联耦接于电源和接地电压之间,第二二极管装置的阴极耦接至电源,第二二极管装置的阳极耦接至第二金属氧化物半导体晶体管的漏极,第二金属氧化物半导体晶体管的源极耦接至接地电压,且第二金属氧化物半导体晶体管的栅极耦接至第一金属氧化物半导体晶体管的漏极。振荡器集成电路亦包含受反向偏压的第三二极管装置以及第三金属氧化物半导体晶体管,两者串联耦接于电源和接地电压之间,第三二极管装置的阴极耦接至所述电源,第三二极管装置的阳极耦接至第三金属氧化物半导体晶体管的漏极,第三金属氧化物半导体晶体管的栅极耦接至第二金属氧化物半导体晶体管的漏极,第三金属氧化物半导体晶体管的源极耦接至接地电压,且第三金属氧化物半导体晶体管的漏极耦接至第一金属氧化物半导体晶体管的栅极。
于上述振荡器集成电路的一实施例中,振荡器用以提供振荡频率Fosc,振荡频率Fosc与所述二极管装置的漏电流值成正比,且与所述金属氧化物半导体晶体管的栅极电容值以及临界电压值成反比。于一些实施例中,第一二极管装置、第二二极管装置以及第三二极管装置为PN结二极管。
于另一实施例中,振荡器集成电路还包含输出缓冲电路,输出缓冲电路包含栅极耦接至第三金属氧化物半导体晶体管的漏极的第四金属氧化物半导体晶体管、栅极耦接至第一金属氧化物半导体晶体管的漏极的第五金属氧化物半导体晶体管以及组成电流镜的第六金属氧化物半导体晶体管与第七金属氧化物半导体晶体管。第六金属氧化物半导体晶体管耦接至第四金属氧化物半导体晶体管,且第七金属氧化物半导体晶体管耦接至第五金属氧化物半导体晶体管。于一实施例中,第四金属氧化物半导体晶体管和第五金属氧化物半导体晶体管为N型金属氧化物半导体晶体管,且第六金属氧化物半导体晶体管和第七金属氧化物半导体晶体管为P型金属氧化物半导体晶体管。
于一实施例中,振荡器集成电路还包含使能晶体管,使能晶体管的漏极耦接至第一金属氧化物半导体晶体管的栅极,使能晶体管的栅极系接收一使能信号。
根据发明的部分实施例,振荡器集成电路包含多个振荡器级,且包含一第一振荡器级、奇数个中间振荡器级,以及一最后振荡器级,且所述振荡器级依序串联。于不同的实施例中,中间振荡器级的数量可为任意奇数整数,例如1、3、5、7、9或依此类推。举例而言,于一特定实施例中,振荡器集成电路包含一中间振荡器级,且所有振荡器级的数量为三。各振荡器级包含受反向偏压的一二极管装置以及一晶体管,二极管装置与晶体管串联耦接于电源和接地电压之间,各二极管装置包含阳极与阴极,且各晶体管包含一控制端,用以控制自晶体管的第一端流至第二端的电流。于各振荡器级中,二极管的阳极与晶体管的第一端于一内部节点耦接,各振荡器级的晶体管的控制端与前一振荡器级的内部节点耦接,另外,第一振荡器级所包含晶体管的控制端耦接至最后振荡器级内的内部节点。
于一些实施例中,二极管装置为PN结二极管。于其他实施例中,其他有明确定义的反向漏电流的整流装置亦可被使用,例如肖特基(Schottky)二极管。于部分实施例中,晶体管可为金属氧化物半导体晶体管,例如N型金属氧化物半导体晶体管或P型金属氧化物半导体晶体管,且于这些实施例中,控制端为栅极端,用以控制自漏极端(第一端)流至源极端(第二端)的电流。于其他实施例中,晶体管可为双极性晶体管(Bipolartransistor),例如NPN型双极性晶体管或PNP型双极性晶体管,于这些实施例中,控制端为基极端,用以控制自射极端(第一端)流至集极端(第二端)的电流。
于一实施例中,振荡器集成电路用以提供振荡频率Fosc,振荡频率Fosc与所述二极管装置的漏电流Id的数值成正比,且与改变晶体管的状态所需的电荷量成反比。对一金属氧化物半导体晶体管而言,所述电荷量取决于晶体管的栅极电容与临界电压。对一双极性晶体管而言,所述电荷量取决于使基极-射极结形成顺向偏压所需的电荷量。
于一些实施例中,振荡器集成电路还包含输出缓冲电路,输出缓冲电路包含栅极耦接至最后振荡器级的内部节点的第一金属氧化物半导体晶体管以及栅极耦接至第一振荡器级的内部节点的第二金属氧化物半导体晶体管,振荡器集成电路亦包含组成电流镜的第三金属氧化物半导体晶体管与第四金属氧化物半导体晶体管,第三金属氧化物半导体晶体管耦接至第一金属氧化物半导体晶体管,且第四金属氧化物半导体晶体管耦接至第二金属氧化物半导体晶体管。于一些实施例中,振荡器集成电路还包含使能晶体管,使能晶体管的栅极接收使能信号,使能晶体管的第一端耦接至第一振荡器级所包含的晶体管的控制端。
为更加了解本揭示内容的技术特征与优点,请参照以下的图式与实施方式。
附图说明
为让本发明的上述和其他目的、特征、优点与实施例能更明显易懂,所附图式的说明如下:
图1绘示一系统简化方块图,系统中的控制器用以作频繁的电源开关操作;
图2绘示根据本发明的一实施例的PN结振荡器集成电路的电路示意图;
图3A至图3D绘示根据本发明的一实施例的振荡器集成电路的模拟波形的波形图;以及
图4绘示根据本发明的另一实施例的振荡器集成电路的电路示意图。
符号说明:
100系统
110控制器电路
112去除抖动滤波器
114振荡器
120热动开关
130发光二极管
200振荡器集成电路
220输出缓冲电路
230使能晶体管
202,204,206,224节点
310,320,330,340曲线
400振荡器集成电路
401第一振荡器级
402中间振荡器级
403最后振荡器级
420输出缓冲电路
421第一金属氧化物半导体晶体管
422第二金属氧化物半导体晶体管
423第三金属氧化物半导体晶体管
424第四金属氧化物半导体晶体管
430使能晶体管
具体实施方式
下文举实施例配合所附图式作详细说明,但所提供的实施例并非用以限制本发明所涵盖的范围,而结构操作的描述非用以限制其执行的顺序,任何由元件重新组合的结构,所产生具有均等功效的装置,皆为本发明所涵盖的范围。此外,为使便于理解,下述说明中相同元件将以相同的符号标示来说明。
图2绘示根据本发明的一实施例的PN结振荡器集成电路的电路示意图。如图2所示,振荡器集成电路200包含一接收反向偏压的第一二极管装置D1以及第一金属氧化物半导体晶体管M1,彼此串联耦接且设置于电源VDD以及接地电压VSS之间。第一二极管装置D1的阴极耦接至电源VDD,且第一二极管装置D1的阳极耦接至第一金属氧化物半导体晶体管M1的漏极,第一金属氧化物半导体晶体管M1的源极耦接至接地电压VSS。振荡器集成电路200也包含一接收反向偏压的第二二极管装置D2以及第二金属氧化物半导体晶体管M2,彼此串联耦接且设置于电源VDD以及接地电压VSS之间。第二二极管装置D2的阴极耦接至电源VDD,且第二二极管装置D2的阳极耦接至第二金属氧化物半导体晶体管M2的漏极,第二金属氧化物半导体晶体管M2的栅极耦接至第一金属氧化物半导体晶体管M1的漏极。另外,振荡器集成电路200也包含一接收反向偏压的第三二极管装置D3以及第三金属氧化物半导体晶体管M3,彼此串联耦接且设置于电源VDD以及接地电压VSS之间。第三二极管装置D3的阴极耦接至电源VDD,且第三二极管装置D3的阳极耦接至第三金属氧化物半导体晶体管M3的漏极,第三金属氧化物半导体晶体管M3的栅极耦接至第二金属氧化物半导体晶体管M2的漏极,此外第三金属氧化物半导体晶体管M3的漏极耦接至第一金属氧化物半导体晶体管M1的栅极,以完成环式振荡器组态(Configuration)。
如图2所示,二极管装置(第一二极管装置D1、第二二极管装置D2及第三二极管装置D3)以反向连接,仅二极管的反向漏电流可导通,故反向漏电流对金属氧化物半导体晶体管(第一金属氧化物半导体晶体管M1、第二金属氧化物半导体晶体管M2及第三金属氧化物半导体晶体管M3)的栅极充电。一般来说这些漏电流非常微弱,需以毫微安培(nanoampere)作为测量单位,因此不需高电阻即可提供高时间常数与低功率操作,以下将以应用场景说明振荡器集成电路200的操作。第一金属氧化物半导体晶体管M1为关闭时,第一二极管装置D1的反向漏电流对第二金属氧化物半导体晶体管M2的栅极充电,当第二金属氧化物半导体晶体管M2的栅极电压达到其临界电压Vth时,第二金属氧化物半导体晶体管M2被开启,因此,第二金属氧化物半导体晶体管M2的漏极电压被拉降至接地电压,并将位于环式振荡器中下一级的第三金属氧化物半导体晶体管M3关闭,此时第三金属氧化物半导体晶体管M3的漏极为高电压,且第三二极管装置D3的反向漏电流对第一金属氧化物半导体晶体管M1的栅极充电,形成重复的循环。
如上所述,在栅极电压升高到可改变漏极电压前,二极管的漏电流会对栅极电容充电,但因金属氧化物半导体晶体管的漏极亦有漏电流,于本发明的实施例中,二极管装置的漏电流设定为超过金属氧化物半导体晶体管的漏极漏电流(drainleakagecurrent)。在一些实施例中,第一二极管装置D1、第二二极管装置D2和第三二极管装置D3为PN结二极管。举例而言,在一具体的实施例中,PN结二极管使用PN井式结二极管(PNwelljunctiondiode)。
于图2中,振荡器集成电路200亦包含输出缓冲电路220,输出缓冲电路220包含栅极耦接至第三金属氧化物半导体晶体管M3的漏极的第四金属氧化物半导体晶体管M4、栅极耦接至第一金属氧化物半导体晶体管M1的漏极的第五金属氧化物半导体晶体管M5。此外,第六金属氧化物半导体晶体管M6与第七金属氧化物半导体晶体管M7组成电流镜。第六金属氧化物半导体晶体管M6耦接至第四金属氧化物半导体晶体管M4,且第七金属氧化物半导体晶体管M7耦接至第五金属氧化物半导体晶体管M5。如图2所示,第四金属氧化物半导体晶体管M4和第五金属氧化物半导体晶体管M5为N型金属氧化物半导体晶体管,而第六金属氧化物半导体晶体管M6和第七金属氧化物半导体晶体管M7为P型金属氧化物半导体晶体管。于一些实施例中,振荡器集成电路200还包含使能晶体管230(图式中标示为M0),使能晶体管M0的栅极用以接收一使能信号ENABLE,其漏极耦接至第一金属氧化物半导体晶体管M1的栅极。如图2所示,使能晶体管M0为N型金属氧化物半导体晶体管,当使能信号ENABLE为高电平时,使能晶体管M0被启动并下拉第一金属氧化物半导体晶体管M1的栅极电位,并使环式振荡器无法作用。另一方面,当使能信号ENABLE为低电平时,使能晶体管M0被关闭,使环式振荡器可作用。
如上所述,二极管漏电流Id对栅极电容Cgate充电的时间常数决定振荡器的频率,晶体管的栅极电压被充电至临界电压Vth所需时间的公式可表示如下:
因此环式振荡器的频率与T成反比。
Fos~Id/(Cgate×Vth),
因此,通过选择适当的二极管漏电流Id、栅极电容Cgate以及临界电压Vth,可调整环式振荡器的频率。举例而言,二极管漏电流Id可通过改变掺杂物浓度(dopantconcentration)及/或二极管的面积来调整,栅极电容Cgate可通过改变栅极面积及/或栅极介电质(Dieletric)的厚度来调整,临界电压可通过改变掺杂浓度调整。
图3A至图3D绘示根据本发明一实施例的振荡器集成电路200的模拟波形的波形图。如图3A至图3D所示,曲线310表示第一金属氧化物半导体晶体管M1漏极端的电压(即图2的节点202),曲线320表示第二金属氧化物半导体晶体管M2漏极端的电压(即图2的节点204),曲线330表示第三金属氧化物半导体晶体管M3漏极端的电压(即图2的节点206),另外,曲线340表示振荡器输出OSCOUT的电压(即图2的节点224)。
于本发明的实施例中,为保持反馈回路(feedbackloop)的振荡,回路增益(loopgain)需大于1,且相位差维持在180度。因此,振荡器级的总数需为奇数,且至少需三个振荡器级,然而,其数量亦可为5、7、9或更多。振荡器级的数量越高,延迟就越长,频率也越低,另外,增加振荡器级的数量亦会提高耗能。因此,在图2绘示的实施例中,根据频率与功率的取舍,将振荡器级的数量设定为三个。
于图2的实施例中,使用3个PN结二极管以及3个N型金属氧化物半导体晶体管,然而亦可使用其他装置。举例而言,亦可使用P型金属氧化物半导体晶体管取代N型金属氧化物半导体晶体管。现有的互补式金属氧化物半导体(CMOS)电路技术可用来修改或润饰图2实施例的设计。根据不同的实施例,修改和润饰包含反转信号的极性、反转电源端点和接地电压以及改变装置连接方式,以上所举仅为示例,并非用以限定本揭示内容。另外,在一些实施例中亦可使用双极性晶体管。然而,双极性晶体管需要较大的基极电流以进行操作,振荡器需要受反向偏压的二极管提供足够的漏电流,因此会造成振荡器有较大的装置面积且消耗较高总功率。
图4绘示根据本发明的另一实施例的振荡器集成电路的电路示意图。如图4所示,振荡器集成电路400有多个振荡器级,包括依序串连的第一振荡器级401、奇数个中间振荡器级402以及最后振荡器级403。根据不同实施例,中间振荡器级的数量可为任意奇数整数,如1、3、5、7、9或依此类推。各个振荡器级包含晶体管M和接收反向偏压的二极管装置D,晶体管M和二极管装置D于内部节点N串联耦接,且设置于电源和接地电压间。每一二极管装置D包含阳极和阴极,且每一晶体管M包含控制端,控制端用以控制从晶体管第一端流向第二端的电流。于每一振荡器级中,二极管装置D的阳极与晶体管M的第一端于内部节点N耦接,每一振荡器级中的晶体管M的控制端与前一振荡器级的内部节点N耦接。而且第一振荡器级401中晶体管M的控制端与最后振荡器级403的内部节点N耦接。
于图2的实施例中,二极管装置为PN结二极管。于其他实施例中,具有明确定义的反向漏电流的其他种类整流装置亦可被使用,例如肖特基(Schottky)二极管。于一些实施例中,晶体管M可如图2所示的金属氧化物半导体晶体管,金属氧化物半导体晶体管可为N型或P型金属氧化物半导体晶体管,于这些实施例中,控制端为栅极端,用以控制从源极端流至漏极端的电流,亦即从第一端流至第二端的电流。于使用N型金属氧化物半导体晶体管作为晶体管的实施例中,二极管装置的阳极于内部节点耦接至晶体管的漏极。于使用P型金属氧化物半导体晶体管作为晶体管的实施例中,二极管装置的阴极于内部节点耦接至晶体管的漏极。在替代的实施例中,晶体管可为双极性晶体管,如NPN型或PNP型双极性晶体管,于此些实施例中,控制端为基极端,用以控制从射极端流至集极端的电流,亦即从第一端流至第二端的电流。于使用NPN型双极性晶体管作为晶体管的实施例中,二极管装置的阳极于内部节点耦接至晶体管的集极。于使用PNP型双极性晶体管作为晶体管的实施例中,二极管装置的阴极于内部节点耦接至晶体管的集极。
于一实施例中,振荡器集成电路用以提供振荡频率Fosc,振荡频率Fosc与所述二极管装置的漏电流Id的数值成正比,且与改变晶体管的状态所需的电荷量成反比。对一金属氧化物半导体晶体管而言,所述电荷量取决于晶体管的栅极电容与临界电压。对一双极性晶体管而言,所述电荷量取决于使基极-射极结形成顺向偏压所需的电荷量。
如图4所示,振荡器集成电路400亦包含输出缓冲电路420,输出缓冲电路420包含第一金属氧化物半导体晶体管421,其栅极耦接至最后振荡器级403的内部节点N,也包含第二金属氧化物半导体晶体管422,其栅极耦接至第一振荡器级401的内部节点N。输出缓冲电路420还包含组成电流镜的第三金属氧化物半导体晶体管423与第四金属氧化物半导体晶体管424,第三金属氧化物半导体晶体管423耦接至第一金属氧化物半导体晶体管421,且第四金属氧化物半导体晶体管424耦接至第二金属氧化物半导体晶体管422。于一些实施例中,振荡器集成电路400还包含使能晶体管430(图式中标为M0),使能晶体管430的栅极用以接收使能信号,使能晶体管430的第一端耦接至第一振荡器级401所包含的晶体管M的控制端。
虽然本发明已以实施方式揭露如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视所附的权利要求所界定的为准。
Claims (19)
1.一种振荡器集成电路,其特征在于,包含:
一第一二极管装置,接收反向偏压,与一第一金属氧化物半导体晶体管串联耦接后置于一电源和一接地电压之间,所述第一二极管装置的一阴极耦接至所述电源,所述第一二极管装置的一阳极耦接至所述第一金属氧化物半导体晶体管的一漏极,且所述第一金属氧化物半导体晶体管的一源极耦接至所述接地电压;
一第二二极管装置,接收反向偏压,与一第二金属氧化物半导体晶体管串联耦接后置于所述电源和所述接地电压之间,所述第二二极管装置的一阴极耦接至所述电源,所述第二二极管装置的一阳极耦接至所述第二金属氧化物半导体晶体管的一漏极,所述第二金属氧化物半导体晶体管的一源极耦接至所述接地电压,且所述第二金属氧化物半导体晶体管的一栅极耦接至所述第一金属氧化物半导体晶体管的所述漏极;以及
一第三二极管装置,接收反向偏压,与一第三金属氧化物半导体晶体管串联耦接后置于所述电源和所述接地电压之间,所述第三二极管装置的一阴极耦接至所述电源,所述第三二极管装置的一阳极耦接至所述第三金属氧化物半导体晶体管的一漏极,所述第三金属氧化物半导体晶体管的一栅极耦接至所述第二金属氧化物半导体晶体管的所述漏极,所述第三金属氧化物半导体晶体管的一源极耦接至所述接地电压,且所述第三金属氧化物半导体晶体管的所述漏极耦接至所述第一金属氧化物半导体晶体管的一栅极。
2.如权利要求1所述的振荡器集成电路,其特征在于,所述振荡器集成电路用以提供一振荡频率,所述振荡频率与所述第一二极管装置、所述第二二极管装置及所述第三二极管装置的一漏电流值成正比,且与第一金属氧化物半导体晶体管、第二金属氧化物半导体晶体管及所述第三金属氧化物半导体晶体管的栅极电容值以及临界电压值成反比。
3.如权利要求1所述的振荡器集成电路,其特征在于,所述第一二极管装置、所述第二二极管装置以及所述第三二极管装置为PN结二极管。
4.如权利要求1所述的振荡器集成电路,其特征在于,所述振荡器集成电路还包含一输出缓冲电路,包含:
一第四金属氧化物半导体晶体管,所述第四金属氧化物半导体晶体管的一栅极耦接至所述第三金属氧化物半导体晶体管的所述漏极;
一第五金属氧化物半导体晶体管,所述第五金属氧化物半导体晶体管的一栅极耦接至所述第一金属氧化物半导体晶体管的所述漏极;以及
一第六金属氧化物半导体晶体管与一第七金属氧化物半导体晶体管,组成一电流镜,所述第六金属氧化物半导体晶体管耦接至所述第四金属氧化物半导体晶体管,且所述第七金属氧化物半导体晶体管耦接至所述第五金属氧化物半导体晶体管。
5.如权利要求4所述的振荡器集成电路,其特征在于,所述第四金属氧化物半导体晶体管和所述第五金属氧化物半导体晶体管为N型金属氧化物半导体晶体管,且所述第六金属氧化物半导体晶体管和所述第七金属氧化物半导体晶体管为P型金属氧化物半导体晶体管。
6.如权利要求1所述的振荡器集成电路,其特征在于,所述振荡器集成电路还包含一使能晶体管,所述使能晶体管的一漏极耦接至所述第一金属氧化物半导体晶体管的所述栅极,所述使能晶体管的一栅极接收一使能信号。
7.一种振荡器集成电路,其特征在于,包含:
多个振荡器级,包含一第一振荡器级,奇数个中间振荡器级,以及一最后振荡器级,且所述振荡器级依序串联;
所述振荡器级中每一个包含接收反向偏压的一二极管装置,所述二极管装置与一晶体管串联耦接后置于一电源和一接地电压之间,其中:
所述二极管装置包含一阳极与一阴极,且所述晶体管包含一控制端,用以控制自所述晶体管的一第一端流至一第二端的电流;
于所述振荡器级的每一级内,所述二极管与所述晶体管于一内部节点耦接;
于所述振荡器级的每一级内,所述晶体管的所述控制端与前一振荡器级内的所述内部节点耦接;以及
所述第一振荡器级所包含的所述晶体管的所述控制端耦接至所述最后振荡器级内的所述内部节点。
8.如权利要求7所述的振荡器集成电路,其特征在于,所述振荡器集成电路用以提供一振荡频率,所述振荡频率与所述二极管装置的一漏电流值成正比,且与改变所述晶体管的状态所需的电荷量成反比。
9.如权利要求7所述的振荡器集成电路,其特征在于,所述振荡器集成电路包含一中间振荡器级以及总共三个振荡器级。
10.如权利要求7所述的振荡器集成电路,其特征在于,所述二极管装置为PN结二极管。
11.如权利要求7所述的振荡器集成电路,其特征在于,所述二极管装置为肖特基二极管。
12.如权利要求7所述的振荡器集成电路,其特征在于,所述晶体管为金属氧化物半导体晶体管,且所述晶体管中每一个包含一栅极端,用以控制自所述晶体管的一源极端流至一漏极端的电流。
13.如权利要求12所述的振荡器集成电路,其特征在于,所述晶体管为N型金属氧化物半导体晶体管,且所述振荡器级中每一级所包含的所述二极管的所述阳极于所述内部节点耦接至所述晶体管的所述漏极。
14.如权利要求12所述的振荡器集成电路,其特征在于,所述晶体管为P型金属氧化物半导体晶体管,且所述振荡器级中每一级所包含的所述二极管的所述阴极于所述内部节点耦接至所述晶体管的所述漏极。
15.如权利要求7所述的振荡器集成电路,其特征在于,所述晶体管为双极性晶体管,且所述晶体管中每一个包含一基极端,用以控制自所述晶体管的一射极端流至一集极端的电流。
16.如权利要求15所述的振荡器集成电路,其特征在于,所述晶体管为NPN型双极性晶体管,且所述振荡器级中每一级所包含的所述二极管的所述阳极于所述内部节点耦接至所述晶体管的所述集极。
17.如权利要求15所述的振荡器集成电路,其特征在于,所述晶体管为PNP型双极性晶体管,且所述振荡器级中每一级所包含的所述二极管的所述阴极于所述内部节点耦接至所述晶体管的所述集极。
18.如权利要求7所述的振荡器集成电路,其特征在于,所述振荡器集成电路还包含一输出缓冲电路,包含:
一第一金属氧化物半导体晶体管,所述第一金属氧化物半导体晶体管的一栅极耦接至所述最后振荡器级的所述内部节点;
一第二金属氧化物半导体晶体管,所述第二金属氧化物半导体晶体管的一栅极耦接至所述第一振荡器级的所述内部节点;
一第三金属氧化物半导体晶体管与一第四金属氧化物半导体晶体管,组成一电流镜,所述第三金属氧化物半导体晶体管耦接至所述第一金属氧化物半导体晶体管,且所述第四金属氧化物半导体晶体管耦接至所述第二金属氧化物半导体晶体管。
19.如权利要求7所述的振荡器集成电路,其特征在于,所述振荡器集成电路还包含一使能晶体管,所述使能晶体管的一栅极接收一使能信号,所述使能晶体管的一第一端耦接至所述第一振荡器级所包含的所述晶体管的所述控制端。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/517,775 US9362897B2 (en) | 2014-10-17 | 2014-10-17 | Method and apparatus for an integrated PN-junction oscillator |
US14/517,775 | 2014-10-17 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105530003A true CN105530003A (zh) | 2016-04-27 |
CN105530003B CN105530003B (zh) | 2018-09-07 |
Family
ID=55749858
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510629601.3A Active CN105530003B (zh) | 2014-10-17 | 2015-09-29 | 振荡器集成电路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9362897B2 (zh) |
KR (1) | KR101695567B1 (zh) |
CN (1) | CN105530003B (zh) |
TW (1) | TWI559674B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10996261B2 (en) * | 2018-08-07 | 2021-05-04 | Qualcomm Incorporated | Sensor for gate leakage detection |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1256556A (zh) * | 1998-12-03 | 2000-06-14 | 株式会社日立制作所 | 电压驱动开关元件的栅极驱动电路 |
US20090167445A1 (en) * | 2007-12-31 | 2009-07-02 | Milos Podmanik | Ring oscillators for nmos and pmos source to drain leakage and gate leakage |
CN102075184A (zh) * | 2009-11-03 | 2011-05-25 | Arm有限公司 | 运行参数监控电路和方法 |
CN103163444A (zh) * | 2011-11-28 | 2013-06-19 | 索尼公司 | 振荡电路和测试电路 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4337511A1 (de) * | 1993-11-03 | 1995-05-04 | Siemens Ag | Inverterstufe |
KR0169596B1 (ko) * | 1994-07-18 | 1999-02-01 | 김주용 | 메모리 소자의 셀프 리프레쉬 주기변환 장치 |
JP3412937B2 (ja) * | 1994-12-28 | 2003-06-03 | 三菱電機エンジニアリング株式会社 | リングオシレータの電流制御回路 |
US7078937B2 (en) * | 2003-12-17 | 2006-07-18 | 3M Innovative Properties Company | Logic circuitry powered by partially rectified ac waveform |
GB0708324D0 (en) * | 2007-04-30 | 2007-06-06 | Univ Catholique Louvain | Ultra-low-power circuit |
US7642872B2 (en) * | 2007-05-24 | 2010-01-05 | Atmel Corporation | Low cost and low variation oscillator |
KR101668503B1 (ko) * | 2008-11-26 | 2016-10-28 | 씬 필름 일렉트로닉스 에이에스에이 | 박막 트랜지스터에 기반한 회로에 대한 랜덤 지연 생성 |
-
2014
- 2014-10-17 US US14/517,775 patent/US9362897B2/en active Active
-
2015
- 2015-09-04 TW TW104129352A patent/TWI559674B/zh active
- 2015-09-29 CN CN201510629601.3A patent/CN105530003B/zh active Active
- 2015-09-30 KR KR1020150137684A patent/KR101695567B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1256556A (zh) * | 1998-12-03 | 2000-06-14 | 株式会社日立制作所 | 电压驱动开关元件的栅极驱动电路 |
US20090167445A1 (en) * | 2007-12-31 | 2009-07-02 | Milos Podmanik | Ring oscillators for nmos and pmos source to drain leakage and gate leakage |
CN102075184A (zh) * | 2009-11-03 | 2011-05-25 | Arm有限公司 | 运行参数监控电路和方法 |
CN103163444A (zh) * | 2011-11-28 | 2013-06-19 | 索尼公司 | 振荡电路和测试电路 |
Also Published As
Publication number | Publication date |
---|---|
US9362897B2 (en) | 2016-06-07 |
TWI559674B (zh) | 2016-11-21 |
US20160112005A1 (en) | 2016-04-21 |
TW201616802A (zh) | 2016-05-01 |
KR20160045576A (ko) | 2016-04-27 |
CN105530003B (zh) | 2018-09-07 |
KR101695567B1 (ko) | 2017-01-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105429612B (zh) | 集成电路与自偏压电阻电容振荡器和斜坡产生器电路 | |
CN104796171B (zh) | 一种应用于soi cmos射频开关的控制电路 | |
CN104124921B (zh) | 基于电流模比较器的低压低功耗cmos张弛振荡器及方法 | |
Stanzione et al. | A high voltage self-biased integrated DC-DC buck converter with fully analog MPPT algorithm for electrostatic energy harvesters | |
Paidimarri et al. | A wide dynamic range buck converter with sub-nW quiescent power | |
CN108958344A (zh) | 基体偏压产生电路 | |
CN104242874A (zh) | 弛张振荡器 | |
CN109672331B (zh) | 具有振荡结构的能量收集电路 | |
CN103580604A (zh) | 环形振荡器以及反相器电路 | |
CN105322786A (zh) | 直流-直流转换器 | |
KR20070009703A (ko) | 전압 조정을 수행하는 회로 | |
CN209844567U (zh) | 线性充电系统及恒流恒压控制电路 | |
CN203933395U (zh) | 低功耗直流-直流转换器 | |
CN203933396U (zh) | 直流-直流转换器 | |
US20230387105A1 (en) | Device with a High Efficiency Voltage Multiplier | |
CN105530003A (zh) | 振荡器集成电路 | |
CN104113331A (zh) | 一种应用于电子标签中的新型环形振荡器 | |
CN103199488A (zh) | 无需独立基准源的欠压保护电路 | |
CN111614347B (zh) | 一种低温漂延时电路 | |
Baek et al. | Switched inductor capacitor buck converter with> 85% power efficiency in 100uA-to-300mA loads using a bang-bang zero-current detector | |
CN108900081A (zh) | 一种控制负压输出的电路 | |
CN114640324A (zh) | 一种低功耗周期脉冲产生电路 | |
CN105281567A (zh) | 低功耗直流-直流转换器 | |
Kilani et al. | Switched capacitor dc-dc converter for ultra-low power applications | |
Dokic et al. | Low power CMOS sub-threshold circuits |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |