CN105427781B - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN105427781B CN105427781B CN201510586801.5A CN201510586801A CN105427781B CN 105427781 B CN105427781 B CN 105427781B CN 201510586801 A CN201510586801 A CN 201510586801A CN 105427781 B CN105427781 B CN 105427781B
- Authority
- CN
- China
- Prior art keywords
- data
- sub
- switch
- output channel
- pixel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0224—Details of interlacing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/023—Power management, e.g. power saving using energy recovery or conservation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
提供了一种显示装置。该显示装置包括:像素阵列,其具有基于数据线和栅极线的交叉结构以矩阵的形式布置的多个像素;数据驱动器,其具有多个输出通道并且配置为输出数据电压;复用器,其配置为响应于第一控制信号和第二控制信号而将从数据驱动器输出的数据电压分配至数据线;以及栅极驱动器,其配置为以非顺次的方式输出与数据电压同步的栅极脉冲。第一控制信号和第二控制信号反相,并且第一控制信号和第二控制信号的开关周期为一个水平时段或两个水平时段。
Description
本申请要求于2014年9月17日提交的韩国专利申请第10-2014-0123382号的权益,出于所有目的,该申请的全部内容通过引用合并到本文中,就像完全在本文中被阐述一样。
技术领域
本公开内容涉及显示装置,更特别地涉及其中每个像素分为红色子像素、绿色子像素、蓝色子像素和白色子像素的显示装置。
背景技术
近来,开发了各种平板显示器,例如液晶显示器(LCD)、等离子显示板(PDP)、有机发光二极管(OLED)显示器和电泳显示器(EPD)。液晶显示器通过基于数据电压对施加于液晶分子的电场进行控制来显示图像。有源矩阵液晶显示器在每个像素中包括薄膜晶体管(TFT)。
液晶显示器包括:液晶显示面板;背光单元,其使光照射到液晶显示面板上;源极驱动器集成电路(IC),其用于向液晶显示面板的数据线提供数据电压;栅极驱动器IC,其用于向液晶显示面板的栅极线(或者扫描线)提供栅极脉冲(或者扫描脉冲);控制电路,其用于控制源极驱动器IC和栅极驱动器IC;光源驱动电路,其用于对背光单元的光源进行驱动。
正在开发使白色(W)子像素添加至包括红色(R)子像素、绿色(G)子像素和蓝色(B)子像素的每个像素的液晶显示器。如下文所述,其中每个像素分为R子像素、G子像素、B子像素和W子像素的这样的显示装置被称为RGBW型显示装置。W子像素提高了每个像素的亮度并且降低了背光单元的亮度,从而减小了液晶显示器的功耗。
复用器(MUX)可以安装在源极驱动器IC与液晶显示面板的数据线之间,从而减小显示装置的成本。复用器按时间划分从源极驱动器IC输出的数据电压并且将按时间划分的数据电压分配至数据线,从而减小源极驱动器IC的输出通道的数目。然而,当生成高开关频率以及在显示面板上显示单一颜色时,复用器的功耗增大。在本文所公开的发明中,所述单一颜色可以是红色、绿色和蓝色中的任一种颜色。
发明内容
因此,本发明涉及一种基本上消除由于相关技术的限制和缺点而引起的问题中的一个或更多个问题的显示装置。
本发明的目的是提供一种能够减小用于驱动显示面板所需的源极驱动器集成电路(IC)的数目的显示装置。
本发明的另一目的是提供一种能够减小功耗的显示装置。
将在下面的描述中对本发明的另外的特征和优点进行阐述,并且根据所述描述,所述另外的特征和优点在某种程度上将是明显的,或者可以通过对本发明进行实践来获知所述另外的特征和优点。本发明的目标和其他优点将通过在书面的描述、权利要求以及附图中特别指出的结构来实现和达到。
为了实现这些及其他优点并且根据本发明的目的,一种显示装置包括:像素阵列,其包括基于数据线和栅极线的交叉结构以矩阵形式布置的像素;数据驱动器,其配置为通过输出通道来输出数据电压;复用器,其配置为响应于第一控制信号和第二控制信号而将从数据驱动器输出的数据电压分配至数据线;以及栅极驱动器,其配置为以非顺次的方式输出与数据电压同步的栅极脉冲。
第一控制信号和第二控制信号彼此反相,并且第一控制信号和第二控制信号的开关周期为一个水平时段或两个水平时段。
提供至像素阵列的数据电压的数据开关周期为N个水平时段,其中,N为4与8之间的正整数。
另一方面,存在一种显示装置,所述显示装置包括:像素阵列,其包括基于数据线和栅极线的交叉结构以矩阵形式布置的像素;数据驱动器,其配置为通过输出通道向数据线输出数据电压;以及栅极驱动器,其配置为以非顺次的方式输出与数据电压同步的栅极脉冲。
要理解的是,前面的一般描述和下面的详细描述二者均为示例性和说明性的并且旨在提供对所要求保护的发明的进一步的说明。
附图说明
本申请包括附图以用于提供对本发明的进一步的理解并且附图被合并在该说明书中并且构成该说明书的一部分,附图示出本发明的实施方案并且连同描述一起用于说明本发明的原理。在附图中:
图1为示出根据本发明一个示例性实施方案的显示装置的框图;
图2为示出根据本发明第一实施方案的复用器和像素阵列的电路图;
图3A和图3B为示出图2所示的复用器的开关周期及其数据的开关周期的波形图;
图4为示出根据本发明第二实施方案的复用器和像素阵列的电路图;
图5A和图5B为示出图4所示的复用器的开关周期及其数据的开关周期的波形图;
图6A和图6B为将图4所示的复用器的开关周期和数据的开关周期与比较例的复用器的开关周期和数据的开关周期进行比较的图;
图7为示出根据本发明第三实施方案的复用器和像素阵列的电路图;
图8A和图8B为示出图7所示的复用器的开关周期及其数据的开关周期的波形图;
图9为示出根据本发明第四实施方案的复用器和像素阵列的电路图;
图10A和图10B为示出图9所示的复用器的开关周期及其数据的开关周期的波形图;
图11为示出根据本发明第五实施方案的像素阵列的电路图;
图12为示出向图11所示的像素阵列提供的数据电压和栅极脉冲的波形图;
图13为示出根据本发明第六实施方案的像素阵列的电路图;
图14为示出向图13所示的像素阵列提供的数据电压和栅极脉冲的波形图。
具体实施方式
将要理解的是,虽然术语第一和第二等在本文中可以用于描述各种元件,但是这些元件不应被这些术语所限制。这些术语仅用于将一个元件与另一元件相区分。例如,在不偏离本发明的范围的情况下,可以将第一元件称为第二元件,以及类似地,可以将第二元件称为第一元件。
将要理解的是,当一个元件被称为“与另一元件相连”时,其可以与其他元件直接相连或者也可以存在介于中间的元件。与此相比,当一个元件被称为“与另一元件直接相连”时,则不存在介于中间的元件。
本文所使用的术语仅是为了描述特别的实施方案的目的而非旨在限制本发明,并且如本文所使用的,除非上下文另外清楚地指出,否则单数形式“一个”和“该”意在还包括复数形式。
根据本发明一个示例性实施方案的显示装置可以实现为能够表现彩色的平板显示器,例如液晶显示器(LCD)、等离子显示板(PDP)和有机发光二极管(OLED)显示器。在下面的描述中,将使用液晶显示器作为平板显示器的实例来对本发明的示例性实施方案进行描述。也可以使用其他平板显示器。例如,根据本发明的示例性实施方案的红色子像素、绿色子像素、蓝色子像素和白色子像素的布置可以被应用于OLED显示器。
现在将详细参考本发明的实施方案,在附图中示出了本发明的实施方案的实例。只要有可能,贯穿附图使用相同的附图标记来指代相同或相似部分。如果确定已知技术会误导本发明的实施方案,则将省去对该已知技术的详细描述。
参照图1,根据本发明一个示例性实施方案的显示装置包括:显示面板100,其包括像素阵列;以及显示面板驱动电路,其用于使输入图像的数据写在显示面板100上。用于使光均匀地照射在显示面板100上的背光单元可以设置在显示面板100的下方。
显示面板100包括定位为彼此相对的上基板和下基板,其中上基板与下基板之间插入有液晶层。显示面板100的像素阵列包括基于数据线S1至Sm和栅极线G1至Gn的交叉结构以矩阵形式布置的像素。显示面板100的下基板包括:数据线S1至Sm、栅极线G1至Gn、薄膜晶体管(TFT)、连接至TFT的像素电极1、以及连接至像素电极1的存储电容器Cst。
像素阵列的每个像素可以分为其中各自具有不同颜色的两个子像素或各自具有不同颜色的四个子像素。例如,如果将波形瓦绘制算法(pentile rendering algorithm)应用于像素阵列,则每个像素可以包括两个子像素。因而,第一像素可以包括红色子像素和绿色子像素,以及第二像素可以包括蓝色子像素和白色子像素。在下面的描述中,红色子像素被称为“R子像素”,绿色子像素被称为“G子像素”,蓝色子像素被称为“B子像素”,以及白色子像素被称为“W子像素”。当每个像素分为四个子像素时,每个像素包括R子像素、G子像素、B子像素和W子像素。
由于栅极脉冲的非顺次供给而使向像素阵列的像素提供的数据电压的数据开关周期变长至N个水平时段,其中,N为4与8之间的正整数。数据开关周期为其中提供两个颜色的数据电压的时段。因为数据开关周期变长,所以由源极驱动器集成电路(IC)消耗的电流的量减少,因而使功耗减小。
每个子像素使用由下述电压差驱动的液晶分子来调节光的透射量,所述电压差是通过TFT充电至数据电压的像素电极1与提供有公共电压Vcom的公共电极2之间的电压差。
在显示面板100的下基板上形成的TFT可以实现为非晶硅(a-Si)TFT、LTPS(低温多晶硅)TFT和氧化物TFT等。TFT分别连接至子像素的像素电极1。
彩色滤波阵列形成在显示面板100的上基板上并且包括黑色矩阵和彩色滤光片。在例如扭曲向列(TN)模式和垂直取向(VA)模式的垂直电场驱动方式下,公共电极2可以形成在上基板上。在例如面内切换(IPS)模式和边缘场切换(FFS)模式的水平电场驱动方式下,公共电极2可以连同像素电极1一起形成在下基板上。偏振板分别附接至显示面板100的上基板和下基板。用于设定液晶体的预倾角的取向层分别形成在显示面板100的上基板和下基板上。
根据本发明的示例性实施方案的显示装置可以实现为包括透射式液晶显示器、透反式液晶显示器和反射式液晶显示器的任意类型的液晶显示器。透射式液晶显示器和透反式液晶显示器需要背光单元。背光单元可以实现为直下式背光单元或边缘式背光单元。
显示面板驱动电路将输入图像的数据写在像素上。写在像素上的数据包括R数据、G数据、B数据和W数据。显示面板驱动电路包括数据驱动器102、栅极驱动器104和时序控制器106。在数据驱动器102与数据线S1至Sm之间可以设置有复用器(MUX)103。
数据驱动器102包括多个源极驱动器IC。源极驱动器IC的输出通道可以连接至像素阵列的数据线S1至Sm或者可以通过复用器103连接至数据线S1至Sm。源极驱动器IC从时序控制器106接收输入图像的数字视频数据。传送至源极驱动器IC的数字视频数据包括R数据、G数据、B数据和W数据。源极驱动器IC在时序控制器106的控制下将输入图像的RGBW数字视频数据转换成正伽玛补偿电压和负伽玛补偿电压并且输出正数据电压和负数据电压。源极驱动器IC的数据电压被提供至数据线S1至Sm。
每个源极驱动器IC在时序控制器106的控制下使要提供至像素的数据电压的极性反转并且将经反转的数据电压输出至数据线S1至Sm。源极驱动器IC可以保持在一个帧周期期间向数据线S1至Sm提供的数据电压的极性,然后可以使在每个帧中的数据电压的极性反转。例如,在第一帧周期期间将通过第一数据线提供的数据电压的极性保持在第一极性,然后在第二帧周期期间将其反转成第二极性。因而,在一个帧周期期间数据电压保持在同一极性。在第一帧周期期间将通过第二数据线提供的数据电压的极性保持在第二极性,然后在第二帧周期期间将其反转成第一极性。即,在一个帧周期期间数据电压保持在同一极性。如上所述,因为数据电压的极性在一个帧周期期间不变,所以源极驱动器IC的功耗以及由源极驱动器IC生成的热的量减小。通过同一数据线从源极驱动器IC输出的数据电压具有相同的极性。然而,像素阵列中水平相邻的子像素具有相反的极性。
复用器103在时序控制器106的控制下将从源极驱动器IC输入的数据电压时分提供至数据线S1至Sm。在使用1对2复用器时,复用器103对通过源极驱动器IC的一个输出通道输入的数据电压按时间进行划分并且将按时间划分的数据电压提供至两条数据线。因而,通过1对2复用器将对于驱动显示面板100所需的源极驱动器IC的数目减小至一半。复用器103可以嵌入在源极驱动器IC中。
栅极驱动器104在时序控制器106的控制下向栅极线G1至Gn提供栅极脉冲。栅极脉冲并非按照所命名的次序被顺序地提供至栅极线G1、G2、G3、G4、Gn-1和Gn,而是被非顺次地提供至栅极线。这是为了通过连续布置同一颜色的四个或更多个数据来减小向像素阵列提供的数据电压的数据开关周期。
时序控制器106将从主机系统110接收的输入图像的RGB数据转换成RGBW数据并且将RGBW数据传送至数据驱动器102。用于在时序控制器106与数据驱动器102的源极驱动器IC之间传送数据的接口可以使用小型低电压差分信号(LVDS)接口或者嵌入式面板接口(EPI)。
时序控制器106从主机系统110接收与输入图像的数据同步的时序信号。时序信号包括垂直同步信号Vsync、水平同步信号Hsync、数据使能信号DE和主时钟DCLK。时序控制器106基于与输入图像的像素数据一起接收的时序信号Vsync、Hsync、DE和DCLK来控制数据驱动器102、栅极驱动器104和复用器103的操作时序。时序控制器106将用于控制像素阵列的极性的控制信号传送至数据驱动器102的源极驱动器IC中的每一者。小型LVDS接口用于通过单独的控制线来传送极性控制信号。EPI是下述接口技术,所述接口技术将极性控制信息编码至控制数据包并且将极性控制信息传送至数据驱动器102的源极驱动器IC中的每一者,其中,所述控制数据包在数据恢复(CDR)和时钟的时钟训练模式(clock trainingpattern)与RGBW数据包之间进行传送。
时序控制器106可以使用白色增益计算算法将输入图像的RGB数据转换成RGBW数据。白色增益计算算法可以使用任意已知算法。主机系统110可以实现为电视系统、机顶盒、导航系统、DVD播放器、蓝光播放器、个人计算机(PC)、家庭影院系统和电话系统中的之一。
图2为示出根据本发明第一示例性实施方案的复用器和像素阵列的电路图。图3A和图3B为示出图2所示的复用器的开关周期和数据的开关周期的波形图。如图2所示,“OUT1”至“OUT6”为源极驱动器IC的输出通道。“Amp(-)”为连接至源极驱动器IC的输出通道OUT1至OUT6的缓冲放大器并且向复用器103提供负数据电压。“Amp(+)”为连接至源极驱动器IC的输出通道OUT1至OUT6的缓冲放大器并且向复用器103提供正数据电压。
参照图2至图3B,复用器103(MUX)包括多个开关T1至T4。控制信号M1和M2被提供至开关T1至T4的栅极。开关T1至T4的漏极连接至源极驱动器IC的输出通道OUT1至OUT6,并且开关T1至T4的源极连接至数据线S1至S12。
复用器103响应于来自时序控制器106(图1的时序控制器106)的第一控制信号M1和第二控制信号M2而按时间划分从源极驱动器IC输出的数据电压并且将按时间划分的数据电压分配至数据线S1至S12。第一控制信号M1和第二控制信号M2以彼此反相的方式生成。即,第二控制信号M2的相位与第一控制信号M1的相位相比多延迟了180°。第二控制信号M2可以通过以下方法生成:所述方法为使用反相器使第一控制信号M1反相的方法。第一控制信号M1和第二控制信号M2的开关周期为一个水平时段1H。一个水平时段1H为将数据施加于设置在像素阵列的一条水平线上的像素所需的时间。
第一开关T1连接在第一输出通道OUT1与第一数据线S1之间并且响应于第一控制信号M1而将数据电压从第一输出通道OUT1提供至第一数据线S1。第二开关T2连接在第一输出通道OUT1与第三数据线S3之间并且响应于第二控制信号M2而将数据电压从第一输出通道OUT1提供至第三数据线S3。第一开关T1和第二开关T2交替导通。
第三开关T3连接在第二输出通道OUT2与第二数据线S2之间并且响应于第一控制信号M1而将数据电压从第二输出通道OUT2提供至第二数据线S2。第四开关T4连接在第二输出通道OUT2与第四数据线S4之间并且响应于第二控制信号M2而将数据电压从第二输出通道OUT2提供至第四数据线S4。第三开关T3和第四开关T4交替导通。
第二开关T2和第三开关T3与第二数据线S2和第三数据线S3交叉相连。为此,将第二开关T2和第三开关T3连接至第二数据线S2和第三数据线S3的连接线20(图2的连接线20)以在其间插入有绝缘层的方式彼此交叉。
在像素阵列的奇数编号的水平线L1和L3上,子像素的颜色从左边起按照W、R、G和B的次序进行布置。在像素阵列的偶数编号的水平线L2和L4上,子像素的颜色从左边起按照G、B、W和R的次序进行布置。在第一垂直线C1上,子像素的颜色从上侧起按照W、G、W和G的次序进行布置。在第二垂直线C2上,子像素的颜色从上侧起按照R、B、R和B的次序进行布置。在第三垂直线C3上,子像素的颜色从上侧起按照G、W、G和W的次序进行布置。在第四垂直线C4上,子像素的颜色从上侧起按照B、R、B和R的次序进行布置。第一垂直线C1至第四垂直线C4的像素结构和颜色布置与第五垂直线C5至第八垂直线C8的像素结构和颜色布置基本上相同。在第一垂直线C1至第四垂直线C4上的子像素的极性与在第五垂直线C5至第八垂直线C8上的子像素的极性相反。
在第一水平线L1上,第一子像素-W连接至第二栅极线G2和第一数据线S1,并且响应于来自第二栅极线G2的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+R连接至第二栅极线G2和第二数据线S2,并且响应于来自第二栅极线G2的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-G连接至第一栅极线G1和第三数据线S3,并且响应于来自第一栅极线G1的栅极脉冲而从第三数据线S3接收数据电压。第四子像素+B连接至第一栅极线G1和第四数据线S4,并且响应于来自第一栅极线G1的栅极脉冲而从第四数据线S4接收数据电压。
在第二水平线L2上,第一子像素-G连接至第三栅极线G3和第一数据线S1,并且响应于来自第三栅极线G3的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+B连接至第三栅极线G3和第二数据线S2,并且响应于来自第三栅极线G3的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-W连接至第二栅极线G2和第三数据线S3,并且响应于来自第二栅极线G2的栅极脉冲而从第三数据线S3接收数据电压。第四子像素+R连接至第二栅极线G2和第四数据线S4,并且响应于来自第二栅极线G2的栅极脉冲而从第四数据线S4接收数据电压。
如图3A和图3B所示,当栅极脉冲与第一控制信号M1和第二控制信号M2同步并且按照G1、G3、G2和G4的次序被提供至第一栅极线G1至第四栅极线G4时,第一颜色的数据电压在两个水平时段期间被相继提供至四个子像素,然后第二颜色的数据电压在接下来的两个水平时段期间被相继提供至其他四个子像素。在图2和图3A中,(1)到(8)以及箭头指示数据电压至子像素的充电次序,其中,子像素按照栅极脉冲的施加次序而被控制。因而,数据的开关周期为四个水平时段4H。
图4为示出根据本发明的第二示例性实施方案的复用器和像素阵列的电路图。图5A和图5B为示出图4所示复用器的开关周期和数据的开关周期的波形图。
参照图4至图5B,复用器103(MUX)响应于来自时序控制器106的第一控制信号M1和第二控制信号M2而按时间划分从源极驱动器IC输出的数据电压并且将按时间划分的数据电压分配至数据线S1至S12。第一控制信号M1和第二控制信号M2可以以彼此反相的方式生成。第一控制信号M1和第二控制信号M2的开关周期为两个水平时段2H。
第一开关T1连接在第一输出通道OUT1与第一数据线S1之间并且响应于第一控制信号M1而将数据电压从第一输出通道OUT1提供至第一数据线S1。第二开关T2连接在第一输出通道OUT1与第三数据线S3之间并且响应于第二控制信号M2而将数据电压从第一输出通道OUT1提供至第三数据线S3。第一开关T1和第二开关T2交替导通。
第三开关T3连接在第二输出通道OUT2与第二数据线S2之间并且响应于第一控制信号M1而将数据电压从第二输出通道OUT2提供至第二数据线S2。第四开关T4连接在第二输出通道OUT2与第四数据线S4之间并且响应于第二控制信号M2而将数据电压从第二输出通道OUT2提供至第四数据线S4。第三开关T3和第四开关T4交替导通。
第二开关T2和第三开关T3与第二数据线S2和第三数据线S3交叉相连。为此,将第二开关T2和第三开关T3连接至第二数据线S2和第三数据线S3的连接线20(图4的连接线20)以在其间插入有绝缘层的方式彼此交叉。
在像素阵列的奇数编号的水平线L1和L3上,子像素的颜色从左边起按照W、R、G和B的次序进行布置。在像素阵列的偶数编号的水平线L2和L4上,子像素的颜色从左边起按照G、B、W和R的次序进行布置。在第一垂直线C1上,子像素的颜色从上侧起按照W、G、W和G的次序进行布置。在第二垂直线C2上,子像素的颜色从上侧起按照R、B、R和B的次序进行布置。在第三垂直线C3上,子像素的颜色从上侧起按照G、W、G和W的次序进行布置。在第四垂直线C4上,子像素的颜色从上侧起按照B、R、B和R的次序进行布置。第一垂直线C1至第四垂直线C4的像素结构和颜色布置与第五垂直线C5至第八垂直线C8的像素结构和颜色布置基本上相同。在第一垂直线C1至第四垂直线C4上的子像素的极性与在第五垂直线C5至第八垂直线C8上的子像素的极性相反。
在第一水平线L1上,第一子像素-W连接至第二栅极线G2和第一数据线S1,并且响应于来自第二栅极线G2的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+R连接至第二栅极线G2和第二数据线S2,并且响应于来自第二栅极线G2的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-G连接至第一栅极线G1和第三数据线S3,并且响应于来自第一栅极线G1的栅极脉冲而从第三数据线S3接收数据电压。第四子像素+B连接至第一栅极线G1和第四数据线S4,并且响应于来自第一栅极线G1的栅极脉冲而从第四数据线S4接收数据电压。
在第二水平线L2上,第一子像素-G连接至第三栅极线G3和第一数据线S1,并且响应于来自第三栅极线G3的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+B连接至第三栅极线G3和第二数据线S2,并且响应于来自第三栅极线G3的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-W连接至第二栅极线G2和第三数据线S3,并且响应于来自第二栅极线G2的栅极脉冲而从第三数据线S3接收数据电压。第四子像素+R连接至第二栅极线G2和第四数据线S4,并且响应于来自第二栅极线G2的栅极脉冲而从第四数据线S4接收数据电压。
如图5A和图5B所示,当栅极脉冲与第一控制信号M1和第二控制信号M2同步并且按照G1、G3、G2和G4的次序被提供至第一栅极线G1至第四栅极线G4时,第一颜色的数据电压在两个水平时段期间被相继提供至四个子像素,然后第二颜色的数据电压在接下来的两个水平时段期间被相继提供至其他四个子像素。在图4和图5A中,(1)到(8)指示数据电压至子像素的充电次序,其中,子像素按照栅极脉冲的施加次序而被控制。因而,数据的开关周期为四个水平时段4H。
图6A和图6B为将图4所示的复用器(MUX)的开关周期和数据的开关周期与比较例的复用器的开关周期和数据的开关周期进行比较的图。更具体地,图6A示出了比较例,其中,当在像素阵列上显示单一颜色时复用器103的MUX开关周期为一个水平时段并且数据的开关周期为两个水平时段。图6B示出根据本发明的第二实施方案的复用器的开关周期和数据的开关周期。在图6B中,复用器103的MUX开关周期为两个水平时段,以及数据的开关周期为四个水平时段。在图6B中,在像素阵列上显示了与比较例相同的单一颜色的图案。根据本发明的实施方案的复用器103的MUX开关周期和数据的开关周期是比较例的复用器103的开关周期和数据的开关周期的两倍。因而,与比较例相比,本发明的示例性实施方案可以将数据驱动器102的开关操作的数目和复用器103的开关操作的数目减小至约50%,从而大幅地减小了功耗。
图7为示出根据本发明第三示例性实施方案的复用器和像素阵列的电路图。图8A和图8B为示出图7所示的复用器的开关周期和数据的开关周期的波形图。
参照图7至图8B,复用器103(MUX)响应于来自时序控制器106的第一控制信号M1和第二控制信号M2而按时间划分从源极驱动器IC输出的数据电压并且将按时间划分的数据电压分配至数据线S1至S12。第一控制信号M1和第二控制信号M2可以以彼此反相的方式生成。第一控制信号M1和第二控制信号M2的开关周期为一个水平时段1H。
第一开关T1连接在第一输出通道OUT1与第一数据线S1之间并且响应于第一控制信号M1而将数据电压从第一输出通道OUT1提供至第一数据线S1。第二开关T2连接在第一输出通道OUT1与第三数据线S3之间并且响应于第二控制信号M2而将数据电压从第一输出通道OUT1提供至第三数据线S3。第一开关T1和第二开关T2交替导通。
第三开关T3连接在第二输出通道OUT2与第二数据线S2之间并且响应于第一控制信号M1而将数据电压从第二输出通道OUT2提供至第二数据线S2。第四开关T4连接在第二输出通道OUT2与第四数据线S4之间并且响应于第二控制信号M2而将数据电压从第二输出通道OUT2提供至第四数据线S4。第三开关T3和第四开关T4交替导通。
第二开关T2和第三开关T3与第二数据线S2和第三数据线S3交叉相连。为此,将第二开关T2和第三开关T3连接至第二数据线S2和第三数据线S3的连接线20以在其间插入有绝缘层的方式彼此交叉。
在像素阵列的奇数编号的水平线L1和L3上,子像素的颜色从左边起按照W、R、G和B的次序进行布置。在像素阵列的偶数编号的水平线L2和L4上,子像素的颜色从左边起按照G、B、W和R的次序进行布置。在第一垂直线C1上,子像素的颜色从上侧起按照W、G、W和G的次序进行布置。在第二垂直线C2上,子像素的颜色从上侧起按照R、B、R和B的次序进行布置。在第三垂直线C3上,子像素的颜色从上侧起按照G、W、G和W的次序进行布置。在第四垂直线C4上,子像素的颜色从上侧起按照B、R、B和R的次序进行布置。第一垂直线C1至第四垂直线C4的像素结构和颜色布置与第五垂直线C5至第八垂直线C8的像素结构和颜色布置基本上相同。在第一垂直线C1至第四垂直线C4上的子像素的极性与在第五垂直线C5至第八垂直线C8上的子像素的极性相反。
在第一水平线L1上,第一子像素-W连接至第二栅极线G2和第一数据线S1,并且响应于来自第二栅极线G2的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+R连接至第二栅极线G2和第二数据线S2,并且响应于来自第二栅极线G2的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-G连接至第一栅极线G1和第三数据线S3,并且响应于来自第一栅极线G1的栅极脉冲而从第三数据线S3接收数据电压。第四子像素+B连接至第一栅极线G1和第四数据线S4,并且响应于来自第一栅极线G1的栅极脉冲而从第四数据线S4接收数据电压。
在第二水平线L2上,第一子像素-G连接至第三栅极线G3和第一数据线S1,并且响应于来自第三栅极线G3的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+B连接至第三栅极线G3和第二数据线S2,并且响应于来自第三栅极线G3的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-W连接至第二栅极线G2和第三数据线S3,并且响应于来自第二栅极线G2的栅极脉冲而从第三数据线S3接收数据电压。第四子像素+R连接至第二栅极线G2和第四数据线S4,并且响应于来自第二栅极线G2的栅极脉冲而从第四数据线S4接收数据电压。
如图8A和图8B所示,在栅极脉冲与第一控制信号M1和第二控制信号M2同步并且按照G1、G3、G5、G2、G4和G6的次序被提供至第一栅极线G1至第六栅极线G6时,第一颜色的数据电压在三个水平时段期间被相继提供至六个子像素,然后第二颜色的数据电压在接下来的三个水平时段期间被相继提供至其他六个子像素。在图7和图8A中,(1)至(9)指示数据电压至子像素的充电次序,其中,子像素按照栅极脉冲的施加次序而被控制。因而,数据的开关周期为六个水平时段6H。
图9为示出根据本发明第四示例性实施方案的复用器和像素阵列的电路图。图10A和图10B为示出图9所示的复用器的开关周期和数据的开关周期的波形图。
参照图9至图10B,复用器103(MUX)响应于来自时序控制器106的第一控制信号M1和第二控制信号M2而按时间划分从源极驱动器IC输出的数据电压并且将按时间划分的数据电压分配至数据线S1至S12。第一控制信号M1和第二控制信号M2可以以彼此反相的方式生成。第一控制信号M1和第二控制信号M2的开关周期为一个水平时段1H。
第一开关T1连接在第一输出通道OUT1与第一数据线S1之间并且响应于第一控制信号M1而将数据电压从第一输出通道OUT1提供至第一数据线S1。第二开关T2连接在第一输出通道OUT1与第三数据线S3之间并且响应于第二控制信号M2而将数据电压从第一输出通道OUT1提供至第三数据线S3。第一开关T1和第二开关T2交替导通。
第三开关T3连接在第二输出通道OUT2与第二数据线S2之间并且响应于第一控制信号M1而将数据电压从第二输出通道OUT2提供至第二数据线S2。第四开关T4连接在第二输出通道OUT2与第四数据线S4之间并且响应于第二控制信号M2而将数据电压从第二输出通道OUT2提供至第四数据线S4。第三开关T3和第四开关T4交替导通。
第二开关T2和第三开关T3与第二数据线S2和第三数据线S3交叉相连。为此,将第二开关T2和第三开关T3连接至第二数据线S2和第三数据线S3的连接线20(图9的连接线20)以在其间插入有绝缘层的方式彼此交叉。
在像素阵列的奇数编号的水平线L1、L3和L5上,子像素的颜色从左边起按照W、R、G和B的次序进行布置。在像素阵列的偶数编号的水平线L2、L4和L6上,子像素的颜色从左边起按照G、B、W和R的次序进行布置。在第一垂直线C1上,子像素的颜色从上侧起按照W、G、W和G的次序进行布置。在第二垂直线C2上,子像素的颜色从上侧起按照R、B、R和B的次序进行布置。在第三垂直线C3上,子像素的颜色从上侧起按照G、W、G和W的次序进行布置。在第四垂直线C4上,子像素的颜色从上侧起按照B、R、B和R的次序进行布置。第一垂直线C1至第四垂直线C4的像素结构和颜色布置与第五垂直线C5至第八垂直线C8的像素结构和颜色布置基本上相同。在第一垂直线C1至第四垂直线C4上的子像素的极性与在第五垂直线C5至第八垂直线C8上的子像素的极性相反。
在第一水平线L1上,第一子像素-W连接至第二栅极线G2和第一数据线S1,并且响应于来自第二栅极线G2的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+R连接至第二栅极线G2和第二数据线S2,并且响应于来自第二栅极线G2的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-G连接至第一栅极线G1和第三数据线S3,并且响应于来自第一栅极线G1的栅极脉冲而从第三数据线S3接收数据电压。第四子像素+B连接至第一栅极线G1和第四数据线S4,并且响应于来自第一栅极线G1的栅极脉冲而从第四数据线S4接收数据电压。
在第二水平线L2上,第一子像素-G连接至第三栅极线G3和第一数据线S1,并且响应于来自第三栅极线G3的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+B连接至第三栅极线G3和第二数据线S2,并且响应于来自第三栅极线G3的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-W连接至第二栅极线G2和第三数据线S3,并且响应于来自第二栅极线G2的栅极脉冲从第三数据线S3接收数据电压。第四子像素+R连接至第二栅极线G2和第四数据线S4,并且响应于来自第二栅极线G2的栅极脉冲而从第四数据线S4接收数据电压。
如图10A和图10B所示,在栅极脉冲与第一控制信号M1和第二控制信号M2同步并且按照G1、G3、G5、G2、G4、G6、G7和G9的次序被提供至第一栅极线G1至第七栅极线G7以及第九栅极线G9时,第一颜色的数据电压在四个水平时段期间被相继提供至八个子像素,然后第二颜色的数据电压在接下来的四个水平时段期间被相继提供至其他八个子像素。栅极脉冲按照G11、G8、G10、G12、G13、G15和G17的次序被提供至第八栅极线G8以及在第九栅极线G9之后的栅极线。在图9和图10A中,(1)至(13)指示数据电压至子像素的充电次序,其中,子像素按照栅极脉冲的施加次序而被控制。因而,数据的开关周期为八个水平时段8H。
在图11所示的DRD(双速率驱动(double rate driving))型像素阵列中,因为沿水平轴(即x轴)彼此相邻的两个子像素彼此共享一条数据线,所以在没有复用器的情况下减小了源极驱动器IC的数目。换言之,即使当DRD型像素阵列在没有复用器的情况下连接至源极驱动器IC时,也可以减少源极驱动器IC的数目。
图11为示出根据本发明第五示例性实施方案的像素阵列的电路图。图12为示出向图11所示的像素阵列提供的数据电压和栅极脉冲的波形图。
参照图11和图12,源极驱动器IC在没有复用器的情况下连接至数据线S1至S6。源极驱动器IC可以保持在一个帧周期期间施加于数据线的数据电压的极性,然后可以使每个帧中的数据电压的极性反转。例如,在第一帧周期期间将通过第一数据线提供的数据电压的极性保持在第一极性,然后在第二帧周期期间将其反转成第二极性。因而,在一个帧周期期间数据电压保持在同一极性。在第一帧周期期间将通过第二数据线提供的数据电压的极性保持在第二极性,然后在第二帧周期期间将其反转成第一极性。即,在一个帧周期期间数据电压保持在同一极性。
在水平线L1至L4中的每条水平线上,第一子像素和第三子像素连接至第一数据线S1并且彼此共享第一数据线S1。第一子像素和第三子像素被相继充电至通过第一数据线S1提供的数据电压。第二子像素和第四子像素连接至第二数据线S2并且彼此共享第二数据线S2。第二子像素和第四子像素被相继充电至通过第二数据线S2提供的数据电压。因而,图11所示的像素阵列具有以下结构:在所述结构中,以在其间插入有一个子像素的方式彼此水平相邻的两个子像素彼此共享一条数据线。结果,一条水平线上的数据线的数目可以小于设置一条水平线上的子像素的数目。垂直公用线CL可以沿其中未设置有数据线的空间进行设置。公用电压Vcom可以通过垂直公用线CL提供至子像素中的所有子像素。
在像素阵列的奇数编号的水平线L1和L3上,子像素的颜色从左边起按照W、R、G和B的次序进行布置。在像素阵列的偶数编号的水平线L2和L4上,子像素的颜色从左边起按照G、B、W和R的次序进行布置。在第一垂直线C1上,子像素的颜色从上侧起按照W、G、W和G的次序进行布置。在第二垂直线C2上,子像素的颜色从上侧起按照R、B、R和B的次序进行布置。在第三垂直线C3上,子像素的颜色从上侧起按照G、W、G和W的次序进行布置。在第四垂直线C4上,子像素的颜色从上侧起按照B、R、B和R的次序进行布置。第一垂直线C1至第四垂直线C4的像素结构和颜色布置与第五垂直线C5至第八垂直线C8的像素结构和颜色布置基本上相同。在第一垂直线C1至第四垂直线C4上的子像素的极性与在第五垂直线C5至第八垂直线C8上的子像素的极性相反。
在第一水平线L1上,第一子像素-W连接至第二栅极线G2和第一数据线S1,并且响应于来自第二栅极线G2的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+R连接至第二栅极线G2和第二数据线S2,并且响应于来自第二栅极线G2的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-G连接至第一栅极线G1和第一数据线S1,并且响应于来自第一栅极线G1的栅极脉冲而从第一数据线S1接收数据电压。第四子像素+B连接至第一栅极线G1和第二数据线S2,并且响应于来自第一栅极线G1的栅极脉冲而从第二数据线S2接收数据电压。第二子像素+R被定位在第一子像素-W与第三子像素-G之间。第三子像素-G被定位在第二子像素+R与第四子像素+B之间。
在第二水平线L2上,第一子像素-G连接至第三栅极线G3和第一数据线S1,并且响应于来自第三栅极线G3的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+B连接至第三栅极线G3和第二数据线S2,并且响应于来自第三栅极线G3的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-W连接至第四栅极线G4和第一数据线S1,并且响应于来自第四栅极线G4的栅极脉冲而从第一数据线S1接收数据电压。第四子像素+R连接至第四栅极线G4和第二数据线S2,并且响应于来自第四栅极线G4的栅极脉冲而从第二数据线S2接收数据电压。第二子像素+B被定位在第一子像素-G与第三子像素-W之间。第三子像素-W被定位在第二子像素+B与第四子像素+R之间。
如图12所示,当栅极脉冲按照G1、G3、G5、G7、G2、G4、G6和G8的次序被提供至第一栅极线G1到第八栅极线G8时,第一颜色的数据电压在两个水平时段期间被相继提供至四个子像素,然后第二颜色的数据电压在接下来的两个水平时段期间被相继提供至其他四个子像素。在图11和图12中,(1)到(8)指示数据电压至子像素的充电次序,其中,子像素按照栅极脉冲的施加次序而被控制。因而,数据的开关周期为四个水平时段4H。
在图13所示的像素阵列中,两条数据线连接至源极驱动器IC的一个输出通道,因而在没有复用器的情况下减少了源极驱动器IC的数目。
图13为示出根据本发明第六示例性实施方案的像素阵列的电路图。图14为示出向图13所示的像素阵列提供的数据电压和栅极脉冲的波形图。
参照图13至图14,源极驱动器IC在没有复用器的情况下连接至数据线S1至S12。源极驱动器IC可以保持在一个帧周期期间施加于数据线的数据电压的极性,然后可以使每个帧中的数据电压的极性反转。例如,在第一帧周期期间将通过第一数据线提供的数据电压的极性保持在第一极性,然后在第二帧周期期间将其反转成第二极性。因而,数据电压在一个帧周期期间保持在同一极性。在第一帧周期期间将通过第二数据线提供的数据电压的极性保持在第二极性,然后在第二帧周期期间将其反转成第一极性。即,数据电压在一个帧周期期间保持在同一极性。
源极驱动器IC的第一输出通道OUT1连接至像素阵列的第一数据线S1和第三数据线S3。源极驱动器IC的第二输出通道OUT2连接至像素阵列的第二数据线S2和第四数据线S4。因而,在没有复用器的情况下,源极驱动器IC的输出通道的数目与设置在水平线上的子像素的数目相比可以减少。
在像素阵列的奇数编号的水平线L1和L3上,子像素的颜色从左边起按照W、R、G和B的次序进行布置。在像素阵列的偶数编号的水平线L2和L4上,子像素的颜色从左边起按照G、B、W和R的次序进行布置。在第一垂直线C1上,子像素的颜色从上侧起按照W、G、W和G的次序进行布置。在第二垂直线C2上,子像素的颜色从上侧起按照R、B、R和B的次序进行布置。在第三垂直线C3上,子像素的颜色从上侧起按照G、W、G和W的次序进行布置。在第四垂直线C4上,子像素的颜色从上侧起按照B、R、B和R的次序进行布置。第一垂直线C1至第四垂直线C4的像素结构和颜色布置与第五垂直线C5至第八垂直线C8的像素结构和颜色布置基本上相同。在第一垂直线C1至第四垂直线C4上的子像素的极性与在第五垂直线C5至第八垂直线C8上的子像素的极性相反。
在第一水平线L1上,第一子像素-W连接至第二栅极线G2和第一数据线S1,并且响应于来自第二栅极线G2的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+R连接至第二栅极线G2和第二数据线S2,并且响应于来自第二栅极线G2的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-G连接至第一栅极线G1和第三数据线S3,并且响应于来自第一栅极线G1的栅极脉冲而从第三数据线S3接收数据电压。第四子像素+B连接至第一栅极线G1和第四数据线S4,并且响应于来自第一栅极线G1的栅极脉冲而从第四数据线S4接收数据电压。
在第二水平线L2上,第一子像素-G连接至第三栅极线G3和第一数据线S1,并且响应于来自第三栅极线G3的栅极脉冲而从第一数据线S1接收数据电压。第二子像素+B连接至第三栅极线G3和第二数据线S2,并且响应于来自第三栅极线G3的栅极脉冲而从第二数据线S2接收数据电压。第三子像素-W连接至第四栅极线G4和第三数据线S3,并且响应于来自第四栅极线G4的栅极脉冲而从第三数据线S3接收数据电压。第四子像素+R连接至第四栅极线G4和第四数据线S4,并且响应于来自第四栅极线G4的栅极脉冲而从第四数据线S4接收数据电压。
如图14所示,当栅极脉冲按照G1、G3、G5、G7、G2、G4、G6和G8的次序被提供至第一栅极线G1到第八栅极线G8时,第一颜色的数据电压在两个水平时段期间被相继提供至四个子像素,然后第二颜色的数据电压在接下来的两个水平时段期间被相继提供至其他四个子像素。在图13和图14中,(1)到(8)指示数据电压至子像素的充电次序,其中,子像素按照栅极脉冲的施加次序而被控制。因而,数据的开关周期为四个水平时段4H。
如上所述,根据本发明示例性实施方案的显示装置将复用器连接至数据驱动器的源极驱动器IC,使得两个子像素彼此共享一条数据线或者使得两条数据线彼此共享源极驱动器IC的一个输出通道,从而减小源极驱动器IC的数目。此外,本发明的示例性实施方案延长了复用器的开关周期或者延长了数据的开关周期,从而减小了功耗。
前述实施方案和优点仅为示例性的并且不应被视为限制本公开内容。本教示可以容易地应用于其他类型的装置。该描述意图为说明性的,而非意图限制权利要求的范围。许多替选方案、修改和变化对于本领域技术人员而言将是明显的。本文所述示例性实施方案的特征、结构、方法和其他特性可以用各种方式进行组合以获得另外的和/或替选的示例性实施方案。
对于本领域技术人员而言将明显的是:在不偏离本发明的精神和范围的情况下,可以在本发明的液晶显示器中进行各种修改和变化。因而,其意在指如果本发明的修改和变化落入所附权利要求及其等价物的范围内,则本发明涵盖所述修改和变化。
Claims (8)
1.一种显示装置,包括:
像素阵列,所述像素阵列包括基于数据线和栅极线的交叉结构以矩阵的形式布置的多个子像素,所述子像素至少包括第一颜色的子像素和第二颜色的子像素;
数据驱动器,所述数据驱动器包括用于分别输出数据电压的多个输出通道;
复用器,所述复用器连接在所述像素阵列和所述数据驱动器之间,并且配置为响应于来自控制器的第一控制信号和第二控制信号而将从所述数据驱动器分别输出的所述数据电压分配至所述数据线;以及
栅极驱动器,所述栅极驱动器连接至所述像素阵列,并且配置为以非顺次的方式向所述栅极线输出与所述数据电压同步的栅极脉冲;
其中所述第一控制信号和所述第二控制信号彼此反相,并且所述第一控制信号和所述第二控制信号的开关周期为一个水平时段或两个水平时段,
其中向所述像素阵列提供的所述数据电压的数据开关周期为N个水平时段,其中N为4与8之间的正整数,
其中所述数据驱动器配置为经由所述输出通道之一向所述第一颜色的N个子像素相继提供对应于所述第一颜色的数据电压,一个水平时段为将数据施加于设置在所述像素阵列的一条水平线上的子像素所需的时间。
2.根据权利要求1所述的显示装置,其中所述复用器包括:
第一开关,所述第一开关连接在第一数据线与所述数据驱动器的第一输出通道之间,并且配置为响应于所述第一控制信号而将所述数据电压从所述第一输出通道提供至所述第一数据线;
第二开关,所述第二开关连接在所述第一输出通道与第三数据线之间,并且配置为响应于所述第二控制信号而将所述数据电压从所述第一输出通道提供至所述第三数据线;
第三开关,所述第三开关连接在第二数据线与所述数据驱动器的第二输出通道之间,并且配置为响应于所述第一控制信号而将所述数据电压从所述第二输出通道提供至所述第二数据线;以及
第四开关,所述第四开关连接在所述第二输出通道与第四数据线之间,并且配置为响应于所述第二控制信号而将所述数据电压从所述第二输出通道提供至所述第四数据线,
其中所述第一控制信号和所述第二控制信号的所述开关周期为一个水平时段,
其中所述栅极脉冲按照第一栅极线、第三栅极线、第二栅极线和第四栅极线的次序被提供至所述栅极线,以及
其中对应于所述第一颜色的数据电压在两个水平时段期间经由所述输出通道之一被相继提供至所述第一颜色的四个子像素,然后对应于所述第二颜色的数据电压在接下来的两个水平时段期间经由所述输出通道之一被相继提供至所述第二颜色的四个子像素。
3.根据权利要求1所述的显示装置,其中所述复用器包括:
第一开关,所述第一开关连接在第一数据线与所述数据驱动器的第一输出通道之间,并且配置为响应于所述第一控制信号而将所述数据电压从所述第一输出通道提供至所述第一数据线;
第二开关,所述第二开关连接在所述第一输出通道与第三数据线之间,并且配置为响应于所述第二控制信号而将所述数据电压从所述第一输出通道提供至所述第三数据线;
第三开关,所述第三开关连接在第二数据线与所述数据驱动器的第二输出通道之间,并且配置为响应于所述第一控制信号而将所述数据电压从所述第二输出通道提供至所述第二数据线;以及
第四开关,所述第四开关连接在所述第二输出通道与第四数据线之间,并且配置为响应于所述第二控制信号而将所述数据电压从所述第二输出通道提供至所述第四数据线,
其中所述第一控制信号和所述第二控制信号的所述开关周期为两个水平时段,
其中所述栅极脉冲按照第一栅极线、第三栅极线、第二栅极线和第四栅极线的次序被提供至所述栅极线,以及
其中对应于所述第一颜色的数据电压在两个水平时段期间经由所述输出通道之一被相继提供至所述第一颜色的四个子像素,然后对应于所述第二颜色的数据电压在接下来的两个水平时段期间经由所述输出通道之一被相继提供至所述第二颜色的四个子像素。
4.根据权利要求1所述的显示装置,其中所述复用器包括:
第一开关,所述第一开关连接在第一数据线与所述数据驱动器的第一输出通道之间,并且配置为响应于所述第一控制信号而将所述数据电压从所述第一输出通道提供至所述第一数据线;
第二开关,所述第二开关连接在所述第一输出通道与第三数据线之间,并且配置为响应于所述第二控制信号而将所述数据电压从所述第一输出通道提供至所述第三数据线;
第三开关,所述第三开关连接在第二数据线与所述数据驱动器的第二输出通道之间,并且配置为响应于所述第一控制信号而将所述数据电压从所述第二输出通道提供至所述第二数据线;以及
第四开关,所述第四开关连接在所述第二输出通道与第四数据线之间,并且配置为响应于所述第二控制信号而将所述数据电压从所述第二输出通道提供至所述第四数据线,
其中所述第一控制信号和所述第二控制信号的所述开关周期为一个水平时段,
其中所述栅极脉冲按照第一栅极线、第三栅极线、第五栅极线、第二栅极线、第四栅极线和第六栅极线的次序被提供至所述栅极线,以及
其中对应于所述第一颜色的数据电压在三个水平时段期间经由所述输出通道之一被相继提供至所述第一颜色的六个子像素,然后对应于所述第二颜色的数据电压在接下来的三个水平时段期间经由所述输出通道之一被相继提供至所述第二颜色的六个子像素。
5.根据权利要求1所述的显示装置,其中所述复用器包括:
第一开关,所述第一开关连接在第一数据线与所述数据驱动器的第一输出通道之间,并且配置为响应于所述第一控制信号而将所述数据电压从所述第一输出通道提供至所述第一数据线;
第二开关,所述第二开关连接在所述第一输出通道与第三数据线之间,并且配置为响应于所述第二控制信号而将所述数据电压从所述第一输出通道提供至所述第三数据线;
第三开关,所述第三开关连接在第二数据线与所述数据驱动器的第二输出通道之间,并且配置为响应于所述第一控制信号而将所述数据电压从所述第二输出通道提供至所述第二数据线;以及
第四开关,所述第四开关连接在所述第二输出通道与第四数据线之间,并且配置为响应于所述第二控制信号而将所述数据电压从所述第二输出通道提供至所述第四数据线,
其中所述第一控制信号和所述第二控制信号的所述开关周期为一个水平时段,
其中所述栅极脉冲按照第一栅极线、第三栅极线、第五栅极线、第二栅极线、第四栅极线、第六栅极线、第七栅极线和第九栅极线的次序被提供至所述栅极线,以及
其中对应于所述第一颜色的数据电压在四个水平时段期间经由所述输出通道之一被相继提供至所述第一颜色的八个子像素,然后对应于所述第二颜色的数据电压在接下来的四个水平时段期间经由所述输出通道之一被相继提供至所述第二颜色的八个子像素。
6.一种显示装置,包括:
像素阵列,所述像素阵列包括基于数据线和栅极线的交叉结构以矩阵的形式布置的多个子像素,所述子像素至少包括第一颜色的子像素和第二颜色的子像素;
数据驱动器,所述数据驱动器包括多个输出通道并且配置为通过所述多个输出通道向所述数据线输出数据电压;以及
栅极驱动器,所述栅极驱动器配置为以非顺次的方式输出与所述数据电压同步的栅极脉冲,
其中向所述像素阵列提供的所述数据电压的数据开关周期为N个水平时段,其中N为4与8之间的正整数,
其中对应于所述第一颜色的数据电压在两个水平时段期间经由所述输出通道之一被相继提供至所述第一颜色的四个子像素,然后对应于所述第二颜色的数据电压在接下来的两个水平时段期间经由所述输出通道之一被相继提供至所述第二颜色的四个子像素,一个水平时段为将数据施加于设置在所述像素阵列的一条水平线上的子像素所需的时间。
7.根据权利要求6所述的显示装置,其中在所述像素阵列中,第一子像素和第三子像素连接至第一数据线,并且第二子像素介于所述第一子像素和所述第三子像素之间,
其中所述第二子像素和第四子像素连接至第二数据线,
其中所述栅极脉冲按照第一栅极线、第三栅极线、第五栅极线、第七栅极线、第二栅极线、第四栅极线、第六栅极线和第八栅极线的次序被提供至所述栅极线。
8.根据权利要求6所述的显示装置,其中所述数据驱动器的第一输出通道连接至第一数据线和第三数据线,
其中所述数据驱动器的第二输出通道连接至第二数据线和第四数据线,
其中所述栅极脉冲按照第一栅极线、第三栅极线、第五栅极线、第七栅极线、第二栅极线、第四栅极线、第六栅极线和第八栅极线的次序被提供至所述栅极线。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2014-0123382 | 2014-09-17 | ||
KR1020140123382A KR102219667B1 (ko) | 2014-09-17 | 2014-09-17 | 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105427781A CN105427781A (zh) | 2016-03-23 |
CN105427781B true CN105427781B (zh) | 2018-04-13 |
Family
ID=54105730
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510586801.5A Active CN105427781B (zh) | 2014-09-17 | 2015-09-15 | 显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9870749B2 (zh) |
EP (1) | EP2998955B1 (zh) |
KR (1) | KR102219667B1 (zh) |
CN (1) | CN105427781B (zh) |
Families Citing this family (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104461159B (zh) * | 2014-12-23 | 2018-10-23 | 上海天马微电子有限公司 | 阵列基板、显示面板、触控显示装置及其驱动方法 |
US9472158B2 (en) * | 2015-03-17 | 2016-10-18 | Apple Inc. | Image data correction for VCOM error |
KR102529261B1 (ko) | 2016-05-30 | 2023-05-09 | 삼성디스플레이 주식회사 | 표시장치 및 그의 구동방법 |
KR102576402B1 (ko) * | 2016-05-31 | 2023-09-11 | 엘지디스플레이 주식회사 | 액정표시장치 |
KR102573914B1 (ko) * | 2016-06-30 | 2023-09-05 | 엘지디스플레이 주식회사 | 액정표시장치와 이를 구동하는 데이터 구동부 |
CN106057164A (zh) * | 2016-08-10 | 2016-10-26 | 武汉华星光电技术有限公司 | Rgbw四基色面板驱动架构 |
CN106444137B (zh) * | 2016-10-20 | 2019-01-22 | 京东方科技集团股份有限公司 | 一种显示面板、液晶显示器及其驱动方法 |
KR20180059664A (ko) | 2016-11-25 | 2018-06-05 | 엘지디스플레이 주식회사 | 표시장치 |
KR102578713B1 (ko) | 2016-11-29 | 2023-09-18 | 엘지디스플레이 주식회사 | 표시장치 |
JP6990516B2 (ja) * | 2017-03-10 | 2022-02-03 | エルジー ディスプレイ カンパニー リミテッド | 画素データ書き込み方法および画像表示装置 |
US10777114B2 (en) | 2017-04-11 | 2020-09-15 | Samsung Electronics Co., Ltd. | Display panel, display device, and operation method of display device |
KR102368950B1 (ko) * | 2017-04-11 | 2022-03-04 | 삼성전자주식회사 | 표시 패널, 표시 장치, 및 표시 장치의 동작 방법 |
US10755662B2 (en) * | 2017-04-28 | 2020-08-25 | Samsung Electronics Co., Ltd. | Display driving circuit and operating method thereof |
TWI614654B (zh) * | 2017-04-28 | 2018-02-11 | 友達光電股份有限公司 | 用於顯示面板的驅動方法 |
KR102369624B1 (ko) | 2017-06-30 | 2022-03-03 | 엘지디스플레이 주식회사 | 표시패널과 이를 이용한 전계 발광 표시장치 |
TWI640971B (zh) * | 2018-01-04 | 2018-11-11 | 友達光電股份有限公司 | 顯示裝置及其驅動方法 |
TWI659404B (zh) * | 2018-01-25 | 2019-05-11 | 友達光電股份有限公司 | 顯示裝置 |
KR102544520B1 (ko) * | 2018-07-12 | 2023-06-16 | 엘지디스플레이 주식회사 | 표시장치와 그 구동 방법 |
KR102563109B1 (ko) * | 2018-09-04 | 2023-08-02 | 엘지디스플레이 주식회사 | 디스플레이 장치 |
CN108877641B (zh) * | 2018-09-28 | 2022-05-20 | 京东方科技集团股份有限公司 | 一种显示面板的驱动方法和计算机可读存储介质 |
KR102684683B1 (ko) * | 2018-12-13 | 2024-07-15 | 엘지디스플레이 주식회사 | 평판 표시 장치 |
US11594200B2 (en) * | 2019-01-31 | 2023-02-28 | Novatek Microelectronics Corp. | Driving apparatus of display panel and operation method thereof |
US10984697B2 (en) * | 2019-01-31 | 2021-04-20 | Novatek Microelectronics Corp. | Driving apparatus of display panel and operation method thereof |
KR102637057B1 (ko) * | 2019-09-24 | 2024-02-14 | 엘지디스플레이 주식회사 | 디스플레이 장치 |
KR102686809B1 (ko) * | 2019-11-15 | 2024-07-18 | 엘지디스플레이 주식회사 | 유기발광 다이오드 표시장치 및 이의 구동방법 |
KR20210086193A (ko) | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 유기발광 다이오드 표시장치 및 이의 구동방법 |
CN112289203B (zh) * | 2020-10-29 | 2022-09-02 | 合肥维信诺科技有限公司 | 显示面板和显示装置 |
CN112309263A (zh) * | 2020-11-09 | 2021-02-02 | 福建华佳彩有限公司 | 一种显示屏驱动结构及其驱动方法 |
KR20230013676A (ko) | 2021-07-16 | 2023-01-27 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
CN116430628A (zh) * | 2022-01-07 | 2023-07-14 | 群创光电股份有限公司 | 称电子装置 |
WO2024096850A1 (en) * | 2022-10-31 | 2024-05-10 | Google Llc | Display device with variable image resolution |
CN116153251B (zh) * | 2023-01-03 | 2024-07-05 | 武汉天马微电子有限公司 | 显示面板、显示面板的驱动方法及显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060170625A1 (en) * | 2005-01-07 | 2006-08-03 | Yang-Wan Kim | Organic electroluminescent display device and method of driving the same |
US20080259016A1 (en) * | 2006-10-17 | 2008-10-23 | Yukio Tanaka | Liquid crystal display device |
US20080266225A1 (en) * | 2007-04-24 | 2008-10-30 | Binn Kim | Liquid crystal display device and method of driving the same |
US20100315402A1 (en) * | 2009-06-12 | 2010-12-16 | Nec Electronics Corporation | Display panel driving method, gate driver, and display apparatus |
US20120293536A1 (en) * | 2010-01-28 | 2012-11-22 | Sharp Kabushiki Kaisha | Multi-primary color display device |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6614498B1 (en) * | 1998-10-07 | 2003-09-02 | Seiko Epson Corporation | Liquid-crystal display device and electronic equipment |
KR100894644B1 (ko) * | 2002-12-03 | 2009-04-24 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
KR100905330B1 (ko) * | 2002-12-03 | 2009-07-02 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
US8031153B2 (en) * | 2006-11-30 | 2011-10-04 | Lg Display Co., Ltd. | Liquid crystal display and driving method thereof |
TWI374417B (en) * | 2006-12-22 | 2012-10-11 | Ind Tech Res Inst | Passive matrix color bistable liquid crystal display system and method for driving the same |
JP5348884B2 (ja) * | 2007-01-15 | 2013-11-20 | エルジー ディスプレイ カンパニー リミテッド | 液晶表示装置 |
KR101430149B1 (ko) * | 2007-05-11 | 2014-08-18 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 그 구동 방법 |
KR101341906B1 (ko) * | 2008-12-23 | 2013-12-13 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치와 그 구동방법 |
KR101323090B1 (ko) * | 2009-03-11 | 2013-10-29 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동방법 |
TW201042625A (en) | 2009-05-27 | 2010-12-01 | Au Optronics Corp | Liquid crystal display device and liquid crystal display panel thereof |
TWI401517B (zh) * | 2010-05-20 | 2013-07-11 | Au Optronics Corp | 主動元件陣列基板 |
KR101773934B1 (ko) * | 2010-10-21 | 2017-09-04 | 삼성디스플레이 주식회사 | 표시 패널 및 이를 포함하는 표시 장치 |
TWI421848B (zh) * | 2010-11-11 | 2014-01-01 | Au Optronics Corp | 液晶面板 |
US8686990B2 (en) | 2011-04-08 | 2014-04-01 | Sharp Kabushiki Kaisha | Scanning signal line drive circuit and display device equipped with same |
WO2013054724A1 (ja) * | 2011-10-11 | 2013-04-18 | シャープ株式会社 | 表示装置およびその駆動方法 |
KR101985247B1 (ko) * | 2011-12-02 | 2019-06-04 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동 방법 |
KR101451589B1 (ko) * | 2012-12-11 | 2014-10-16 | 엘지디스플레이 주식회사 | 영상 표시장치와 그 구동방법 |
KR20140099025A (ko) * | 2013-02-01 | 2014-08-11 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 액정 표시 장치의 구동 방법 |
KR102034061B1 (ko) * | 2013-06-29 | 2019-11-08 | 엘지디스플레이 주식회사 | 액정 표시 장치 |
CN103728746B (zh) * | 2013-12-31 | 2016-10-05 | 深圳市华星光电技术有限公司 | 一种液晶显示面板的显示方法、驱动装置及液晶显示装置 |
CN103855192B (zh) * | 2014-02-20 | 2016-04-13 | 深圳市华星光电技术有限公司 | 一种amoled显示装置及其像素驱动方法 |
KR102225280B1 (ko) * | 2014-08-12 | 2021-03-10 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하는 표시 장치 |
US20160093260A1 (en) * | 2014-09-29 | 2016-03-31 | Innolux Corporation | Display device and associated method |
-
2014
- 2014-09-17 KR KR1020140123382A patent/KR102219667B1/ko active IP Right Grant
-
2015
- 2015-08-24 US US14/833,336 patent/US9870749B2/en active Active
- 2015-09-10 EP EP15184685.4A patent/EP2998955B1/en active Active
- 2015-09-15 CN CN201510586801.5A patent/CN105427781B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060170625A1 (en) * | 2005-01-07 | 2006-08-03 | Yang-Wan Kim | Organic electroluminescent display device and method of driving the same |
US20080259016A1 (en) * | 2006-10-17 | 2008-10-23 | Yukio Tanaka | Liquid crystal display device |
US20080266225A1 (en) * | 2007-04-24 | 2008-10-30 | Binn Kim | Liquid crystal display device and method of driving the same |
US20100315402A1 (en) * | 2009-06-12 | 2010-12-16 | Nec Electronics Corporation | Display panel driving method, gate driver, and display apparatus |
CN101923839A (zh) * | 2009-06-12 | 2010-12-22 | 瑞萨电子株式会社 | 显示面板驱动方法、栅极驱动器、以及显示设备 |
US20120293536A1 (en) * | 2010-01-28 | 2012-11-22 | Sharp Kabushiki Kaisha | Multi-primary color display device |
Also Published As
Publication number | Publication date |
---|---|
US20160078826A1 (en) | 2016-03-17 |
CN105427781A (zh) | 2016-03-23 |
KR20160033289A (ko) | 2016-03-28 |
EP2998955A3 (en) | 2016-05-11 |
US9870749B2 (en) | 2018-01-16 |
EP2998955A2 (en) | 2016-03-23 |
EP2998955B1 (en) | 2019-04-24 |
KR102219667B1 (ko) | 2021-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105427781B (zh) | 显示装置 | |
US9570020B2 (en) | Display device having subpixels of four colors in each pixel | |
KR102349500B1 (ko) | 액정표시장치 | |
TWI489438B (zh) | 液晶顯示裝置及其驅動方法 | |
KR101224460B1 (ko) | 입체 영상 표시장치와 그 구동방법 | |
KR101127593B1 (ko) | 액정 표시 장치 | |
US10311810B2 (en) | Liquid crystal display device | |
US20100265222A1 (en) | Liquid crystal display device and driving method therefor | |
KR20110060272A (ko) | 입체 영상 표시장치와 그 구동방법 | |
GB2471350A (en) | Liquid crystal display | |
KR102265524B1 (ko) | 표시장치 | |
KR102169032B1 (ko) | 표시장치 | |
KR20120124989A (ko) | 영상표시장치 | |
KR20130009312A (ko) | 영상표시장치 | |
KR102184043B1 (ko) | 표시장치 | |
KR102160121B1 (ko) | 표시장치 | |
KR102352594B1 (ko) | 표시장치 | |
KR20100077434A (ko) | 액정표시장치와 이의 구동방법 | |
KR20110072217A (ko) | 시야각 제어 액정 표시 장치 및 이의 구동 방법 | |
KR102326168B1 (ko) | 표시장치 | |
KR102200467B1 (ko) | 표시패널 및 이를 포함하는 액정표시장치 | |
KR101623187B1 (ko) | 액정표시장치 구동방법 | |
KR20120122607A (ko) | 영상표시장치 및 그의 구동방법 | |
KR20170060299A (ko) | 액정표시장치와 그 구동방법 | |
KR20120108706A (ko) | 입체 영상 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |