KR101773934B1 - 표시 패널 및 이를 포함하는 표시 장치 - Google Patents

표시 패널 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR101773934B1
KR101773934B1 KR1020100102804A KR20100102804A KR101773934B1 KR 101773934 B1 KR101773934 B1 KR 101773934B1 KR 1020100102804 A KR1020100102804 A KR 1020100102804A KR 20100102804 A KR20100102804 A KR 20100102804A KR 101773934 B1 KR101773934 B1 KR 101773934B1
Authority
KR
South Korea
Prior art keywords
pad
pixel
data line
sub
data
Prior art date
Application number
KR1020100102804A
Other languages
English (en)
Other versions
KR20120041379A (ko
Inventor
박태형
이동호
박준하
신상철
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020100102804A priority Critical patent/KR101773934B1/ko
Priority to US13/167,155 priority patent/US9343022B2/en
Publication of KR20120041379A publication Critical patent/KR20120041379A/ko
Priority to US15/152,049 priority patent/US9786212B2/en
Application granted granted Critical
Publication of KR101773934B1 publication Critical patent/KR101773934B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/06Colour space transformation

Abstract

표시 패널은 적어도 4 이상인 짝수 개의 서브화소를 포함하는 복수의 화소들을 포함하고, 상기 적어도 4 이상인 짝수 개 서브화소는 제1 데이터 배선과 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 적색 서브화소, 제1 데이터 배선과 인접한 제2 데이터 배선과 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 녹색 서브화소, 제1 데이터 배선과 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 청색 서브화소 및 제2 데이터 배선과 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 다원색 서브화소를 포함한다. 따라서, 두 개의 색 화소에 데이터 배선을 공유함으로써 데이터 배선 수를 절감할 수 있고, 또한, 인접한 동일 색 화소들에 서로 다른 극성의 데이터 전압을 인가함으로써 표시 품질을 향상시킬 수 있다.

Description

표시 패널 및 이를 포함하는 표시 장치{DISPLAY PANEL AND DISPLAY APPARATUS HAVING THE SAME}
본 발명의 표시 패널 및 이를 포함하는 표시 장치에 관한 것으로, 보다 상세하게는 다원색 서브화소를 갖는 표시 패널 및 이를 포함하는 표시 장치에 관한 것이다.
일반적으로 액정표시장치는 액정표시패널, 데이터 구동부 및 게이트 구동부를 포함한다. 상기 액정표시패널은 어레이 기판과, 컬러필터 기판 및 액정층을 포함한다. 상기 어레이 기판은 복수의 데이터 라인들과 복수의 게이트 라인들, 복수의 스위칭 소자들 및 복수의 화소 전극들을 포함한다. 상기 컬러필터 기판은 복수의 컬러필터들 및 상기 화소 전극들에 대향하는 공통 전극을 포함한다. 상기 액정층은 상기 어레이 기판과 상기 컬러필터 기판 사이에 배치되어, 상기 화소 전극과 상기 공통 전극 간의 전계 세기에 의해 배열된다.
상기 액정표시패널은 적색, 녹색 및 청색 서브화소로 이루어진 RGB 구조를 갖는다. 최근 상기 액정표시패널의 색재현성 및 휘도를 개선하기 위해 RGBW 구조가 개발되고 있다. 상기 RGBW 구조는 적색, 녹색, 청색 및 백색 서브화소로 이루어진 구조이다. 상기 백색 서브화소가 부가됨으로써 휘도 특성을 향상시킬 수 있고, 또한, 색재현 범위를 넓힐 수 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 표시 품질을 향상 및 배선 수 절감을 위한 다원색 서브화소를 갖는 표시 패널을 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널을 포함하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널은 적어도 4 이상인 짝수 개의 서브화소를 포함하는 복수의 화소들을 포함하고, 상기 적어도 4 이상인 짝수 개 서브화소는 제1 데이터 배선과 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 적색 서브화소, 상기 제1 데이터 배선과 인접한 제2 데이터 배선과 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 녹색 서브화소, 상기 제1 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 청색 서브화소 및 상기 제2 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 다원색 서브화소를 포함한다.
상기한 본 발명의 목적을 실현하기 위한 다른 실시예에 따른 표시 패널은 적어도 4 이상인 짝수 개의 서브화소를 포함하는 복수의 화소들, 제1 게이트 구동부 및 제2 게이트 구동부를 포함한다. 상기 적어도 4 이상인 짝수 개의 서브화소는 제1 적색 서브화소, 제1 녹색 서브화소, 제1 청색 서브화소 및 제1 다원색 서브화소를 포함한다. 상기 제1 적색 서브화소는 제1 방향으로 연장된 제1 데이터 배선과 제2 방향으로 연장된 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함한다. 상기 제1 녹색 서브화소는 상기 제1 데이터 배선과 인접한 제2 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함한다. 상기 제1 청색 서브화소는 상기 제1 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함한다. 상기 제1 다원색 서브화소는 상기 제2 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함한다. 상기 제1 게이트 구동부는 상기 제1 게이트 배선에 연결되고, 상기 화소들이 배치된 표시 영역의 제1 측변과 인접하게 배치된다. 상기 제2 게이트 구동부는 상기 제2 게이트 배선에 연결되고, 상기 제1 측변과 마주하는 상기 표시 영역의 제2 측변과 인접하게 배치된 제2 게이트 구동부를 포함한다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은 적어도 4 이상인 짝수 개의 서브화소를 포함하는 복수의 화소들과, 상기 제1 게이트 배선에 연결되고 상기 화소들이 배치된 표시 영역의 제1 측변과 인접하게 배치된 제1 게이트 구동부 및 상기 제2 게이트 배선에 연결되고 상기 제1 측변과 다른 상기 표시 영역의 제2 측변과 인접하게 배치된 제2 게이트 구동부를 포함하고, 상기 적어도 4 이상인 짝수 개의 서브화소는 제1 방향으로 연장된 제1 데이터 배선과 제2 방향으로 연장된 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 적색 서브화소와, 상기 제1 데이터 배선과 인접한 제2 데이터 배선과 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 녹색 서브화소와, 상기 제1 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 청색 서브화소 및 상기 제2 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 다원색 서브화소를 포함한다. 상기 패널 구동부는 상기 제1 적색 서브화소 및 상기 제1 청색 서브화소 각각에는 제1 극성의 전압이 제공되고, 상기 제1 녹색 서브화소 및 상기 제1 다원색 서브화소에는 기준 전압 대비 상기 제1 극성과 반전된 제2 극성의 전압이 제공되도록 상기 표시 패널을 구동한다.
상기한 본 발명의 다른 목적을 실현하기 위한 다른 실시예에 따른 표시 장치는 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은 적어도 4 이상인 짝수 개의 서브화소를 포함하는 복수의 화소들과, 상기 제1 게이트 배선에 연결되고 상기 화소들이 배치된 표시 영역의 제1 측변과 인접하게 배치된 제1 게이트 구동부 및 상기 제2 게이트 배선에 연결되고 상기 제1 측변과 다른 상기 표시 영역의 제2 측변과 인접하게 배치된 제2 게이트 구동부를 포함하고, 상기 적어도 4 이상인 짝수 개의 서브화소는 제1 데이터 배선과 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 적색 서브화소, 상기 제1 데이터 배선과 인접한 제2 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 녹색 서브화소, 상기 제1 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 청색 서브화소 및 상기 제2 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 다원색 서브화소를 포함한다. 상기 패널 구동부는 상기 제1 적색 서브화소 및 상기 제1 청색 서브화소 각각에는 제1 극성의 전압이 제공되고, 상기 제1 녹색 서브화소 및 상기 제1 다원색 서브화소에는 기준 전압 대비 상기 제1 극성과 반전된 제2 극성의 전압이 제공되도록 상기 표시 패널을 구동한다.
본 발명에 따르면, 게이트 구동부를 표시 패널 위에 직접 형성함으로써 게이트 배선의 수가 증가하는 것에 대한 제조비용 증가 없이, 두 개의 색 서브화소에 데이터 배선을 공유함으로써 데이터 배선 수를 절감할 수 있고, 또한, 다원색 서브화소로 화상을 표현함으로써 색 표현 영역이 넓어지며, 인접한 동일 색 서브화소들에 서로 다른 극성의 데이터 전압을 인가함으로써 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 실시예 1에 따른 표시 장치의 블록도이다.
도 2는 도 1에 도시된 표시 패널의 평면도이다.
도 3은 도 1에 도시된 데이터 구동부에 대한 블록도이다.
도 4는 도 1에 도시된 표시 패널의 구동 방법을 설명하기 위한 신호들의 타이밍도들이다.
도 5는 본 발명의 실시예 2에 따른 표시 패널의 평면도이다.
도 6은 도 5에 도시된 표시 패널의 구동 방법을 설명하기 위한 신호들의 타이밍도들이다.
도 7은 본 발명의 실시예 3에 따른 표시 패널의 평면도이다.
도 8은 도 6의 표시 패널을 구동하기 위한 패널 구동부의 블록도이다.
도 9는 본 발명의 실시예 4에 따른 표시 패널의 평면도이다.
이하, 도면들을 참조하여 본 발명의 표시 장치의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
실시예 1
도 1은 본 발명의 실시예 1에 따른 표시 장치의 블록도이다.
도 1을 참조하면, 표시 장치는 표시 패널(100) 및 패널 구동부(200)를 포함한다.
상기 표시 패널(100)은 표시 영역(DA)과 상기 표시 영역(DA)을 둘러싸는 주변 영역(PA)을 포함한다. 상기 표시 패널(100)의 표시 영역(DA)에는 복수의 화소들(P), 제1 방향(D1)으로 연장된 복수의 데이터 배선들(DL1,..., DLK) 및 상기 제1 방향과 교차하는 제2 방향(D2)으로 연장된 복수의 게이트 배선들(GL1,.., GLN)이 배치된다. 상기 화소들(P)은 주요색 서브화소 및 다원색 서브화소를 포함하고, 복수의 서브화소 행들(PL)과 복수의 서브화소 열들(PC)로 이루어진다. 상기 주요색 서브화소는 적색, 녹색 및 청색 서브화소들(Rp, Gp, Bp)을 포함하고, 상기 다원색(Multi-Primary) 서브화소(Mp)는 화이트, 옐로우, 시안, 마젠타 화소 등을 포함할 수 있다. 상기 다원색 서브화소(Mp)를 포함하는 경우, 상기 다원색 서스화소의 색에 따라 상기 표시 패널의 휘도가 향상되거나 색 재현 범위가 넓어질 수 있다. 도시되지는 않았으나, 서브화소는 데이터 배선과 게이트 배선에 연결된 화소 스위칭 소자 및 상기 화소 스위칭 소자와 연결된 화소 전극을 포함한다. 상기 화소 스위칭 소자는 아몰퍼스 실리콘을 포함하는 박막 트랜지스터일 수 있다.상기 데이터 배선들(DL1,..., DLK) 각각은 인접한 두 개의 서브화소 열들에 포함된 화소들과 전기적으로 연결된다. 이에 따라, 상기 서브화소 열의 개수에 비해 상기 데이터 배선의 개수를 반으로 줄일 수 있다. K는 자연수이다.
상기 게이트 배선들(GL1,.., GLN)은 하나의 서브화소 행에 포함된 화소들과 전기적으로 연결된 한 쌍의 제1 및 제2 게이트 배선들(GLa, GLa+1)을 포함한다. N 및 a는 자연수이다.
상기 표시 패널(100)의 주변 영역(PA)에는 제1 게이트 구동부(170) 및 제2 게이트 구동부(190)가 배치된다.
상기 제1 게이트 구동부(170)는 상기 표시 영역(DA)의 제1 측변과 인접한 상기 주변 영역(PA)에 배치된다. 상기 제1 게이트 구동부(170)는 상기 한 쌍의 게이트 배선들(GLa, GLa+1) 중 홀수 번째 게이트 배선(GLa)에 게이트 신호를 제공한다.
상기 제2 게이트 구동부(190)는 상기 표시 영역(DA)의 제1 측변과 다른 상기 표시 영역(DA)의 제2 측변과 인접한 상기 주변 영역(PA)에 배치된다. 상기 제2 게이트 구동부(190)는 상기 한 쌍의 게이트 배선들(GLa, GLa+1) 중 짝수 번째 게이트 배선(GLa+1)에 게이트 신호를 제공한다.
상기 제1 및 제2 게이트 구동부들(170, 190)에 의해 상기 홀수 번째 게이트 배선(GLa)에 인가된 게이트 신호와 상기 짝수 번째 게이트 배선(GLa+1)에 게이트 신호는 지연차를 갖는다.
상기 제1 및 제2 게이트 구동부들(170, 190) 각각은 상기 서브화소에 형성된 화소 스위칭 소자와 동일한 제조 공정에 의해 상기 표시 패널 위에 형성된 회로 스위칭 소자를 포함할 수 있다. 상기 회로 스위칭 소자는 상기 비정질 실리콘을 포함하는 박막 트랜지스터일 수 있다.
도 1에서는 상기 제1 게이트 구동부(170)와 상기 제2 게이트 구동부(190)에 연결된 게이트 배선들이 서로 교대로 배치되는 것에 대하여 서술하였지만, 여기에 한정되는 것이 아니라 다양한 변형된 실시예로 구현할 수도 있다. 예를 들면, 상기 제1 및 제2 게이트 구동부(170, 190)는 상기 주변 영역 중 표시 영역의 동일한 측변에 배치될 수도 있다. 또한, 제1 게이트 구동부(170)가 전체 게이트 배선들의 제1 단부에 연결되고, 상기 제2 게이트 구동부(190)가 상기 제1 단부와 마주하는 전체 게이트 배선들의 제2 단부에 연결될 수 있다.
상기 패널 구동부(200)는 타이밍 제어부(210), 데이터 변환부(230) 및 데이터 구동부(250)를 포함한다.
상기 타이밍 제어부(210)는 외부로부터 수신된 동기신호에 기초하여 상기 데이터 구동부(250), 제1 게이트 구동부(170) 및 제2 게이트 구동부(190)의 구동 타이밍을 제어한다.
상기 데이터 변환부(230)는 외부로부터 수신된 적색, 녹색 및 청색 데이터를 이용하여 적색, 녹색, 청색 및 다원색 데이터를 생성한다. 상기 다원색 데이터는 상기 표시 패널(100)에 포함된 다원색 서브화소(Mp)에 대응하는 색 데이터이다.
상기 데이터 배열부(240)는 상기 데이터 변환부(230)로부터 수신된 적색, 녹색, 청색 및 다원색 데이터를 상기 표시 패널(100)의 화소 구조에 따라서 재배열한다.
상기 데이터 구동부(250)는 상기 데이터 변환부(230)로부터 수신된 적색, 녹색, 청색 및 다원색 데이터를 감마 전압을 이용하여 적색, 녹색, 청색 및 다원색 데이터 전압으로 변환한다. 또한, 상기 데이터 구동부(250)는 상기 데이터 전압을 기준 전압(예컨대, 공통 전압(Vcom)) 대비 제1 극성(예컨대, 양극성) 또는 제2 극성(예컨대, 음극성)의 전압으로 생성하여 출력한다. 상기 데이터 구동부(250)는 상기 표시 패널(100)의 상기 화소들에 +, -, -, + 방식의 도트 반전 및 수평 주기(1H) 단위로 반전하는 컬럼 반전 구동한다.
도 2는 도 1에 도시된 표시 패널의 평면도이다.
도 1 및 도 2를 참조하면, 상기 표시 패널(100)은 복수의 데이터 배선들(DL1, DL2, DL3, DL4), 복수의 게이트 배선들(GL1, GL2, GL3, GL4, GL5, GL6) 및 복수의 색 서브화소들(Rp1, Gp1, Bp1, Mp1, Rp2, Gp2, Bp2, Mp2, Rp3, Gp3, Bp3, Mp3, Rp4, Gp4, Bp4, Mp4)을 포함한다. 상기 색 서브화소들은 복수의 서브화소 행들(PL1, PL2) 및 복수의 서브화소 열들(PC1, PC2, PC3,...., PC8)로 이루어진 매트릭스 형태로 배열된다. 각 색 서브화소는 화소 스위칭 소자(TR) 및 화소 전극(PE)을 포함하고, 상기 화소 스위칭 소자(TR)는 데이터 배선, 게이트 배선 및 화소 전극과 전기적으로 연결된다. 이하에서는 상기 화소 스위칭 소자(TR)를 스위칭 소자로 명칭한다.
제1 데이터 배선(DL1)은 제1 서브화소 열(PC1)과 제2 서브화소 열(PC2) 사이에 배치되고, 제2 데이터 배선(DL2)은 제3 서브화소 열(PC3)과 제4 서브화소 열(PC4) 사이에 배치되고, 제3 데이터 배선(DL3)은 제5 서브화소 열(PC5)과 제6 서브화소 열(PC6) 사이에 배치되고, 제4 데이터 배선(DL4)은 제7 서브화소 열(PC7)과 제8 서브화소 열(PC8) 사이에 배치된다. 제1 게이트 배선(GL1) 및 제2 게이트 배선(GL2)은 제1 서브화소 행(PL1)의 위, 아래에 각각 배치되고, 제3 게이트 배선(GL3) 및 제4 게이트 배선(GL4)은 제2 서브화소 행(PL2)의 위, 아래에 각각 배치된다.
제1 서브화소 행(PL1)은 제1 적색 서브화소(Rp1), 제1 녹색 서브화소(Gp1), 제1 청색 서브화소(Bp1), 제1 다원색 서브화소(Mp1), 제2 적색 서브화소(Rp2), 제2 녹색 서브화소(Gp2), 제2 청색 서브화소(Bp2) 및 제2 다원색 서브화소(Mp2)를 포함한다.
상기 제1 적색 서브화소(Rp1)는 스위칭 소자(TR)를 통해 상기 제1 게이트 배선(GL1)과 상기 제1 데이터 배선(DL1)에 연결된다. 상기 제1 녹색 서브화소(Gp1)는 스위칭 소자(TR)를 통해 상기 제2 게이트 배선(GL2)과 상기 제2 데이터 배선(DL2)에 연결된다. 제1 청색 서브화소(Bp1)는 스위칭 소자(TR)를 통해 상기 제2 게이트 배선(GL2)과 상기 제1 데이터 배선(DL1)에 연결된다. 제1 다원색 서브화소(Mp1)는 스위칭 소자(TR)를 통해 상기 제1 게이트 배선(GL1)과 상기 제2 데이터 배선(DL2)에 연결된다.
상기 제2 적색 서브화소(Rp2)는 스위칭 소자(TR)를 통해 제1 게이트 배선(GL1)과 상기 제3 데이터 배선(DL3)에 연결된다. 상기 제2 녹색 서브화소(Gp2)는 스위칭 소자(TR)를 통해 제2 게이트 배선(GL2)과 제4 데이터 배선(DL4)에 연결된다. 제2 청색 서브화소(Bp2)는 스위칭 소자(TR)를 통해 제2 게이트 배선(GL2)과 제3 데이터 배선(DL3)에 연결된다. 제2 다원색 서브화소(Mp2)는 스위칭 소자(TR)를 통해 제1 게이트 배선(GL1)과 제4 데이터 배선(DL4)에 연결된다.
제2 서브화소 행(PL2)은 제3 적색 서브화소(Rp3), 제3 녹색 서브화소(Gp3), 제3 청색 서브화소(Bp3), 제3 다원색 서브화소(Mp3), 제4 적색 서브화소(Rp4), 제4 녹색 서브화소(Gp4), 제4 청색 서브화소(Bp4) 및 제4 다원색 서브화소(Mp4)를 포함한다.
상기 제3 적색 서브화소(Rp3)는 스위칭 소자(TR)를 통해 상기 제3 게이트 배선(GL3)과 상기 제1 데이터 배선(DL1)에 연결된다. 상기 제3 녹색 서브화소(Gp3)는 스위칭 소자(TR)를 통해 상기 제4 게이트 배선(GL4)과 상기 제2 데이터 배선(DL2)에 연결된다. 제3 청색 서브화소(Bp3)는 스위칭 소자(TR)를 통해 상기 제4 게이트 배선(GL4)과 상기 제1 데이터 배선(DL1)에 연결된다. 제3 다원색 서브화소(Mp3)는 스위칭 소자(TR)를 통해 상기 제3 게이트 배선(GL3)과 상기 제2 데이터 배선(DL2)에 연결된다.
상기 제4 적색 서브화소(Rp4)는 스위칭 소자(TR)를 통해 제3 게이트 배선(GL3)과 상기 제2 데이터 배선(DL2)에 연결된다. 상기 제4 녹색 서브화소(Gp4)는 스위칭 소자(TR)를 통해 제4 게이트 배선(GL4)과 제3 데이터 배선(DL3)에 연결된다. 제4 청색 서브화소(Bp4)는 스위칭 소자(TR)를 통해 제4 게이트 배선(GL4)과 제3 데이터 배선(DL3)에 연결된다. 제4 다원색 서브화소(Mp4)는 스위칭 소자(TR)를 통해 제3 게이트 배선(GL3)과 제4 데이터 배선(DL4)에 연결된다.
도 3은 도 1에 도시된 패널 구동부에 대한 블록도이다.
도 1, 도 2 및 도 3을 참조하면, 상기 패널 구동부(200)는 데이터 배열부(240) 및 데이터 구동부(250)를 포함한다.
상기 데이터 배열부(240)는 상기 데이터 변환부(230)로부터 수신된 적색, 녹색, 청색 및 다원색 데이터를 상기 표시 패널(100)의 색 서브화소 구조에 따라서 재배열한다. 예를 들면, 상기 데이터 배열부(240)는 제1 서브화소 행(PL1)의 색 데이터를 제1 수평 구간의 제1 서브 구간에 상기 제1 적색 서브화소(Rp1), 제1 다원색 서브화소(Mp1), 제2 적색 서브화소(Rp2) 및 제2 다원색 서브화소(Mp2)의 색 데이터로 배열하여 출력하고, 상기 제1 수평 구간의 제2 서브 구간에 제1 녹색 서브화소(Gp1), 제1 청색 서브화소(Bp1), 제2 녹색 서브화소(Gp2) 및 제2 청색 서브화소(Bp2)의 색 데이터로 배열하여 출력한다. 이후, 상기 데이터 배열부(240)는 제2 서브화소 행(PL2)의 색 데이터를 제2 수평 구간의 제1 서브 구간에 상기 제3 적색 서브화소(Rp3), 제3 다원색 서브화소(Mp3), 제4 적색 서브화소(Rp4) 및 제4 다원색 서브화소(Mp4)의 색 데이터로 배열하여 출력하고, 상기 제2 수평 구간의 제2 서브 구간에 제3 녹색 서브화소(Gp3), 제3 청색 서브화소(Bp3), 제4 녹색 서브화소(Gp4) 및 제4 청색 서브화소(Bp4)의 색 데이터로 배열하여 출력한다. 상기 제1 및 제2 서브 구간 각각은 1/2H 에 대응할 수 있다.
상기 데이터 구동부(250)는 쉬프트 레지스터(251), 래치(253), 감마전압 발생부(255) 및 디지털 아날로그 변환부(257)를 포함한다.
상기 쉬프트 레지스터(251)는 상기 타이밍 제어부(210)에서 제공된 샘플링 클럭 신호(SCS)에 응답하여 샘플링 신호를 쉬프트 시킨다.
상기 래치(253)는 상기 샘플링 신호에 응답하여 입력되는 디지털 데이터인, 적색, 녹색, 청색 및 다원색 데이터(R, G, B, M)를 샘플링하여 수평 라인 단위로 래치한다. 상기 래치(253)는 상기 타이밍 제어부(210)로부터 제공된 로드 신호(TP)에 응답하여 상기 래치된 데이터들을 상기 디지털 아날로그 변환부(257)에 출력한다.
상기 감마전압 발생부(255)는 공통 전압(VCOM)을 사이에 두고 고전위 전원 전압과 저전위 전원 전압 사이에서 분압된 제1 극성의 감마 전압들(+VREF)과 제2 극성의 감마 전압들(-VREF)을 생성한다.
상기 디지털 아날로그 변환부(257)는 제1 디코딩부(257a), 제2 디코딩부(257b) 및 멀티플렉싱부(257c)를 포함한다. 상기 제1 디코딩부(257a)는 복수의 제1 디코더들(D11, D21, D31,.., Dm1)을 포함하고, 각 제1 디코더(D11)는 제1 극성의 감마 전압들을 이용하여 색 데이터의 비트수로 표현 가능한 계조수 만큼 세분하여 입력된 색 데이터의 계조에 해당하는 제1 극성의 데이터 전압을 출력한다. 상기 제2 디코딩부(257b)는 복수의 제2 디코더들(D12, D22, D32,.., Dm2)을 포함하고, 각 제2 디코더(D12)는 제2 극성의 감마 전압들을 이용하여 색 데이터의 비트수로 표현 가능한 계조수 만큼 세분하여 입력된 색 데이터의 계조에 해당하는 제2 극성의 데이터 전압을 출력한다. 상기 멀티플렉싱부(257c)는 복수의 멀티플렉서들(MX1, MX2, MX3,..., MXm)을 포함하고, 각 멀티플렉서(MX1)는 제1 디코더(D11)와 제2 디코더(D12)의 출력 신호들을 수신하고, 상기 타이밍 제어부(210)로부터 제공된 극성제어신호(POL)에 응답하여 상기 제1 극성 또는 제2 극성의 데이터 전압을 출력한다.
도시되지 않았으나, 상기 디지털 아날로그 변환부(257)와 연결된 출력 버퍼부를 더 포함할 수 있다. 상기 출력 버퍼부는 상기 디지털 아날로그 변환부(257)로부터 출력되는 아날로그 신호인 데이터 전압의 레벨을 보상한다.
본 실시예에 따르면, 상기 멀티플렉서들(MX1, MX2, MX3,..., MXm)은 설정된 반전 방식에 따라서 상기 극성제어신호(POL)가 수신되거나, 또는 상기 극성제어신호(POL)가 반전되어 수신될 수 있다. m은 자연수이다.
예를 들면, +, -, -, + 반전 방식에 따라서, 제1 멀티플렉서(MX1) 및 제4 멀티플렉서(MX4)는 상기 극성제어신호(POL)가 수신되고 제2 멀티플렉서(MX2) 및 제3 멀티플렉서(MX3)는 반전된 극성제어신호(POL)가 수신된다. 상기 극성제어신호(POL)가 하이 레벨이면 상기 제1 및 제4 멀티플렉서들(MX1, MX4) 각각은 제1 및 제2 디코더 중 제1 디코더의 출력신호를 선택하여 출력한다. 한편, 상기 제2 및 제3 멀티플렉서들(MX2, MX3) 각각은 제1 및 제2 디코드 중 제2 디코더의 출력신호를 선택하여 출력한다. 따라서, 상기 제1 및 제4 멀티플렉서들(MX1, MX4)과 전기적으로 연결된 제1 및 제4 출력단자들(OT1, OT4)은 제1 극성의 데이터 전압들을 출력하고, 상기 제2 및 제3 멀티플렉서들(MX2, MX3)과 전기적으로 연결된 제2 및 제3 출력단자들(OT2, OT3)은 제2 극성의 데이터 전압들을 출력한다.
상기 데이터 구동부(250)는 수평 구간(1H) 단위로 상기 데이터 전압의 극성을 반전시키는 컬럼 반전 구동한다. 즉, 상기 극성제어신호(POL)는 상기 컬럼 반전 구동에 따라서 제1 수평 구간에는 하이 레벨을 가지는 경우, 다음 제2 수평 구간에는 로우 레벨을 갖는다. 이에 따라서, 상기 제1 수평 구간에는 앞서 설명된 바와 같이, 하이 레벨을 갖는 상기 극성제어신호에 응답하여 상기 제1 및 제4 멀티플렉서들(MX1, MX4)과 전기적으로 연결된 제1 및 제4 출력단자들(OT1, OT4)은 제1 극성의 데이터 전압들을 출력하고, 상기 제2 및 제3 멀티플렉서들(MX2, MX3)과 전기적으로 연결된 제2 및 제3 출력단자들(OT2, OT3)은 제2 극성의 데이터 전압들을 출력한다. 상기 제2 수평 구간에는 로우 레벨을 갖는 상기 극성제어신호에 응답하여 상기 제1 및 제4 멀티플렉서들(MX1, MX4)과 전기적으로 연결된 제1 및 제4 출력단자들(OT1, OT4)은 제2 극성의 데이터 전압들을 출력하고, 상기 제2 및 제3 멀티플렉서들(MX2, MX3)과 전기적으로 연결된 제2 및 제3 출력단자들(OT2, OT3)은 제1 극성의 데이터 전압들을 출력한다.
도 4는 도 1에 도시된 표시 패널의 구동 방법을 설명하기 위한 신호들의 타이밍도들이다.
도 1 및 도 4를 참조하면, 상기 제1 게이트 구동부(170)는 홀수 번째 게이트 신호들(GO1, GO2,..., GN-1)을 생성하여 상기 표시 패널(100)에 배치된 상기 게이트 배선들(GL1,.., GLN) 중 홀수 번째 게이트 배선들에 순차적으로 출력한다.
상기 제2 게이트 구동부(190)는 짝수 번째 게이트 신호들(GE1, GE2,..., GN)을 생성하여 상기 표시 패널(100)에 배치된 상기 게이트 배선들(GL1,.., GLN) 중 짝수 번째 게이트 배선들에 순차적으로 출력한다.
상기 홀수 번째 게이트 신호들(GO1, GO2,..., GN-1) 및 상기 짝수 번째 게이트 신호들(GE1, GE2,..., GN)각각은 1/2 H 에 대응하는 펄스 폭을 갖는다. 상기 홀수 번째 게이트 신호들(GO1, GO2,..., GN-1) 중 제1 게이트 신호(GO1)는 제1 게이트 배선(GL1)에 인가되고, 상기 짝수 번째 게이트 신호들(GE1, GE2,..., GN) 중 제1 게이트 신호(GE1)는 제2 게이트 배선(GL2)에 인가된다. 상기 제1 및 제2 게이트 배선들(GL1, GL2)은 상기 제1 게이트 신호(GO1) 및 제1 게이트 신호(GE1)에 의해 1H 구간 내에서 활성화된다. 따라서, 상기 제1 및 제2 게이트 배선들(GL1, GL2)에 연결된 첫 번째 서브화소 행(PL1)의 화소들은 상기 1H 동안 활성화되어 영상을 표시할 수 있다.
이하에서는 도 1, 도 2, 도 3 및 도 4를 참조하여, 상기 표시 패널(100)의 구동 방법을 설명한다.
상기 데이터 구동부(250)는 제1 수평 구간(H1)의 제1 서브 구간(SH1) 동안 제1 서브화소 행(PL1)에 포함된 색 서브화소들 중 상기 제1 게이트 배선(GL1)에 연결된 적색 서브화소 및 다원색 서브화소들에 대응하는 적색 데이터 및 다원색 데이터 전압들(1R, 1M)을 출력한다. 예를 들면, 상기 데이터 구동부(250)는 제1 적색 서브화소(Rp1)에 대응하는 제1 극성의 데이터 전압(+)을 제1 데이터 배선(DL1)에 출력하고, 제1 다원색 서브화소(Mp1)에 대응하는 제2 극성의 데이터 전압(-)을 제2 데이터 배선(DL2)에 출력하고, 제2 적색 서브화소(Rp2)에 대응하는 제2 극성의 데이터 전압(-)을 제3 데이터 배선(DL3)에 출력하고, 제2 다원색 서브화소(Mp2)에 대응하는 제1 극성의 데이터 전압(+)을 제4 데이터 배선(DL4)에 출력한다.
한편, 제1 게이트 구동부(170)는 상기 제1 수평 구간(1H)의 제1 서브 구간(SH1) 동안 상기 제1 게이트 배선(GL1)에 하이 레벨의 게이트 신호(GO1)를 출력한다.
이에 따라서, 상기 제1 적색 서브화소(Rp1)에는 제1 극성의 데이터 전압(+)이 인가되고, 상기 제1 다원색 서브화소(Mp1)에는 상기 제2 극성의 데이터 전압(-)이 인가되고, 상기 제2 적색 서브화소(Rp2)에는 제2 극성의 데이터 전압(-)이 인가되고, 상기 제2 다원색 서브화소(Mp2)에는 상기 제1 극성의 데이터 전압(+)이 인가된다.
이후, 상기 데이터 구동부(250)는 제1 수평 구간(1H)의 제2 서브 구간(SH2) 동안 제1 서브화소 행(PL1)에 포함된 색 서브화소들 중 상기 제2 게이트 배선(GL2)에 연결된 녹색 서브화소 및 청색 서브화소에 대응하는 녹색 데이터 및 청색 데이터 전압(1G, 1B)을 출력한다. 예를 들면, 상기 데이터 구동부(250)는 제1 청색 서브화소(Bp1)에 대응하는 제1 극성의 데이터 전압(+)을 제1 데이터 배선(DL1)에 출력하고, 제1 녹색 서브화소(Gp1)에 대응하는 제2 극성의 데이터 전압(-)을 제2 데이터 배선(DL2)에 출력하고, 제2 청색 서브화소(Bp2)에 대응하는 제2 극성의 데이터 전압(-)을 제3 데이터 배선(DL3)에 출력하고, 제2 녹색 서브화소(Gp2)에 대응하는 제1 극성의 데이터 전압(+)을 제4 데이터 배선(DL4)에 출력한다.
한편, 제2 게이트 구동부(190)는 상기 제1 수평 구간(1H)의 제2 서브 구간(SH2) 동안 상기 제2 게이트 배선(GL2)에 하이 레벨의 게이트 신호(GE1)를 인가한다.
이에 따라서, 상기 제1 녹색 서브화소(Gp1)에는 제2 극성의 데이터 전압(-)이 인가되고, 상기 제1 청색 서브화소(Bp1)에는 상기 제1 극성의 데이터 전압(+)이 인가되고, 상기 제2 녹색 서브화소(Gp2)에는 상기 제1 극성의 데이터 전압(+)이 인가되고, 상기 제2 청색 서브화소(Bp2)에는 상기 제2 극성의 데이터 전압(-)이 인가된다.
이어, 상기 데이터 구동부(250)는 컬럼 반전 방식으로 제2 서브화소 행(PL2)의 색 서브화소들을 구동한다. 상기 데이터 구동부(250)는 제2 수평 구간(H2)의 제1 서브 구간(SH1) 동안 제2 서브화소 행(PL2)에 포함된 색 서브화소들 중 상기 제3 게이트 배선(GL3)에 연결된 적색 서브화소 및 다원색 서브화소에 대응하는 적색 데이터 및 다원색 데이터 전압(2R, 2M)을 출력한다. 예를 들면, 상기 데이터 구동부(250)는 상기 컬럼 반전 방식에 따라서, 제3 적색 서브화소(Rp3)에 대응하는 제2 극성의 데이터 전압(-)을 제1 데이터 배선(DL1)에 출력하고, 제3 다원색 서브화소(Mp3)에 대응하는 제1 극성의 데이터 전압(+)을 제2 데이터 배선(DL2)에 출력하고, 제4 적색 서브화소(Rp4)에 대응하는 제1 극성의 데이터 전압(+)을 제3 데이터 배선(DL3)에 출력하고, 제4 다원색 서브화소(Mp4)에 대응하는 제2 극성의 데이터 전압(-)을 제4 데이터 배선(DL4)에 출력한다.
한편, 제2 게이트 구동부(190)는 상기 제2 수평 구간(H2)의 제1 서브 구간(SH1) 동안 상기 제3 게이트 배선(GL3)에 하이 레벨의 게이트 신호(GO2)를 출력한다.
상기 제3 적색 서브화소(Rp3)에는 제2 극성의 데이터 전압(-)이 인가되고, 상기 제3 다원색 서브화소(Mp3)에는 상기 제1 극성의 데이터 전압(+)이 인가되고, 상기 제4 적색 서브화소(Rp4)에는 제1 극성의 데이터 전압(+)이 인가되고, 상기 제4 다원색 서브화소(Mp4)에는 상기 제2 극성의 데이터 전압(-)이 인가된다.
이후, 상기 데이터 구동부(250)는 제2 수평 구간(H2)의 제2 서브 구간(SH2) 동안 제2 서브화소 행(PL2)에 포함된 색 서브화소들 중 상기 제4 게이트 배선(GL4)에 연결된 녹색 서브화소 및 청색 서브화소에 대응하는 녹색 데이터 및 청색 데이터 전압(2G, 2B)을 출력한다. 예를 들면, 상기 데이터 구동부(250)는 제3 청색 서브화소(Bp3)에 대응하는 제2 극성의 데이터 전압(-)을 제1 데이터 배선(DL1)에 출력하고, 제3 녹색 서브화소(Gp1)에 대응하는 제1 극성의 데이터 전압(+)을 제2 데이터 배선(DL2)에 출력하고, 제4 청색 서브화소(Bp2)에 대응하는 제1 극성의 데이터 전압(+)을 제3 데이터 배선(DL3)에 출력하고, 제4 녹색 서브화소(Gp2)에 대응하는 제2 극성의 데이터 전압(-)을 제4 데이터 배선(DL4)에 출력한다.
한편, 제2 게이트 구동부(190)는 상기 제2 수평 구간(H2)의 제2 서브 구간(SH2) 동안 상기 제4 게이트 배선(GL4)에 하이 레벨의 게이트 신호(GE2)를 인가한다.
이에 따라서, 상기 제3 녹색 서브화소(Gp3)에는 제1 극성의 데이터 전압(+)이 인가되고, 상기 제3 청색 서브화소(Bp3)에는 상기 제2 극성의 데이터 전압(-)이 인가되고, 상기 제4 녹색 서브화소(Gp4)에는 상기 제2 극성의 데이터 전압(-)이 인가되고, 상기 제4 청색 서브화소(Bp4)에는 상기 제1 극성의 데이터 전압(+)이 인가된다.
상기 컬럼 반전 방식에 따라서, 상기 제2 서브화소 행(PL2)의 색 서브화소들은 상기 제1 서브화소 행(PL1)의 색 서브화소들에 인가된 데이터 전압과 반전된 극성의 데이터 전압이 인가된다.
이상과 같은 방식으로, 상기 데이터 구동부(250), 상기 제1 게이트 구동부(170) 및 상기 제2 게이트 구동부(190)는 제3 서브화소 행 내지 제n 서브화소 행에 포함된 색 서브화소들을 +, -, +, -, -, +, -, +, 또는 -, +, -, +, +, -, +, - 방식으로 반전하는 극성반전 시퀀스를 포함하는 데이터 전압들을 인가한다.
결과적으로, 상기 표시 패널(100)은 적색, 녹색, 청색 및 다원색 서브화소들을 포함하고, 상기 색 서브화소들은 +, -, +, -, -, +, -, +, 또는 -, +, -, +, +, -, +, - 방식으로 반전하는 극성반전 시퀀스를 포함하도록 구동하여 인접한 색 서브화소들 및 인접한 동일한 색 서브화소들에 서로 다른 극성의 데이터 전압을 인가하여 표시 품질을 향상시킬 수 있다.
실시예 2
도 5는 본 발명의 실시예 2에 따른 표시 패널의 평면도이다.
도 5를 참조하면, 상기 표시 패널(300)은 복수의 데이터 배선들(DL1, DL2, DL3, DL4), 복수의 게이트 배선들(GL1, GL2, GL3, GL4, GL5, GL6) 및 복수의 색 서브화소들(Rp1, Gp1, Bp1, Mp1, Rp2, Gp2, Bp2, Mp2, Rp3, Gp3, Bp3, Mp3, Rp4, Gp4, Bp4, Mp4)을 포함한다. 상기 색 서브화소들은 복수의 서브화소 행들(PL1, PL2) 및 복수의 서브화소 열들(PC1, PC2, PC3,...., PC8)로 이루어진 매트릭스 형태로 배열된다. 각 색 서브화소는 스위칭 소자(TR) 및 화소 전극(PE)을 포함하고, 상기 스위칭 소자(TR)는 해당하는 데이터 배선(DL1), 게이트 배선(GL1) 및 화소 전극(PE)과 전기적으로 연결된다.
제1 데이터 배선(DL1)은 제1 서브화소 열(PC1)과 제2 서브화소 열(PC2) 사이에 배치되고, 제2 데이터 배선(DL2)은 제3 서브화소 열(PC3)과 제4 서브화소 열(PC4) 사이에 배치되고, 제3 데이터 배선(DL3)은 제5 서브화소 열(PC5)과 제6 서브화소 열(PC6) 사이에 배치되고, 제4 데이터 배선(DL4)은 제7 서브화소 열(PC7)과 제8 서브화소 열(PC8) 사이에 배치된다. 제1 게이트 배선(GL1) 및 제2 게이트 배선(GL2)은 제1 서브화소 행(PL1)의 위, 아래에 각각 배치되고, 제3 게이트 배선(GL3) 및 제4 게이트 배선(GL4)은 제2 서브화소 행(PL2)의 위, 아래에 각각 배치된다.
제1 서브화소 행(PL1)은 제1 적색 서브화소(Rp1), 제1 녹색 서브화소(Gp1), 제1 청색 서브화소(Bp1), 제1 다원색 서브화소(Mp1), 제2 적색 서브화소(Rp2), 제2 녹색 서브화소(Gp2), 제2 청색 서브화소(Bp2) 및 제2 다원색 서브화소(Mp2)를 포함한다.
상기 제1 적색 서브화소(Rp1)는 스위칭 소자(TR)를 통해 상기 제1 게이트 배선(GL1)과 상기 제1 데이터 배선(DL1)에 연결된다. 상기 제1 녹색 서브화소(Gp1)는 스위칭 소자(TR)를 통해 상기 제1 게이트 배선(GL1)과 상기 제2 데이터 배선(DL2)에 연결된다. 제1 청색 서브화소(Bp1)는 스위칭 소자(TR)를 통해 상기 제2 게이트 배선(GL2)과 상기 제1 데이터 배선(DL1)에 연결된다. 제1 다원색 서브화소(Mp1)는 스위칭 소자(TR)를 통해 상기 제2 게이트 배선(GL2)과 상기 제2 데이터 배선(DL2)에 연결된다.
상기 제2 적색 서브화소(Rp2)는 스위칭 소자(TR)를 통해 제1 게이트 배선(GL1)과 상기 제3 데이터 배선(DL3)에 연결된다. 상기 제2 녹색 서브화소(Gp2)는 스위칭 소자(TR)를 통해 제1 게이트 배선(GL1)과 제4 데이터 배선(DL4)에 연결된다. 제2 청색 서브화소(Bp2)는 스위칭 소자(TR)를 통해 제2 게이트 배선(GL2)과 제3 데이터 배선(DL3)에 연결된다. 제2 다원색 서브화소(Mp2)는 스위칭 소자(TR)를 통해 제2 게이트 배선(GL2)과 제4 데이터 배선(DL4)에 연결된다.
제2 서브화소 행(PL2)은 제3 적색 서브화소(Rp3), 제3 녹색 서브화소(Gp3), 제3 청색 서브화소(Bp3), 제3 다원색 서브화소(Mp3), 제4 적색 서브화소(Rp4), 제4 녹색 서브화소(Gp4), 제4 청색 서브화소(Bp4) 및 제4 다원색 서브화소(Mp4)를 포함한다.
상기 제3 적색 서브화소(Rp3)는 스위칭 소자(TR)를 통해 상기 제3 게이트 배선(GL3)과 상기 제1 데이터 배선(DL1)에 연결된다. 상기 제3 녹색 서브화소(Gp3)는 스위칭 소자(TR)를 통해 상기 제3 게이트 배선(GL3)과 상기 제2 데이터 배선(DL2)에 연결된다. 제3 청색 서브화소(Bp3)는 스위칭 소자(TR)를 통해 상기 제4 게이트 배선(GL4)과 상기 제1 데이터 배선(DL1)에 연결된다. 제3 다원색 서브화소(Mp3)는 스위칭 소자(TR)를 통해 상기 제4 게이트 배선(GL4)과 상기 제2 데이터 배선(DL2)에 연결된다.
상기 제4 적색 서브화소(Rp4)는 스위칭 소자(TR)를 통해 제3 게이트 배선(GL3)과 상기 제3 데이터 배선(DL3)에 연결된다. 상기 제4 녹색 서브화소(Gp4)는 스위칭 소자(TR)를 통해 제3 게이트 배선(GL3)과 제4 데이터 배선(DL4)에 연결된다. 제4 청색 서브화소(Bp4)는 스위칭 소자(TR)를 통해 제4 게이트 배선(GL4)과 제3 데이터 배선(DL3)에 연결된다. 제4 다원색 서브화소(Mp4)는 스위칭 소자(TR)를 통해 제4 게이트 배선(GL4)과 제4 데이터 배선(DL4)에 연결된다.
도 6은 도 5에 도시된 표시 패널의 구동 방법을 설명하기 위한 신호들의 타이밍도들이다. 본 실시예에 따른 상기 표시 패널(300)을 구동하는 패널 구동부는 실시예 1과 동일한 구성요소는 동일한 도면부호를 부여하여 설명한다.
도 1, 도 3, 도 5 및 도 6을 참조하면, 상기 데이터 배열부(240)는 상기 데이터 변환부(230)로부터 수신된 적색, 녹색, 청색 및 다원색 데이터를 상기 표시 패널(300)의 색 서브화소 구조에 따라서 재배열한다.
상기 데이터 배열부(240)는 제1 서브화소 행(PL1)의 색 데이터를 제1 수평 구간의 제1 서브 구간에 상기 제1 적색 서브화소(Rp1), 제1 녹색 서브화소(Gp1), 제2 적색 서브화소(Rp2) 및 제2 녹색 서브화소(Gp2)의 색 데이터로 배열하여 출력하고, 상기 제1 수평 구간의 제2 서브 구간에 제1 청색 서브화소(Bp1), 제1 다원색 서브화소(Mp1), 제2 청색 서브화소(Bp2) 및 제2 다원색 서브화소(Mp2)의 색 데이터로 배열하여 출력한다. 이후, 상기 데이터 배열부(240)는 제2 서브화소 행(PL2)의 색 데이터를 제2 수평 구간의 제1 서브 구간에 상기 제3 적색 서브화소(Rp3), 제3 녹색 서브화소(Gp3), 제4 적색 서브화소(Rp4) 및 제4 녹색 서브화소(Gp4)의 색 데이터로 배열하여 출력하고, 상기 제2 수평 구간의 제2 서브 구간에 제3 청색 서브화소(Bp3), 제3 다원색 서브화소(Mp3), 제4 청색 서브화소(Bp4) 및 제4 다원색 서브화소(Mp4)의 색 데이터로 배열하여 출력한다. 상기 제1 및 제2 서브 구간 각각은 1/2H 에 대응할 수 있다.
상기 데이터 구동부(250)는 제1 수평 구간(H1)의 제1 서브 구간(SH1) 동안 제1 서브화소 행(PL1)에 포함된 색 서브화소들 중 상기 제1 게이트 배선(GL1)에 연결된 적색 서브화소 및 녹색 서브화소에 대응하는 적색 데이터 및 녹색 데이터 전압(1R, 1G)을 출력한다. 예를 들면, 상기 데이터 구동부(250)는 제1 적색 서브화소(Rp1)에 대응하는 제1 극성의 데이터 전압(+)을 제1 데이터 배선(DL1)에 출력하고, 제1 녹색 서브화소(Gp1)에 대응하는 제2 극성의 데이터 전압(-)을 제2 데이터 배선(DL2)에 출력하고, 제2 적색 서브화소(Rp2)에 대응하는 제2 극성의 데이터 전압(-)을 제3 데이터 배선(DL3)에 출력하고, 제2 녹색 서브화소(Gp2)에 대응하는 제1 극성의 데이터 전압(+)을 제4 데이터 배선(DL4)에 출력한다.
한편, 제1 게이트 구동부(170)는 상기 제1 수평 구간(1H)의 제1 서브 구간(SH1) 동안 상기 제1 게이트 배선(GL1)에 하이 레벨의 게이트 신호(GO1)를 출력한다.
이에 따라서, 상기 제1 적색 서브화소(Rp1)에는 제1 극성의 데이터 전압(+)이 인가되고, 상기 제1 녹색 서브화소(Gp1)에는 상기 제2 극성의 데이터 전압(-)이 인가되고, 상기 제2 적색 서브화소(Rp2)에는 제2 극성의 데이터 전압(-)이 인가되고, 상기 제2 녹색 서브화소(Gp2)에는 상기 제1 극성의 데이터 전압(+)이 인가된다.
이후, 상기 데이터 구동부(250)는 제1 수평 구간(1H)의 제2 서브 구간(SH2) 동안 제1 서브화소 행(PL1)에 포함된 색 서브화소들 중 상기 제2 게이트 배선(GL2)에 연결된 청색 서브화소 및 다원색 서브화소에 대응하는 청색 데이터 및 다원색 데이터 전압(1B, 1M)을 출력한다. 예를 들면, 상기 데이터 구동부(250)는 제1 청색 서브화소(Bp1)에 대응하는 제1 극성의 데이터 전압(+)을 제1 데이터 배선(DL1)에 출력하고, 제1 다원색 서브화소(Mp1)에 대응하는 제2 극성의 데이터 전압(-)을 제2 데이터 배선(DL2)에 출력하고, 제2 청색 서브화소(Bp2)에 대응하는 제2 극성의 데이터 전압(-)을 제3 데이터 배선(DL3)에 출력하고, 제2 다원색 서브화소(Mp2)에 대응하는 제1 극성의 데이터 전압(+)을 제4 데이터 배선(DL4)에 출력한다.
한편, 제2 게이트 구동부(190)는 상기 제1 수평 구간(1H)의 제2 서브 구간(SH2) 동안 상기 제2 게이트 배선(GL2)에 하이 레벨의 게이트 신호(GE1)를 인가한다.
이에 따라서, 상기 제1 청색 서브화소(Bp1)에는 제1 극성의 데이터 전압(+)이 인가되고, 상기 제1 다원색 서브화소(Mp1)에는 상기 제2 극성의 데이터 전압(-)이 인가되고, 상기 제2 청색 서브화소(Bp2)에는 상기 제2 극성의 데이터 전압(-)이 인가되고, 상기 제2 다원색 서브화소(Mp2)에는 상기 제1 극성의 데이터 전압(+)이 인가된다.
이어, 상기 데이터 구동부(250)는 컬럼 반전 방식으로 제2 서브화소 행(PL2)의 색 서브화소들을 구동한다. 상기 데이터 구동부(250)는 제2 수평 구간(H2)의 제1 서브 구간(SH1) 동안 제2 서브화소 행(PL2)에 포함된 색 서브화소들 중 상기 제3 게이트 배선(GL3)에 연결된 적색 서브화소 및 녹색 서브화소에 대응하는 적색 데이터 및 녹색 데이터 전압(2R, 2G)을 출력한다. 예를 들면, 상기 데이터 구동부(250)는 상기 컬럼 반전 방식에 따라서, 제3 적색 서브화소(Rp3)에 대응하는 제2 극성의 데이터 전압(-)을 제1 데이터 배선(DL1)에 출력하고, 제3 녹색 서브화소(Bp3)에 대응하는 제1 극성의 데이터 전압(+)을 제2 데이터 배선(DL2)에 출력하고, 제4 적색 서브화소(Rp4)에 대응하는 제1 극성의 데이터 전압(+)을 제3 데이터 배선(DL3)에 출력하고, 제4 녹색 서브화소(Gp4)에 대응하는 제2 극성의 데이터 전압(-)을 제4 데이터 배선(DL4)에 출력한다.
한편, 제2 게이트 구동부(190)는 상기 제2 수평 구간(H2)의 제1 서브 구간(SH1) 동안 상기 제3 게이트 배선(GL3)에 하이 레벨의 게이트 신호(GO2)를 출력한다.
이에 따라서, 상기 제3 적색 서브화소(Rp3)에는 제2 극성의 데이터 전압(-)이 인가되고, 상기 제3 녹색 서브화소(Gp3)에는 상기 제1 극성의 데이터 전압(+)이 인가되고, 상기 제4 적색 서브화소(Rp4)에는 제1 극성의 데이터 전압(+)이 인가되고, 상기 제4 녹색 서브화소(Gp4)에는 상기 제2 극성의 데이터 전압(-)이 인가된다.
이후, 상기 데이터 구동부(250)는 제2 수평 구간(H2)의 제2 서브 구간(SH2) 동안 제2 서브화소 행(PL2)에 포함된 색 서브화소들 중 상기 제4 게이트 배선(GL4)에 연결된 청색 서브화소 및 다원색 서브화소에 대응하는 청색 데이터 및 다원색 데이터 전압(2B, 2M)을 출력한다. 예를 들면, 상기 데이터 구동부(250)는 제3 청색 서브화소(Bp3)에 대응하는 제2 극성의 데이터 전압(-)을 제1 데이터 배선(DL1)에 출력하고, 제3 다원색 서브화소(Mp1)에 대응하는 제1 극성의 데이터 전압(+)을 제2 데이터 배선(DL2)에 출력하고, 제4 청색 서브화소(Bp2)에 대응하는 제1 극성의 데이터 전압(+)을 제3 데이터 배선(DL3)에 출력하고, 제4 다원색 서브화소(Mp2)에 대응하는 제2 극성의 데이터 전압(-)을 제4 데이터 배선(DL4)에 출력한다.
한편, 제2 게이트 구동부(190)는 상기 제2 수평 구간(H2)의 제2 서브 구간(SH2) 동안 상기 제4 게이트 배선(GL4)에 하이 레벨의 게이트 신호(GE2)를 인가한다.
이에 따라서, 상기 제3 청색 서브화소(Bp3)에는 제2 극성의 데이터 전압(-)이 인가되고, 상기 제3 다원색 서브화소(Mp3)에는 제1 극성의 데이터 전압(+)이 인가되고, 상기 제4 청색 서브화소(Bp4)에는 제1 극성의 데이터 전압(+)이 인가되고, 상기 제4 다원색 서브화소(Mp4)에는 상기 제2 극성의 데이터 전압(-)이 인가된다.
상기 컬럼 반전 방식에 따라서, 상기 제2 서브화소 행(PL2)의 색 서브화소들은 상기 제1 서브화소 행(PL1)의 색 서브화소들에 인가된 데이터 전압과 반전된 극성의 데이터 전압이 인가된다.
이상과 같은 방식으로, 상기 데이터 구동부(250), 상기 제1 게이트 구동부(170) 및 상기 제2 게이트 구동부(190)는 제3 서브화소 행 내지 제n 서브화소 행에 포함된 색 서브화소들을 +, -, +, -, -, +, -, +, 또는 -, +, -, +, +, -, +, - 방식으로 반전하는 극성반전 시퀀스를 포함하는 데이터 전압들을 인가한다.
결과적으로, 상기 표시 패널(100)은 적색, 녹색, 청색 및 다원색 서브화소들을 포함하고, 상기 색 서브화소들은 +, -, +, -, -, +, -, +, 또는 -, +, -, +, +, -, +, -방식으로 반전하는 극성반전 시퀀스를 포함하도록 구동하여 인접한 색 서브화소들 및 인접한 동일한 색 서브화소들에 서로 다른 극성의 데이터 전압을 인가하여 표시 품질을 향상시킬 수 있다.
실시예 3
도 7은 본 발명의 실시예 3에 따른 표시 패널의 평면도이다.
도 7을 참조하면, 상기 표시 패널(500)은 표시 영역(DA)과 상기 표시 영역(DA)을 둘러싸는 주변 영역(PA)을 포함한다.
상기 표시 영역(DA)은 복수의 색 서브화소들을 포함한다. 구체적으로, 상기 표시 영역(DA)은 복수의 데이터 배선들(DL1, DL2, DL3, DL4), 복수의 게이트 배선들(GL1, GL2, GL3, GL4, GL5, GL6) 및 복수의 색 서브화소들(Rp1, Gp1, Bp1, Mp1, Rp2, Gp2, Bp2, Mp2, Rp3, Gp3, Bp3, Mp3, Rp4, Gp4, Bp4, Mp4)을 포함한다. 상기 색 서브화소들은 복수의 서브화소 행들(PL1, PL2) 및 복수의 서브화소 열들(PC1, PC2, PC3,...., PC8)로 이루어진 매트릭스 형태로 배열된다. 각 색 서브화소는 스위칭 소자(TR) 및 화소 전극(PE)을 포함하고, 상기 스위칭 소자(TR)는 데이터 배선, 게이트 배선 및 화소 전극과 전기적으로 연결된다.
제1 데이터 배선(DL1)은 제1 서브화소 열(PC1)과 제2 서브화소 열(PC2) 사이에 배치되고, 제2 데이터 배선(DL2)은 제3 서브화소 열(PC3)과 제4 서브화소 열(PC4) 사이에 배치되고, 제3 데이터 배선(DL3)은 제5 서브화소 열(PC5)과 제6 서브화소 열(PC6) 사이에 배치되고, 제4 데이터 배선(DL4)은 제7 서브화소 열(PC7)과 제8 서브화소 열(PC8) 사이에 배치된다. 제1 게이트 배선(GL1) 및 제2 게이트 배선(GL2)은 제1 서브화소 행(PL1)의 위, 아래에 각각 배치되고, 제3 게이트 배선(GL3) 및 제4 게이트 배선(GL4)은 제2 서브화소 행(PL2)의 위, 아래에 각각 배치된다.
제1 서브화소 행(PL1)은 제1 적색 서브화소(Rp1), 제1 녹색 서브화소(Gp1), 제1 청색 서브화소(Bp1), 제1 다원색 서브화소(Mp1), 제2 적색 서브화소(Rp2), 제2 녹색 서브화소(Gp2), 제2 청색 서브화소(Bp2) 및 제2 다원색 서브화소(Mp2)를 포함한다. 제2 서브화소 행(PL2)은 제3 적색 서브화소(Rp3), 제3 녹색 서브화소(Gp3), 제3 청색 서브화소(Bp3), 제3 다원색 서브화소(Mp3), 제4 적색 서브화소(Rp4), 제4 녹색 서브화소(Gp4), 제4 청색 서브화소(Bp4) 및 제4 다원색 서브화소(Mp4)를 포함한다.
상기 표시 영역(DA)에 배치된 상기 색 서브화소들의 구조는 도 2에서 설명된 실시예 1과 실질적으로 동일하므로 반복되는 설명은 생략한다. 또한, 상기 색 서브화소들의 구조는 도 5에서 설명된 실시예 2와 실질적으로 동일한 구조를 가질 수 있다.
상기 주변 영역(PA)은 복수의 패드들(111, 112, 113, 114) 및 복수의 연결 배선들(121, 122, 123, 124)을 포함한다.
상기 패드들(111, 112, 113, 114)은 데이터 구동부의 출력단자와 연결되어 데이터 전압들을 수신한다.
상기 연결 배선들(121, 122, 123, 124)은 상기 패드들(111, 112, 113, 114)과 상기 데이터 배선들(DL1, DL2, DL3, DL4)을 서로 연결한다. 예를 들면, 제1 연결 배선(121)은 상기 제1 패드(111)와 상기 제1 데이터 배선(DL1)을 연결하고, 제2 연결 배선(122)은 상기 제2 패드(112)와 상기 제2 데이터 배선(DL2)을 연결한다. 제3 연결 배선(123)은 제3 패드(113)와 상기 제4 데이터 배선(DL4)을 연결하고, 제4 연결 배선(124)은 제4 패드(114)와 제3 데이터 배선(DL3)을 연결한다. 상기 제3 및 제4 연결 배선들(123, 124)은 서로 교차하여 배치되므로, 절연층에 의해 절연된 도전층들에 의해 각각 형성될 수 있다.
결과적으로, 상기 제1 패드(111)에 수신된 데이터 전압은 상기 제1 연결 배선(121)을 통해 상기 제1 데이터 배선(DL1)에 전달되고, 상기 제2 패드(112)에 수신된 데이터 전압은 제2 연결 배선(122)을 통해 상기 제2 데이터 배선(DL2)에 전달된다. 한편, 상기 제3 패드(113)에 수신된 데이터 전압은 상기 제3 연결 배선(123)을 통해 상기 제4 데이터 배선(DL4)에 전달되고, 상기 제4 패드(114)에 수신된 데이터 전압은 상기 제4 연결 배선(124)을 통해 상기 제3 데이터 배선(DL3)에 전달된다.
도 8은 도 7의 표시 패널을 구동하기 위한 패널 구동부에 대한 블록도이다.
도 1, 도 7 및 도 8을 참조하면, 상기 패널 구동부(200A)는 데이터 배열부(240A) 및 데이터 구동부(250A)를 포함한다. 본 실시예에 따른 상기 패널 구동부(200A)는 실시예 1에 따른 패널 구동부(200)와 비교할 때 상기 데이터 배열부(240A) 및 상기 데이터 구동부(250A)를 제외하고는 나머지 구성요소는 실질적으로 동일하다. 이에 반복되는 설명은 생략한다.
상기 데이터 배열부(240)는 상기 데이터 변환부(230)로부터 수신된 적색, 녹색, 청색 및 다원색 데이터를 도 7에 도시된 표시 패널(500)의 데이터 배선들(DL1, DL2, DL3, DL4)과 패드들(111, 112, 113, 114)의 연결 구조에 따라서 재배열한다.
예를 들면, 상기 제1 패드(111)는 상기 제1 데이터 배선(DL1)과 연결되고, 상기 제2 패드(112)는 상기 제2 데이터 배선(DL2)과 연결되고, 상기 제3 패드(113)는 상기 제4 데이터 배선(DL4)과 연결되고, 상기 제4 패드(114)는 상기 제3 데이터 배선(DL3)과 연결된다.
상기 데이터 배열부(240)는 제1 서브화소 행(PL1)의 색 데이터를 제1 수평 구간의 제1 서브 구간에 상기 제1 적색 서브화소(Rp1), 제1 다원색 서브화소(Mp1), 제2 다원색 서브화소(Mp2) 및 제2 적색 서브화소(Rp2)의 색 데이터로 배열하여 출력하고, 상기 제1 수평 구간의 제2 서브 구간에 제1 청색 서브화소(Bp1), 제1 녹색 서브화소(Gp1), 제2 녹색 서브화소(Gp2) 및 제2 청색 서브화소(Bp2)의 색 데이터로 배열하여 출력한다. 이어, 상기 데이터 배열부(240)는 제2 서브화소 행(PL2)의 색 데이터를 제2 수평 구간의 제1 서브 구간에 상기 제3 적색 서브화소(Rp3), 제3 다원색 서브화소(Mp3), 제4 다원색 서브화소(Mp4) 및 제4 적색 서브화소(Rp4)의 색 데이터로 배열하여 출력하고, 상기 제2 수평 구간의 제2 서브 구간에 제3 청색 서브화소(Bp3), 제3 녹색 서브화소(Gp3), 제4 청색 서브화소(Bp4) 및 제4 녹색 서브화소(Gp4)의 색 데이터로 배열하여 출력한다. 상기 제1 및 제2 서브 구간 각각은 1/2H 에 대응할 수 있다.
상기 데이터 구동부(250A)는 쉬프트 레지스터(251), 라인 래치(253), 감마전압 발생부(255) 및 디지털 아날로그 변환부(259)를 포함한다. 본 실시예에 따른 상기 쉬프트 레지스터(251), 라인 래치(253) 및 감마전압 발생부(255)는 실시예 1과 실질적으로 동일하므로 반복되는 동작설명은 생략한다.
상기 디지털 아날로그 변환부(259)는 제1 디코딩부(259a), 제2 디코딩부(259b) 및 멀티플렉싱부(259c)를 포함한다. 상기 제1 디코딩부(259a)는 복수의 제1 디코더들(D11, D21, D31,.., Dm1)을 포함하고, 각 제1 디코더(D11)는 제1 극성의 감마 전압들을 이용하여 입력된 색 데이터의 계조에 해당하는 제1 극성의 데이터 전압을 출력한다. 상기 제2 디코딩부(259b)는 복수의 제2 디코더들(D12, D22, D32,.., Dm2)을 포함하고, 각 제2 디코더(D12)는 제2 극성의 감마 전압들을 이용하여 입력된 색 데이터의 계조에 해당하는 제2 극성의 데이터 전압을 출력한다. 상기 멀티플렉싱부(259c)는 복수의 멀티플렉서들(MX1, MX2, MX3,..., MXm)을 포함하고, 각 멀티플렉서(MX1)는 제1 디코더(D11)와 제2 디코더(D12)의 출력 신호들을 수신하고, 상기 타이밍 제어부(210)로부터 제공된 극성제어신호(POL)에 응답하여 상기 제1 극성 또는 제2 극성의 데이터 전압을 출력한다.
도시되지 않았으나, 상기 디지털 아날로그 변환부(259)와 연결된 출력 버퍼부를 더 포함할 수 있다. 상기 출력 버퍼부는 상기 디지털 아날로그 변환부(259)로부터 출력되는 아날로그 신호인 데이터 전압의 레벨을 보상한다.
본 실시예에 따르면, 홀수 번째 멀티플렉서들(MX1, MX3,..)은 상기 극성제어신호(POL)를 그대로 수신하고, 짝수 번째 멀티플렉서들(MX2, MX4,...MXm)은 상기 극성제어신호(POL)를 반전하여 수신한다. 상기 극성반전신호(POL)가 하이 레벨이면 멀티플렉서는 제1 극성의 데이터 전압을 출력하고, 상기 극성반전신호(POL)가 로우 레벨이면 멀티플렉서는 제2 극성의 데이터 전압을 출력한다.
이에 따라서, 홀수 번째 출력단자들(OT1, OT3,...)로 출력되는 데이터 전압들과 짝수 번째 출력단자들(OT2, OT4,...)로 출력되는 데이터 전압들의 극성은 서로 반전된다. 예를 들면, 제1 수평 구간에 상기 데이터 구동부(250A)는 +, -, +, - 반전 방식을 갖는 데이터 전압들을 출력하고, 제2 수평 구간에는 컬럼 반전 방식이 적용되어 상기 데이터 구동부(250A)는 -, +, -, + 극성 반전 시퀀스를 포함하는 방식을 갖는 데이터 전압들을 출력한다.
결과적으로, 상기 데이터 구동부(250A)의 제1 출력단자(OT1)는 제1 극성의 데이터 전압(+)을 출력하고, 제2 출력단자(OT2)는 제2 극성의 데이터 전압(-)을 출력하고, 제3 출력단자(OT3)는 제1 극성의 데이터 전압(+)을 출력하고, 제4 출력단자(OT4)는 제2 극성의 데이터 전압(-)을 출력한다.
이에 따라서, 상기 표시 패널(500)의 제1 패드(111) 및 제3 패드(113)는 상기 제1 극성의 데이터 전압들(+)을 수신하고, 상기 제2 패드(112) 및 제4 패드(114)는 제2 극성의 데이터 전압들(-)을 수신한다.
상기 제1 패드(111)와 연결된 상기 제1 데이트 배선(DL1)은 제1 극성의 데이터 전압(+)이 인가되어, 상기 제1 데이터 배선(DL1)과 연결된 제1 적색 서브화소(Rp1) 및 제1 청색 서브화소(Bp1)는 상기 제1 극성의 데이터 전압(+)이 인가된다. 상기 제2 패드(112)와 연결된 상기 제2 데이트 배선(DL2)은 제2 극성의 데이터 전압(-)이 인가되어, 상기 제2 데이터 배선(DL2)과 연결된 제1 녹색 서브화소(Gp1) 및 제1 다원색 서브화소(Mp1)는 상기 제2 극성의 데이터 전압(-)이 인가된다. 또한, 상기 제3 패드(113)와 연결된 상기 제4 데이터 배선(DL4)은 제1 극성의 데이터 전압(+)이 인가되어, 상기 제4 데이터 배선(DL4)과 연결된 제2 녹색 서브화소(Gp2)와 제2 다원색 서브화소(Mp2)는 상기 제1 극성의 데이터 전압(+)이 인가된다. 상기 제4 패드(114)와 연결된 상기 제3 데이터 배선(DL3)은 제2 극성의 데이터 전압(-)이 인가되어, 상기 제3 데이터 배선(DL3)에 연결된 제2 적색 서브화소(Rp2) 및 제2 청색 서브화소(Bp2)는 상기 제2 극성의 데이터 전압(-)이 인가된다.
상기 표시 패널(500)을 구동하기 위한 데이터 구동부 및 게이트 구동부의 출력 신호들에 대한 파형도들은 도 4에서 설명된 실시예 1과 실질적으로 동일하다.
결과적으로, 상기 표시 패널(500)은 적색, 녹색, 청색 및 다원색 서브화소들을 포함하고, 상기 색 서브화소들은 +, -, +, -, -, +, -, +, 또는 -, +, -, +, +, -, +, -방식으로 반전하는 극성반전 시퀀스를 포함하도록 구동하여 인접한 색 서브화소들 및 인접한 동일한 색 서브화소들에 서로 다른 극성의 데이터 전압을 인가하여 표시 품질을 향상시킬 수 있다.
실시예 4
도 9는 본 발명의 실시예 4에 따른 표시 패널의 평면도이다.
도 1 및 도 9를 참조하면, 상기 표시 패널(700)은 표시 영역(DA)과 상기 표시 영역(DA)을 둘러싸는 주변 영역(PA)을 포함한다.
상기 표시 영역(DA)은 복수의 색 서브화소들을 포함한다. 구체적으로, 상기 표시 영역(DA)은 복수의 데이터 배선들(DL1, DL2, DL3, DL4), 복수의 게이트 배선들(GL1, GL2, GL3, GL4, GL5, GL6) 및 복수의 색 서브화소들(Rp1, Gp1, Bp1, Mp1, Rp2, Gp2, Bp2, Mp2, Rp3, Gp3, Bp3, Mp3, Rp4, Gp4, Bp4, Mp4)을 포함한다. 상기 색 서브화소들은 복수의 서브화소 행들(PL1, PL2) 및 복수의 서브화소 열들(PC1, PC2, PC3,...., PC8)로 이루어진 매트릭스 형태로 배열된다. 각 색 서브화소는 스위칭 소자(TR) 및 화소 전극(PE)을 포함하고, 상기 스위칭 소자(TR)는 데이터 배선, 게이트 배선 및 화소 전극과 전기적으로 연결된다. 상기 표시 패널(700)의 색 서브화소 구조는 도 2에서 설명된 실시예 1과 실질적으로 동일하므로 반복되는 설명은 생략한다. 또한, 상기 색 서브화소들의 구조는 도 5에서 설명된 실시예 2와 실질적으로 동일한 구조를 가질 수 있다.
상기 주변 영역(PA)은 복수의 패드들(111, 112, 113, 114), 복수의 연결 배선들(121, 122) 및 복수의 반전 소자들(127, 128)을 포함한다.
상기 패드들(111, 112, 113, 114)은 데이터 구동부의 출력단자와 연결되어 데이터 전압들을 수신한다.
상기 연결 배선들(111, 112)은 상기 패드들(111, 112)과 상기 데이터 배선들(DL1, DL2)을 서로 연결한다. 예를 들면, 제1 연결 배선(121)은 상기 제1 패드(111)와 상기 제1 데이터 배선(DL1)을 연결하고, 제2 연결 배선(122)은 상기 제2 패드(112)와 상기 제2 데이터 배선(DL2)을 연결한다.
상기 복수의 반전 소자들(127, 128)은 상기 패드들(113, 114)과 상기 데이터 배선들(DL3, DL4)을 서로 연결한다. 예를 들면, 제1 반전 소자(127)는 상기 제3 패드(113)와 상기 제3 데이터 배선(DL3)을 연결하고, 제2 반전 소자(128)는 상기 제4 패드(114)와 상기 제4 데이터 배선(DL4)을 연결한다. 상기 제1 및 제2 반전 소자들(127, 128)은 상기 제3 및 제4 패드들(113, 114)로부터 수신된 데이터 전압의 극성을 기준 전압 대비 반전하여 출력한다. 상기 반전 소자들(127, 128)은 상기 표시 영역(DA)에 상기 스위칭 소자(TR)를 형성하는 공정에 의해 상기 주변 영역(PA)에 직접 형성될 수 있다.
결과적으로, 상기 제1 패드(111)에 수신된 데이터 전압은 상기 제1 연결 배선(121)을 통해 상기 제1 데이터 배선(DL1)에 전달되고, 상기 제2 패드(112)에 수신된 데이터 전압은 제2 연결 배선(122)을 통해 상기 제2 데이터 배선(DL2)에 전달된다. 상기 제3 패드(113)에 수신된 데이터 전압은 상기 제1 반전 소자(127)를 통해 반전되어 상기 제3 데이터 배선(DL3)에 인가되고, 상기 제4 패드(114)에 수신된 데이터 전압은 상기 제2 반전 소자(128)에 의해 반전되어 상기 제4 데이터 배선(DL4)에 인가된다.
본 실시예에 따른 상기 표시 패널(700)에 도 1에 도시된 데이터 배열부(240)와 도 8에서 도시된 데이터 구동부(200A)에 의해 구동될 수 있다.
예를 들면, 상기 데이터 배열부(240)는 제1 서브화소 행(PL1)의 색 데이터를 제1 수평 구간의 제1 서브 구간에 상기 제1 적색 서브화소(Rp1), 제1 다원색 서브화소(Mp1), 제2 적색 서브화소(Rp2) 및 제2 다원색 서브화소(Mp2)의 색 데이터로 배열하여 출력하고, 상기 제1 수평 구간의 제2 서브 구간에 제1 청색 서브화소(Bp1), 제1 녹색 서브화소(Gp1), 제2 청색 서브화소(Bp2) 및 제2 녹색 서브화소(Gp2)의 색 데이터로 배열하여 출력한다. 이후, 상기 데이터 배열부(240)는 제2 서브화소 행(PL2)의 색 데이터를 제2 수평 구간의 제1 서브 구간에 상기 제3 적색 서브화소(Rp3), 제3 다원색 서브화소(Mp3), 제4 적색 서브화소(Rp4) 및 제4 다원색 서브화소(Mp4)의 색 데이터로 배열하여 출력하고, 상기 제2 수평 구간의 제2 서브 구간에 제3 청색 서브화소(Bp3), 제3 녹색 서브화소(Gp3), 제4 청색 서브화소(Bp4) 및 제4 녹색 서브화소(Gp4)의 색 데이터로 배열하여 출력한다. 상기 제1 및 제2 서브 구간 각각은 1/2H 에 대응할 수 있다.
상기 데이터 구동부(250A)는 쉬프트 레지스터(251), 라인 래치(253), 감마전압 발생부(255) 및 디지털 아날로그 변환부(259)를 포함한다. 상기 데이터 구동부(250A)에 대한 상세한 설명은 도 8을 참조한 설명과 실질적으로 동일하므로 간략하게 한다. 상기 데이터 구동부(250A)의 홀수 번째 출력단자들(OT1, OT3,...)은 제1 극성의 데이터 전압(+)을 출력하고, 짝수 번째 출력단자들(OT2, OT4,...)은 제2 극성의 데이터 전압(-)을 출력한다. 이에 따라, 상기 표시 패널(700)의 제1 패드(111) 및 제3 패드(113)는 상기 제1 극성의 데이터 전압들(+)을 수신하고, 상기 제2 패드(112) 및 제4 패드(114)는 제2 극성의 데이터 전압들(-)을 수신한다.
상기 제1 패드(111)와 연결된 상기 제1 데이트 배선(DL1)은 제1 극성의 데이터 전압(+)이 인가되어, 상기 제1 데이터 배선(DL1)과 연결된 제1 적색 서브화소(Rp1) 및 제1 청색 서브화소(Bp1)는 상기 제1 극성의 데이터 전압(+)이 인가된다. 상기 제2 패드(112)와 연결된 상기 제2 데이트 배선(DL2)은 제2 극성의 데이터 전압(-)이 인가되어, 상기 제2 데이터 배선(DL2)과 연결된 제1 녹색 서브화소(Gp1) 및 제1 다원색 서브화소(Mp1)는 상기 제2 극성의 데이터 전압(-)이 인가된다.
한편, 상기 제3 패드(113)는 제1 극성의 데이터 전압(+)을 수신하나 상기 제1 반전 소자(127)에 의해 상기 제3 데이터 배선(DL3)에는 제2 극성의 데이터 전압(-)을 인가된다. 상기 제3 데이터 배선(DL3)과 연결된 제2 적색 서브화소(Rp2) 및 제2 청색 서브화소(Bp2)는 상기 제2 극성의 데이터 전압(-)이 인가된다. 상기 제4 패드(114)는 제2 극성의 데이터 전압을 수신하나 상기 제2 반전 소자(128)에 의해 상기 제4 데이터 배선(DL4)에는 제1 극성의 데이터 전압(+)이 인가된다. 상기 제4 데이터 배선(DL4)과 연결된 제2 녹색 서브화소(Gp2)와 제2 다원색 서브화소(Mp2)는 상기 제1 극성의 데이터 전압(+)이 인가된다.
상기 표시 패널(700)을 구동하기 위한 데이터 구동부 및 게이트 구동부의 출력 신호들에 대한 파형도들은 도 4에서 설명된 실시예 1과 실질적으로 동일하다.
결과적으로, 상기 표시 패널(700)은 적색, 녹색, 청색 및 다원색 서브화소들을 포함하고, 상기 색 서브화소들은 +, -, +, -, -, +, -, +, 또는 -, +, -, +, +, -, +, - 방식으로 반전하는 극성반전 시퀀스를 포함하도록 구동하여 인접한 색 서브화소들 및 인접한 동일한 색 서브화소들에 서로 다른 극성의 데이터 전압을 인가하여 표시 품질을 향상시킬 수 있다.
한편, 도시되지는 않았으나, 상기 패드들과 상기 데이터 배선들 사이에 스위칭 소자를 형성하여 +, -, +, - 극성의 데이터 전압을 +, -, -, + 극성의 데이터 전압으로 반전할 수 있다.
또한, 각 서브화소의 면적 크기를 서로 다르게 할 수 있다. 예를 들면, 청색 서브화소의 크기가 녹색 서브화소, 옐로우 서브화소의 크기보다 크게 배치할 수 있다. 적색 서브화소의 면적이 녹색 서브화소, 옐로우 서브화소의 면적보다 크게 배치할 수 있다. 청색 서브화소와 적색 서브화소의 면적이 실질적으로 동일하게 형성할 수 있다. 녹색 서브화소와 옐로우 서브화소의 면적이 실질적으로 동일하게 형성할 수 있다. 상기에서는 화소크기에 따른 몇가지 예만을 나타내었으나, 화이트 밸런싱을 맞추기 위하여 다양하게 수정 및 변경된 경우를 포함할 수 있다. 본 발명의 실시예들에 따르면, 두 개의 색 서브화소에 데이터 배선을 공유함으로써 데이터 배선 수를 절감할 수 있고, 또한, 인접한 동일 색 서브화소들에 서로 다른 극성의 데이터 전압을 인가함으로써 표시 품질을 향상시킬 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 300, 500, 700 : 표시 패널
200, 200A : 패널 구동부
210 : 타이밍 제어부 230 : 데이터 변환부
240 : 데이터 배열부 250, 250A : 데이터 구동부
170 : 제1 게이트 구동부 190 : 제2 게이트 구동부
251 : 쉬프트 레지스터 253 : 라인 래치
255 : 감마전압 발생부 257, 259 : 디지털 아날로그 변환부

Claims (29)

  1. 동일한 서브화소 행에 배치되는 적어도 4 이상인 짝수 개의 서브화소들을 각각 포함하고, 표시 영역에 배치되는 복수의 화소들을 포함하고,
    상기 적어도 4 이상인 짝수 개의 서브화소들은
    제1 데이터 배선과 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 색 서브화소;
    상기 제1 데이터 배선과 인접한 제2 데이터 배선과 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제2 색 서브화소;
    상기 제1 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제3 색 서브화소; 및
    상기 제2 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제4 색 서브화소를 포함하고,
    상기 제1 내지 제4 색 서브화소들은 서로 다른 색을 표시하고,
    상기 제2 색 서브화소의 화소 전극은 제1 데이터 인가 배선을 통해 상기 제2 데이터 배선과 연결되고, 상기 제3 색 서브화소의 화소 전극은 제2 데이터 인가 배선을 통해 상기 제1 데이터 배선과 연결되고, 상기 제1 데이터 인가 배선과 상기 제2 데이터 인가 배선은 평면 상에서 서로 교차하며,
    상기 제1 데이터 배선에 제1 극성의 전압이 제공되고 상기 제2 데이터 배선에 기준 전압 대비 상기 제1 극성과 반전된 제2 극성의 전압이 제공되는 경우에, 정극성 전압 및 부극성 전압이 서브화소 행 방향으로 교번적으로 상기 제1 내지 제4 색 서브화소들에 인가되는 표시 패널.
  2. 제1항에 있어서, 상기 제1 내지 제3 색 서브화소들은 적색, 청색 및 녹색 중 하나를 각각 표시하고, 상기 제4 색 서브화소는 화이트, 옐로우, 시안 및 마젠타 색들 중 하나를 표시하는 것을 특징으로 하는 표시 패널.
  3. 제1항에 있어서, 상기 제2 데이터 배선과 인접한 제3 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제1 색 서브화소와 동일한 색을 표시하는 제5 색 서브화소;
    상기 제3 데이터 배선과 인접한 제4 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제2 색 서브화소와 동일한 색을 표시하는 제6 색 서브화소;
    상기 제3 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제3 색 서브화소와 동일한 색을 표시하는 제7 색 서브화소; 및
    상기 제4 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제4 색 서브화소와 동일한 색을 표시하는 제8 색 서브화소를 더 포함하는 표시 패널.
  4. 제3항에 있어서, 제1 패드;
    상기 제1 패드와 인접한 제2 패드;
    상기 제2 패드와 인접한 제3 패드;
    상기 제3 패드와 인접한 제4 패드;
    상기 제1 패드와 상기 제1 데이터 배선을 연결하는 제1 연결 배선;
    상기 제2 패드와 상기 제2 데이터 배선을 연결하는 제2 연결 배선;
    상기 제3 패드와 상기 제4 데이터 배선을 연결하는 제3 연결 배선; 및
    상기 제4 패드와 상기 제3 데이터 배선을 연결하는 제4 연결 배선을 더 포함하는 표시 패널.
  5. 제3항에 있어서, 제1 패드;
    상기 제1 패드와 인접한 제2 패드;
    상기 제2 패드와 인접한 제3 패드;
    상기 제3 패드와 인접한 제4 패드;
    상기 제1 패드와 상기 제1 데이터 배선을 연결하는 제1 연결 배선;
    상기 제2 패드와 상기 제2 데이터 배선을 연결하는 제2 연결 배선;
    상기 제3 패드와 상기 제3 데이터 배선을 연결하고, 상기 제3 패드에 수신된 전압을 상기 기준 전압 대비 반전하는 제1 반전 소자; 및
    상기 제4 패드와 상기 제4 데이터 배선을 연결하고, 상기 제4 패드에 수신된 전압을 상기 기준 전압 대비 반전하는 제2 반전 소자를 더 포함하는 표시 패널.
  6. 제1항에 있어서, 상기 제1 게이트 배선에 연결되어 제1 게이트 신호를 인가하는 제1 게이트 구동부; 및
    상기 제2 게이트 배선에 연결되어 제2 게이트 신호를 인가하는 제2 게이트 구동부를 더 포함하는 표시 패널.
  7. 제6항에 있어서, 상기 제1 게이트 구동부 및 상기 제2 게이트 구동부는 비정질 실리콘을 포함하는 스위칭 소자를 포함하는 표시 패널.
  8. 제7항에 있어서, 상기 제1 게이트 구동부는 상기 복수의 화소들이 형성된 상기 표시 영역의 제1 측변과 인접하게 배치되고, 상기 제2 게이트 구동부는 상기 제1 측변과 마주하는 상기 표시 영역의 제2 측변과 인접하게 배치되는 것을 특징으로 하는 표시 패널.
  9. 동일한 서브화소 행에 배치되는 적어도 4 이상인 짝수 개의 서브화소들을 각각 포함하고, 표시 영역에 배치되는 복수의 화소들;
    제1 게이트 배선에 연결되고, 상기 표시 영역의 제1 측변과 인접한 주변영역에 배치된 제1 게이트 구동부; 및
    제2 게이트 배선에 연결되고, 상기 제1 측변과 마주하는 상기 표시 영역의 제2 측변과 인접한 주변영역에 배치된 제2 게이트 구동부를 포함하고,
    상기 적어도 4 이상인 짝수 개의 서브화소들은
    제1 방향으로 연장된 제1 데이터 배선과 제2 방향으로 연장된 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 색 서브화소;
    상기 제1 데이터 배선과 인접한 제2 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제2 색 서브화소;
    상기 제1 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제3 색 서브화소; 및
    상기 제2 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제4 색 서브화소를 포함하고,
    상기 제1 내지 제4 색 서브화소들은 서로 다른 색을 표시하고,
    상기 제1 데이터 배선에 제1 극성의 전압이 제공되고 상기 제2 데이터 배선에 기준 전압 대비 상기 제1 극성과 반전된 제2 극성의 전압이 제공되는 경우에, 정극성 전압 및 부극성 전압이 서브화소 행 방향으로 교번적으로 상기 제1 내지 제4 색 서브화소들에 인가되는 표시 패널.
  10. 제9항에 있어서, 상기 제1 내지 제3 색 서브화소들은 적색, 청색 및 녹색 중 하나를 각각 표시하고, 상기 제4 색 서브화소는 화이트, 옐로우, 시안 및 마젠타 색들 중 하나를 표시하는 것을 특징으로 하는 표시 패널.
  11. 제10항에 있어서, 상기 제4 색 서브화소는 다른 서브화소들과 크기가 다른 것을 특징으로 하는 표시 패널.
  12. 제9항에 있어서, 상기 제2 데이터 배선과 인접한 제3 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제1 색 서브화소와 동일한 색을 표시하는 제5 색 서브화소;
    상기 제3 데이터 배선과 인접한 제4 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제2 색 서브화소와 동일한 색을 표시하는 제6 색 서브화소;
    상기 제3 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제3 색 서브화소와 동일한 색을 표시하는 제7 색 서브화소; 및
    상기 제4 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제4 색 서브화소와 동일한 색을 표시하는 제8 색 서브화소를 더 포함하는 표시 패널.
  13. 제12항에 있어서, 제1 패드;
    상기 제1 패드와 인접한 제2 패드;
    상기 제2 패드와 인접한 제3 패드;
    상기 제3 패드와 인접한 제4 패드;
    상기 제1 패드와 상기 제1 데이터 배선을 연결하는 제1 연결 배선;
    상기 제2 패드와 상기 제2 데이터 배선을 연결하는 제2 연결 배선;
    상기 제3 패드와 상기 제4 데이터 배선을 연결하는 제3 연결 배선; 및
    상기 제4 패드와 상기 제3 데이터 배선을 연결하는 제4 연결 배선을 더 포함하는 표시 패널.
  14. 제12항에 있어서, 제1 패드;
    상기 제1 패드와 인접한 제2 패드;
    상기 제2 패드와 인접한 제3 패드;
    상기 제3 패드와 인접한 제4 패드;
    상기 제1 패드와 상기 제1 데이터 배선을 연결하는 제1 연결 배선;
    상기 제2 패드와 상기 제2 데이터 배선을 연결하는 제2 연결 배선;
    상기 제3 패드와 상기 제3 데이터 배선을 연결하고, 상기 제3 패드에 수신된 전압을 상기 기준 전압 대비 반전하는 제1 반전 소자; 및
    상기 제4 패드와 상기 제4 데이터 배선을 연결하고, 상기 제4 패드에 수신된 전압을 상기 기준 전압 대비 반전하는 제2 반전 소자를 더 포함하는 표시 패널.
  15. 제9항에 있어서, 상기 제1 게이트 구동부 및 상기 제2 게이트 구동부는 비정질 실리콘을 포함하는 스위칭 소자를 포함하는 표시 패널.
  16. 제15항에 있어서, 상기 제1 게이트 배선 및 상기 제2 게이트 배선은 상기 제 1 방향으로 서로 교대로 배치된 것을 특징으로 하는 표시 패널.
  17. 동일한 서브화소 행에 배치되는 적어도 4 이상인 짝수 개의 서브화소들을 각각 포함하고 표시 영역에 배치되는 복수의 화소들과, 제1 게이트 배선에 연결되고 상기 표시 영역의 제1 측변과 인접하게 배치된 제1 게이트 구동부, 및 제2 게이트 배선에 연결되고 상기 제1 측변과 다른 상기 표시 영역의 제2 측변과 인접하게 배치된 제2 게이트 구동부를 포함하고, 상기 적어도 4 이상인 짝수 개의 서브화소들은 제1 방향으로 연장된 제1 데이터 배선과 제2 방향으로 연장된 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 색 서브화소와, 상기 제1 데이터 배선과 인접한 제2 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제2 색 서브화소와, 상기 제1 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제3 색 서브화소, 및 상기 제2 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제4 색 서브화소를 포함하는 표시 패널; 및
    상기 표시 패널을 구동하는 패널 구동부를 포함하고,
    상기 제1 내지 제4 색 서브화소들은 서로 다른 색을 표시하고,
    상기 제2 색 서브화소의 화소 전극은 제1 데이터 인가 배선을 통해 상기 제2 데이터 배선과 연결되고, 상기 제3 색 서브화소의 화소 전극은 제2 데이터 인가 배선을 통해 상기 제1 데이터 배선과 연결되고, 상기 제1 데이터 인가 배선과 상기 제2 데이터 인가 배선은 평면 상에서 서로 교차하며,
    상기 제1 데이터 배선에 제1 극성의 전압이 제공되고 상기 제2 데이터 배선에 기준 전압 대비 상기 제1 극성과 반전된 제2 극성의 전압이 제공되는 경우에, 정극성 전압 및 부극성 전압이 서브화소 행 방향으로 교번적으로 상기 제1 내지 제4 색 서브화소들에 인가되는 표시 장치.
  18. 제17항에 있어서, 상기 표시 패널은
    상기 제2 데이터 배선과 인접한 제3 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제1 색 서브화소와 동일한 색을 표시하는 제5 색 서브화소;
    상기 제3 데이터 배선과 인접한 제4 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제2 색 서브화소와 동일한 색을 표시하는 제6 색 서브화소;
    상기 제3 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제3 색 서브화소와 동일한 색을 표시하는 제7 색 서브화소; 및
    상기 제4 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제4 색 서브화소와 동일한 색을 표시하는 제8 색 서브화소를 더 포함하는 표시 장치.
  19. 제18항에 있어서, 상기 패널 구동부는 상기 제1 데이터 배선에 상기 제1 극성의 전압을 인가하고, 상기 제2 데이터 배선에 상기 제2 극성의 전압을 인가하고, 상기 제3 데이터 배선에 상기 제2 극성의 전압을 인가하고, 상기 제4 데이터 배선에 상기 제1 극성의 전압을 인가하는 것을 특징으로 하는 표시 장치.
  20. 제19항에 있어서, 상기 표시 패널은
    제1 패드;
    상기 제1 패드와 인접한 제2 패드;
    상기 제2 패드와 인접한 제3 패드;
    상기 제3 패드와 인접한 제4 패드;
    상기 제1 패드와 상기 제1 데이터 배선을 연결하는 제1 연결 배선;
    상기 제2 패드와 상기 제2 데이터 배선을 연결하는 제2 연결 배선;
    상기 제3 패드와 상기 제4 데이터 배선을 연결하는 제3 연결 배선; 및
    상기 제4 패드와 상기 제3 데이터 배선을 연결하는 제4 연결 배선을 더 포함하고,
    상기 패널 구동부는 상기 제1 패드에 상기 제1 극성의 전압, 상기 제2 패드에 상기 제2 극성의 전압, 상기 제3 패드에 상기 제1 극성의 전압 및 상기 제4 패드에 상기 제2 극성의 전압을 인가하는 것을 특징으로 하는 표시 장치.
  21. 제19항에 있어서, 제1 패드;
    상기 제1 패드와 인접한 제2 패드;
    상기 제2 패드와 인접한 제3 패드;
    상기 제3 패드와 인접한 제4 패드;
    상기 제1 패드와 상기 제1 데이터 배선을 연결하는 제1 연결 배선;
    상기 제2 패드와 상기 제2 데이터 배선을 연결하는 제2 연결 배선;
    상기 제3 패드와 상기 제3 데이터 배선을 연결하고, 상기 제3 패드에 수신된 전압을 상기 기준 전압 대비 반전하는 제1 반전 소자; 및
    상기 제4 패드와 상기 제4 데이터 배선을 연결하고, 상기 제4 패드에 수신된 전압을 상기 기준 전압 대비 반전하는 제2 반전 소자를 더 포함하고,
    상기 패널 구동부는 상기 제1 패드에 상기 제1 극성의 전압, 상기 제2 패드에 상기 제2 극성의 전압, 상기 제3 패드에 상기 제1 극성의 전압 및 상기 제4 패드에 상기 제2 극성의 전압을 인가하는 것을 특징으로 하는 표시 장치.
  22. 제17항에 있어서, 상기 제1 게이트 구동부 및 상기 제2 게이트 구동부는 비정질 실리콘을 포함하는 스위칭 소자를 포함하는 표시 장치.
  23. 제22항에 있어서, 상기 제1 게이트 배선 및 상기 제2 게이트 배선은 상기 제1 방향으로 서로 교대로 배치된 것을 특징으로 하는 표시 장치.
  24. 동일한 서브화소 행에 배치되는 적어도 4 이상인 짝수 개의 서브화소들을 각각 포함하고 표시 영역에 배치되는 복수의 화소들과, 제1 게이트 배선에 연결되고 상기 표시 영역의 제1 측변과 인접하게 배치된 제1 게이트 구동부, 및 제2 게이트 배선에 연결되고 상기 제1 측변과 다른 상기 표시 영역의 제2 측변과 인접하게 배치된 제2 게이트 구동부를 포함하고, 상기 적어도 4 이상인 짝수 개의 서브화소들은 제1 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제1 색 서브화소, 상기 제1 데이터 배선과 인접한 제2 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제2 색 서브화소, 상기 제1 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제3 색 서브화소, 및 상기 제2 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하는 제4 색 서브화소를 포함하는 표시 패널; 및
    상기 표시 패널을 구동하는 패널 구동부를 포함하고,
    상기 제1 내지 제4 색 서브화소들은 서로 다른 색을 표시하고,
    상기 제1 데이터 배선에 제1 극성의 전압이 제공되고 상기 제2 데이터 배선에 기준 전압 대비 상기 제1 극성과 반전된 제2 극성의 전압이 제공되는 경우에, 정극성 전압 및 부극성 전압이 서브화소 행 방향으로 교번적으로 상기 제1 내지 제4 색 서브화소들에 인가되는 표시 장치.
  25. 제24항에 있어서, 상기 표시 패널은
    상기 제2 데이터 배선과 인접한 제3 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제1 색 서브화소와 동일한 색을 표시하는 제5 색 서브화소;
    상기 제3 데이터 배선과 인접한 제4 데이터 배선과 상기 제1 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제2 색 서브화소와 동일한 색을 표시하는 제6 색 서브화소;
    상기 제3 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제3 색 서브화소와 동일한 색을 표시하는 제7 색 서브화소; 및
    상기 제4 데이터 배선과 상기 제2 게이트 배선에 연결된 스위칭 소자와 전기적으로 연결된 화소 전극을 포함하고, 상기 제4 색 서브화소와 동일한 색을 표시하는 제8 색 서브화소를 더 포함하는 표시 장치.
  26. 제25항에 있어서, 상기 패널 구동부는 상기 제1 데이터 배선에 상기 제1 극성의 전압을 인가하고, 상기 제2 데이터 배선에 상기 제2 극성의 전압을 인가하고, 상기 제3 데이터 배선에 상기 제2 극성의 전압을 인가하고, 상기 제4 데이터 배선에 상기 제1 극성의 전압을 인가하는 것을 특징으로 하는 표시 장치.
  27. 제26항에 있어서, 상기 표시 패널은
    제1 패드;
    상기 제1 패드와 인접한 제2 패드;
    상기 제2 패드와 인접한 제3 패드;
    상기 제3 패드와 인접한 제4 패드;
    상기 제1 패드와 상기 제1 데이터 배선을 연결하는 제1 연결 배선;
    상기 제2 패드와 상기 제2 데이터 배선을 연결하는 제2 연결 배선;
    상기 제3 패드와 상기 제4 데이터 배선을 연결하는 제3 연결 배선; 및
    상기 제4 패드와 상기 제3 데이터 배선을 연결하는 제4 연결 배선을 더 포함하고,
    상기 패널 구동부는 상기 제1 패드에 상기 제1 극성의 전압, 상기 제2 패드에 상기 제2 극성의 전압, 상기 제3 패드에 상기 제1 극성의 전압 및 상기 제4 패드에 상기 제2 극성의 전압을 인가하는 것을 특징으로 하는 표시 장치.
  28. 제26항에 있어서, 제1 패드;
    상기 제1 패드와 인접한 제2 패드;
    상기 제2 패드와 인접한 제3 패드;
    상기 제3 패드와 인접한 제4 패드;
    상기 제1 패드와 상기 제1 데이터 배선을 연결하는 제1 연결 배선;
    상기 제2 패드와 상기 제2 데이터 배선을 연결하는 제2 연결 배선;
    상기 제3 패드와 상기 제3 데이터 배선을 연결하고, 상기 제3 패드에 수신된 전압을 상기 기준 전압 대비 반전하는 제1 반전 소자; 및
    상기 제4 패드와 상기 제4 데이터 배선을 연결하고, 상기 제4 패드에 수신된 전압을 상기 기준 전압 대비 반전하는 제2 반전 소자를 더 포함하고,
    상기 패널 구동부는 상기 제1 패드에 상기 제1 극성의 전압, 상기 제2 패드에 상기 제2 극성의 전압, 상기 제3 패드에 상기 제1 극성의 전압 및 상기 제4 패드에 상기 제2 극성의 전압을 인가하는 것을 특징으로 하는 표시 장치.
  29. 제24항에 있어서, 상기 제1 게이트 구동부 및 상기 제2 게이트 구동부는 비정질 실리콘을 포함하는 스위칭 소자를 포함하는 표시 장치.
KR1020100102804A 2010-10-21 2010-10-21 표시 패널 및 이를 포함하는 표시 장치 KR101773934B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020100102804A KR101773934B1 (ko) 2010-10-21 2010-10-21 표시 패널 및 이를 포함하는 표시 장치
US13/167,155 US9343022B2 (en) 2010-10-21 2011-06-23 Display panel having a main color subpixel and a multi-primary subpixel and display apparatus having the same with reduced number of data lines
US15/152,049 US9786212B2 (en) 2010-10-21 2016-05-11 Display panel having a main color subpixel and a multi-primary subpixel and display apparatus having the same with reduced number of data lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100102804A KR101773934B1 (ko) 2010-10-21 2010-10-21 표시 패널 및 이를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20120041379A KR20120041379A (ko) 2012-05-02
KR101773934B1 true KR101773934B1 (ko) 2017-09-04

Family

ID=45972652

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100102804A KR101773934B1 (ko) 2010-10-21 2010-10-21 표시 패널 및 이를 포함하는 표시 장치

Country Status (2)

Country Link
US (2) US9343022B2 (ko)
KR (1) KR101773934B1 (ko)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013020188A (ja) * 2011-07-13 2013-01-31 Panasonic Liquid Crystal Display Co Ltd 液晶表示装置
KR101994271B1 (ko) * 2011-10-12 2019-07-01 삼성디스플레이 주식회사 표시장치
US9601064B1 (en) * 2011-11-28 2017-03-21 Elbit Systems Ltd. Liquid crystal display with full driver redundancy scheme
JP6074587B2 (ja) * 2012-08-06 2017-02-08 株式会社Joled 表示パネル、表示装置ならびに電子機器
KR102071566B1 (ko) * 2013-02-27 2020-03-03 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102172386B1 (ko) * 2013-06-05 2020-10-30 엘지디스플레이 주식회사 박막트랜지스터 어레이 기판 및 그의 제조방법
KR102141542B1 (ko) 2013-12-31 2020-09-14 엘지디스플레이 주식회사 표시장치
US10147371B2 (en) * 2014-06-27 2018-12-04 Lg Display Co., Ltd. Display device having pixels with shared data lines
KR102219667B1 (ko) * 2014-09-17 2021-02-24 엘지디스플레이 주식회사 표시장치
CN104360551B (zh) * 2014-11-10 2017-02-15 深圳市华星光电技术有限公司 阵列基板、液晶面板以及液晶显示器
KR102244693B1 (ko) * 2014-11-10 2021-04-27 삼성디스플레이 주식회사 표시 장치
JP2016184098A (ja) * 2015-03-26 2016-10-20 株式会社ジャパンディスプレイ 表示装置
KR102349500B1 (ko) * 2015-04-21 2022-01-12 엘지디스플레이 주식회사 액정표시장치
CN105093745B (zh) * 2015-08-03 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示器
CN105489610A (zh) * 2015-11-25 2016-04-13 昆山龙腾光电有限公司 薄膜晶体管阵列基板及显示面板和显示装置
CN105629611A (zh) * 2016-03-11 2016-06-01 京东方科技集团股份有限公司 一种阵列基板、显示装置及其驱动方法
JP6990516B2 (ja) * 2017-03-10 2022-02-03 エルジー ディスプレイ カンパニー リミテッド 画素データ書き込み方法および画像表示装置
CN107665666B (zh) * 2017-10-31 2019-10-01 京东方科技集团股份有限公司 显示模组的伽马电压校正方法及系统
CN109032409B (zh) * 2018-07-26 2021-11-02 京东方科技集团股份有限公司 一种显示面板的驱动方法、显示面板及显示装置
CN109243365B (zh) * 2018-09-20 2021-03-16 合肥鑫晟光电科技有限公司 显示装置的显示方法、显示装置
CN109671410B (zh) * 2019-01-30 2021-06-04 惠科股份有限公司 显示面板的驱动方法、装置、设备及存储介质
US11024215B2 (en) * 2019-02-22 2021-06-01 Novatek Microelectronics Corp. Display panel having dual-gate structure, control circuit, and display device
KR20200143558A (ko) * 2019-06-13 2020-12-24 삼성디스플레이 주식회사 표시 장치
TWI709126B (zh) * 2019-11-15 2020-11-01 友達光電股份有限公司 顯示裝置
DE102021122723A1 (de) * 2020-09-03 2022-03-03 Lg Display Co., Ltd. Anzeigevorrichtung
CN115668354A (zh) * 2021-03-31 2023-01-31 京东方科技集团股份有限公司 显示面板及其驱动方法、显示装置
CN113936619B (zh) * 2021-10-28 2022-08-23 深圳市华星光电半导体显示技术有限公司 液晶显示面板及其驱动方法、终端

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008076416A (ja) * 2004-12-27 2008-04-03 Sharp Corp 表示パネルの駆動装置、表示パネル及びそれを備えた表示装置並びに表示パネルの駆動方法

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6304241B1 (en) * 1998-06-03 2001-10-16 Fujitsu Limited Driver for a liquid-crystal display panel
JP3365357B2 (ja) * 1999-07-21 2003-01-08 日本電気株式会社 アクティブマトリクス型液晶表示装置
EP1147509A1 (en) * 1999-11-12 2001-10-24 Koninklijke Philips Electronics N.V. Liquid crystal display device with high brightness
US7088323B2 (en) * 2000-12-21 2006-08-08 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and method for fabricating the same
JP4378927B2 (ja) * 2001-10-23 2009-12-09 パナソニック株式会社 映像表示装置
US7417648B2 (en) 2002-01-07 2008-08-26 Samsung Electronics Co. Ltd., Color flat panel display sub-pixel arrangements and layouts for sub-pixel rendering with split blue sub-pixels
JP3999081B2 (ja) * 2002-01-30 2007-10-31 シャープ株式会社 液晶表示装置
JP3562585B2 (ja) * 2002-02-01 2004-09-08 日本電気株式会社 液晶表示装置およびその駆動方法
KR100864922B1 (ko) * 2002-04-20 2008-10-22 엘지디스플레이 주식회사 액정표시장치
EP1388818B1 (en) * 2002-08-10 2011-06-22 Samsung Electronics Co., Ltd. Method and apparatus for rendering image signal
US6888604B2 (en) * 2002-08-14 2005-05-03 Samsung Electronics Co., Ltd. Liquid crystal display
KR100951350B1 (ko) * 2003-04-17 2010-04-08 삼성전자주식회사 액정 표시 장치
US6771028B1 (en) * 2003-04-30 2004-08-03 Eastman Kodak Company Drive circuitry for four-color organic light-emitting device
KR100945581B1 (ko) * 2003-06-23 2010-03-08 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP4488709B2 (ja) * 2003-09-29 2010-06-23 三洋電機株式会社 有機elパネル
MXPA06011705A (es) 2004-04-09 2007-01-25 Clairvoyante Inc Distribucion y disposicion novedosas de subpixeles para exhibidores de gran brillo.
TWI387800B (zh) * 2004-09-10 2013-03-01 Samsung Display Co Ltd 顯示裝置
KR101061854B1 (ko) * 2004-10-01 2011-09-02 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
US7800572B2 (en) * 2004-10-25 2010-09-21 Nec Electronics Corporation Liquid crystal display for implmenting improved inversion driving technique
JP2008064771A (ja) * 2004-12-27 2008-03-21 Sharp Corp 表示パネルの駆動装置、それを備えた表示装置及び表示パネルの駆動方法、並びにプログラム、記録媒体
US8619007B2 (en) * 2005-03-31 2013-12-31 Lg Display Co., Ltd. Electro-luminescence display device for implementing compact panel and driving method thereof
CN101233552B (zh) * 2005-07-29 2010-05-19 夏普株式会社 显示装置
KR101179233B1 (ko) * 2005-09-12 2012-09-04 삼성전자주식회사 액정표시장치 및 그 제조방법
KR101160839B1 (ko) * 2005-11-02 2012-07-02 삼성전자주식회사 액정 표시 장치
US8648889B2 (en) * 2005-11-30 2014-02-11 Sharp Kabushiki Kaisha Display device and method for driving display member
WO2007088656A1 (ja) * 2006-02-02 2007-08-09 Sharp Kabushiki Kaisha 表示装置
US20070257945A1 (en) * 2006-05-08 2007-11-08 Eastman Kodak Company Color EL display system with improved resolution
KR20080010837A (ko) 2006-07-28 2008-01-31 삼성전자주식회사 박막 트랜지스터 기판의 불량 검사 모듈 및 방법
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
CN101636690B (zh) * 2007-03-15 2013-07-03 夏普株式会社 液晶显示装置
KR100892225B1 (ko) * 2007-04-16 2009-04-09 삼성전자주식회사 컬러 디스플레이 장치
KR101340999B1 (ko) * 2007-04-24 2013-12-13 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
EP2156709A4 (en) * 2007-04-24 2010-05-05 Lg Chemical Ltd ORGANIC ELECTROLUMINESCENT DISPLAY DEVICE AND CORRESPONDING CONTROL METHOD
TWI396912B (zh) * 2008-01-31 2013-05-21 Novatek Microelectronics Corp 子畫素重新排列之液晶顯示器
JP2010102189A (ja) * 2008-10-24 2010-05-06 Nec Electronics Corp 液晶表示装置及びその駆動方法
KR101269006B1 (ko) 2008-12-02 2013-05-29 엘지디스플레이 주식회사 액정표시장치
KR101542511B1 (ko) * 2008-12-24 2015-08-07 삼성디스플레이 주식회사 표시 장치
KR101531854B1 (ko) * 2009-03-11 2015-06-26 삼성디스플레이 주식회사 박막 트랜지스터 표시판
TW201042625A (en) * 2009-05-27 2010-12-01 Au Optronics Corp Liquid crystal display device and liquid crystal display panel thereof
TWI424236B (zh) * 2010-04-01 2014-01-21 Au Optronics Corp 顯示面板
US8416170B2 (en) * 2010-07-28 2013-04-09 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display
KR20120093664A (ko) * 2011-02-15 2012-08-23 삼성전자주식회사 표시장치
JP5414725B2 (ja) * 2011-03-30 2014-02-12 株式会社ジャパンディスプレイ データセレクタ回路を備えた表示装置
TWI494675B (zh) * 2012-08-17 2015-08-01 Au Optronics Corp 立體顯示面板、顯示面板及其驅動方法
US9036047B2 (en) * 2013-03-12 2015-05-19 Intel Corporation Apparatus and techniques for image processing

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008076416A (ja) * 2004-12-27 2008-04-03 Sharp Corp 表示パネルの駆動装置、表示パネル及びそれを備えた表示装置並びに表示パネルの駆動方法

Also Published As

Publication number Publication date
US20120098871A1 (en) 2012-04-26
US20160253946A1 (en) 2016-09-01
US9786212B2 (en) 2017-10-10
KR20120041379A (ko) 2012-05-02
US9343022B2 (en) 2016-05-17

Similar Documents

Publication Publication Date Title
KR101773934B1 (ko) 표시 패널 및 이를 포함하는 표시 장치
EP3327716B1 (en) Display device
CN105093731B (zh) 显示设备以及用于驱动该显示设备的方法
KR100951350B1 (ko) 액정 표시 장치
JP6301055B2 (ja) 表示装置
CN104714318B (zh) 液晶显示器及驱动其的方法
KR101127593B1 (ko) 액정 표시 장치
KR101385225B1 (ko) 액정표시장치 및 그 구동방법
US20150213772A1 (en) Display panel and driving method thereof
TWI635471B (zh) 顯示裝置與子畫素轉換方法
EP3327715B1 (en) Display device
KR102274215B1 (ko) 표시 장치 및 이의 구동 방법
WO2017015972A1 (zh) 一种液晶显示器
JP2019519815A (ja) Rgbw4原色パネル用のドライバアーキテクチャ
KR20120011746A (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
CN106023918B (zh) 液晶显示器及其数据驱动器
KR20160066654A (ko) 표시 장치
KR20160141029A (ko) 표시 장치
JP2015099331A (ja) 液晶表示装置
KR20220026549A (ko) 액정 표시 장치
KR20080049445A (ko) 액정 표시 장치 및 그의 구동 방법
KR20050113853A (ko) 액정표시장치
KR102573914B1 (ko) 액정표시장치와 이를 구동하는 데이터 구동부
JP2017198914A (ja) 表示装置
WO2014061659A1 (ja) 液晶表示装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant