CN105336574B - 氮化硅薄膜及mim电容的制作方法 - Google Patents

氮化硅薄膜及mim电容的制作方法 Download PDF

Info

Publication number
CN105336574B
CN105336574B CN201410387498.1A CN201410387498A CN105336574B CN 105336574 B CN105336574 B CN 105336574B CN 201410387498 A CN201410387498 A CN 201410387498A CN 105336574 B CN105336574 B CN 105336574B
Authority
CN
China
Prior art keywords
silicon nitride
nitride film
deposition
metal layer
electrode metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410387498.1A
Other languages
English (en)
Other versions
CN105336574A (zh
Inventor
雷天飞
秦仁刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CSMC Technologies Corp
Original Assignee
CSMC Technologies Fab2 Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CSMC Technologies Fab2 Co Ltd filed Critical CSMC Technologies Fab2 Co Ltd
Priority to CN201410387498.1A priority Critical patent/CN105336574B/zh
Priority to PCT/CN2015/082248 priority patent/WO2016019766A1/zh
Publication of CN105336574A publication Critical patent/CN105336574A/zh
Application granted granted Critical
Publication of CN105336574B publication Critical patent/CN105336574B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供一种氮化硅薄膜的制作方法,包括:提供衬底;在所述衬底上采用等离子增强型化学气相沉积法分两步沉积氮化硅薄膜,包括:步骤一、预沉积,所述预沉积具有较低的沉积速率;步骤二、进行主沉积直到达到氮化硅薄膜的预定厚度,所述主沉积具有较高的沉积速率。本发明还提供一种MIM电容的制作方法,其采用上述方法制作氮化硅薄膜作为电容绝缘层。采用本发明的方法,沉积的氮化硅薄膜的致密性高,降低了氮化硅薄膜中空洞出现的几率,显著提高击穿电压,并降低漏电电流,进而提高器件的可靠性和良率。

Description

氮化硅薄膜及MIM电容的制作方法
技术领域
本发明涉及半导体技术领域,具体而言涉及氮化硅薄膜及MIM电容的制作方法。
背景技术
电容作为存储电荷、耦合以及滤波器件被广泛应用于半导体集成电路中。现有的集成电路电容中,金属-绝缘体-金属型(MIM,Metal-Isolation-Metal)电容逐渐成为射频集成电路中的主流,尤其在混频/射频CMOS制程上的应用已非常普遍。原因在于,其通常制作在金属互连层中,既与集成电路工艺相兼容,又与衬底间距离较远,可以克服许多其他类型的电容具有的寄生电容大、器件性能随频率增大而明显下降的缺点。
MIM电容在集成电路中通常位于多层器件结构的上层,其结构更接近与典型意义的电容,即在金属电极板之间具有电介质的电容。如图1所示,现有的MIM电容包括下电极101、上电极103以及位于两个极板之间的绝缘层102,这样形成的结构能实现电荷存储功能。该现有技术的MIM电容通常采用高介电常数的氮化硅薄膜形成绝缘层。而氮化硅薄膜对电容的电学特性有很大的影响,如果生成的氮化硅薄膜的质量差,则会影响电容的性能,例如使电容的漏电电流较高等。现有的0.18μm工艺的MIM电容的主要缺点表现在电容击穿电压较低以及漏电较大。按照目前工艺制作的MIM电容在大约20V的电压下其电容漏电就达到1μA。当运用到0.18μm高压工艺或BCD工艺时就不再适用。因此,对用于在0.18μm工艺MIM电容制造过程中氮化硅薄膜的工艺改进有很大的需求。
因此,本发明提出一种新的氮化硅薄膜的制作方法,以解决现有技术的不足。
发明内容
在发明内容部分中引入了一系列简化形式的概念,这将在具体实施方式部分中进一步详细说明。本发明的发明内容部分并不意味着要试图限定出所要求保护的技术方案的关键特征和必要技术特征,更不意味着试图确定所要求保护的技术方案的保护范围。
为了克服目前存在的问题,本发明实施例一提供一种氮化硅薄膜的制作方法,包括:
提供衬底;
在所述衬底上采用等离子增强型化学气相沉积法分两步沉积氮化硅薄膜,包括:
步骤一、预沉积,所述预沉积具有较低的沉积速率;
步骤二、进行主沉积直到达到氮化硅薄膜的预定厚度,所述主沉积具有较高的沉积速率。
进一步,所述较低的沉积速率为
Figure BDA0000550419950000021
进一步,所述较高的沉积速率为
Figure BDA0000550419950000022
进一步,所述预沉积的参数设置包括:温度为380~420℃,压力为3.8~4.6Torr,氮气流量范围为4500~5500sccm,硅烷流量范围为70~90sccm,氨气流量范围为60~90sccm,高频功率范围为430~470W,极板间距范围为560~580mils。
进一步,所述主沉积的参数设置包括:温度为380~420℃,压力为3.8~4.6Torr,氮气流量范围为4500~5500sccm,硅烷流量范围为200~239sccm,氨气流量范围为60~90sccm,高频功率范围为430~470W。
本发明实施例二提供一种MIM电容的制作方法,包括:
提供衬底;
在所述衬底上形成下电极金属层;
采用实施例一中所述方法在所述下电极金属层上沉积氮化硅薄膜,用作电容绝缘层;
在所述氮化硅薄膜上形成上电极金属层;
刻蚀所述上电极金属层,形成金属上电极;
刻蚀所述氮化硅薄膜和所述下电极金属层,形成电容绝缘体及金属下电极。
进一步,所述氮化硅薄膜的厚度范围为300~700埃。
进一步,所述下电极金属层的厚度为4000至6000埃,所述上电极金属层的厚度为750至2300埃。
进一步,所述上电极金属层和所述下电极金属层的材料选自铜、铝、金、银、钨等金属中的一种或几种的合金。
综上所述,采用实施例一中方法沉积的氮化硅薄膜的致密性高,降低了氮化硅薄膜中空洞出现的几率。采用实施例二中制作MIM电容的方法,其沉积的氮化硅薄膜的致密性高,降低了氮化硅薄膜中空洞出现的几率,显著提高击穿电压,并降低漏电电流,进而提高器件的可靠性和良率。
附图说明
本发明的下列附图在此作为本发明的一部分用于理解本发明。附图中示出了本发明的实施例及其描述,用来解释本发明的原理。
附图中:
图1为现有MIM电容的基本结构示意图;
图2为根据本发明实施例一的方法依次实施步骤的流程图;
图3为根据本发明实施例二的方法依次实施步骤的流程图;
图4为根据本发明实施例二的方法形成的MIM电容的击穿电压与现有技术中MIM电容的击穿电压曲线对比图。
具体实施方式
在下文的描述中,给出了大量具体的细节以便提供对本发明更为彻底的理解。然而,对于本领域技术人员而言显而易见的是,本发明可以无需一个或多个这些细节而得以实施。在其他的例子中,为了避免与本发明发生混淆,对于本领域公知的一些技术特征未进行描述。
应当理解的是,本发明能够以不同形式实施,而不应当解释为局限于这里提出的实施例。相反地,提供这些实施例将使公开彻底和完全,并且将本发明的范围完全地传递给本领域技术人员。在附图中,为了清楚,层和区的尺寸以及相对尺寸可能被夸大。自始至终相同附图标记表示相同的元件。
应当明白,当元件或层被称为“在...上”、“与...相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在...上”、“与...直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层和/或部分,这些元件、部件、区、层和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层或部分与另一个元件、部件、区、层或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层或部分可表示为第二元件、部件、区、层或部分。
空间关系术语例如“在...下”、“在...下面”、“下面的”、“在...之下”、“在...之上”、“上面的”等,在这里可为了方便描述而被使用从而描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语意图还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,然后,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在...下面”和“在...下”可包括上和下两个取向。器件可以另外地取向(旋转90度或其它取向)并且在此使用的空间描述语相应地被解释。
在此使用的术语的目的仅在于描述具体实施例并且不作为本发明的限制。在此使用时,单数形式的“一”、“一个”和“所述/该”也意图包括复数形式,除非上下文清楚指出另外的方式。还应明白术语“组成”和/或“包括”,当在该说明书中使用时,确定所述特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或更多其它的特征、整数、步骤、操作、元件、部件和/或组的存在或添加。在此使用时,术语“和/或”包括相关所列项目的任何及所有组合。
为了彻底理解本发明,将在下列的描述中提出详细的步骤,以便阐释本发明提出的技术方案。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
实施例一
本发明实施例一介绍了一种新的氮化硅薄膜的制作方法,图2为本发明实施例一中氮化硅薄膜制作方法的流程图,下面结合图2对本发明的实施例一进行详细介绍。
步骤201,提供衬底。
本实施例中所提供的衬底可以是单纯的硅衬底,也可以是已形成有金属氧化物半导体晶体管的硅衬底,还可以是已形成底层金属连线结构的衬底。
步骤202,在所述衬底上采用等离子增强型化学气相沉积法分两步沉积氮化硅薄膜,包括:
步骤一、预沉积,所述预沉积具有较低的沉积速率。可选地,所述较低的沉积速率为
Figure BDA0000550419950000051
所述预沉积的参数设置包括:温度为380~420℃,压力为3.8~4.6Torr,氮气流量范围约为4500~5500sccm,硅烷流量范围约为70~90sccm,氨气流量范围约为60~90sccm,高频功率范围为430~470W,极板间距范围为560~580mils。
步骤二、进行主沉积直到达到氮化硅薄膜的预定厚度,所述主沉积具有较高的沉积速率。所述氮化硅薄膜的预定厚度对于不同的实际应用器件具有不同的数值,例如,当氮化硅薄膜应用于MIM电容器件的绝缘层时,其厚度可以为300至700埃,故在此对其预定厚度不做具体限制。可选地,所述较高的沉积速率为
Figure BDA0000550419950000052
所述主沉积的参数设置包括:温度为380~420℃,压力为3.8~4.6Torr,氮气流量范围约为4500~5500sccm,硅烷流量范围约为200~239sccm,氨气流量范围约为60~90sccm,高频功率范围为430~470W。
根据本发明的沉积氮化硅薄膜的方法,首先使用具有较低沉积速率的预沉积工艺,沉积一层致密性高的氮化硅,之后再进行主沉积步骤直到达到氮化硅薄膜的预定厚度,采用上述方法沉积的氮化硅薄膜的致密性高,降低了氮化硅薄膜中空洞出现的几率。
实施例二
下面结合图3对本发明实施例的MIM电容的制作方法进行描述。
首先,步骤301,提供衬底。所述衬底可以是单纯的硅衬底,也可以是已形成有金属氧化物半导体晶体管的硅衬底,还可以是已形成底层金属连线结构的衬底。
接着,步骤302,在所述衬底上形成下电极金属层。
可选地,所述下电极金属层的材料选自铜、铝、金、银、钨等金属中的一种或几种的合金。下电极金属层的厚度为4000至6000埃,例如
Figure BDA0000550419950000061
可采用本领域技术人员熟知的任何方法形成所述下电极金属层,例如电化学镀,磁控溅射或物理沉积等方法。
接着,步骤303,采用实施一中方法在下电极金属层上形成一层氮化硅薄膜,用作电容绝缘层。
在本实施例中,采用PECVD方法沉积所述氮化硅薄膜。可选地,所述氮化硅薄膜的厚度范围为300~700埃。所沉积的薄膜的厚度可以由具体的MIM电容值需求决定。例如,对于1.5fF/μm2的MIM电容工艺,氮化硅薄膜的厚度大约为
Figure BDA0000550419950000062
将所述沉积过程分为两步包括:步骤一、预沉积,所述预沉积具有较低的沉积速率;步骤二、进行主沉积直到达到氮化硅薄膜的预定厚度,所述主沉积具有较高的沉积速率。
在一个示例中,预定沉积氮化硅薄膜的厚度约为
Figure BDA0000550419950000063
则采用本发明的氮化硅薄膜的沉积方法,其步骤包括:
步骤一,进行预沉积。可选地,所述预沉积的温度为380~420℃,例如400℃。压力为3.8~4.6Torr,例如4.2Torr。沉积速率控制在
Figure BDA0000550419950000064
例如
Figure BDA0000550419950000065
沉积时间2~4s,例如3s。氮气流量范围约为4500~5500sccm,硅烷流量范围约为70~90sccm,氨气流量范围约为60~90sccm,高频功率范围为430~470W,极板间距范围为560~580mils。
步骤二、进行主沉积。所述主沉积的温度为380~420℃,压力为3.8~4.6Torr。沉积速率控制在
Figure BDA0000550419950000066
例如
Figure BDA0000550419950000067
沉积时间5.5~6.2s,例如5.9s。氮气流量范围约为4500~5500sccm,硅烷流量范围约为200~239sccm,氨气流量范围约为60~90sccm,高频功率范围为430~470W。
根据本发明的沉积氮化硅薄膜的方法,首先使用具有较低沉积速率的预沉积工艺,沉积一层致密性高的氮化硅,之后再进行主沉积步骤直到达到氮化硅薄膜的预定厚度,采用上述方法沉积的氮化硅薄膜的致密性高,降低了氮化硅薄膜中空洞出现的几率。
接着,步骤304,在所述氮化硅薄膜上形成上电极金属层。
可选地,所述上电极金属层的厚度为750至2300埃。所述上电极金属层的材料选自铜、铝、金、银、钨等金属中的一种或几种的合金,例如铜铝合金。
为了确保在刻蚀该上电极金属层时不损伤下层结构,在本发明的其它实施例中,还可以在电容绝缘层之上形成一层刻蚀速率与上电极金属层的刻蚀速率相差较远的上层刻蚀停止层,该层可以由氮化硅或含氮的碳化硅等材料形成。
接着,步骤305,刻蚀所述上电极金属层,形成金属上电极。
先利用光刻技术在上电极金属层上形成金属上电极的掩膜图形,再利用刻蚀的方法对该上电极金属层进行刻蚀,形成了金属上电极。
接着,步骤306,刻蚀所述氮化硅薄膜和所述下电极金属层,形成电容绝缘体及金属下电极。
至此,MIM电容的结构已基本完成,具有了金属上、下电极和中间的绝缘层。不过,在此之后还需要为其制作金属电连线结构等,在此不做赘述。
图4示出了根据本发明实施例二的方法形成的MIM电容的击穿电压曲线图,其中图中曲线401为采用现有技术制作的MIM电容的击穿电压曲线,曲线402为本发明实施例所获得MIM电容的击穿电压曲线,对比可发现,根据本发明的方法,其击穿电压显著提高。
综上所述,根据本发明实施例的方法,沉积的氮化硅薄膜的致密性高,降低了氮化硅薄膜中空洞出现的几率,显著提高击穿电压,并降低漏电电流,进而提高器件的可靠性和良率。
本发明已经通过上述实施例进行了说明,但应当理解的是,上述实施例只是用于举例和说明的目的,而非意在将本发明限制于所描述的实施例范围内。此外本领域技术人员可以理解的是,本发明并不局限于上述实施例,根据本发明的教导还可以做出更多种的变型和修改,这些变型和修改均落在本发明所要求保护的范围以内。本发明的保护范围由附属的权利要求书及其等效范围所界定。

Claims (7)

1.一种用于MIM电容的电容绝缘层的氮化硅薄膜的制作方法,包括:
提供衬底,在所述衬底上形成下电极金属层,其中,所述下电极金属层的材料选自铜、铝、金、银、钨金属中的一种或几种的合金;
在所述下电极金属层上采用等离子增强型化学气相沉积法分两步沉积氮化硅薄膜,以提高所述氮化硅薄膜的致密性,降低所述氮化硅薄膜中空洞出现的几率,包括:
步骤一、预沉积,所述预沉积具有较低的沉积速率,其中,所述预沉积中硅烷流量范围为70~90sccm,所述预沉积的参数设置还包括:温度为380~420℃,压力为3.8~4.6Torr,氮气流量范围为4500~5500sccm,氨气流量范围为60~90sccm,高频功率范围为430~470W,极板间距范围为560~580mils;
步骤二、进行主沉积直到达到氮化硅薄膜的预定厚度,所述主沉积具有较高的沉积速率,所述主沉积中硅烷流量范围为200~239sccm,所述氮化硅薄膜的预定厚度为300至700埃。
2.根据权利要求1所述的制作方法,其特征在于,所述较低的沉积速率为
Figure FDF0000008422460000011
3.根据权利要求1所述的制作方法,其特征在于,所述较高的沉积速率为
Figure FDF0000008422460000012
4.根据权利要求1所述的制作方法,其特征在于,所述主沉积的参数设置包括:温度为380~420℃,压力为3.8~4.6Torr,氮气流量范围为4500~5500sccm,氨气流量范围为60~90sccm,高频功率范围为430~470W。
5.一种MIM电容的制作方法,其特征在于,包括:
提供衬底;
在所述衬底上形成下电极金属层,所述下电极金属层的厚度为4000至6000埃;
采用权利要求1-4中任意一项所述的方法在所述下电极金属层上沉积氮化硅薄膜,用作电容绝缘层;
在所述氮化硅薄膜上形成上电极金属层,所述上电极金属层的材料选自铜、铝、金、银、钨金属中的一种或几种的合金;
刻蚀所述上电极金属层,形成金属上电极;
刻蚀所述氮化硅薄膜和所述下电极金属层,形成电容绝缘体及金属下电极,其中,所述下电极金属层的材料选自铜、铝、金、银、钨金属中的一种或几种的合金。
6.根据权利要求5所述的制作方法,其特征在于,所述氮化硅薄膜的厚度范围为300~700埃。
7.根据权利要求5所述的制作方法,其特征在于,所述上电极金属层的厚度为750至2300埃。
CN201410387498.1A 2014-08-07 2014-08-07 氮化硅薄膜及mim电容的制作方法 Active CN105336574B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201410387498.1A CN105336574B (zh) 2014-08-07 2014-08-07 氮化硅薄膜及mim电容的制作方法
PCT/CN2015/082248 WO2016019766A1 (zh) 2014-08-07 2015-06-24 氮化硅薄膜及mim电容的制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410387498.1A CN105336574B (zh) 2014-08-07 2014-08-07 氮化硅薄膜及mim电容的制作方法

Publications (2)

Publication Number Publication Date
CN105336574A CN105336574A (zh) 2016-02-17
CN105336574B true CN105336574B (zh) 2020-12-25

Family

ID=55263114

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410387498.1A Active CN105336574B (zh) 2014-08-07 2014-08-07 氮化硅薄膜及mim电容的制作方法

Country Status (2)

Country Link
CN (1) CN105336574B (zh)
WO (1) WO2016019766A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111952250B (zh) * 2020-08-10 2023-08-29 昆山龙腾光电股份有限公司 阵列基板的制作方法及阵列基板

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080032513A1 (en) * 2006-07-05 2008-02-07 Chartered Semiconductor Manufacturing Ltd. Integrated circuit system including nitride layer technology
CN101333653A (zh) * 2007-06-29 2008-12-31 中芯国际集成电路制造(上海)有限公司 一种可避免产生包状缺陷的等离子化学气相沉积方法
CN101494171A (zh) * 2008-01-24 2009-07-29 中芯国际集成电路制造(上海)有限公司 一种可降低漏电流的氮化硅制作方法
CN101577227A (zh) * 2008-05-05 2009-11-11 中芯国际集成电路制造(北京)有限公司 氮化硅薄膜及mim电容的形成方法
CN102703900A (zh) * 2011-08-03 2012-10-03 京东方科技集团股份有限公司 一种沉积薄膜的方法、面板和显示器
CN102856176A (zh) * 2012-09-27 2013-01-02 合肥海润光伏科技有限公司 一种管式pecvd镀膜方法
CN103094076A (zh) * 2011-11-02 2013-05-08 无锡华润上华半导体有限公司 用于提高0.18μ m 工艺MIM电容性能的方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3348509B2 (ja) * 1994-03-30 2002-11-20 ソニー株式会社 絶縁膜の成膜方法
JP2003007620A (ja) * 2001-06-20 2003-01-10 Mitsubishi Heavy Ind Ltd クリーニング方法
KR100968646B1 (ko) * 2007-12-28 2010-07-06 매그나칩 반도체 유한회사 반도체 수동 소자의 제조 방법
CN102623306B (zh) * 2012-03-23 2014-04-09 上海华力微电子有限公司 金属-多层绝缘体-金属电容器及其制造方法、集成电路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080032513A1 (en) * 2006-07-05 2008-02-07 Chartered Semiconductor Manufacturing Ltd. Integrated circuit system including nitride layer technology
CN101333653A (zh) * 2007-06-29 2008-12-31 中芯国际集成电路制造(上海)有限公司 一种可避免产生包状缺陷的等离子化学气相沉积方法
CN101494171A (zh) * 2008-01-24 2009-07-29 中芯国际集成电路制造(上海)有限公司 一种可降低漏电流的氮化硅制作方法
CN101577227A (zh) * 2008-05-05 2009-11-11 中芯国际集成电路制造(北京)有限公司 氮化硅薄膜及mim电容的形成方法
CN102703900A (zh) * 2011-08-03 2012-10-03 京东方科技集团股份有限公司 一种沉积薄膜的方法、面板和显示器
CN103094076A (zh) * 2011-11-02 2013-05-08 无锡华润上华半导体有限公司 用于提高0.18μ m 工艺MIM电容性能的方法
CN102856176A (zh) * 2012-09-27 2013-01-02 合肥海润光伏科技有限公司 一种管式pecvd镀膜方法

Also Published As

Publication number Publication date
CN105336574A (zh) 2016-02-17
WO2016019766A1 (zh) 2016-02-11

Similar Documents

Publication Publication Date Title
CN101577227B (zh) 氮化硅薄膜及mim电容的形成方法
US11502161B2 (en) Metal insulator metal capacitor structure having high capacitance
US8889522B2 (en) High breakdown voltage embedded MIM capacitor structure
CN103346067A (zh) 半导体器件的形成方法、mim电容的形成方法
CN101599426A (zh) 半导体器件电容器的制造方法
CN105336574B (zh) 氮化硅薄膜及mim电容的制作方法
WO2006057775A2 (en) Method for fabricating a mim capacitor having increased capacitance density and related structure
US11424318B2 (en) Capacitor devices and fabrication methods thereof
US20090059466A1 (en) Metal-insulator-metal capacitor and method for manufacturing the same
CN103700645A (zh) Mom电容及其制作方法
US20100164065A1 (en) Capacitor of semiconductor device and method for manufacturing the same
TW201721882A (zh) Mim電容之結構及其製造方法
CN102446709B (zh) 一种金属-氮化硅-金属电容的制造方法
US7977184B2 (en) Method for fabricating MIM structure capacitor
KR100977924B1 (ko) 적층형의 고집적도 mim 커패시터 구조 및 mim 커패시터 제조방법
CN102446915B (zh) 一种金属—绝缘层—金属电容结构的制造工艺
CN108122894B (zh) 改善mim电容器电弧放电缺陷的方法
CN103094076B (zh) 用于提高0.18μm工艺MIM电容性能的方法
CN105719948A (zh) 电容结构及其形成方法
KR101680283B1 (ko) 표면 실장 인덕터 소자 및 이를 포함하는 rf 집적 회로
US11769793B2 (en) Metal-insulator-metal (MIM) capacitor module
US20090155975A1 (en) Method for manufacturing metal-insulator-metal capacitor of semiconductor device
TWI434305B (zh) 電容器及其製作方法
TWI430399B (zh) 製造供金屬-絕緣體-金屬電容使用之多層結構之方法
CN113675171A (zh) 用于互连结构的阻挡层及其制备方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20171116

Address after: 214028 Xinzhou Road, Wuxi national hi tech Industrial Development Zone, Jiangsu, China, No. 8

Applicant after: Wuxi Huarun Shanghua Technology Co., Ltd.

Address before: 214028 Xinzhou Road, Wuxi national hi tech Industrial Development Zone, Jiangsu, China, No. 8

Applicant before: Wuxi CSMC Semiconductor Co., Ltd.

GR01 Patent grant
GR01 Patent grant