CN105228378A - 一种电路板及其阻抗量测方法 - Google Patents

一种电路板及其阻抗量测方法 Download PDF

Info

Publication number
CN105228378A
CN105228378A CN201510549412.5A CN201510549412A CN105228378A CN 105228378 A CN105228378 A CN 105228378A CN 201510549412 A CN201510549412 A CN 201510549412A CN 105228378 A CN105228378 A CN 105228378A
Authority
CN
China
Prior art keywords
internal layer
circuit plate
layer circuit
impedance
impedance line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510549412.5A
Other languages
English (en)
Other versions
CN105228378B (zh
Inventor
金立奎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New Founder Holdings Development Co ltd
Zhuhai Founder Technology High Density Electronic Co Ltd
Original Assignee
Zhuhai Founder Technology High Density Electronic Co Ltd
Peking University Founder Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuhai Founder Technology High Density Electronic Co Ltd, Peking University Founder Group Co Ltd filed Critical Zhuhai Founder Technology High Density Electronic Co Ltd
Priority to CN201510549412.5A priority Critical patent/CN105228378B/zh
Publication of CN105228378A publication Critical patent/CN105228378A/zh
Application granted granted Critical
Publication of CN105228378B publication Critical patent/CN105228378B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R27/00Arrangements for measuring resistance, reactance, impedance, or electric characteristics derived therefrom
    • G01R27/02Measuring real or complex resistance, reactance, impedance, or other two-pole characteristics derived therefrom, e.g. time constant
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/16Inspection; Monitoring; Aligning
    • H05K2203/163Monitoring a manufacturing process

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measurement Of Resistance Or Impedance (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本发明公开了一种电路板及其阻抗测量方法,该方法包括在设置有阻抗线的第一内层线路板的外侧压合第二内层线路板,在所述第二内层线路板上对应所述第一内层线路板的阻抗线的位置设置有第一导通孔,所述第一导通孔与所述阻抗线电连接;通过所述第一导通孔对压合后的第一内层线路板和第二内层线路板进行阻抗测量。由此,可以在压合第二内层线路板时通过该第一导通孔来对阻抗线进行阻抗测量,从而可以在电路板生产过程的各个环节实现对阻抗的量测管控,不增加生产成本,无需最终压合成形后便可以提前了解线路板内层生产过程中的阻抗状况。

Description

一种电路板及其阻抗量测方法
技术领域
本发明涉及电路板加工领域,具体涉及一种电路板及其阻抗量测方法。
背景技术
现代电子产品正朝着高速、高集成度和高可靠性的方向发展。高速运放与高速数模转换在视频处理、信号采集、实时检测等电路中的应用越来越多;线路板作为电子讯号传输的主要器件,信号线的阻值直接关系着电子产品的信号完整性及数据传输速度,所以电路板阻抗在线路板生产中的要求越来越高。线路板生产时通常会使用标准的阻抗模块,依照板内设计对线路板阻抗进行确认,从而对电路板生产过程的阻抗值进行控制。
随着电子产品功能的多样化,线路板的层数也越来越,为了确保生产中的阻抗控制,线路板生产时针对有阻抗要求的层别会设计对应的阻抗线。通常的阻抗控制方法是待线路板生产到外层时使用通孔对板内阻抗线进行导通,再在外层线路形成之后进行量测确认。由于线路板的板材、线厚、介厚、线宽等都直接影响着电路板生产过程的阻抗值变化,变化因素多,且越来越多的PCB供应商开始严格管控生产过程的阻抗值规格,所以目前在外层确认阻抗的方式已不能满足生产的需要求。特别在大批量生产时,因内层没有对阻值进行确认,内层的阻抗不良无法及时改善,通常会造成批量性报废,该方式存在严重的品质风险。
发明内容
因此,本发明要解决的技术问题在于克服现有技术中电路板的阻抗只能在最外层测量、无法对生成过程中的阻抗进行监控,从而提供一种电路板及其阻抗测量方法。
本发明实施例提供一种电路板阻抗测量方法,所述电路板包括多层内层线路板,其特征在于,所述方法包括如下步骤:
在设置有阻抗线的第一内层线路板的外侧压合第二内层线路板,在所述第二内层线路板上对应所述第一内层线路板的阻抗线的位置设置有第一导通孔,所述第一导通孔与所述阻抗线电连接;
通过所述第一导通孔对压合后的第一内层线路板和第二内层线路板进行阻抗测量。
优选地,还包括:
在所述第二内层线路板的外侧压合第三内层线路板,在所述第三内层线路板上设置有与所述第一导通孔电连接的第二导通孔。
优选地,所述第二导通孔的直径大于所述第一导通孔的直径。
优选地,所述第一导通孔或第二导通孔包括通孔、盲孔或埋孔。
优选地,所述导通孔与所述内层阻抗线的一个端点电连接。
本发明还提供一种线路板,包括多层内层线路板,包括:
第一内层线路板,其上设置有阻抗线;
第二内层线路板,设置在所述第一内层线路板的外侧,在所述第二内层线路板上对应所述第一内层线路板的阻抗线的位置设置有第一导通孔,所述第一导通孔与所述阻抗线电连接。
优选地,还包括:
第三内层线路板,设置在所述第二内层线路板的外侧,所述第三内层线路板上设置有与所述第一导通孔电连接的第二导通孔。
优选地,所述第二导通孔的直径大于所述第一导通孔的直径。
优选地,所述第一导通孔或第二导通孔包括通孔、盲孔或埋孔。
优选地,所述导通孔与所述内层阻抗线的一个端点导通。
本发明实施例提供的电路板阻抗测量方法,在设置有阻抗线的第一内层线路板的外侧压合第二内层线路板;在所述第二内层线路板上对应所述第一内层线路板的阻抗线的位置设置有第一导通孔,第一导通孔与所述阻抗线电连接;通过所述第一导通孔对压合后的第一内层线路板和第二内层线路板进行阻抗测量。该方案中,在第一内层线路板上设置有阻抗线,形成电路板阻抗层,压合在其外部的第二内层线路板上设置有导通孔,因此该阻抗线可以在压合任一层第二内层线路板时引出,进行阻抗测量,因此在其生产过程的各个环节均可实现对阻抗的量测管控,达到精准控制,降低品质生产风险。采用本方案不增加生产成本,无需最终压合成形后便可以提前了解线路板内层生产过程中的阻抗状况,如出现生产阻抗异常时,可及时对后续生产批次进行生产参数调整和工艺改善,防止批量性报废的发生,降低生产品质风险。
本发明实施例提供的电路板阻抗测量方法,在所述第二内层线路板的外侧压合第三内层线路板,所述第三内层线路板上设置有与所述第一导通孔相连接的第二导通孔,所述第二导通孔的直径大于所述第一导通孔的直径,便于引出内层阻抗线。因此该电路板的测量方法,可用于任一多层的电路板的生产过程中,在压合任一多层的内层线路板后进行阻抗测量,可以在整个生产过程中进行阻抗检测,降低产品的品质风险。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例1中电路板阻抗测量方法的一个具体示例的流程图;
图2-4为本发明实施例1中电路板阻抗测量方法中加工结构示意图。
其中附图标记为:
1-第一内层线路板,2-第二内层线路板,3-第三内层线路板,4-第一导通孔,5-第二导通孔。
具体实施方式
下面将结合附图对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,还可以是两个元件内部的连通,可以是无线连接,也可以是有线连接。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
此外,下面所描述的本发明不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
实施例1
本实施例中提供一种电路板阻抗测量方法,如图1所示,包括以下步骤:
S1、在设置有阻抗线的第一内层线路板1的外侧压合第二内层线路板2,在所述第二内层线路板2上对应所述第一内层线路板1的阻抗线的位置设置有第一导通孔4,所述第一导通孔与所述阻抗线电连接。
本实施例中只在第一内层线路板1上设置了阻抗线,首先在第一内层线路板1上加工阻抗线,阻抗线根据需要来设置,其余的内层线路板中并未设置阻抗线。但是由于压合多层内层线路板后,阻抗可能发生改变,因此在此过程中需要实时对压合任一层内层线路板后的线路板进行阻抗测量。
在本实施例中,第一内层线路板1内侧还可以有其他内层线路板,第一内层线路板1与第二内层线路板2之间也还可以有其他内层线路板。
然后,在第一内层线路板1的外侧压合第二内层线路板2,如图2所示,在所述第二内层线路板2上对应所述第一内层线路板1的阻抗线的位置设置有第一导通孔4。此处的第一导通孔4可以是通孔、盲孔或埋孔,该第一导通孔可以是预留孔,对应阻抗线的位置预留设置,也可以是根据需要来现场加工的。
S2、通过所述第一导通孔4对压合后的第一内层线路板1和第二内层线路板2进行阻抗测量。
通过第一导通孔4可以将第一内层线路板1的阻抗线引出来,进行阻抗测量。如图2所述,可以通过导通将第一内层线路板1的阻抗线引出来。
在进一步的方案中,还包括在所述第二内层线路板2的外侧压合第三内层线路板3,如图3所示,所述第三内层线路板3上设置有与所述第一导通孔4电连接的第二导通孔5。第二导通孔5的直径大于所述第一导通孔4的直径。
在本实施例中,第二内层线路板2与第三内层线路板3之间也还可以有其他内层线路板。第三内层线路板3可以是多层,每形成一层第三内层线路板3,每个第三内层线路板3上都设置有与其内侧的内层线路板上的导通孔电连接的导通孔,如图4所示,靠近外侧的内层线路板的导通孔的直径大于靠近内侧的线路板的导通孔的直径,便于外层增加的线路板与内层的通孔导通,便于引出。
一般而言,所述导通孔可以选择包括通孔、盲孔或埋孔。为了便于加工方便,所有的导通孔可以都是预留孔,在对应阻抗线的位置预留,统一加工。所述导通孔通过电镀后与内层阻抗线电连接。所述各层内层线路板的导通孔在同一直线上,所述导通孔与所述内层阻抗线的一个端点电连接,可以将该阻抗线的端点引出,进行阻抗测量。
该方案中,在第一内层线路板1上设置有阻抗线,形成电路板阻抗层,压合在其外部的第二内层线路板2上设置有导通孔,因此该阻抗线可以在压合任一层第二内层线路板2后引出,进行阻抗测量,因此在其生产过程的各个环节均可实现对阻抗的量测管控,达到精准控制,降低品质生产风险。采用本方案不增加生产成本,无需最终压合成形后便可以提前了解线路板内层生产过程中的阻抗状况,如出现生产阻抗异常时,可及时对后续生产批次进行生产参数调整和工艺改善,防止批量性报废的发生,降低生产品质风险。
实施例2:
本实施例中提供一种线路板,其生产过程中可以采用实施例1所述的方法进行阻抗测量,在生产过程中进行阻抗监控。该线路板包括多层内层线路板,包括:在第一内层线路板1,其上设置有阻抗线,还包括第二内层线路板,设置在所述第一内层线路板1的外侧,在所述第二内层线路板2上对应所述第一内层线路板1的阻抗线的位置设置有第一导通孔3,所述第一导通孔3与所述阻抗线电连接。所述第二内层线路板2至少设置一层,还可以根据需要设成若干层。
在其他的方案中,还包括第三内层线路板3,设置在所述第二内层线路板2的外侧,所述第三内层线路板3上设置有与所述第一导通孔4相电连接的第二导通孔5。所述第二导通孔5的直径大于所述第一导通孔4的直径。
其中,所述第一导通孔4或第二导通孔5包括通孔、盲孔或埋孔,所述导通孔与所述内层阻抗线的一个端点电连接。为了便于加工方便,所有的导通孔可以都是预留孔,在对应阻抗线的位置预留,统一加工。
在优选的方案中,在本实施例中,第二内层线路板2与第三内层线路板3之间也还可以有其他内层线路板。第三内层线路板3可以是多层,每形成一层第三内层线路板3,每个第三内层线路板3上都设置有与其内侧的内层线路板上的导通孔电连接的导通孔,所有层的内层线路板上的导通孔电连接,且与第一内层线路板上的阻抗线电连接。
本实施例中的线路板,在每层内层线路板上都设置有与第一内层线路板上的阻抗线相电连接的导通孔,故在各层别线路生产完成后就可以对阻抗值进行量测和管控。该电路板在不影响成本的前提下,在线路板内层各层别阻抗影响因子形成后即可进行量测确认,可及时管控各内层阻抗状况。一旦发现内层阻抗异常时可及时对后续批次进行改善,防止内层阻抗不良造成批量性报废。
显然,上述实施例仅仅是为清楚地说明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本发明创造的保护范围之中。

Claims (10)

1.一种电路板阻抗测量方法,所述电路板包括多层内层线路板,其特征在于,所述方法包括如下步骤:
在设置有阻抗线的第一内层线路板的外侧压合第二内层线路板,在所述第二内层线路板上对应所述第一内层线路板的阻抗线的位置设置有第一导通孔,所述第一导通孔与所述阻抗线电连接;
通过所述第一导通孔对压合后的第一内层线路板和第二内层线路板进行阻抗测量。
2.根据权利要求1所述的方法,其特征在于,还包括:
在所述第二内层线路板的外侧压合第三内层线路板,在所述第三内层线路板上设置有与所述第一导通孔电连接的第二导通孔。
3.根据权利要求2所述的方法,其特征在于,所述第二导通孔的直径大于所述第一导通孔的直径。
4.根据权利要求1或2或3所述的方法,其特征在于,所述第一导通孔或第二导通孔包括通孔、盲孔或埋孔。
5.根据权利要求4所述的方法,其特征在于,所述导通孔与所述内层阻抗线的一个端点电连接。
6.一种线路板,包括多层内层线路板,其特征在于,包括:
第一内层线路板,其上设置有阻抗线;
第二内层线路板,设置在所述第一内层线路板的外侧,在所述第二内层线路板上对应所述第一内层线路板的阻抗线的位置设置有第一导通孔,所述第一导通孔与所述阻抗线电连接。
7.根据权利要求1所述的电路板,,其特征在于,还包括:
第三内层线路板,设置在所述第二内层线路板的外侧,所述第三内层线路板上设置有与所述第一导通孔电连接的第二导通孔。
8.根据权利要求7所述的方法,其特征在于,所述第二导通孔的直径大于所述第一导通孔的直径。
9.根据权利要求6-8中任一项所述的方法,其特征在于,所述第一导通孔或第二导通孔包括通孔、盲孔或埋孔。
10.根据权利要求9所述的线路板,其特征在于,所述导通孔与所述内层阻抗线的一个端点导通。
CN201510549412.5A 2015-08-31 2015-08-31 一种电路板及其阻抗量测方法 Active CN105228378B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510549412.5A CN105228378B (zh) 2015-08-31 2015-08-31 一种电路板及其阻抗量测方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510549412.5A CN105228378B (zh) 2015-08-31 2015-08-31 一种电路板及其阻抗量测方法

Publications (2)

Publication Number Publication Date
CN105228378A true CN105228378A (zh) 2016-01-06
CN105228378B CN105228378B (zh) 2019-03-08

Family

ID=54996968

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510549412.5A Active CN105228378B (zh) 2015-08-31 2015-08-31 一种电路板及其阻抗量测方法

Country Status (1)

Country Link
CN (1) CN105228378B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109188101A (zh) * 2018-09-25 2019-01-11 郑州云海信息技术有限公司 介质电气参数的获取方法、系统、装置及可读存储介质
CN109561574A (zh) * 2018-12-24 2019-04-02 广州兴森快捷电路科技有限公司 阻抗测试、线路板加工、线路板生产方法及测试组件
CN112188725A (zh) * 2020-09-25 2021-01-05 深圳市景旺电子股份有限公司 印刷电路板的阻抗测试模块及印刷电路板的制作方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0548272A (ja) * 1991-08-09 1993-02-26 Fujitsu Ltd プリント配線板
CN1366798A (zh) * 2000-04-25 2002-08-28 松下电工株式会社 用作高频电路多层印刷电路板的具有内层电路的叠层体及测量该叠层体电路阻抗的方法和设备
US20060096779A1 (en) * 2000-03-02 2006-05-11 Takaharu Okubo Multilayer type printed-wiring board and method of measuring impedance of multilayer type printed-wiring board
CN101043790A (zh) * 2006-03-23 2007-09-26 日本电气株式会社 多层印刷布线板和测量特性阻抗的方法
TW201509248A (zh) * 2013-08-28 2015-03-01 Inventec Corp 印刷電路板
CN104597324A (zh) * 2013-10-31 2015-05-06 北大方正集团有限公司 一种电路板上过孔参数和过孔阻抗值的确定方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0548272A (ja) * 1991-08-09 1993-02-26 Fujitsu Ltd プリント配線板
US20060096779A1 (en) * 2000-03-02 2006-05-11 Takaharu Okubo Multilayer type printed-wiring board and method of measuring impedance of multilayer type printed-wiring board
CN1366798A (zh) * 2000-04-25 2002-08-28 松下电工株式会社 用作高频电路多层印刷电路板的具有内层电路的叠层体及测量该叠层体电路阻抗的方法和设备
CN101043790A (zh) * 2006-03-23 2007-09-26 日本电气株式会社 多层印刷布线板和测量特性阻抗的方法
TW201509248A (zh) * 2013-08-28 2015-03-01 Inventec Corp 印刷電路板
CN104597324A (zh) * 2013-10-31 2015-05-06 北大方正集团有限公司 一种电路板上过孔参数和过孔阻抗值的确定方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109188101A (zh) * 2018-09-25 2019-01-11 郑州云海信息技术有限公司 介质电气参数的获取方法、系统、装置及可读存储介质
CN109561574A (zh) * 2018-12-24 2019-04-02 广州兴森快捷电路科技有限公司 阻抗测试、线路板加工、线路板生产方法及测试组件
CN109561574B (zh) * 2018-12-24 2020-06-23 广州兴森快捷电路科技有限公司 阻抗测试、线路板加工、线路板生产方法及测试组件
CN112188725A (zh) * 2020-09-25 2021-01-05 深圳市景旺电子股份有限公司 印刷电路板的阻抗测试模块及印刷电路板的制作方法
CN112188725B (zh) * 2020-09-25 2021-10-08 深圳市景旺电子股份有限公司 印刷电路板的阻抗测试模块及印刷电路板的制作方法

Also Published As

Publication number Publication date
CN105228378B (zh) 2019-03-08

Similar Documents

Publication Publication Date Title
US20120007688A1 (en) Printed circuit board
CN105228378A (zh) 一种电路板及其阻抗量测方法
KR20140133425A (ko) Pcb 내의 층의 두께를 측정하기 위한 장치 및 방법
CN103323634A (zh) 高频探针及其探针卡
CN104582236A (zh) 一种印制电路板pcb及制作方法
CN105703847A (zh) 一种印刷电路板及电子终端
CN104582238B (zh) 一种pcb板及其制造方法
CN206832921U (zh) 模组采样线束通断测试工装
CN112730986A (zh) 一种pcb差分过孔耦合双杆阻抗特性校核方法及系统
CN202396086U (zh) 线路板阻抗条以及线路板
CN110146804B (zh) 一种pcb动态导通可靠性测试方法
CN111372371A (zh) 一种印制电路板、印制电路板的布线方法及电子设备
CN105338728A (zh) 一种电路板阻抗测量方法及一种电路板
CN109061435B (zh) 一种背钻加工能力的检测装置及方法
CN103808992A (zh) 低电源损耗的探针卡结构
US9476934B2 (en) Inspection apparatus and inspection method for inspecting a wiring board
CN109561574B (zh) 阻抗测试、线路板加工、线路板生产方法及测试组件
CN211297130U (zh) 辅助测试电路板
CN109121325B (zh) 多层电路板、制造方法及计算机可读存储介质
CN215676855U (zh) 背钻深度测试模块及pcb板
TWI461698B (zh) Probe unit and its making method
JP6855634B1 (ja) 検査方法および検査システム
TWI506281B (zh) Low impedance value of the probe module
CN109089387B (zh) 多层电路板、制造方法及计算机可读存储介质
CN109104817B (zh) 多层电路板、制造方法及计算机可读存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20220620

Address after: 3007, Hengqin international financial center building, No. 58, Huajin street, Hengqin new area, Zhuhai, Guangdong 519031

Patentee after: New founder holdings development Co.,Ltd.

Patentee after: ZHUHAI FOUNDER TECH. HI-DENSITY ELECTRONIC Co.,Ltd.

Address before: 100871, Beijing, Haidian District Cheng Fu Road 298, founder building, 9 floor

Patentee before: PEKING UNIVERSITY FOUNDER GROUP Co.,Ltd.

Patentee before: ZHUHAI FOUNDER TECH. HI-DENSITY ELECTRONIC Co.,Ltd.