CN105185337A - 驱动电路及视频线驱动电路 - Google Patents

驱动电路及视频线驱动电路 Download PDF

Info

Publication number
CN105185337A
CN105185337A CN201510616130.2A CN201510616130A CN105185337A CN 105185337 A CN105185337 A CN 105185337A CN 201510616130 A CN201510616130 A CN 201510616130A CN 105185337 A CN105185337 A CN 105185337A
Authority
CN
China
Prior art keywords
driving circuit
terminal
circuit
transmission line
pair transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510616130.2A
Other languages
English (en)
Other versions
CN105185337B (zh
Inventor
大木阳一
小谷佳宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Japan Display Inc
Original Assignee
Japan Display Central Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Central Inc filed Critical Japan Display Central Inc
Publication of CN105185337A publication Critical patent/CN105185337A/zh
Application granted granted Critical
Publication of CN105185337B publication Critical patent/CN105185337B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/001Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明提供显示装置,其通过端子设定切换一对传输线路的终接方法。从主体经由一对传输线路以差分串行传输方式分别向n个驱动电路提供显示数据。多个驱动电路中的一个作为主驱动电路工作,其余作为从驱动电路工作。各驱动电路具有SELC端子,当输入到SELC端子的电压为第1电压电平时,主驱动电路在其内部、并在一对传输线路之间连接电阻值为Ra的电阻来将一对传输线路终接,从驱动电路在其内部、并在一对传输线路之间不连接电阻而使一对传输线路开路。当输入到SELC端子的电压为与第1电压电平不同的第2电压电平时,n个驱动电路分别在其内部、并在一对传输线路之间连接电阻值为(n×Ra)的电阻来终接一对传输线路。

Description

驱动电路及视频线驱动电路
本申请是申请日为2012年9月27日、申请号为201210377401.X、发明名称为“显示装置”的发明专利申请的分案申请。
技术领域
本发明涉及显示装置,尤其涉及适用于经由一对传输线路以差分串行传输方式被提供输入信号的显示装置的有效技术。
背景技术
由于TFT方式的液晶显示装置能够显示高精细的图像,所以作为电视机、计算机用显示器等显示装置而被使用。尤其是,小型的TFT方式的液晶显示装置多用作便携式电话的显示部。
通常情况下,在液晶显示装置中形成有薄膜晶体管和像素电极而构成所谓的子像素,其中,薄膜晶体管根据来自扫描线的扫描信号而导通,像素电极经由薄膜晶体管被提供来自视频线的视频信号。
这些多个子像素形成的区域为显示区域,包围该显示区域而存在周边区域。周边区域中设有:向各视频线提供视频电压(灰阶电压)的漏极驱动器(也称源极驱动器);以及向各扫描线提供扫描电压的栅极驱动器。
在漏极驱动器及栅极驱动器中输入有来自显示控制电路(也称定时控制器)的显示控制信号,漏极驱动器及栅极驱动器由显示控制电路控制、驱动。
发明内容
近年来,随着面向中小型设备的液晶显示面板的高分辨率化发展,WVGA级的高精细的液晶显示面板占据了主流,但高精细、高画质化的需求没有就此停止,在平板终端(tabletterminator)等高端模型(highendmodel)中WVGA化成为主流。
鉴于这样的情况,为了应对低分辨率级~高分辨率级的广泛的液晶显示面板,还为了实现低成本化,期望使低分辨率级的液晶显示面板为液晶驱动器仅使用单个芯片的单芯片结构,另一方面,使高分辨率级的液晶显示面板为液晶驱动器使用多个芯片的多芯片结构,对单芯片结构和多芯片结构进行切换。
为了满足上述期望,设想通过设置在液晶驱动器中的端子来使液晶驱动器为单芯片结构或多芯片结构。
在这样的状况下,需要将用于以差分串行传输方式提供输入信号的一对传输线路终接,再有,在经由一对传输线路读取信号时,需要防止多个信号发生冲突。
本发明是为了满足上述要求而研发的,本发明的目的在于提供如下技术:在显示装置中,通过端子设定,能够切换一对传输线路的终接方法,或者,在经由一对传输线路读取信号时,能够防止信号发生冲突。
本发明的上述目的及其他目的和新特征将通过本说明书的记载及附图得到明确。
简单说明本申请所公开的发明中具有代表性的技术方案的概要如下。
(1)一种显示装置,具有:多个像素;对所述多个像素进行驱动的n个驱动电路,其中,n≥2,从主体经由一对传输线路以差分串行传输方式向所述各驱动电路提供显示数据,所述n个驱动电路中的1个驱动电路作为主驱动电路工作,所述n个驱动电路中的所述主驱动电路以外的驱动电路作为从驱动电路工作,所述各驱动电路具有SELC端子,当输入到所述SELC端子的电压为第1电压电平时,所述主驱动电路在其内部、并在所述一对传输线路之间连接电阻值为Ra的电阻来终接所述一对传输线路,所述从驱动电路在其内部、并在所述一对传输线路之间不连接电阻而使所述一对传输线路开路,当输入到所述SELC端子的电压为与所述第1电压电平不同的第2电压电平时,所述n个驱动电路分别在其内部、并在所述一对传输线路之间连接电阻值为(n×Ra)的电阻来终接所述一对传输线路。
(2)在(1)所述的显示装置中,所述各驱动电路具有SELA端子和SALB端子,当输入到所述SELA端子的电压为第2电压电平、且输入到所述SELB端子的电压为第1电压电平时,所述各驱动电路作为所述主驱动电路工作,当输入到所述SELA端子的电压为第2电压电平、且输入到所述SELB端子的电压为第2电压电平时,所述各驱动电路作为所述从驱动电路工作。
(3)在(1)或(2)所述的显示装置中,在所述n为3以上的情况下,所述各驱动电路具有SELD1端子至SELD(n-2)端子,根据分别输入到所述SELD1端子至SELD(n-2)端子的电压电平,所述从驱动电路分别识别自身为第几个从驱动电路。
(4)一种显示装置,具有:多个像素;对所述多个像素进行驱动的多个驱动电路,从主体经由一对传输线路以差分串行传输方式向所述各驱动电路提供输入信号,所述各驱动电路具有REVS端子,当所述主体从所述各驱动电路读取信号时,仅所述REVS端子被输入第2电压电平的电压的驱动电路向所述一对传输线路输出数据。
(5)一种显示装置,具有:多个像素;对所述多个像素进行驱动的多个驱动电路,从主体经由一对传输线路以差分串行传输方式向所述各驱动电路提供输入信号,所述各驱动电路具有寄存器,当所述主体从所述各驱动电路读取信号时,仅所述寄存器内被写入允许读取的数据的驱动电路向所述一对传输线路输出信号。
(6)在(5)所述的显示装置中,所述主体将所述允许读取的数据写入到成为下次读取对象的驱动电路内的寄存器中。
(7)在(1)至(6)中任意一项所述的显示装置中,所述各驱动电路为具有显示控制电路的视频线驱动电路。
(8)一种显示装置,具有:多个像素;对所述多个像素进行驱动的n个视频线驱动电路,其中,n≥2;显示控制电路,从所述显示控制电路经由一对传输线路以差分串行传输方式向所述各视频线驱动电路提供输入信号,所述各视频线驱动电路具有SELC端子,当输入到所述SELC端子的电压为第1电压电平时,第一个视频线驱动电路在其内部、并在所述一对传输线路之间连接电阻值为Ra的电阻来终接所述一对传输线路,其余的视频线驱动电路在其内部、并在所述一对传输线路之间不连接电阻而使所述一对传输线路开路,当输入到所述SELC端子的电压为与所述第1电压电平不同的第2电压电平时,所述n个驱动电路分别在其内部、并在所述一对传输线路之间连接电阻值为(n×Ra)的电阻来终接所述一对传输线路。
(9)一种显示装置,具有:多个像素;对所述多个像素进行驱动的n个视频线驱动电路,其中,n≥2;显示控制电路,从所述显示控制电路经由一对传输线路以差分串行传输方式向所述各视频线驱动电路提供输入信号,所述各视频线驱动电路具有REVS端子,当所述显示控制电路从所述各视频线驱动电路读取信号时,仅所述REVS端子被输入第2电压电平的电压的视频线驱动电路向所述一对传输线路输出信号。
(10)一种显示装置,具有:多个像素;对所述多个像素进行驱动的n个视频线驱动电路,其中,n≥2;显示控制电路,从所述显示控制电路经由一对传输线路以差分串行传输方式向所述各视频线驱动电路提供输入信号,所述各驱动电路具有寄存器,当所述显示控制电路从所述各视频线驱动电路读取信号时,仅所述寄存器内被写入允许读取的数据的视频线驱动电路向所述一对传输线路输出信号。
(11)在(10)所述的显示装置中,所述显示控制电路将所述允许读取的数据写入到成为下次读取对象的视频线驱动电路内的寄存器中。
附图说明
图1是表示本发明的实施例1的液晶显示装置的概要结构的框图。
图2是用于说明本发明的实施例1的漏极驱动器的端子设定的图。
图3是用于说明本发明的实施例1的漏极驱动器的端子设定的图。
图4是用于说明本发明的实施例1的漏极驱动器的端子设定的图。
图5是用于说明本发明的实施例1的漏极驱动器的端子设定的图。
图6是用于说明本发明的实施例1的液晶显示装置的问题点的图。
图7是用于说明本发明的实施例2的漏极驱动器的端子设定的图。
图8是用于说明本发明的实施例2的漏极驱动器的端子设定的图。
图9是表示现有的液晶显示装置的概要结构的框图。
附图标记说明
1液晶显示面板
2漏极驱动器
2a主漏极驱动器
2b、2c从漏极驱动器
3栅极驱动器
4、40显示控制电路
5电源电路
8主体计算机
30一对传输线路
35寄存器
36缓冲器(三态缓冲器)
GL扫描线(栅极线)
DL视频线(漏极线、源极线)
TFT薄膜晶体管
PX像素电极
CT对置电极
CL液晶电容
Cadd保持电容
具体实施方式
以下,参照附图详细说明本发明的实施例。
此外,在用于说明实施例的全部附图中,对具有相同功能的部件标以相同的附图标记,省略其重复的说明。另外,以下的实施例不用于限定本发明的权利要求书的解释。
[实施例1]
图1是表示本发明的实施例1的液晶显示装置的概要结构的框图。
本实施例的液晶显示装置由液晶显示面板1、多个漏极驱动器2、栅极驱动器3、电源电路5构成。在此,用n(n≥2)来表示漏极驱动器2的个数。图1示出了n为3的结构,即液晶显示装置具有漏极驱动器2a~2c。
漏极驱动器2a~2c和栅极驱动器3设置在液晶显示面板1的周边部。例如,漏极驱动器2a~2c和栅极驱动器3分别以COG(ChipOnGlass)方式安装在第1基板(例如,玻璃基板)的两条边的周边部。或者,漏极驱动器2a~2c和栅极驱动器3分别以COF(ChipOnFilm)方式安装在柔性电路基板上,该柔性电路基板配置在液晶显示面板1的第1基板的两条边的周边部。
另外,电源电路5安装在电路基板上,该电路基板配置在液晶显示面板1的周边部(例如,液晶显示装置的背侧)。
本实施例的液晶显示装置将显示控制电路40内置在各自的漏极驱动器中。
显示控制电路40进行数据的交流化等适于液晶显示面板1的显示的定时调整,由此将从主体计算机8输入的显示信号转换成显示形式的输入信号并与同步信号(时钟信号)一起输入到漏极驱动器2a~2c、栅极驱动器3中。
栅极驱动器3在显示控制电路40的控制下依次向多条扫描线(也称栅极线;GL)提供选择扫描电压。漏极驱动器2a~2c内置有视频线驱动电路,向多条视频线(也称漏极线、源极线;DL)提供视频电压来使视频显示在液晶显示面板1上。电源电路5生成液晶显示装置所需的各种电压。
液晶显示面板1具有多个子像素,各子像素设置在由视频线DL和扫描线GL包围的区域。
各子像素具有薄膜晶体管TFT,TFT的第1电极(漏电极或源电极)与视频线DL连接,TFT的第2电极(源电极或漏电极)与像素电极PX连接。另外,TFT的栅电极与扫描线GL连接。
此外,在图1中,附图标记CL是等效地表示配置在像素电极PX与对置电极CT之间的液晶层的液晶电容。附图标记Cadd是形成在像素电极PX与对置电极CT之间的保持电容。
在图1所示的液晶显示面板1中,排列在纵方向上的各子像素的TFT的第1电极分别与视频线DL连接。各视频线DL与漏极驱动器2a~2c连接。
另外,TFT的栅电极分别与扫描线GL连接。各扫描线GL与栅极驱动器3连接。
当在液晶显示面板1上显示图像时,栅极驱动器3依次例如从上向下选择扫描线GL,另一方面,在某条扫描线的选择期间,漏极驱动器2a~2c向视频线DL提供与显示数据对应的视频电压。
提供给视频线DL的电压经由TFT施加在像素电极PX上,最终,保持电容Cadd和液晶电容CL充电,并通过控制液晶分子来显示图像。
液晶显示面板1如下构成:使形成有像素电极PX、TFT等的第1基板和形成有彩色滤光片等的第2基板隔开规定间隔地重合,通过框状地设置在该两基板间的周缘部附近的密封材料而将两基板贴合在一起,并且从设置于密封材料的一部分上的液晶封入口向两基板间的密封材料的内侧将液晶封入并封固,再有,在两基板的外侧贴附偏振片。
此外,若为TN方式或VA方式的液晶显示面板,则对置电极CT设置在第2基板侧。IPS方式的情况下,对置电极CT设置在第1基板侧。
另外,由于本发明与液晶面板的内部构造无关,所以省略对液晶面板的内部构造的详细说明。再有,本发明能够适用于任何构造的液晶面板。
在本实施例的液晶显示装置中,显示控制电路40内置在各漏极驱动器中,但若将显示控制电路40内置在各漏极驱动器2a~2c中,则需要在内置于各漏极驱动器中的显示控制电路40之间取得同步。因此,在本实施例中,使多个漏极驱动器中的一个漏极驱动器作为主漏极驱动器(图1中以附图标记2a表示的漏极驱动器)来工作,使其余的漏极驱动器作为从漏极驱动器(图1中以附图标记2b、2c表示的漏极驱动器)来工作。
主漏极驱动器2a生成自由振荡时钟,向从漏极驱动器2b、2c输入由主漏极驱动器2a生成的自由振荡时钟。由此,主漏极驱动器2a和从漏极驱动器2b、2c能够同步地工作。
另外,从主漏极驱动器2a向前面的栅极驱动器3输入栅极驱动器控制信号6,根据栅极驱动器数据传输信号7,从前面的栅极驱动器3向后级的栅极驱动器3传输栅极驱动器控制信号。
像这样,在本实施例的液晶显示装置中,由于将显示控制电路40内置在漏极驱动器2a~2c内,能够削减零部件数量,因此能够降低成本。
在本实施例中,从外部的主体计算机8输入的显示信号含有显示数据,含有显示数据的输入信号从主体计算机8经由一对传输线路以差分串行传输方式被提供给漏极驱动器2a~2c。
图2至图4是用于说明本实施例的漏极驱动器的端子设定的图。图2至图4示出了n为2的结构,即液晶显示装置具有漏极驱动器2a、2b。此外,在图2至图4中,以及在后述的图5中,关于主体计算机8仅图示了信号的收发部,关于漏极驱动器2仅图示了信号的接收部。另外,在图2至图4、图5中,TX+是正极性侧的收发部,TX-是负极性侧的收发部,P是一对传输线路30中的正极性侧的传输线路,N是一对传输线路30中的负极性侧的传输线路。
如图2至图4所示,在本实施例的漏极驱动器中,设有SELA端子、SELB端子、SELC端子。
当输入到SELA端子的电压为Low(相当于逻辑值“0”。以下称作低电平)时,如图2所示,为单芯片结构;当输入到SELA端子的电压为High(相当于逻辑值“1”。以下称作高电平)时,如图3、图4所示,为多芯片结构。
并且,如图3、图4所示,当输入到SELA端子的电压为高电平、且输入到SELB端子的电压为低电平时,本实施例的漏极驱动器作为主漏极驱动器2a工作;当输入到SELA端子的电压为高电平、且输入到SELB端子的电压为高电平时,本实施例的漏极驱动器作为从漏极驱动器2b工作。
虽然含有显示数据的输入信号从主体计算机8经由一对传输线路30以差分串行传输方式被提供给漏极驱动器,但是一对传输线路30需要通过终端电阻来终接。SELC端子是为了设定一对传输线路的终接方法而设置的。
当输入到SELC端子的电压为低电平时,主漏极驱动器2a在其内部、并在一对传输线路30之间连接电阻值为Ra(在此为100Ω)的电阻来终接一对传输线路30,从漏极驱动器2b在其内部、并在一对传输线路30之间不连接电阻来使一对传输线路30开路。
通常情况下,在差分串行传输方式中,从主体计算机8到各漏极驱动器2a~2c的一对传输线路的线长不同的情况下,在最远端的漏极驱动器中将一对传输线路30终接。图4图示了这样的情况。
当输入到SELC端子的电压为高电平时,漏极驱动器2a、2b分别在一对传输线路30之间连接电阻值为(n×Ra)(在此是200Ω)的电阻,从而使一对传输线路30通过终端电阻来终接。图3图示了这样的情况。
将以上的端子设定内容在表1中示出。
表1
另外,如图5所示,在n为3,即液晶显示装置具有漏极驱动器2a~2c的情况下,存在两个从漏极驱动器。该情况下,设置用于识别是第一个从漏极驱动器还是第二个从漏极驱动器的端子,在此为SELD1端子。
在图5中,由于输入到从漏极驱动器2b的SELD1端子的电压为低电平、输入到从漏极驱动器2c的SELD1端子的电压为高电平,所以从漏极驱动器2b识别自身为第一个从漏极驱动器,从漏极驱动器2c识别自身为第二个从漏极驱动器。
从漏极驱动器为n(n≥3)以上的情况也是同样地,设有SELD1端子至SELD(n-2)端子的(n-2)个端子,向第j(2≤j≤n)个从漏极驱动器的SELD(j-1)端子输入高电平的电压,向其余的从漏极驱动器的SELD(j-1)端子输入低电平的电压,由此各从漏极驱动器能够识别自身为第几个从漏极驱动器。
如以上说明,根据本实施例,通过端子的设定能够切换一对传输线路的终接方法。
另外,由于通过端子的设定能够使漏极驱动器识别单芯片结构和多芯片结构,所以不仅能够以一种漏极驱动器来应对从低分辨率到高分辨率的液晶显示面板,而且能够以单系统的主体计算机来控制单芯片结构或多芯片结构,因此能够容易地对主体计算机侧的系统进行编程。
再有,应用于高分辨率级的液晶显示面板的情况下,取为多芯片结构,由此,从漏极驱动器到液晶显示面板的斜向布线长度变短,从而能够使外框变窄。
[实施例2]
图6是用于说明本发明的实施例1的液晶显示装置的问题点的图。此外,在图6及后述的图7、图8中,关于外部的主体计算机8仅图示了信号的收发部,关于漏极驱动器2仅图示了信号的收发部。另外,在图6及后述的图7、图8中,TX+是正极性侧的收发部,TX-是负极性侧的收发部,P是一对传输线路30中的正极性侧的传输线路,N是一对传输线路30中的负极性侧的传输线路。此外,图6至图8示出了n为2的结构,即液晶显示装置具有漏极驱动器2a、2b。
在上述的实施例中,反向传送时(数据读取时),即、主体计算机8从各漏极驱动器2a~2c读取信号时,存在多个漏极驱动器输出的信号(在图6中为A信号和B信号)彼此发生冲突的可能性。
因此,在本实施例中,在反向传送时使得反向对象的漏极驱动器被识别。
图7、图8是用于说明本发明的实施例2的液晶显示装置的反向传送的图。
在图7、图8中,在各漏极驱动器2a、2b中设有REVS端子,基于输入到REVS端子的电压,仅选择出的漏极驱动器向一对传输线路30输出信号。
在图7中,主漏极驱动器2a的REVS端子被输入高电平的电压,主漏极驱动器2a向一对传输线路30输出信号;从漏极驱动器2b的REVS端子被输入低电平的电压,从漏极驱动器2b使与一对传输线路30连接的缓冲器(三态缓冲器)36的输出为高阻抗(Hi-Z)从而不向一对传递线路30输出信号。
在图8中,从漏极驱动器2b的REVS端子被输入高电平的电压,从漏极驱动器2b向一对传输线路30输出信号;主漏极驱动器2a的REVS端子被输入低电平的电压,主漏极驱动器2a使与一对传输线路30连接的缓冲器(三态缓冲器)36的输出为高阻抗(Hi-Z)从而不向一对传输线路30输出信号。
主体计算机8向成为下次读取对象的漏极驱动器的REVS端子输入高电平的电压,向其余的REVS端子输入低电平的电压。
另外,在各漏极驱动器2a、2b中,取代设置REVS端子而设置寄存器35,能够利用该寄存器35进行与上述同样的工作。
即,在读取对象的漏极驱动器的寄存器35中写入允许读取的数据(例如,在图7中,漏极驱动器2a的寄存器35的“1”的数据),对于其余的漏极驱动器在寄存器35中写入禁止读取的数据(例如,在图7中,漏极驱动器2b的寄存器35的“0”的数据)。寄存器35中写入了允许读取的数据的漏极驱动器向一对传输线路30输出信号,另一方面,寄存器35中写入了禁止读取的数据的漏极驱动器使与一对传输线路30连接的缓冲器(三态缓冲器)36的输出为高阻抗(Hi-Z)从而不向一对传输线路30输出信号。
[实施例3]
图9是表示现有的液晶显示装置的概要结构的框图。图9中示出了n为3的结构,即液晶显示装置具有漏极驱动器2a~2c。
图9所示的液晶显示装置由液晶显示面板1、漏极驱动器2、栅极驱动器3、显示控制电路4、电源电路5构成。在此,显示控制电路4、电源电路5分别安装在电路基板上,该电路基板配置在液晶显示面板1的周边部(例如,液晶显示装置的背侧)。
关于图9所示的现有的液晶显示装置,显示控制电路4配置在漏极驱动器2的外部,这一点与上述的实施例不同。
在图9所示的液晶显示装置中,设想显示控制电路4经由一对传输线路以差分串行传输方式向漏极驱动器2提供显示数据。
在这样的情况下,能够采用上述实施例1中说明的方法。但是,由于该情况下不需要主/从结构,因此各漏极驱动器2不需要SELA端子,具有被输入低电平电压的SELB端子的漏极驱动器2,为位于距显示控制电路4最远的位置的漏极驱动器。
再有,在图9所示的液晶显示装置中,反向传送时,即、显示控制电路4从各漏极驱动器2a~2c读取信号时,能够采用上述实施例2的方法。
此外,在至此为止的说明中,对本发明适用于液晶显示装置的实施例进行了说明,但本发明不限于此,本发明当然能够适用于例如有机EL显示装置等具有子像素的所有显示装置中。
简单说明根据本申请所公开的发明中具有代表性的技术方案能够得到的效果如下。
根据本发明的显示装置,通过端子设定,能够切换一对传输线路的终接方法,或者在经由一对传输线路读取信号时,能够防止信号发生冲突。
以上,基于所述实施例对本发明人完成的发明进行了具体说明,但是本发明不限于所述实施例,当然能够在不脱离其主旨的范围内进行各种变更。
虽然已经对目前被认为是本发明的具体实施方式的内容进行了说明,但应当理解为能够进行各种变更,并且所附的权利要求书意图涵盖落入本发明的真实精神和范围内的所有这种变更。

Claims (11)

1.一种驱动电路,用于驱动显示面板,其特征在于,
所述驱动电路的输入部以经由一对传输线路以差分串行传输方式提供来自外部的显示数据的方式进行工作,并且,针对所述显示面板使用的多个所述驱动电路的所述输入部以通过所述一对传输线路相互连接而输入所述显示数据的方式进行工作,
在所述驱动电路的内部具有所述一对传输线路的正极性侧的线路和负极性侧的线路,
所述多个驱动电路中的1个驱动电路作为主驱动电路工作,并且生成自由振荡时钟,
所述多个驱动电路中的所述主驱动电路以外的驱动电路作为从驱动电路工作,并与所述自由振荡时钟同步地工作,
各所述驱动电路具有SELC端子,
当输入到所述SELC端子的电压为第1电压电平时,所述主驱动电路在其内部、并在所述一对传输线路的所述正极性侧的线路与所述负极性侧的线路之间连接电阻值为Ra的电阻来终接所述一对传输线路,所述从驱动电路在其内部、并在所述一对传输线路的所述正极性侧的线路与所述负极性侧的线路之间不连接电阻而使所述一对传输线路开路,
当输入到所述SELC端子的电压为与所述第1电压电平不同的第2电压电平时,所述多个驱动电路分别在其内部、并在所述一对传输线路的所述正极性侧的线路与所述负极性侧的线路之间连接电阻值与Ra不同的电阻来终接所述一对传输线路。
2.如权利要求1所述的驱动电路,其特征在于,
各所述驱动电路具有SELA端子和SELB端子,
当输入到所述SELA端子的电压为第2电压电平、且输入到所述SELB端子的电压为第1电压电平时,各所述驱动电路作为所述主驱动电路工作,
当输入到所述SELA端子的电压为第2电压电平、且输入到所述SELB端子的电压为第2电压电平时,各所述驱动电路作为所述从驱动电路工作。
3.如权利要求1或权利要求2所述的驱动电路,其特征在于,
在所述驱动电路具有n个的情况下,其中n≥3,
各所述驱动电路具有SELD1端子至SELD(n-2)端子,
根据分别输入到所述SELD1端子至SELD(n-2)端子的电压电平,所述从驱动电路分别识别自身为第几个从驱动电路。
4.如权利要求1所述的驱动电路,其特征在于,
各所述驱动电路具有REVS端子,
当主体从各所述驱动电路读取所述差分串行传输方式的信号时,仅所述REVS端子被输入第2电压电平的电压的驱动电路向所述一对传输线路输出数据。
5.如权利要求1所述的驱动电路,其特征在于,
各所述驱动电路具有寄存器,
当从各所述驱动电路向外部读取所述差分串行传输方式的信号时,仅所述寄存器内被写入了允许读取的数据的驱动电路向所述一对传输线路输出信号。
6.如权利要求5所述的驱动电路,其特征在于,
所述允许读取的数据被从所述外部写入到成为下次读取对象的驱动电路内的寄存器中。
7.如权利要求1、2以及权利要求4至6中任一项所述的驱动电路,其特征在于,
各所述驱动电路是具有显示控制电路的视频线驱动电路。
8.一种视频线驱动电路,其特征在于,
所述视频线驱动电路从外部经由一对传输线路以差分串行传输方式提供显示数据,
所述一对传输线路含有正极性侧的线路和负极性侧的线路,为了提供所述显示数据,分别与显示面板中使用的n个所述视频线驱动电路电连接,其中,n≥2,
所述n个视频线驱动电路中的第1视频线驱动电路作为主驱动电路工作,并且生成自由振荡时钟,
所述n个视频线驱动电路中的所述第1视频线驱动电路以外的视频线驱动电路作为从驱动电路工作,并且与所述自由振荡时钟同步地工作,
各所述视频线驱动电路具有SELC端子,
当输入到所述SELC端子的电压为第1电压电平时,第1个视频线驱动电路在其内部、并在所述一对传输线路的所述正极性侧的线路与所述负极性侧的线路之间连接电阻值为Ra的电阻来终接所述一对传输线路,其余的视频线驱动电路在其内部、并在所述一对传输线路的所述正极性侧的线路与所述负极性侧的线路之间不连接电阻而使所述一对传输线路开路,
当输入到所述SELC端子的电压为与所述第1电压电平不同的第2电压电平时,所述n个视频线驱动电路分别在其内部、并在所述一对传输线路的所述正极性侧的线路与所述负极性侧的线路之间连接电阻值为(n×Ra)的电阻来终接所述一对传输线路。
9.如权利要求8所述的视频线驱动电路,其特征在于,
具有REVS端子,
当从各所述视频线驱动电路向外部读取所述差分串行传输方式的信号时,仅所述REVS端子被输入第2电压电平的电压的视频线驱动电路向所述一对传输线路输出信号。
10.如权利要求8所述的视频线驱动电路,其特征在于,
各所述视频线驱动电路具有寄存器,
当从各所述视频线驱动电路向外部读取所述差分串行传输方式的信号时,仅所述寄存器内被写入了允许读取的数据的视频线驱动电路向所述一对传输线路输出信号。
11.如权利要求10所述的视频线驱动电路,其特征在于,
所述允许读取的数据被写入到成为下次读取对象的视频线驱动电路内的寄存器中。
CN201510616130.2A 2011-09-30 2012-09-27 驱动电路及视频线驱动电路 Active CN105185337B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2011216150A JP5909067B2 (ja) 2011-09-30 2011-09-30 表示装置
JP2011-216150 2011-09-30
CN201210377401.XA CN103035214B (zh) 2011-09-30 2012-09-27 显示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201210377401.XA Division CN103035214B (zh) 2011-09-30 2012-09-27 显示装置

Publications (2)

Publication Number Publication Date
CN105185337A true CN105185337A (zh) 2015-12-23
CN105185337B CN105185337B (zh) 2018-01-30

Family

ID=48022052

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201510616130.2A Active CN105185337B (zh) 2011-09-30 2012-09-27 驱动电路及视频线驱动电路
CN201210377401.XA Active CN103035214B (zh) 2011-09-30 2012-09-27 显示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201210377401.XA Active CN103035214B (zh) 2011-09-30 2012-09-27 显示装置

Country Status (3)

Country Link
US (1) US9111474B2 (zh)
JP (1) JP5909067B2 (zh)
CN (2) CN105185337B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103956132B (zh) * 2014-04-23 2017-02-15 京东方科技集团股份有限公司 驱动电路、显示装置及实现多条传输线路等电阻的方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1677458A (zh) * 2004-03-31 2005-10-05 恩益禧电子股份有限公司 数据传输方法和电子设备
US20080266019A1 (en) * 2007-04-24 2008-10-30 Hirotsugu Fusayasu Differential transmission line
CN101477779A (zh) * 2007-12-31 2009-07-08 乐金显示有限公司 用于平板显示设备的数据接口的装置和方法
US20090190648A1 (en) * 2008-01-18 2009-07-30 Rohm Co., Ltd. Differential transmitter
CN101572061A (zh) * 2008-04-30 2009-11-04 北京京东方光电科技有限公司 液晶显示装置的数据驱动集成电路
CN101882427A (zh) * 2008-12-30 2010-11-10 东部高科股份有限公司 差分信号串行接口电路
CN201859640U (zh) * 2010-09-29 2011-06-08 南京安能电气控制设备有限公司 一种智能电子设备的液晶通用接口电路
CN102117592A (zh) * 2009-12-30 2011-07-06 乐金显示有限公司 数据传输设备和使用该数据传输设备的平板显示器

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04326832A (ja) * 1991-04-26 1992-11-16 Pioneer Electron Corp 終端抵抗接続装置
TWI267049B (en) * 2000-05-09 2006-11-21 Sharp Kk Image display device, and electronic apparatus using the same
JP2004029384A (ja) * 2002-06-26 2004-01-29 Pioneer Electronic Corp 表示パネル駆動装置、表示制御装置および駆動装置
KR100878274B1 (ko) * 2002-08-08 2009-01-13 삼성전자주식회사 표시 장치
JP3952401B2 (ja) * 2003-01-17 2007-08-01 株式会社ルネサステクノロジ 線路分岐回路と線路分岐方法
CN1820295A (zh) * 2003-05-07 2006-08-16 东芝松下显示技术有限公司 El显示装置及其驱动方法
TWI253612B (en) * 2004-02-03 2006-04-21 Novatek Microelectronics Corp Flat panel display and source driver thereof
JP2005257854A (ja) * 2004-03-10 2005-09-22 Nec Electronics Corp 表示装置用駆動回路、表示装置の駆動方法及び表示装置
JP2006174352A (ja) * 2004-12-20 2006-06-29 Yokogawa Electric Corp リモートi/oモジュール通信装置
WO2007023632A1 (ja) * 2005-08-23 2007-03-01 Pioneer Corporation 表示装置、表示方法および表示プログラム
JP4270263B2 (ja) * 2006-10-11 2009-05-27 エプソンイメージングデバイス株式会社 表示装置
JP5043415B2 (ja) * 2006-12-15 2012-10-10 株式会社ジャパンディスプレイイースト 表示装置
JP2009272998A (ja) * 2008-05-09 2009-11-19 Oki Semiconductor Co Ltd 位相同期回路及び半導体チップ
JP5310221B2 (ja) * 2009-04-17 2013-10-09 三菱電機株式会社 エレベーターの設定装置
KR101605747B1 (ko) * 2009-06-11 2016-03-23 삼성전자주식회사 물리적으로 공유된 데이터 패스를 구비하는 반도체 메모리 장치 및 이에 대한 테스트 장치
JP2011059492A (ja) * 2009-09-11 2011-03-24 Renesas Electronics Corp 表示装置のソースドライバ及びその制御方法
WO2011052141A1 (ja) * 2009-10-29 2011-05-05 パナソニック株式会社 データ伝送システム

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1677458A (zh) * 2004-03-31 2005-10-05 恩益禧电子股份有限公司 数据传输方法和电子设备
US20080266019A1 (en) * 2007-04-24 2008-10-30 Hirotsugu Fusayasu Differential transmission line
CN101477779A (zh) * 2007-12-31 2009-07-08 乐金显示有限公司 用于平板显示设备的数据接口的装置和方法
US20090190648A1 (en) * 2008-01-18 2009-07-30 Rohm Co., Ltd. Differential transmitter
CN101572061A (zh) * 2008-04-30 2009-11-04 北京京东方光电科技有限公司 液晶显示装置的数据驱动集成电路
CN101882427A (zh) * 2008-12-30 2010-11-10 东部高科股份有限公司 差分信号串行接口电路
CN102117592A (zh) * 2009-12-30 2011-07-06 乐金显示有限公司 数据传输设备和使用该数据传输设备的平板显示器
CN201859640U (zh) * 2010-09-29 2011-06-08 南京安能电气控制设备有限公司 一种智能电子设备的液晶通用接口电路

Also Published As

Publication number Publication date
US20130141410A1 (en) 2013-06-06
CN103035214B (zh) 2015-11-25
CN105185337B (zh) 2018-01-30
CN103035214A (zh) 2013-04-10
JP2013076814A (ja) 2013-04-25
JP5909067B2 (ja) 2016-04-26
US9111474B2 (en) 2015-08-18

Similar Documents

Publication Publication Date Title
CN106933405B (zh) 触摸驱动信号发生及触摸驱动装置、显示装置及驱动方法
CN112783370B (zh) 触摸显示装置及驱动触摸显示装置的方法
US9697786B2 (en) Display device
CN103325349B (zh) 液晶显示设备
US9704429B2 (en) Display device
KR101250787B1 (ko) 데이터 구동 ic 내에 레지스터 방식의 감마전압발생기를구비한 액정표시장치
US8552958B2 (en) Method of driving a gate line, gate drive circuit for performing the method and display apparatus having the gate drive circuit
CN111048025B (zh) 移位寄存器和使用该移位寄存器的显示装置
JP2008116964A (ja) 液晶表示装置及びその駆動方法
CN101178495B (zh) 液晶显示装置及其驱动方法
CN102087433B (zh) 液晶显示器
US9251751B2 (en) Display device and method of driving the same utilizing kickback compensation values
KR20080028079A (ko) 액정 표시 장치
KR20120072724A (ko) 액정표시장치
CN113284413A (zh) 显示设备
US10332442B2 (en) Display driver and display panel module
US11430391B2 (en) Virtual reality (VR) gate driver changing resolution of display panel based on changing eye focus position
JP2009168867A (ja) 表示装置
KR102394393B1 (ko) 표시장치
CN103035214B (zh) 显示装置
KR101615765B1 (ko) 액정표시장치와 그 구동 방법
US8773342B2 (en) Display device and storage driving circuit for driving the same
CN116069179A (zh) 触摸驱动器电路及驱动方法和触摸显示装置的驱动器设备
KR20060058408A (ko) 액정 표시 장치 및 이의 구동 방법
JP2019074688A (ja) 表示用駆動回路のための画像信号調製回路、画像信号調製方法、および、画像信号調製プログラム

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant