CN104978992A - 应用于动态随机存取存储器的预先充电方法 - Google Patents
应用于动态随机存取存储器的预先充电方法 Download PDFInfo
- Publication number
- CN104978992A CN104978992A CN201410321779.7A CN201410321779A CN104978992A CN 104978992 A CN104978992 A CN 104978992A CN 201410321779 A CN201410321779 A CN 201410321779A CN 104978992 A CN104978992 A CN 104978992A
- Authority
- CN
- China
- Prior art keywords
- array
- referential
- precharge method
- dynamic ram
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4094—Bit-line management or control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/12—Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Abstract
本发明公开了一种应用于动态随机存取存储器的预先充电方法,该方法包含以下步骤:禁能主动阵列中的多条字元线;平衡主动阵列以及参考阵列中的多条数位线的电压至电源供应电压的一半;禁能参考阵列中的多条字元线;以及预充主动阵列以及参考阵列中的多条数位线的电压至电源供应电压。根据本发明的预先充电方法,其内部电压供应可均匀地提供参考数位线电压给所有感测放大器。
Description
技术领域
本发明涉及一种预先充电方法,且特别涉及一种应用于动态随机存取存储器的预先充电方法。
背景技术
电源供应电压预充感测放大器(Sense Amplifier,SA)需要的参考数位线电压无法轻易地由一般的动态随机存取存储器(Dynamic Random AccessMemories,DRAM)的外部电源或内部产生器取得。为提供相等的1与0的数据界线,参考数位线电压理论上要与相等,其中Vfin0是供给数据0的的最终电荷共享电压。
一般而言,内部电压供应可用来提供上述电压,然而,由于电阻压降(IRdrop)等等的关系,内部电压供应难以均匀地提供上述电压给所有感测放大器。由此可见,上述现有的方式,显然仍存在不便与缺陷,而有待改进。为了解决上述问题,相关领域无不费尽心思来谋求解决的方法,但长久以来仍未找出适当的解决方案。
发明内容
发明内容旨在提供本公开内容的简化摘要,以使阅读者对本公开内容具备基本的理解。该发明内容并非本公开内容的完整概述,且其用意并非在指出本发明实施例的重要/关键元件或界定本发明的范围。
本发明的目的在于提供一种应用于动态随机存取存储器的预先充电方法,该预先充电方法克服了现有技术的上述缺陷。
本发明内容的一个技术方面是关于一种预先充电方法,其应用于动态随机存取存储器(Dynamic Random Access Memories,DRAM),前述方法包含以下步骤:
禁能主动阵列中的多条字元线;
平衡主动阵列以及参考阵列中的多条数位线的电压至电源供应电压的一半;
禁能参考阵列中的多条字元线;以及
预充主动阵列以及参考阵列中的多条数位线的电压至电源供应电压。
根据本发明一个实施例,前述预先充电方法还包含:在参考阵列的多个参考单元存储电源供应电压的一半。
根据本发明另一个实施例,前述禁能参考阵列中的多条字元线的步骤是在执行完禁能主动阵列中的多条字元线的步骤后的预设时段才执行。
根据本发明再一个实施例,前述在参考阵列的多个参考单元存储电源供应电压的一半的步骤是在预设时段内执行。
根据本发明又一个实施例,前述预先充电方法还包含:使能主动阵列及参考阵列中的多条字元线。
根据本发明另一个实施例,前述禁能主动阵列中的多条字元线的步骤执行于使能主动阵列及参考阵列中的多条字元线的步骤之后。
根据本发明再一个实施例,前述禁能参考阵列中的多条字元线的步骤执行于平衡主动阵列以及参考阵列中的多条数位线的电压至电源供应电压的一半的步骤之后。
根据本发明又一个实施例,前述预充主动阵列以及参考阵列中的多条数位线的电压至电源供应电压的步骤执行于禁能参考阵列中的多条字元线的步骤之后。
根据本发明另一个实施例,前述预先充电方法还包含:同时使能主动阵列以及参考阵列中的多条字元线。
根据本发明再一个实施例,前述同时使能主动阵列以及参考阵列中的多条字元线的步骤执行于预充主动阵列以及参考阵列中的多条数位线的电压至电源供应电压的步骤之后。
在参阅下文实施方式后,本发明本领域技术人员可轻易了解本发明的基本精神及其他发明目的,以及本发明所采用的技术手段与实施方面。
本发明的预先充电方法,其内部电压供应可均匀地提供参考数位线电压给所有感测放大器。
附图说明
为让本发明的上述和其他目的、特征、优点与实施例能更明显易懂,所附附图的说明如下:
图1为根据本发明一个实施方式的一种应用于动态随机存取存储器的预先充电方法的流程图。
图2为根据本发明另一个实施方式的一种应用于动态随机存取存储器的预先充电方法的时序图。
根据惯用的作业方式,图中各种特征与元件并未按比例绘制,其绘制方式是为了以最佳的方式呈现与本发明相关的具体特征与元件。此外,在不同附图间,以相同或相似的元件符号来指称相似的元件/部件。
具体实施方式
为了使本公开内容的描述还加详尽与完备,下文针对了本发明的实施方面与具体实施例提出了说明性的描述;但这并非实施或运用本发明具体实施例的唯一形式。实施方式中涵盖了多个具体实施例的特征以及用来构建与操作这些具体实施例的方法步骤与其顺序。然而,也可利用其他具体实施例来达成相同或均等的功能与步骤顺序。
除非本说明书另有限定,此处所用的科学与技术词汇的含义与本发明本领域技术人员所理解与惯用的意义相同。此外,在不和上下文冲突的情形下,本说明书所用的单数名词涵盖该名词的复数型;而所用的复数名词时也涵盖该名词的单数型。
图1为根据本发明一个实施方式的一种应用于动态随机存取存储器(Dynamic Random Access Memories,DRAM)的预先充电方法100的流程图。如图1所示,应用于动态随机存取存储器的预先充电方法100包含以下步骤:
步骤110:使能主动阵列以及参考阵列中的多条字元线;
步骤120:禁能主动阵列中的多条字元线;
步骤130:平衡主动阵列以及参考阵列中的多条数位线的电压至电源供应电压的一半;
步骤140:在参考阵列的多个参考单元存储电源供应电压的一半;
步骤150:禁能参考阵列中的多条字元线;
步骤160:预充主动阵列以及参考阵列中的多条数位线的电压至电源供应电压;以及
步骤170:同时使能主动阵列以及参考阵列中的多条字元线。
为使本发明更易于理解,请一并参阅图1及图2,上述图2为根据本发明另一个实施方式的一种应用于动态随机存取存储器的预先充电方法的时序图。
如图2所示,主动阵列中的多条字元线Act WL以及参考阵列中的多条字元线Ref WL在时间t1之前使能。随后,主动阵列中的多条字元线Act WL将在时间t1处禁能,然而,参考阵列中的多条字元线Ref WL会维持使能状态一段较长的时间。
在参考阵列中的多条字元线Ref WL维持使能状态的期间,主动阵列以及参考阵列中的多条数位线会在时间t2平衡至电源供应电压Vcc的一半;然后,电源供应电压Vcc的一半可在时间t3被存储在参考阵列的多个参考单元。随后,参考阵列中的多条字元线Ref WL在时间t4被禁能。
此外,主动阵列以及参考阵列中的多条数位线在时间点t5将不再平衡。随后,主动阵列以及参考阵列中的多条数位线在时间t6预充至电源供应电压Vcc。接着,主动阵列中的多条字元线Act WL以及参考阵列中的多条字元线Ref WL会同时被使能(例如,在时间t7被使能)。
在一个实施例中,步骤150中禁能参考阵列中的多条字元线Ref WL的步骤,在步骤120执行完禁能主动阵列中的多条字元线Act WL的步骤后的预设时段之后才执行。举例来说,前述预设时段可为时间区间t1~t4,然而,本发明并不以上述实施例为限,预设时段可根据实际需求而预先设定。
在另一个实施例中,在参考阵列的多个参考单元存储电源供应电压Vcc的一半的步骤可在前述预设时段内执行。
如此一来,由于电源供应电压Vcc的一半已在时间t3被存储在参考阵列的多个参考单元,参考阵列的多条数位线将会持续与记忆胞(cell)进行电荷共享至理想参考数位线电压,借此提供电源供应电压预充感测放大器(SenseAmplifier,SA)相等的1与0的数据界线。
如上所述的应用于动态随机存取存储器的预先充电方法100皆可由软体、硬体与/或轫体来执行。举例来说,若以执行速度及精确性为首要考量,则基本上可选用硬体与/或轫体为主;若以设计弹性为首要考量,则基本上可选用软体为主;或者,可同时采用软体、硬体及轫体协同作业。应了解到,以上所举的这些例子并没有所谓好坏之分,也并非用来限制本发明,本领域技术人员可根据需要弹性设计。
再者,本领域技术人员应该明白,应用于动态随机存取存储器的预先充电方法100中的各步骤按其执行的功能予以命名,仅为了让本案的技术更加明显易懂,并非用来限定该等步骤。将各步骤予以整合成同一步骤或分拆成多个步骤,或者将任一步骤更换到另一步骤中执行,均仍属于本公开内容的实施方式。
虽然上文实施方式中公开了本发明的具体实施例,然其并非用来限定本发明,本发明所属本领域技术人员,在不脱离本发明的原理与精神的情形下,可对其进行各种不同的选择和修改,因此本发明的保护范围由权利要求书及其等同形式所限定。
Claims (10)
1.一种应用于动态随机存取存储器的预先充电方法,其特征在于,所述预先充电方法包含:
禁能主动阵列中的多条字元线;
平衡所述主动阵列以及参考阵列中的多条数位线的电压至电源供应电压的一半;
禁能所述参考阵列中的多条字元线;以及
预充所述主动阵列以及所述参考阵列中的所述多个数位线的电压至所述电源供应电压。
2.如权利要求1所述的应用于动态随机存取存储器的预先充电方法,其特征在于,所述预先充电方法还包含:
在所述参考阵列的多个参考单元存储所述电源供应电压的一半。
3.如权利要求2所述的应用于动态随机存取存储器的预先充电方法,其特征在于,禁能所述参考阵列中的所述多个字元线的步骤是在执行完禁能所述主动阵列中的所述多个字元线的步骤后的预设时段才执行。
4.如权利要求3所述的应用于动态随机存取存储器的预先充电方法,其特征在于,在所述参考阵列的所述多个参考单元存储所述电源供应电压的一半的步骤是在所述预设时段内执行。
5.如权利要求1所述的应用于动态随机存取存储器的预先充电方法,其特征在于,所述预先充电方法还包含:
使能所述主动阵列及所述参考阵列中的所述多个字元线。
6.如权利要求5所述的应用于动态随机存取存储器的预先充电方法,其特征在于,禁能所述主动阵列中的所述多个字元线的步骤执行于使能所述主动阵列及所述参考阵列中的所述多个字元线的步骤之后。
7.如权利要求1所述的应用于动态随机存取存储器的预先充电方法,其特征在于,所述禁能所述参考阵列中的所述多个字元线的步骤执行于平衡所述主动阵列以及所述参考阵列中的所述多个数位线的电压至所述电源供应电压的一半的步骤之后。
8.如权利要求1所述的应用于动态随机存取存储器的预先充电方法,其特征在于,预充所述主动阵列以及所述参考阵列中的所述多个数位线的电压至所述电源供应电压的步骤执行于禁能所述参考阵列中的所述多个字元线的步骤之后。
9.如权利要求1所述的应用于动态随机存取存储器的预先充电方法,其特征在于,所述预先充电方法还包含:
同时使能所述主动阵列以及所述参考阵列中的所述多个字元线。
10.如权利要求9所述的应用于动态随机存取存储器的预先充电方法,其特征在于,同时使能所述主动阵列以及所述参考阵列中的所述多个字元线的步骤执行于预充所述主动阵列以及所述参考阵列中的所述多个数位线的电压至所述电源供应电压的步骤之后。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/251,641 US9087604B1 (en) | 2014-04-13 | 2014-04-13 | Pre-charging method applied in dynamic random access memories |
US14/251,641 | 2014-04-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104978992A true CN104978992A (zh) | 2015-10-14 |
CN104978992B CN104978992B (zh) | 2017-12-12 |
Family
ID=53540198
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410321779.7A Active CN104978992B (zh) | 2014-04-13 | 2014-07-08 | 应用于动态随机存取存储器的预先充电方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9087604B1 (zh) |
CN (1) | CN104978992B (zh) |
TW (1) | TWI523031B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109285573A (zh) * | 2017-07-19 | 2019-01-29 | 南亚科技股份有限公司 | 动态随机存取存储器及其电力管理方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019169214A (ja) * | 2018-03-22 | 2019-10-03 | 東芝メモリ株式会社 | 半導体記憶装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6292416B1 (en) * | 1998-02-11 | 2001-09-18 | Alliance Semiconductor Corporation | Apparatus and method of reducing the pre-charge time of bit lines in a random access memory |
CN1767057A (zh) * | 2004-10-30 | 2006-05-03 | 海力士半导体有限公司 | 用于低功率条件的半导体存储器设备 |
US20070263465A1 (en) * | 2006-05-10 | 2007-11-15 | Hynix Semiconductor Inc. | Precharge circuit of semiconductor memory apparatus |
CN102347067A (zh) * | 2010-07-07 | 2012-02-08 | 海力士半导体有限公司 | 预充电电路及包括所述预充电电路的半导体存储器件 |
CN103000217A (zh) * | 2006-07-07 | 2013-03-27 | S.阿夸半导体有限公司 | 使用选择性预充电的存储器 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6208575B1 (en) * | 1999-02-13 | 2001-03-27 | Robert J. Proebsting | Dynamic memory array bit line sense amplifier enabled to drive toward, but stopped before substantially reaching, a source of voltage |
US6373753B1 (en) * | 1999-02-13 | 2002-04-16 | Robert J. Proebsting | Memory array having selected word lines driven to an internally-generated boosted voltage that is substantially independent of VDD |
US6282135B1 (en) * | 1999-02-13 | 2001-08-28 | Integrated Device Technology, Inc. | Intializing memory cells within a dynamic memory array prior to performing internal memory operations |
JP2012203977A (ja) * | 2011-03-28 | 2012-10-22 | Elpida Memory Inc | 半導体装置及びその制御方法並びにその情報処理システム |
-
2014
- 2014-04-13 US US14/251,641 patent/US9087604B1/en active Active
- 2014-06-04 TW TW103119373A patent/TWI523031B/zh active
- 2014-07-08 CN CN201410321779.7A patent/CN104978992B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6292416B1 (en) * | 1998-02-11 | 2001-09-18 | Alliance Semiconductor Corporation | Apparatus and method of reducing the pre-charge time of bit lines in a random access memory |
CN1767057A (zh) * | 2004-10-30 | 2006-05-03 | 海力士半导体有限公司 | 用于低功率条件的半导体存储器设备 |
US20070263465A1 (en) * | 2006-05-10 | 2007-11-15 | Hynix Semiconductor Inc. | Precharge circuit of semiconductor memory apparatus |
CN103000217A (zh) * | 2006-07-07 | 2013-03-27 | S.阿夸半导体有限公司 | 使用选择性预充电的存储器 |
CN102347067A (zh) * | 2010-07-07 | 2012-02-08 | 海力士半导体有限公司 | 预充电电路及包括所述预充电电路的半导体存储器件 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109285573A (zh) * | 2017-07-19 | 2019-01-29 | 南亚科技股份有限公司 | 动态随机存取存储器及其电力管理方法 |
CN109285573B (zh) * | 2017-07-19 | 2020-08-25 | 南亚科技股份有限公司 | 动态随机存取存储器及其电力管理方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI523031B (zh) | 2016-02-21 |
CN104978992B (zh) | 2017-12-12 |
US9087604B1 (en) | 2015-07-21 |
TW201539472A (zh) | 2015-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10249359B2 (en) | Address generation circuit and memory device including the same | |
US9437275B2 (en) | Memory system and method for operating the same | |
CN106158004B (zh) | 存储器件及包括存储器件的存储系统 | |
CN105654983B (zh) | 半导体器件及包括半导体器件的存储系统 | |
US10049759B2 (en) | Reducing verification checks when programming a memory device | |
JP2013191255A5 (zh) | ||
CN103730160B (zh) | 一种存储器及其读取方法、读取电路 | |
CN109785882A (zh) | 具有虚拟体化架构的sram及包括其的系统和方法 | |
CN103650057B (zh) | 编程方法及存储器 | |
GB2556008A (en) | Design structure for reducing pre-charge voltage for static random-access memory arrays | |
CN103370746B (zh) | 存储器及编程存储器的方法 | |
CN106547701A (zh) | 记忆装置及数据读取方法 | |
EP3422352A1 (en) | Read and program operations in a memory device | |
KR102240193B1 (ko) | Nand 메모리 주소 지정 | |
CN104978992A (zh) | 应用于动态随机存取存储器的预先充电方法 | |
US9275756B2 (en) | Semiconductor test device and method of generating address scramble using the same | |
CN104391799A (zh) | 内存装置中的内存访问控制 | |
KR102501651B1 (ko) | 리프레쉬 제어 장치 | |
US9378801B2 (en) | Semiconductor memory device | |
CN106128507A (zh) | 信息处理方法及存储设备 | |
EP2973570B1 (en) | Self-timer for sense amplifier in memory device | |
US8854083B2 (en) | Sensing amplifier using capacitive coupling to realize dynamic reference voltage | |
CN109920467A (zh) | 一种用于多存储芯片测试的方法 | |
US9460779B2 (en) | Memory sensing method using one-time sensing table and associated memory device | |
KR102676615B1 (ko) | 메모리 디바이스에서의 판독 및 프로그램 동작들 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |