CN109285573B - 动态随机存取存储器及其电力管理方法 - Google Patents
动态随机存取存储器及其电力管理方法 Download PDFInfo
- Publication number
- CN109285573B CN109285573B CN201710848082.9A CN201710848082A CN109285573B CN 109285573 B CN109285573 B CN 109285573B CN 201710848082 A CN201710848082 A CN 201710848082A CN 109285573 B CN109285573 B CN 109285573B
- Authority
- CN
- China
- Prior art keywords
- instruction
- power
- amount
- charge pump
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/25—Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
- G01R19/2513—Arrangements for monitoring electric power systems, e.g. power lines or loads; Logging
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/36—Arrangements for testing, measuring or monitoring the electrical condition of accumulators or electric batteries, e.g. capacity or state of charge [SoC]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Dram (AREA)
- Dc-Dc Converters (AREA)
Abstract
本公开提供一种动态随机存取存储器及其电力管理方法。该动态随机存取存储器包括一存储器阵列、一控制元件以及一电荷帮浦电路。该存储器阵列包括多个存储器单元;该控制元件经配置以取得与一指令相关的一信息,且该控制元件基于该信息,决定是否提供大于、小于或等于一当前所需电量之一电量;该电荷帮浦电路基于该决定,提供一供应电量给该存储器阵列。
Description
技术领域
本公开涉及一种动态随机存取存储器,尤其是指一种动态随机存取存储器(dynamic random access memory,DRAM)的电力管理。
背景技术
半导体存储器装置,例如动态随机存取存储器(DRAM),将数据存储在一存储器阵列的存储器单元内。存储器单元一般是以行和列作排列。在一行中的存储器单元连接一起形成一字元线,而在一列中的存储器单元连接一起形成一位元线。DRAM也包含许多电路,其操作需要一种以上的电压。电荷帮浦被安置于DRAM之中,以从一外部供应电压产生并稳定DRAM的内部供应电压。
上文的「现有技术」说明仅是提供背景技术,并未承认上文的「现有技术」说明公开本公开的标的,不构成本公开的现有技术,且上文的「现有技术」的任何说明均不应作为本公开的任一部分。
发明内容
本公开的一实施例提供一种动态随机存取存储器。该动态随机存取存储器包括一存储器阵列、一控制元件以及一电荷帮浦电路。该存储器阵列包括多个存储器单元;该控制元件经配置以取得与一指令相关的一信息,且该控制元件基于该信息,决定是否提供大于、小于或等于一当前所需电量的一电量;该电荷帮浦电路基于该决定,提供一供应电量给该存储器阵列。
在本公开的实施例中,该控制元件经配置以通过分析该指令的类型而取得与该指令相关之该信息,且当分析结果显示该指令的类型并非不同于一当前执行指令之类型时,该电荷帮浦电路提供的该供应电量与一当前提供电量相同。
在本公开的实施例中,该电荷帮浦电路包括多个电荷帮浦,该控制元件经配置以保持该多个电荷帮浦的使能数量与当前所需数量相同,且使能的该电荷帮浦提供的该供应电量与该当前提供电量相同。
在本公开的实施例中,该控制元件经配置以通过分析该指令的类型而取得与该指令相关之该信息;当分析结果显示该指令的类型不同于一当前执行指令的类型且该指令的类型的需求电量大于该当前执行指令的类型需求电量时,该电荷帮浦电路提供大于该当前所需电量的一第一电量。
在本公开的实施例中,该电荷帮浦电路包括多个电荷帮浦,该控制元件增加该多个电荷帮浦的使能数量,且使能的该电荷帮浦提供大于该当前所需电量的该第一电量。
在本公开的实施例中,该控制元件经配置以通过分析该指令的类型而取得与该指令相关之该信息;当分析结果显示该指令的类型不同于一当前执行指令的类型且该指令的类型的需求电量小于该当前执行指令的类型的需求电量时,该电荷帮浦电路提供小于该当前所需电量的一第二电量。
在本公开的实施例中,该电荷帮浦电路包括多个电荷帮浦,该控制元件减少该多个电荷帮浦的使能数量,且使能的该电荷帮浦提供小于该当前所需电量的该第二电量。
在本公开的实施例中,该控制元件通过监测一伫列的一指令占有率以取得与该指令相关之该信息;当监测结果显示该指令占用率小于一比率范围的一最高端点且大于该比率范围的一最低端点时,该电荷帮浦电路提供的该供应电量与该当前所需电量相同。
在本公开的实施例中,该电荷帮浦电路包括多个电荷帮浦,该控制元件保持该多个电荷帮浦的使能数量与当前所需数量相同,且使能的该电荷帮浦提供的该供应电量与该当前所需电量相同。
在本公开的实施例中,该控制元件通过监测一伫列的一指令占有率以取得与该指令相关的该信息;当监测结果显示该指令占有率大于一比率范围的一最高端点时,该电荷帮浦电路提供大于该当前所需电量的一第一电量。
在本公开的实施例中,该电荷帮浦电路包括多个电荷帮浦,该控制元件增加该多个电荷帮浦的使能数量,且使能的该电荷帮浦提供大于该当前所需电量的该第一电量。
在本公开的实施例中,该控制元件通过监测一伫列的一指令占有率以取得与该指令相关之该信息,且当监测结果显示该指令占有率小于一比率范围的一最低端点时,该电荷帮浦电路提供小于该当前所需电量的一第二电量。
在本公开的实施例中,该电荷帮浦电路包括多个电荷帮浦,该控制元件减少该多个电荷帮浦的使能数量,且使能的该电荷帮浦提供小于该当前所需电量的该第二电量。
本公开的另一实施例提供一种动态随机存取存储器的电力管理方法。该电力管理方法包括:取得与一指令相关的一信息;基于该信息,决定是否提供大于、小于或等于一当前所需电量的一电量;以及基于该决定提供一供应电量。
在本公开的实施例中,取得与该指令相关的该信息包括分析该指令的类型;其中当分析结果显示该指令的类型不同于一当前执行指令的类型且该指令的类型的需求电量大于该当前执行指令的类型的需求电量时,提供大于该当前所需电量的一第一电量。
在本公开的实施例中,取得与该指令相关的该信息包括分析该指令的类型;其中基于该决定提供该供应电量包括:当分析结果显示该指令的类型不同于一当前执行指令的类型且该指令的类型的需求电量小于该当前执行指令的类型的需求电量时,提供小于该当前所需电量的一第二电量。
在本公开的实施例中,取得与该指令相关的该信息包括监测一伫列的一指令占有率,其中基于该决定提供该供应电量包括:当监测结果显示该指令占有率大于一比率范围的一最高端点时,提供大于该当前所需电量的一第一电量。
在本公开的实施例中,取得与该指令相关的该信息包括监测一伫列的一指令占有率,其中基于该决定提供该供应电量包括:当监测结果显示该指令占有率小于一比率范围的一最低端点时,提供小于该当前所需电量的一第二电量。
在本公开实施例的DRAM中,控制元件经配置以取得与一指令相关的一信息。此外,控制元件另经配置以基于该信息来决定是否提供大于、小于或等于一当前所需电量的一电量。如此,控制元件即能以不同方式个别地操作第一电荷帮浦和第二电荷帮浦。因此,由电荷帮浦电路24所提供的电量乃是可调的,可以被管理。结果,本公开实施例的DRAM可以提供电力管理的功能,而且电力的使用上是相对有效的。
相对地,在本公开比较例的DRAM中,使能元件仅能以相同方式操作DRAM的所有的电荷帮浦。例如,当使能元件使能所有的电荷帮浦时,所有的电荷帮浦都被使能,并无任一电荷帮浦被禁能。这个缺点源自于使能元件的设计简单所造成的限制。更详细地说,使能元件不能分析和接收与指令相关的信息。因此,使能元件被迫以相同方式来操作所有的电荷帮浦。如此,通过所有电荷帮浦所提供的电量乃是固定而不可调的,所以供应电量不能被管理。结果,本公开比较例的DRAM无法提供电力管理的功能,而且电力的使用上是相对没有效率的。
上文已相当广泛地概述本公开的技术特征及优点,俾使下文的本公开详细描述得以获得优选了解。构成本公开的权利要求标的的其它技术特征及优点将描述于下文。本公开所属技术领域中技术人员应了解,可相当容易地利用下文公开的概念与特定实施例可作为修改或设计其它结构或制程而实现与本公开相同的目的。本公开所属技术领域中技术人员亦应了解,这类等效建构无法脱离后附的权利要求所界定的本公开的构思和范围。
附图说明
参阅实施方式与权利要求合并考量附图时,可得以更全面了解本申请案的公开内容,附图中相同的元件符号是指相同的元件。
图1为本公开比较例的动态随机存取存储器(包括一使能元件)的示意图。
图2为图1的动态随机存取存储器的一操作示意图。
图3为图1的动态随机存取存储器的另一操作示意图。
图4为本公开实施例的动态随机存取存储器的示意图。
图5为图4的动态随机存取存储器的一操作示意图。
图6为图4的动态随机存取存储器的另一操作示意图。
图7为图4所示的动态随机存取存储器的又另一操作示意图。
图8为本公开实施例的动态随机存取存储器的一操作方法的流程图。
图9为本公开实施例的动态随机存取存储器的另一操作方法的流程图。
图10为本公开实施例的一伫列的示意图。
图11为图10的伫列的一操作示意图。
图12为图10的伫列的另一操作示意图。
图13为图10的伫列的又另一操作示意图。
图14为本公开实施例的动态随机存取存储器的又另一操作方法的流程图。
附图标记说明:
12 使能元件
14 电荷帮浦电路
16 存储器阵列
16 电源电压
22 控制元件
24 电荷帮浦电路
30 方法
32、34、36 操作
40 操作方法
50 伫列
52 端点
54 端点
60 操作方法
140 电荷帮浦
240 第一电荷帮浦
242 第二电荷帮浦
402、404、406、408、410、412 操作
600、602、604、608、610、614 操作
COM1 第一类型
COM2 第二类型
COM3 第三类型
EN 使能信号
/EN 禁能信号
具体实施方式
本公开的以下说明伴随并入且组成说明书的一部分的附图,说明本公开的实施例,然而本公开并不受限于该实施例。此外,以下的实施例可适当整合以下实施例以完成另一实施例。
「一实施例」、「实施例」、「例示实施例」、「其他实施例」、「另一实施例」等是指本公开所描述的实施例可包含特定特征、结构或是特性,然而并非每一实施例必须包含该特定特征、结构或是特性。再者,重复使用「在实施例中」一语并非必须指相同实施例,然而可为相同实施例。
为了使得本公开可被完全理解,以下说明提供详细的步骤与结构。显然,本公开的实施不会限制该技艺中的技术人士已知的特定细节。此外,已知的结构与步骤不再详述,以免不必要地限制本公开。本公开的优选实施例详述如下。然而,除了实施方式之外,本公开亦可广泛实施于其他实施例中。本公开的范围不限于实施方式的内容,而是由权利要求定义。
「一实施例」、「实施例」、「例示实施例」、「其他实施例」、「另一实施例」等是指本公开所描述的实施例可包含特定特征、结构或是特性,然而并非每一实施例必须包含该特定特征、结构或是特性。再者,重复使用「在实施例中」一语并非必须指相同实施例,然而可为相同实施例。
为了使得本公开可被完全理解,以下说明提供详细的步骤与结构。显然,本公开的实施不会限制该技艺中的技术人士已知的特定细节。此外,已知的结构与步骤不再详述,以免不必要地限制本公开。本公开的优选实施例详述如下。然而,除了实施方式之外,本公开亦可广泛实施于其他实施例中。本公开的范围不限于实施方式的内容,而是由权利要求定义。
图1为本公开比较例的动态随机存取存储器(DRAM)10的示意图。参考图1,DRAM 10包括一使能元件12、一电荷帮浦电路14(包括一电荷帮浦140)、以及一存储器阵列16(包括多个存储器单元)。
电荷帮浦140经配置以提供足以让存储器阵列16工作的电力。尽管电荷帮浦140为了便于讨论而在此描绘成单一个装置,但电荷帮浦140亦可表示为电荷帮浦电路14中的多个电荷帮浦。
使能元件12仅能以相同方式来操作所有的电荷帮浦(由图1的电荷帮浦140所表示)。换句话说,使能元件12无法以不同方式个别地操作电荷帮浦。例如,当使能元件12使能所有的电荷帮浦时,所有的电荷帮浦就全部被使能,不会有任何一个电荷帮浦被禁能。这个缺点起源于使能元件12的设计简单所造成。更详细地说,使能元件12无法分析、接收与指令相关的信息。例如,使能元件12不能基于指令的类型来决定所需的使能电荷帮浦的数量。因此,使能元件12被迫以相同方式来操作所有的电荷帮浦。如此,所有的电荷帮浦所提供的电量是不可调整的,而且供应的电量无法管理。结果就是DRAM 10无法提供电力管理的功能,而且电力的使用上就相对低效。
图2为图1所示的DRAM 10的一操作示意图。参考图1,使能元件12响应指令而使能所有的电荷帮浦,例如提供使能信号EN(enable signal)给所有的电荷帮浦。除了与省电操作相关的指令外,该指令并不限于任何特定的指令。例如,该指令可以包括指示存储器阵列16执行各项操作的指令,例如读取操作、写入操作、突发读取操作、突发写入操作和备用操作等。如此,所有的电荷帮浦全部被使能而合并一起提供电力给存储器阵列16。
图3为图1所示的DRAM 10另一操作示意图。参考图3,使能元件12响应另一指令而指示存储器阵列16执行例如一省电操作,通过提供禁能信号/EN(disable signal)给所有电荷帮浦,以禁能所有的电荷帮浦。如此,所有的电荷帮浦全部被禁能。
如图2和图3的说明所述,因为使能元件12仅能以相同方式来操作所有电荷帮浦,所以DRAM 10便无法提供电力管理的功能,而且电力的使用上就相对低效。
图4为本公开实施例的动态随机存取存储器(DRAM)20的示意图。参考图4,DRAM 20类似于图1中所示的DRAM 10,除了例如DRAM 20包括一控制元件22以及一电荷帮浦电路24(包含一第一电荷帮浦240和一第二电荷帮浦242)的之外。
控制元件22经配置以接收一指令并取得与该指令相关的一信息。如下文即将要描述的以下细节,控制元件22经配置以基于该信息,决定是否提供大于、小于或等于一当前所需电量的一电量。如此,控制元件22就能以不同方式个别地操作第一电荷帮浦240和第二电荷帮浦242。例如,控制元件22可在禁能第二电荷帮浦242时,使能第一电荷帮浦240。如此,由电荷帮浦电路24提供的电量是可调整的,因此电力可被管理。因此,DRAM 20可提供电力管理的功能,而且电力的使用上相对是有效率的。在本公开实施例中,控制元件22是位于DRAM 20内中的一个装置;然而,本公开并不限于此。在本公开另一个实施例中,控制元件22是位于DRAM 20外部的DRAM控制器上的处理器。在一些实施例中,控制元件22是一组合逻辑电路。
电荷帮浦电路24经配置以基于控制元件22的决定来提供一供应电量给存储器阵列16。在本公开实施例中,第一电荷帮浦240和第二电荷帮浦242彼此独立。
图5为图4的动态随机存取存储器(DRAM)20的一操作示意图。为了更好地理解DRAM20的操作,在图5至图7中的实施例中,假设当前是第一电荷帮浦240被使能,而第二电荷帮浦242则被禁能。在这种情况下,仅由第一电荷帮浦240提供的电量即足以让存储器阵列16在某些特定的操作模式下工作,例如待机操作模式。
在操作中,控制元件22取得与一指令相关的一信息。基于该信息,控制元件22决定提供等于一当前所需电量的一供应电量。结果,如图5所示,控制元件22持续使能第一电荷帮浦240并禁能第二电荷帮浦242。只有第一电荷帮浦240提供该供应电量给存储器阵列16。
图6为图4的动态随机存取存储器(DRAM)20的另一操作示意图。照着图5的实施例所述的假设,不同于图5的实施例之控制元件22的决定,在图6的操作中,控制元件22基于该信息而决定提供大于一当前所需电量的一供应电量。结果,如图6所示,控制元件22通过一并使能第一电荷帮浦240和第二电荷帮浦242两者来增加电荷帮浦的使能数量。第一电荷帮浦240和第二电荷帮浦242两者合并一起提供该供应电量给存储器阵列16。
图7为图4所示的动态随机存取存储器(DRAM)20的又另一操作示意图。照着图5的实施例所述的假设,不同于图5及图6的实施例的控制元件22的决定,在图7的操作中,控制元件22基于该信息而决定提供小于一当前所需电量的一供应电量。结果,控制元件22通过禁能第二电荷帮浦242来减少能电荷帮浦的使能数量,并使第一电荷帮浦240提供足以让存储器阵列16在正常操作下工作所需的最小电压。
图8为本公开实施例的动态随机存取存储器的一操作方法30的流程图。参考图8,操作方法30包括操作32、34以及36。操作方法30开始于操作32,其中取得与一指令相关的一信息。方法30继续操作34,其中基于该信息,决定是否提供大于、小于或等于一当前所需电量的一电量。继续操作34,在操作36中,基于该决定以提供一供应电量。
图9为本公开实施例的动态随机存取存储器的另一操作方法40的流程图。参考图9,操作方法40包括操作402、404、406、408、410和412。为了更容易理解方法40,在图9的实施例中,将参酌图5-图7说明。此外,假设存储器阵列16当前在例如待机操作模式下操作;因此,控制元件22仅使能第一电荷帮浦240。借着只有使能第一电荷帮浦240而不需要使能第二电荷帮浦242所提供的电量即可足以让存储器阵列16在待机操作模式下操作。
操作方法40开始于操作402,其中分析一指令的类型。操作方法40继续到操作404,其中分析该指令的类型是否不同于一当前执行指令的类型。
如果操作404的分析结果是否定的话,则操作方法40继续到操作406,其中提供等于一当前所需电量的一电量。参考图5,在图5中的实施例,控制元件22接收一第一类型COM1的一指令,其指示存储器阵列16在待机操作模式下工作,控制元件22并分析该指令的类型。因为该当前接收指令与该当前执行指令的类型没有不同,所以控制元件22继续使能第一电荷帮浦240并禁能第二电荷帮浦242。如此,电荷帮浦电路24继续提供与该当前所需电量相同的电量。上述电荷帮浦的数量仅作为范例,上述说明仅在表示通过保持电荷帮浦的使能数量与当前所需数量相同,以提供与该当前所需电量相同的电量。
如果操作404的分析结果是肯定的话,则操作方法40继续到操作408,其中分析该指令的类型的需求电量是否大于该当前执行指令的类型的需求电量。如果操作408的分析结果是肯定的话,则操作方法40继续到操作410。参考图6,于图6中的实施例中,控制元件22接收一第二类型COM2的一指令并分析该指令的类型,据以指示存储器阵列16执行一操作,例如读取操作、写入操作、突发读取操作或突发写入操作,这类操作需要一相对较大的电量。因为当前接收指令与当前执行指令的类型是不同的,并且该当前接收指令的类型的需求电量大于该当前执行指令的类型的需求电量,所以电荷帮浦电路24提供大于该当前所需电量的一第一电量。在本公开实施例中,控制元件22通过使能电荷帮浦电路24的第一电荷帮浦240和第二电荷帮浦242两者,以提供该第一电量(大于该当前所需电量)。电荷帮浦的数量仅作为范例,而上述说明仅在表示通过增加电荷帮浦的使能数量,以提供大于该当前所需电量的该第一电量。
如果操作408的分析结果是否定的话,则操作方法40继续进行到操作412,其中提供小于该当前所需电量的一第二电量。参考图7,在图7的实施例中,控制元件22接收一第三类型COM3的一指令并分析该指令的类型,以指示存储器阵列16执行例如省电操作这类需要一较低电量的操作。由于当前接收指令与当前执行指令的类型不同,且该当前接收指令的类型的需求电量小于该当前执行指令的类型的需求电量。电荷帮浦电路24通过禁能信号/EN以禁能第二电荷帮浦242而提供小于该当前所需电量的该第二电量,且让电荷帮浦240提供足以让存储器阵列16工作的一最小电压,例如在一省电模式。电荷帮浦的数量仅作为范例,且上述说明旨在表示通过减少电荷帮浦的使能数量,以提供小于该当前所需电量的该第二电量。
图10为本公开实施例的一伫列50的示意图。参考图10,伫列50提供五个栏位来容纳指令。在伫列50中,栏位的数量乃作为范例,本公开并不限于此。
图11为图10的伫列50的一操作示意图。参考图11,五个栏位中的一个被一个指令COM占用,指令占用率可以表示为1/5。这样的比值仅用来当作一个范例。
图12为图10的伫列50的另一操作示意图。参考图12,五个栏位中的三个被三个指令COM占用,指令占用率可以表示为3/5。这样的比值仅用来当作一个范例。此外,端点52和端点54共同定义它们之间的比率范围。端点52可被视为该比率范围的最低端点,而端点54则可以被视为该比率范围的最高端点。
图13为图10的伫列50的又另一操作示意图。参考图13,五个栏位被五个COM指令占用。指令占用率可以表示为5/5。这样的比值仅用来当作一个范例。
指令占用率可以反应DRAM是否忙碌。较大的指令占用率指明DRAM是较为忙碌的。一般而言,当DRAM相对忙碌时,DRAM则需要相对较大的电量。当指令占用率小于最低端点52时,DRAM可被视作是不忙碌的。当指令占用率大于最高端点54时,DRAM可被视作是相对忙碌的。当指令占用率在该比率范围的区间时,DRAM则可被视作处于在正常工作负载状态。
图14为本公开实施例的动态随机存取存储器的又另一操作方法60的流程图。图14的实施例将参酌图2、图10-图13一并讨论。参考图14,操作方法60包括操作600、602、604、608、610和614。
操作方法60开始于操作600,其中控制元件22监测伫列50的一指令占用率。操作方法60继续进行到操作602,其中判断监测结果是否显示该指令占用率大于比率范围(由最高端点54和最低端点52所定义)的最高端点54。
如果操作602判断监测结果是肯定的话,例如该指令占用率为5/5,最高端点54为3/5,则操作方法60继续进行到操作604,其中电荷帮浦电路24提供大于一当前所需电量的一第一电量。在本公开实施例中,控制元件22通过增加电荷帮浦电路24的电荷帮浦的使能数量,以使电荷帮浦电路24提供该第一电量(大于该当前所需电量)。
如果操作602判断监测结果是否定的话,则操作方法60继续到操作608,其中判断监视结果是否显示该指令占用率小于该比率范围的最小端点52。
如果操作608判断监测结果是肯定的话,例如,指令占用率为0/5且最低端点52为1/5,则操作方法60继续到操作610,其中电荷帮浦电路24提供小于该当前所需电量的一第二电量。在本公开实施例中,控制元件22通过减少电荷帮浦电路24的电荷帮浦的使能数量,以使电荷帮浦电路24提供该第二电量(小于该当前所需电量)。
如果操作608判断监测结果是否定的话,例如,指令占用率为2/5且最低端点52为1/5,则操作方法60继续到操作614,其中电荷帮浦电路24提供与该当前所需电量相同的电量。在一实施例中,控制元件22通过保持电荷帮浦的使能数量与当前所需数量相同,以使电荷帮浦电路24提供相同电量。
在本公开实施例中,操作602在操作608之前执行。然而,本公开并不限于此。操作602和操作608在顺序上可以互换。当操作602和操作608互换时,相关的操作顺序也相应地互换。
在本公开实施例中,可以提供一非暂态电脑可读取储存媒体,其经配置以储存一个或多个程序。该一个或多个程序包括指令,当通过一电脑执行该指令时,该指令使得电脑执行本公开所公开的操作。
在本公开实施例的DRAM 20中,控制元件22经配置以取得与一指令相关的一信息。此外,控制元件22另经配置以基于该信息来决定是否提供大于、小于或等于一当前所需电量的一电量。如此,控制元件22即能以不同方式个别地操作第一电荷帮浦240和第二电荷帮浦242。因此,由电荷帮浦电路24所提供的电量乃是可调的,可以被管理。结果,DRAM 20可以提供电力管理的功能,而且电力的使用上是相对有效的。
相对地,在本公开比较例的DRAM 10中,使能元件12仅能以相同方式操作DRAM 10的所有的电荷帮浦。例如,当使能元件12使能所有的电荷帮浦时,所有的电荷帮浦都被使能,并无任一电荷帮浦被禁能。这个缺点源自于使能元件12的设计简单所造成的限制。更详细地说,使能元件12不能分析和接收与指令相关的信息。因此,使能元件12被迫以相同方式来操作所有的电荷帮浦。如此,通过所有电荷帮浦所提供的电量乃是固定而不可调的,所以供应电量不能被管理。结果,DRAM 10无法提供电力管理的功能,而且电力的使用上是相对没有效率的。
本公开的实施例提供一种动态随机存取存储器(DRAM)。该动态随机存取存储器包括一存储器阵列、一控制元件以及一电荷帮浦电路。该存储器阵列包括多个存储器单元;该控制元件经配置以取得与一指令相关的一信息,且该控制元件基于该信息,决定是否提供大于、小于或等于一当前所需电量的一电量;该电荷帮浦电路基于该决定,提供一供应电量给该存储器阵列。
本公开的另一实施例提供一种动态随机存取存储器的电力管理方法。该电力管理方法包括:取得与一指令相关的一信息;基于该信息,决定是否提供大于、小于或等于一当前所需电量的一电量;以及基于该决定提供一供应电量。
虽然已详述本公开及其优点,然而应理解可进行各种变化、取代与替代而不脱离权利要求所定义的本公开的构思与范围。例如,可用不同的方法实施上述的许多制程,并且以其他制程或其组合替代上述的许多制程。
再者,本申请案的范围并不受限于说明书中所述的制程、机械、制造、物质组成物、手段、方法与步骤的特定实施例。该技艺的技术人士可自本公开的公开内容理解可根据本公开而使用与本文所述的对应实施例具有相同功能或是达到实质相同结果的现存或是未来发展的制程、机械、制造、物质组成物、手段、方法、或步骤。据此,这些制程、机械、制造、物质组成物、手段、方法、或步骤是包含于本申请案的权利要求内。
Claims (15)
1.一种动态随机存取存储器DRAM,包括:
一存储器阵列,包括多个存储器单元;
一控制元件,经配置以取得与一指令相关的一信息;该控制元件基于该信息,决定是否提供大于、小于或等于一当前所需电量的一电量;以及
一电荷帮浦电路,经配置以基于该决定提供一供应电量给该存储器阵列,
其中该控制元件通过监测一伫列的一指令占有率以取得与该指令相关的该信息;当监测结果显示该指令占有率小于一比率范围的一最高端点且大于该比率范围的一最低端点时,该电荷帮浦电路提供的该供应电量与该当前所需电量相同。
2.如权利要求1所述的动态随机存取存储器,其中该控制元件经配置以通过分析该指令的类型而取得与该指令相关之该信息,且当分析结果显示该指令的类型并非不同于一当前执行指令之类型时,该电荷帮浦电路提供的该供应电量与一当前提供电量相同。
3.如权利要求2所述的动态随机存取存储器,其中该电荷帮浦电路包括多个电荷帮浦,该控制元件经配置以保持该多个电荷帮浦的使能数量与当前所需数量相同,且使能的该电荷帮浦提供的该供应电量与该当前提供电量相同。
4.如权利要求1所述的动态随机存取存储器,其中该控制元件经配置以通过分析该指令的类型而取得与该指令相关的该信息;当分析结果显示该指令的类型不同于一当前执行指令的类型且该指令的类型的需求电量大于该当前执行指令的类型的需求电量时,该电荷帮浦电路提供大于该当前所需电量的一第一电量。
5.如权利要求4所述的动态随机存取存储器,其中该电荷帮浦电路包括多个电荷帮浦,该控制元件增加该多个电荷帮浦的使能数量,且使能的该电荷帮浦提供大于该当前所需电量的该第一电量。
6.如权利要求1所述的动态随机存取存储器,其中该控制元件经配置以通过分析该指令的类型而取得与该指令相关的该信息;当分析结果显示该指令的类型不同于一当前执行指令的类型且该指令的类型的需求电量小于该当前执行指令的类型的需求电量时,该电荷帮浦电路提供小于该当前所需电量的一第二电量。
7.如权利要求6所述的动态随机存取存储器,其中该电荷帮浦电路包括多个电荷帮浦,该控制元件减少该多个电荷帮浦的使能数量,且使能的该电荷帮浦提供小于该当前所需电量的该第二电量。
8.如权利要求1所述的动态随机存取存储器,其中该电荷帮浦电路包括多个电荷帮浦,该控制元件保持该多个电荷帮浦的使能数量与当前所需数量相同,且使能的该电荷帮浦提供的该供应电量与该当前所需电量相同。
9.如权利要求1所述的动态随机存取存储器,其中该控制元件通过监测一伫列的一指令占有率以取得与该指令相关的该信息;当监测结果显示该指令占有率大于一比率范围的一最高端点时,该电荷帮浦电路提供大于该当前所需电量的一第一电量。
10.如权利要求9所述的动态随机存取存储器,其中该电荷帮浦电路包括多个电荷帮浦,该控制元件增加该多个电荷帮浦的使能数量,且使能的该电荷帮浦提供大于该当前所需电量的该第一电量。
11.如权利要求1所述的动态随机存取存储器,其中该控制元件通过监测一伫列的一指令占有率以取得与该指令相关的该信息,且当监测结果显示该指令占有率小于一比率范围之一最低端点时,该电荷帮浦电路提供小于该当前所需电量的一第二电量。
12.如权利要求11所述的动态随机存取存储器,其中该电荷帮浦电路包括多个电荷帮浦,该控制元件减少该多个电荷帮浦的使能数量,且使能的该电荷帮浦提供小于该当前所需电量的该第二电量。
13.一种电力管理方法,包括:
取得与一指令相关的一信息;
基于该信息,决定是否提供大于、小于或等于一当前所需电量的一电量;以及
基于该决定提供一供应电量,
其中取得与该指令相关的该信息包括监测一伫列的一指令占有率,其中基于该决定提供该供应电量包括:当监测结果显示该指令占有率大于一比率范围的一最高端点时,提供大于该当前所需电量的一第一电量;而当监测结果显示该指令占有率小于一比率范围的一最低端点时,提供小于该当前所需电量的一第二电量。
14.如权利要求13所述的电力管理方法,其中取得与该指令相关的该信息包括分析该指令的类型;其中当分析结果显示该指令的类型不同于一当前执行指令的类型且该指令的类型的需求电量大于该当前执行指令的类型的需求电量时,提供大于该当前所需电量的一第一电量。
15.如权利要求13所述的电力管理方法,其中取得与该指令相关的该信息包括分析该指令的类型;其中基于该决定提供该供应电量包括:
当分析结果显示该指令的类型不同于一当前执行指令的类型且该指令的类型的需求电量小于该当前执行指令的类型的需求电量时,提供小于该当前所需电量的一第二电量。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/654,103 US10049714B1 (en) | 2017-07-19 | 2017-07-19 | DRAM and method for managing power thereof |
US15/654,103 | 2017-07-19 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109285573A CN109285573A (zh) | 2019-01-29 |
CN109285573B true CN109285573B (zh) | 2020-08-25 |
Family
ID=63078761
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710848082.9A Active CN109285573B (zh) | 2017-07-19 | 2017-09-19 | 动态随机存取存储器及其电力管理方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10049714B1 (zh) |
CN (1) | CN109285573B (zh) |
TW (1) | TWI652682B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10672453B2 (en) * | 2017-12-22 | 2020-06-02 | Nanya Technology Corporation | Voltage system providing pump voltage for memory device and method for operating the same |
US10978137B1 (en) * | 2020-02-19 | 2021-04-13 | Nany A Technology Corporation | Memory device and method of operating the same |
US20220100244A1 (en) * | 2020-09-25 | 2022-03-31 | Micron Technology, Inc. | Memory system with centralized power management |
KR20220151748A (ko) * | 2021-05-07 | 2022-11-15 | 삼성전자주식회사 | 비휘발성 메모리 장치 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101960418A (zh) * | 2008-03-26 | 2011-01-26 | 英特尔公司 | 用于改进功率/性能权衡的多核存储器热量抑制算法 |
US8455868B2 (en) * | 2009-12-25 | 2013-06-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
CN103853307A (zh) * | 2012-12-04 | 2014-06-11 | 鸿富锦精密工业(深圳)有限公司 | 电子装置及降低处理器系统功耗的方法 |
CN104978992A (zh) * | 2014-04-13 | 2015-10-14 | 南亚科技股份有限公司 | 应用于动态随机存取存储器的预先充电方法 |
CN105739666A (zh) * | 2014-11-05 | 2016-07-06 | 财团法人工业技术研究院 | 用于降低功耗的转换方法及其运算装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3702851B2 (ja) * | 2002-01-24 | 2005-10-05 | セイコーエプソン株式会社 | 不揮発性半導体装置の昇圧回路 |
JP2003308176A (ja) * | 2002-04-03 | 2003-10-31 | Internatl Business Mach Corp <Ibm> | データ記憶装置、コマンド・キューのリオーダリング方法、データ処理方法およびプログラム |
KR100859412B1 (ko) * | 2006-11-16 | 2008-09-22 | 주식회사 하이닉스반도체 | 반도체 장치 |
US7760569B2 (en) * | 2007-04-05 | 2010-07-20 | Qimonda Ag | Semiconductor memory device with temperature control |
US8072256B2 (en) * | 2007-09-14 | 2011-12-06 | Mosaid Technologies Incorporated | Dynamic random access memory and boosted voltage producer therefor |
JP2010119206A (ja) * | 2008-11-12 | 2010-05-27 | Elpida Memory Inc | チャージポンプ回路及びこれを備える半導体記憶装置 |
US7961016B2 (en) * | 2009-07-09 | 2011-06-14 | Nanya Technology Corp. | Charge pump and charging/discharging method capable of reducing leakage current |
KR20120050262A (ko) * | 2010-11-10 | 2012-05-18 | 삼성전자주식회사 | 소스 팔로워 타입 전압 모드 전송기 및 그에 따른 구동 전압 제어방법 |
US8654589B2 (en) * | 2010-11-30 | 2014-02-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Charge pump control scheme for memory word line |
US8699247B2 (en) * | 2011-09-09 | 2014-04-15 | Sandisk Technologies Inc. | Charge pump system dynamically reconfigurable for read and program |
US9018994B2 (en) * | 2012-12-28 | 2015-04-28 | SK Hynix Inc. | Duty cycle correction circuit and operation method thereof |
-
2017
- 2017-07-19 US US15/654,103 patent/US10049714B1/en active Active
- 2017-08-28 TW TW106129152A patent/TWI652682B/zh active
- 2017-09-19 CN CN201710848082.9A patent/CN109285573B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101960418A (zh) * | 2008-03-26 | 2011-01-26 | 英特尔公司 | 用于改进功率/性能权衡的多核存储器热量抑制算法 |
US8455868B2 (en) * | 2009-12-25 | 2013-06-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
CN103853307A (zh) * | 2012-12-04 | 2014-06-11 | 鸿富锦精密工业(深圳)有限公司 | 电子装置及降低处理器系统功耗的方法 |
CN104978992A (zh) * | 2014-04-13 | 2015-10-14 | 南亚科技股份有限公司 | 应用于动态随机存取存储器的预先充电方法 |
CN105739666A (zh) * | 2014-11-05 | 2016-07-06 | 财团法人工业技术研究院 | 用于降低功耗的转换方法及其运算装置 |
Non-Patent Citations (2)
Title |
---|
A low-noise 2-GB/s 256-Mb packet-based DRAM with a robust array power supply;Kee-Won Kwon,et al;《2002 Symposium on VLSI Circuits. Digest of Technical Papers》;20020807;116-117 * |
电力无线通信专用基带芯片的设计与实现;周春良等;《电气时代》;20150531;第104-106页 * |
Also Published As
Publication number | Publication date |
---|---|
TW201909186A (zh) | 2019-03-01 |
US10049714B1 (en) | 2018-08-14 |
CN109285573A (zh) | 2019-01-29 |
TWI652682B (zh) | 2019-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109285573B (zh) | 动态随机存取存储器及其电力管理方法 | |
CN109155143B (zh) | 精细粒度刷新 | |
Lucas et al. | Sparkk: Quality-scalable approximate storage in DRAM | |
US9355704B2 (en) | Refresh method for switching between different refresh types based on at least one parameter of volatile memory and related memory controller | |
US20190385668A1 (en) | Dynamic random access memory | |
CN102804102B (zh) | 功率有效的存储器 | |
CN1969247B (zh) | 用于控制低功率器件的待机功率的方法和装置 | |
JP2012518242A (ja) | ダイナミックランダムアクセスメモリ(dram)リフレッシュ | |
US9213397B2 (en) | Changing power modes of a microcontroller system | |
KR102376650B1 (ko) | 메모리 디바이스 | |
US20140089690A1 (en) | Controlling power supply in arithmetic processing circuit | |
US9026830B2 (en) | Information processing apparatus | |
KR20180077341A (ko) | 리프레시 모드들 동안의 메모리 디바이스들에서의 전력 소비의 감소 | |
US20220180915A1 (en) | Memory system, data processing system and method of operating the same | |
US10318187B2 (en) | Memory controller and memory system including the same | |
US20190311748A1 (en) | High Performance Method for Reduction of Memory Power Consumption Employing RAM Retention Mode Control with Low Latency and Maximum Granularity | |
US20120102270A1 (en) | Methods and Apparatuses for Idle-Prioritized Memory Ranks | |
US9666297B1 (en) | Memory device, memory system including the same and operation method of the memory system | |
US6829193B2 (en) | Power supply control circuit for use in semiconductor storage device | |
CN101874272A (zh) | 用于提高电子电路中成品率的方法和设备 | |
US20200019229A1 (en) | Power sequencing based on active rail | |
CN113179664A (zh) | 存储器设备的粒度刷新率控制 | |
US20020138690A1 (en) | System and method for performing a partial DRAM refresh | |
US9159377B2 (en) | Resistive memory apparatus, operating method thereof, and system having the same | |
US20180275742A1 (en) | Apparatus and method for controlling governor based on heterogeneous multicore system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |