CN103853307A - 电子装置及降低处理器系统功耗的方法 - Google Patents
电子装置及降低处理器系统功耗的方法 Download PDFInfo
- Publication number
- CN103853307A CN103853307A CN201210512931.0A CN201210512931A CN103853307A CN 103853307 A CN103853307 A CN 103853307A CN 201210512931 A CN201210512931 A CN 201210512931A CN 103853307 A CN103853307 A CN 103853307A
- Authority
- CN
- China
- Prior art keywords
- processor system
- instruction
- processor
- power consumption
- operational order
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
一种电子装置,包括用于响应用户操作产生操作指令的输入单元、存储单元、能够运行与操作指令相关的作业的处理器系统以及用于响应操作指令产生中断信号的触发单元。所述存储单元用于存储指令运行速度表,其中该指令运行速度表记录处理器占有率与指令运行速度的对应关系。所述触发单元还用于将中断信号传送至处理器系统以触发处理器系统运行与操作指令相关的作业。所述处理单元还用于当运行操作指令后计算其占有率并进一步根据指令运行速度表调整其指令运行速度。本发明还提供一种用于上述电子装置的降低处理器系统功耗的方法。
Description
技术领域
本发明涉及一种降低处理器系统功耗方法,特别涉及一种用于降低具有嵌入式处理器系统的电子装置的处理器系统功耗的方法。
背景技术
出于节约能源的目的,在嵌入式系统的应用领域,特别是嵌入式系统应用到DVD播放器等便携式电子装置上时,各个厂家对产品的功耗越来越关注,都在想方设法降低产品的功耗。现在很多电子设备在使用过程中,处理器需要不停地执行侦测作业以侦测是否有事件发生,以及当侦测到有事件发生时执行相关操作。然而,由于处理器不停地执行侦测作业,致使处理器占有率因侦测作业长时间运行而增加,从而增加了处理器的功耗并导致不必要的能源浪费。
发明内容
有鉴于此,有必要提供一种能够降低处理器系统功耗的电子装置。
该电子装置,包括用于响应用户操作产生操作指令的输入单元、存储单元、能够运行与操作指令相关的作业的处理器系统以及用于响应操作指令产生中断信号的触发单元。所述存储单元用于存储指令运行速度表,其中该指令运行速度表记录处理器占有率与指令运行速度的对应关系。所述触发单元还用于将中断信号传送至处理器系统以触发处理器系统运行与操作指令相关的作业。所述处理单元还用于在运行操作指令后计算其占有率并进一步根据指令运行速度表调整其指令运行速度。
另外,本发明还提供一种用于上述电子装置的降低处理器系统功耗的方法。所述降低处理器系统功耗的方法包括如下步骤:
提供指令运行速度表,用以记录处理器系统的占有率与指令运行速度的对应关系;
响应用户操作产生操作指令;
响应操作指令产生中断信号;
响应中断信号以触发处理器系统运行与操作指令相关的作业;以及
在处理器系统运行操作指令后计算其占有率并进一步根据指令运行速度表调整其指令运行速度。
上述电子装置及降低处理器系统功耗的方法,能够在产生操作指令中产生中断信号以触发系统器系统运行与操作指令相关的作业,避免了处理器系统因长时间执行侦测作业而增加功耗。此外,在处理器系统运行操作指令后能够进一步根据指令运行速度表调整其指令运行速度,使得处理器系统的资源能够更合理的利用。
附图说明
图1为本发明一较佳实施方式的电子装置的功能模块图。
图2为本发明一较佳实施方式的降低处理器系统功耗的方法的流程图。
主要元件符号说明
电子装置 100
输入单元 120
触发单元 140
处理器系统 160
处理器内核 162
高速缓存器 164
存储单元 180
方法步骤 S210-S260
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1,为一较佳实施方式的具有嵌入式处理器系统的电子装置100的功能模块图。电子装置100可以是手机、PDA等具有嵌入式处理器系统的便携式电子装置。在本实施例中,电子装置100为具有嵌入式处理器系统的DVD播放器。电子装置100包括输入单元120、触发单元140、处理器系统160及通过数据总线与处理器系统160电性连接地存储单元180。
存储单元180用于存储系统软件、各种应用软件及硬件设备的驱动软件等。存储单元180还用于存储指令运行速度表。该指令运行速度表记录处理器占有率与指令运行速度的对应关系。其中,处理器占有率的解释如下:处理器系统160在指令运行过程中有些时候是处理作业需求,有些时候是处于空闲状态,等待处理作业,统计一个固定时间内处理器系统处理作业需求时间占固定统计时间的比例,就称为处理器占有率。一般来说,处理器占有率越高,处理器系统160处理作业就越多,处理器系统160的功耗也就越大。在本实施例中,当处理器占有率为0至30%之间时,处理器系统160以最低的指令运行速度Vmin运行;当处理器占有率大于80%之间时,处理器系统160以最高的指令运行速度Vmax运行;当处理器占有率为30%至80%之间时,处理器系统160以介于Vmin和Vmax之间的指令运行速度V运行。
处理器系统160在本实施例中为嵌入式处理器系统,至少包含处理器内核162、高速缓存器164和随机存储器(未示出)等部分,其中高速缓存器164为处理器内核162与外围设备(例如输入设备、显示器、硬盘驱动器等)之间接口的高速缓存,随机存储器是处理器系统160中用来存放程序指令或者数据的易失性存储器。处理器内核162跟高速缓存器164之间的接口是高速接口。在高速运行过程中,处理器系统160需要从存储单元180把指令和数据搬到高速缓存器164中,通过处理器内核162访问高速缓存器164以达到指令和数据的高速运行。处理器系统160通过调整处理器内核162与高速缓存器164之间的接口速率改变其指令运行速度。例如,当处理器占有率为0至30%之间时,处理器系统160关闭指令接口和数据接口并适当增加处理器内核162与高速缓存器164之间的读写延时以使处理器系统以最低的指令运行速度Vmin运行;当处理器占有率为大于80%时,处理器系统160打开指令接口和数据接口并适当减少处理器内核162与高速缓存器164之间的读写延时以使处理器系统以最高的指令运行速度Vmin运行。其中,可以通过增大指令缓存节流控制器的设置值实现读写延时的增加。处理器系统160用于实时获取处理器占有率并根据指令运行速度表调整其指令运行速度。
输入单元120,用于响应用户操作产生操作指令。输入单元120可以为设置于电子装置100上的按键或触模板、与电子装置100匹配使用的摇控器等。
触发单元140用于侦测输入单元120是否产生操作指令以及当侦测到操作指令时产生中断信号。触发单元140还用于将中断信号传送至处理器系统160以触发处理器系统160运行与操作指令相对应的作业。
处理器系统160还用于当运行与操作指令相对应的作业后重新计算处理器占有率并根据指令运行表调整其指令运行速度。如此,当有事件发生时,通过触发单元140产生中断信号并触发处理器系统160,使处理器系统160能够及时处理与操作指令相对应的作业的同时无需不停地执行侦测作业,避免了处理器占有率因侦测作业长时间运行而增加,从而有效地降低处理器的功耗。
为便于说明本发明的技术方案,以用户按压按键进行输入操作为例,来说明电子装置100的工作原理。
当电子装置100加电工作后,若无应用程序运行或用户操作输入,处理器系统160运行维持电子装置100正常工作的系统作业,此时,处理器占有率通常最低,处理器系统160根据指令运行速度表调整其指令运行速度至最低值。当用户操作输入单元120(例如,按压按键)并产生操作指令时,触发单元140响应操作指令产生中断信号并传送至处理器系统160以触发处理器系统160运行与操作指令相关的作业,与此同时,处理器系统160在运行与操作指令相关的作业后重新计算处理器占有率并根据指令运行表重新调整其指令运行速度。如此,处理器系统160不会因不停地执行侦测作业而增加其处理器占有率,当有事件发生时,通过触发单元140产生中断信号至处理器系统160,使处理器系统160能够及时运行与操作指令相关作业,避免了处理器系统160因长时间执行侦测作业而增加功耗。此外,当处理器系统160运行操作指令后能够进一步根据指令运行速度表调整其指令运行速度,使得处理器系统的资源能够更合理的利用。
请参阅图2,一种降低处理器系统功耗的方法,用于具有存储单元180的电子装置100。存储单元180存储有指令运行速度表,用于记录处理器占有率与指令运行速度的对应关系。该降低处理器系统功能的方法包括如下步骤:
步骤S210,电子装置100加电后处理器系统160正常运行。
步骤S220,处理器系统160计算处理器占有率并根据指令运行速度表调整其指令运行速度。
步骤S230,触发单元140侦测输入单元120是否产生操作指令。若输入单元120产生操作指令,流程进入步骤S240。若输入单元120没有产生操作指令,处理器系统160维持当前运行状态直至断电而关闭(步骤S260)。
步骤S240,触发单元140响应操作指令产生中断信号。
步骤S250,触发单元140传送中断信号至处理器系统160以触发处理器系统160运行与操作指令相关的作业,以及处理器系统160在运行与操作指令相关的作业后重新计算其处理器占有率并重新调整指令运行速度(也即流程返回至步骤S220)。
综上所述,尽管为说明目的已经公开了本发明的优选实施例,然而,本发明不只局限于如上所述的实施例,在不超出本发明基本技术思想的范畴内,相关行业的技术人员可对其进行多种变形及应用。
Claims (8)
1.一种电子装置,包括用于响应用户操作产生操作指令的输入单元、存储单元及能够运行与操作指令相关的作业的处理器系统,其特征在于:所述电子装置还包括用于响应操作指令产生中断信号的触发单元;所述存储单元用于存储指令运行速度表,其中该指令运行速度表记录处理器占有率与指令运行速度的对应关系;所述触发单元还用于将中断信号传送至处理器系统以触发处理器系统运行与操作指令相关的作业;所述处理单元还用于在运行操作指令后计算其占有率并进一步根据指令运行速度表调整其指令运行速度。
2.如权利要求1所述的电子装置,其特征在于:所述处理器系统至少包括处理器内核及连接处理器内核与外围设备的高速缓存器;所述处理器系统通过处理器内核访问高速缓存器以达到指令和数据的高速运行。
3.如权利要求2所述的电子装置,其特征在于:所述处理器系统通过调整处理器内核与高速缓存器之间的接口速率改变其指令运行速度。
4.如权利要求1~3任意一项所述的电子装置,其特征在于:所述处理器系统为嵌入式处理器系统。
5.一种降低处理器系统功耗的方法,包括如下步骤:
提供指令运行速度表,用以记录处理器系统的占有率与指令运行速度的对应关系;
响应用户操作产生操作指令;
响应操作指令产生中断信号;
响应中断信号以触发处理器系统运行与操作指令相关的作业;以及
在运行操作指令后计算其占有率并进一步根据指令运行速度表调整其指令运行速度。
6.如权利要求5所述的降低处理器系统功耗的方法,其特征在于:所述处理器系统至少包括处理器内核及连接处理器内核与外围设备的高速缓存器;所述处理器系统通过处理器内核访问高速缓存器以达到指令和数据的高速运行。
7.如权利要求6所述的降低处理器系统功耗的方法,其特征在于:所述处理器系统通过调整处理器内核与高速缓存器之间的接口速率改变其指令运行速度。
8.如权利要求5~7任意一项所述的降低处理器系统功耗的方法,其特征在于:所述处理器系统为嵌入式处理器系统。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210512931.0A CN103853307A (zh) | 2012-12-04 | 2012-12-04 | 电子装置及降低处理器系统功耗的方法 |
TW101145919A TW201423363A (zh) | 2012-12-04 | 2012-12-07 | 電子裝置及降低處理器系統功耗的方法 |
US13/958,650 US20140157022A1 (en) | 2012-12-04 | 2013-08-05 | Electronic device and method for reducing cpu power consumption |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210512931.0A CN103853307A (zh) | 2012-12-04 | 2012-12-04 | 电子装置及降低处理器系统功耗的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103853307A true CN103853307A (zh) | 2014-06-11 |
Family
ID=50826718
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210512931.0A Pending CN103853307A (zh) | 2012-12-04 | 2012-12-04 | 电子装置及降低处理器系统功耗的方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20140157022A1 (zh) |
CN (1) | CN103853307A (zh) |
TW (1) | TW201423363A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109285573A (zh) * | 2017-07-19 | 2019-01-29 | 南亚科技股份有限公司 | 动态随机存取存储器及其电力管理方法 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105335233B (zh) * | 2015-09-24 | 2019-04-16 | 广州视源电子科技股份有限公司 | 一种处理器动态变频的方法和装置 |
US11169810B2 (en) | 2018-12-28 | 2021-11-09 | Samsung Electronics Co., Ltd. | Micro-operation cache using predictive allocation |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6076171A (en) * | 1997-03-28 | 2000-06-13 | Mitsubishi Denki Kabushiki Kaisha | Information processing apparatus with CPU-load-based clock frequency |
CN1338067A (zh) * | 1998-12-21 | 2002-02-27 | 西门子信息及通讯网络公司 | 用于自动cpu速度控制的装置和方法 |
CN101788847A (zh) * | 2010-02-11 | 2010-07-28 | 华硕电脑股份有限公司 | 系统内存性能调整方法与计算机系统 |
US20110145559A1 (en) * | 2009-12-16 | 2011-06-16 | Thomson Steven S | System and method for controlling central processing unit power with guaranteed steady state deadlines |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09223068A (ja) * | 1996-02-15 | 1997-08-26 | Toshiba Microelectron Corp | キャッシュメモリ |
US6029006A (en) * | 1996-12-23 | 2000-02-22 | Motorola, Inc. | Data processor with circuit for regulating instruction throughput while powered and method of operation |
US6314523B1 (en) * | 1997-04-09 | 2001-11-06 | Compaq Computer Corporation | Apparatus for distributing power to a system of independently powered devices |
US7337339B1 (en) * | 2005-09-15 | 2008-02-26 | Azul Systems, Inc. | Multi-level power monitoring, filtering and throttling at local blocks and globally |
US7904658B2 (en) * | 2005-11-30 | 2011-03-08 | International Business Machines Corporation | Structure for power-efficient cache memory |
JP4231516B2 (ja) * | 2006-08-04 | 2009-03-04 | 株式会社日立製作所 | 実行コードの生成方法及びプログラム |
-
2012
- 2012-12-04 CN CN201210512931.0A patent/CN103853307A/zh active Pending
- 2012-12-07 TW TW101145919A patent/TW201423363A/zh unknown
-
2013
- 2013-08-05 US US13/958,650 patent/US20140157022A1/en not_active Abandoned
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6076171A (en) * | 1997-03-28 | 2000-06-13 | Mitsubishi Denki Kabushiki Kaisha | Information processing apparatus with CPU-load-based clock frequency |
CN1338067A (zh) * | 1998-12-21 | 2002-02-27 | 西门子信息及通讯网络公司 | 用于自动cpu速度控制的装置和方法 |
US20110145559A1 (en) * | 2009-12-16 | 2011-06-16 | Thomson Steven S | System and method for controlling central processing unit power with guaranteed steady state deadlines |
CN101788847A (zh) * | 2010-02-11 | 2010-07-28 | 华硕电脑股份有限公司 | 系统内存性能调整方法与计算机系统 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109285573A (zh) * | 2017-07-19 | 2019-01-29 | 南亚科技股份有限公司 | 动态随机存取存储器及其电力管理方法 |
CN109285573B (zh) * | 2017-07-19 | 2020-08-25 | 南亚科技股份有限公司 | 动态随机存取存储器及其电力管理方法 |
Also Published As
Publication number | Publication date |
---|---|
US20140157022A1 (en) | 2014-06-05 |
TW201423363A (zh) | 2014-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101629879B1 (ko) | 캐시 사용 기반 어댑티브 스케줄링을 가지는 멀티코어 컴퓨터 시스템 | |
US20160124492A1 (en) | Throttling Of Application Access To Resources | |
EP3411775B1 (en) | Forced idling of memory subsystems | |
US11467650B2 (en) | Selecting a low power state in an electronic device | |
CN102597912B (zh) | 用于平台功率节省的协调设备和应用程序中断事件 | |
WO2014148174A1 (ja) | 電子機器 | |
EP3401757B1 (en) | Method for managing central processing unit and related products | |
CN101598969A (zh) | 基于等待时间准则的平台功率管理 | |
CN104380257A (zh) | 在处理器核之间调度任务 | |
US20120166731A1 (en) | Computing platform power management with adaptive cache flush | |
CN110765034B (zh) | 一种数据预取方法及终端设备 | |
CN104460934A (zh) | 多cpu调度方法及装置 | |
CN107861602B (zh) | 终端cpu性能控制方法、终端及计算机可读存储介质 | |
CN107609120B (zh) | 日志信息上报方法、装置及存储介质、adsp和终端 | |
US10121210B2 (en) | Tracking power states of a peripheral device | |
CN103853307A (zh) | 电子装置及降低处理器系统功耗的方法 | |
CN117130454B (zh) | 功耗调整方法和电子设备 | |
US20120331473A1 (en) | Electronic device and task managing method | |
KR102143269B1 (ko) | I/o 동작 특성에 기초한 soc 유휴 전력 상태 제어를 위한 시스템 및 방법 | |
CN108958829B (zh) | 预加载的资源控制方法、装置、存储介质及终端 | |
CN109358755B (zh) | 用于移动终端的手势检测方法、装置和移动终端 | |
WO2021077263A1 (zh) | 耗电日志处理方法、装置、电子设备以及存储介质 | |
CN104050427A (zh) | 防止误触的电子装置及其操作方法 | |
WO2024093491A9 (zh) | 一种性能调控方法及电子设备 | |
KR20170049195A (ko) | 전자 기기의 입출력 버스 주파수 설정 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20140611 |