CN104795013A - 移位寄存器及其单元和一种显示装置 - Google Patents
移位寄存器及其单元和一种显示装置 Download PDFInfo
- Publication number
- CN104795013A CN104795013A CN201510175217.0A CN201510175217A CN104795013A CN 104795013 A CN104795013 A CN 104795013A CN 201510175217 A CN201510175217 A CN 201510175217A CN 104795013 A CN104795013 A CN 104795013A
- Authority
- CN
- China
- Prior art keywords
- transistor
- pole
- control
- shift register
- low level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
提供一种移位寄存器及其单元,其中,低电平维持模块包括第一维持单元和第二维持单元,分别用于在获得有效电平时将驱动模块的信号输出端和/或控制端维持在低电平。在第一维持单元和第二维持单元之间连接有阈值电压感应模块,阈值电压感应模块根据感应到第一维持单元的阈值漂移电压控制其信号输出端向第二维持使能端提供有效电平。从而能够提高低电平维持模块所能忍受的阈值电压漂移,继而可以延长电路的工作寿命。还公开了一种显示器和一种电压调节电路。
Description
技术领域
本发明涉及电子电路领域,具体涉及到一种电压调节电路、移位寄存器及其单元和一种显示装置。
背景技术
近年来,集成显示驱动电路逐渐成为平板显示技术的研究热点。所谓集成显示驱动电路是指将栅极驱动电路和数据驱动电路等外围电路以薄膜晶体管(TFT)的形式与像素TFT一起制作于显示面板上,从而减少外围驱动芯片的数量及其压封程序、降低成本,此外,还能使得显示器外围更加纤薄,使显示器模组更加紧凑,机械和电学可靠性得以增强。
在显示器的驱动电路中,移位寄存器单元是栅极驱动电路非常重要的单元模块。在移位寄存器单元的设计中,通常需要一些低电平维持电路,来保证与行扫描线相连的信号输出端不会处于浮空状态,并且消除由于时钟馈通和电容耦合导致的低电平噪声。可是,在低电平维持电路中,那些用于低电平维持的晶体管通常会由于受到较长时间的电压应力而发生阈值电压漂移,这些晶体管严重的退化会导致电路在长时间工作后失效。尤其是对于基于非晶硅TFT技术设计的移位寄存器单元而言,低电平维持晶体管的阈值电压漂移将更加严重,往往成为影响电路寿命的关键。
为了得到高可靠的移位寄存器单元,现有的一些设计中,通常采用降低电压应力的大小、脉冲电压偏置、减小电压的占空比等方式来减小低电平维持晶体管的阈值电压漂移,延长电路的工作寿命。但是,在大、中尺寸面板显示应用中,驱动电路需要在更长时间下处于工作模式,客观上对电路的寿命提出了更加苛刻的要求。因此,如何有效的延长电路的工作时间,提高移位寄存器的工作寿命,是一个极具研究价值的问题。
发明内容
本申请提供一种电压调节电路、移位寄存器及其单元和一种显示装置,以实现根据前一个维持单元中阈值电压的漂移情况,将后一个维持单元开启,从而延长电路的工作时间。
根据第一方面,一种实施例中提供一种移位寄存器,包括至少一个移位寄存器单元,移位寄存器单元包括:驱动模块,用于通过其控制端的开关状态切换,将第一时钟信号传送到移位寄存器单元的信号输出端,从而输出扫描信号;输入模块,用于控制驱动模块的控制端切换开关状态;低电平维持模块,包括:第一维持单元用于在第一维持使能端获得有效电平时将驱动模块的信号输出端和/或控制端维持在低电平;第二维持单元,用于在第二维持使能端获得有效电平时将驱动模块的信号输出端和/或控制端维持在低电平;移位寄存器单元还包括:阈值电压感应模块,其感应端连接至第一维持使能端,其信号输出端连接至第二维持使能端;阈值电压感应模块用于根据其感应输入端感应到的阈值漂移电压控制其信号输出端向第二维持使能端提供有效电平。
根据第二方面,一种实施例中提供一种显示器,包括由多个像素构成的二维像素阵列,以及与阵列中每个像素相连的第一方向的多条数据线和第二方向的多条栅极扫描线;数据驱动电路,为数据线提供数据信号;栅极驱动电路,为栅极扫描线提供栅极驱动信号;其中,栅极驱动电路采用上述移位寄存器构成。
根据第三方面,一种实施例中提供一种电压调节电路,用于根据第一设备电路的阈值电压信息调节输出给第二设备电路的供电电压,电压调节电路包括:耦合电容和感应晶体管;感应晶体管的控制极为电压调节电路的感应端,用于感应第一设备电路中待感应晶体管的阈值电压漂移;感应晶体管的第二极用于连接至低电平端;感应晶体管的第一极为电压调节电路的信号输出端,用于向第二设备提供供电电压;耦合电容的第一端用于输入时钟信号,耦合电容的第二端连接至感应晶体管的第一极;感应晶体管根据感应到的阈值漂移电压调整其导通程度,以调整输出给第二设备电路的供电电压。
依据上述实施例提供的移位寄存器,通过阈值电压感应模块感应第一维持使能端的阈值电压漂移,并依据感应的阈值电压调整输出给第二维持使能端的供电电压,从而能够提高低电平维持模块所能忍受的阈值电压漂移,继而可以延长电路的工作寿命。
依据本发明提供的电压调节电路,感应晶体管根据感应到第一设备电路的阈值漂移电压调整其导通程度,以调整输出给第二设备电路的供电电压,从而改善了第一设备电路和第二设备电路之间的协同工作模式。
附图说明
图1是本申请实施例一的一种移位寄存器单元的电路结构图;
图2是本申请实施例一的移位寄存器单元的一种工作时序图;
图3是本申请实施例一第二维持使能端P2的信号波形示意图;
图4是本申请实施例二的一种移位寄存器单元的电路结构图;
图5是本申请实施例二的移位寄存器单元的一种工作时序图;
图6是本申请实施例二的另一种移位寄存器单元的电路结构示意图;
图7是本申请实施例三的一种移位寄存器的结构图;
图8是本申请实施例三移位寄存器的一种工作时序图;
图9是本申请实施例公开的一种显示器结构示意图;
图10是本申请实施例公开的一种电压调节电路结构示意图。
具体实施方式
下面通过具体实施方式结合附图对本发明作进一步详细说明。
首先对一些术语进行说明:
本申请中的开关管为晶体管。
本申请中的晶体管可以为双极型晶体管或场效应晶体管。当晶体管为双极型晶体管时,其控制极是指双极型晶体管的基极,第一极可以为双极型晶体管的集电极或发射极,对应的第二极可以为双极型晶体管的发射极或集电极;当晶体管为场效应晶体管时,其控制极是指场效应晶体管的栅极,第一极可以为场效应晶体管的漏极或源极,对应的第二极可以为场效应晶体管的源极或漏极。显示器中的晶体管通常为一种场效应晶体管:薄膜晶体管(TFT)。下面以晶体管为场效应晶体管为例对本申请做详细的说明,在其它实施例中晶体管也可以是双极型晶体管。
实施例一:
请参考图1,为本实施例公开的一种移位寄存器单元的电路结构图。该移位寄存器单元包括:驱动模块20、输入模块10、低电平维持模块30和阈值电压感应模块40。其中,
驱动模块20,用于通过其控制端Q的开关状态切换,将第一时钟信号VA传送到移位寄存器单元的信号输出端OUT,从而输出扫描信号。在一种实施例中,控制端Q的开关状态可以通过高低电平来表征,例如高电平时,控制端Q为开启状态,低电平时,控制端Q为关闭状态;在另一种实施例中,还可以根据晶体管的类型置换开关状态。在具体实施例中,驱动模块20可以包括:第二晶体管T2和第一电容C1。其中,第二晶体管T2的控制极连接至第一电容C1的第一端形成驱动模块20的控制端Q,第二晶体管T2的第二极连接至第一电容C1的第二端形成移位寄存器单元的信号输出端,第二晶体管T2的第一极用于输入第一时钟信号VA。在其它实施例中,也可以是其它现有的或者将来出现的驱动方式。
输入模块10,用于控制驱动模块20的控制端Q切换开关状态。在具体实施例中,输入模块10包括:第一晶体管T1、第三晶体管T3和第四晶体管T4。其中,第一晶体管T1的控制极连接至其第一极,用于输入第一脉冲信号VI1;第一晶体管T1的第二极连接至驱动模块20的控制端Q;第四晶体管T4的控制极和第三晶体管T3的控制极用于输入第二脉冲信号VI2;第四晶体管T4的第一极连接至驱动模块20的控制端Q,第四晶体管T4的第二极用于连接至低电平端;第三晶体管T3的第一极连接至移位寄存器单元的信号输出端,第三晶体管T3的第二极用于连接至低电平端。在其它实施例中,也可以是其它现有的或者将来出现的输入方式。在本实施例中,第一脉冲输入信号VI1的有效电平到来时间比第一时钟信号VA有效电平到来时间超前半个时钟周期,第二脉冲输入信号VI2的有效电平到来时间比第一时钟信号VA有效电平到来时间滞后半个时钟周期。需要说明的是,当晶体管为N型晶体管时,其控制极对应的导通的有效电平为高电平,反之,当晶体管为P型晶体管时,其控制极对应的导通的有效电平为低电平。本实施例中,以N型晶体管为例进行说明,相应地,晶体管导通的有效电平为高电平。
低电平维持模块30,包括:第一维持单元31用于在第一维持使能端P1获得有效电平时将驱动模块20的信号输出端和/或控制端Q维持在低电平;第二维持单元32,用于在第二维持使能端P2获得有效电平时将驱动模块20的信号输出端和/或控制端Q维持在低电平。
在具体实施例中,例如,第一维持单元31可以包括:第五晶体管T5、第六晶体管T6、第七晶体管T7和第八晶体管T8。其中,第五晶体管T5的控制极连接至第五晶体管T5的第一极,用于连接至高电平端,第五晶体管T5的第二极连接至第六晶体管T6的第一极;第六晶体管T6的控制极连接至第七晶体管T7的第一极,第六晶体管T6的第二极用于连接至低电平端VSS;第七晶体管T7的第一极连接至驱动模块20的控制端Q;第七晶体管T7的控制极连接至第六晶体管T6的第一极,第七晶体管T7的控制极为第一维持使能端P1;第七晶体管T7的第二极用于连接至低电平端VSS;第八晶体管T8的第一极连接至移位寄存器单元的信号输出端,第八晶体管T8的控制极连接至第七晶体管T7的控制极,第八晶体管T8的第二极用于连接至低电平端VSS。在其它实施例中,也可以是其它现有的或者将来出现的维持方式。
在具体实施例中,例如,第二维持单元32可以包括:第九晶体管T9、第十晶体管T10和第十一晶体管T11。其中,第九晶体管T9的控制极连接至第十晶体管T10的第二极,第九晶体管T9的第一极连接至第十晶体管T10的控制极,第九晶体管T9的第二极用于连接至低电平端VSS;第十晶体管T10的第一极连接至驱动模块20的控制端Q,第十晶体管T10的第二极连接至第十一晶体管T11的第一极,第十晶体管T10的控制极为第二维持使能端P2;第十一晶体管T11的控制极连接至第十晶体管T10的控制极,第十一晶体管T11的第一极连接至移位寄存器单元的信号输出端,第十一晶体管T11的第二极用于连接至低电平端VSS。同样地,在其它实施例中,也可以是其它现有的或者将来出现的维持方式。需要说明的是,在其它实施例中,第一维持单元31和第二维持单元32也可以采用相同的电路。
需要说明的是,上述各个模块只是以示例的方式原理性地阐述移位寄存器单元,各模块均可采用现有的技术方案,因此,上述各模块中,有些细节并未详细描述,本领域普通技术人员依据现有的技术方案能够实现移位寄存器单元各模块之间的连接。
阈值电压感应模块40,其感应端连接至第一维持使能端P1,其信号输出端连接至第二维持使能端P2;阈值电压感应模块40用于根据其感应输入端感应到的阈值漂移电压控制其信号输出端向第二维持使能端P2提供有效电平。在本实施例中,由于在第一维持单元31和第二维持单元32之间连接阈值电压感应模块40,因此,即使当第一维持单元31中第一维持使能端P1所对应的晶体管的阈值漂移电压过大时,在阈值电压感应模块40的感应下,并控制其信号输出端向第二维持使能端P2提供有效电平,使得第二维持单元32开始工作,从而也能实现移位寄存器单元的低电平维持工作。
为便于本领域技术人员理解,请参考图1,在具体实施例中,阈值电压感应模块40包括:第十二晶体管T12和第二电容C2。其中,第十二晶体管T12的控制极为所述阈值电压感应模块40的感应端,第十二晶体管T12的第二极用于连接至低电平端VSS,第十二晶体管T12的第一极连接至第二电容C2的第一端形成所述阈值电压感应模块40的信号输出端,第二电容C2的第二端用于输入第一时钟信号VA。
请参考图2,为本实施例中移位寄存器单元工作时序图。在本实施例中,各个输入信号优先满足如下关系:第一脉冲输入信号VI1的高电平比第一时钟信号VA超前半个时钟周期,第二脉冲输入信号VI2的高电平比第一时钟信号VA滞后半个时钟周期。为方便后续的描述,本实施例中,以VH来表征各时钟信号或者脉冲信号的高电平(高电位),以VL来表征各时钟信号或者脉冲信号的低电平(低电位)本实施例中移位寄存器单元的工作过程分为两个阶段:工作阶段和低电平维持阶段,下面结合图1和图2,详细介绍本实施例中移位寄存器单元的工作过程。
在工作阶段,本级移位寄存器单元处于选通阶段,完成本级移位寄存器单元信号输出端OUT输出信号VOUT的上拉和下拉过程,该阶段为移位寄存器单元的工作阶段。
在t1时刻,第一时钟信号VA和第二脉冲信号VI2均为低电平VL,第一脉冲信号VI1由低电平上升为高电平VH,此时,第一晶体管T1导通,第二晶体管T2导通。第一脉冲信号VI1通过导通的第一晶体管T1对控制端Q充电。当控制端Q电位上升到VH-VTH1时,第一晶体管T1关断,其中,VTH1为第一晶体管T1的阈值电压。在这个过程中,信号输出端OUT通过导通的第二晶体管T2放电到低电平VL。
驱动控制端Q充电结束后,到达t2时刻。在t2时刻,第二脉冲信号VI2保持为低电平,第一脉冲信号VI1也下降为低电平,第一时钟信号VA由低电平上升为高电平,此时,第一晶体管T1、第三晶体管T3和第四晶体管T4关断。于是,控制端Q处于浮空状态,第一时钟信号VA通过导通的第二晶体管T2对信号输出端充电,控制端Q的电位也随着信号输出端电位的上升而快速上升,该现象被称为自举。随着控制端Q电位的上升,加快了信号输出端OUT的充电速度,使得输出信号VOUT的电位得以快速上升到高电平VH。
在t3时刻,第一时钟信号VA由高电平下降为低电平,第二脉冲信号VI2也由低电平上升为高电平,此时,第三晶体管T3和第四晶体管T4导通,于是,将信号输出端OUT以及驱动控制端Q的电位下拉VL。此过程中,在控制端Q的电压下降到第二晶体管T2的阈值电压VTH2之前,第二晶体管T2仍然导通,可以作为信号输出端的一个辅助的放电通路,因此,输出信号VOUT被快速下拉至低电平VL。
需要注意的是,在控制端Q电压为高电平期间,第六晶体管T6导通,并将第一维持使能端P1的电位下拉至低电平,该低电平可以使第七晶体管T7和第八晶体管T8基本处于关断状态,从而,保证了控制端Q的自举过程与信号输出端OUT的充电过程不受影响。
至此,移位寄存器单元将第一时钟信号VA的一个高电平脉冲完全传输到了信号输出端OUT,至此,移位寄存器单元的工作阶段结束。
在低电平维持阶段,信号输出端OUT的电位下拉至低电平VL之后,本级移位寄存器单元进入非选通状态。信号输出端的输出信号VOUT的电位必须维持在低电平VL,以避免与信号输出端相连的显示器像素中的开关晶体管误导通,导致图像信息写入错误,此过程为低电平维持阶段。
在工作阶段结束后,第一脉冲信号VI1和第二脉冲信号VI2的电位为低电平VL,控制端Q的电位也维持为低电平,于是,第一晶体管T1与第二晶体管T2关断,信号输出端OUT的电位也应保持为低电平VL。但是,由于在第二晶体管T2的控制极(例如栅极)和第一极(例如漏极)之间有较大的寄生电容CGD2,当第一时钟信号VA由低电平VL跳变到高电平VH时,控制端Q的电位也会随之上升,该现象称为时钟馈通效应。当控制端Q的电位上升大于第二晶体管T2的阈值电压时,会导致第二晶体管T2开启,第一时钟信号VA通过第二晶体管T2对信号输出端被不期望地充电,导致信号输出端产生较大的噪声电压。此外,在实际的显示器中,面板上的信号线之间存在寄生电容耦合效应,也会使得移位寄存器单元的输出信号产生噪声电压。因此,在移位寄存器单元的非选通状态,必须采取一定的措施来保证输出端的输出信号VOUT为低电平VL。
本实施例采用低电平维持模块30来抑制时钟馈通效应,并且消除信号输出端OUT的噪声电压。在低电平维持阶段,首先第一维持单元31开始工作,并对控制端Q和信号输出端OUT的低电平电位进行维持,具体的:当控制端Q电压由高电平下降为低电平后,第六晶体管T6关断,高电平端提供的高电平导通第五晶体管T5并将第一维持使能端P1充电至高电平,于是,第七晶体管T7和第八晶体管T8导通,并分别将控制端Q和信号输出端OUT耦合至低电平端VSS,从而能够将控制端Q和信号输出端OUT上的噪声电荷及时的释放,达到维持低电平的目的。需要注意的是,用于低电平维持的第七晶体管T7和第八晶体管T8在整个低电平维持阶段都处于直流应力下,在电路长时间工作后,第一维持单元31会因为第七晶体管T7和/或第八晶体管T8的阈值电压的严重漂移而失效,导致整个电路输出错误。
为解决第一维持单元31因阈值电压的严重漂移而导致的失效,本实施例公开的移位寄存器单元中,增加了第二维持单元32以及阈值电压感应模块40。阈值电压感应模块40可以通过第一维持使能端P1感应第一维持单元31中第七晶体管T7和第八晶体管T8的阈值电压漂移,并根据感应的阈值电压漂移的大小,控制第二维持单元32开启。因此,即使第七晶体管T7和第八晶体管T8发生严重的阈值电压漂移,第二维持单元32仍然能够继续对控制端Q与信号输出端OUT的低电平进行维持。
具体的,第十二晶体管T12的控制极连接第一维持使能端P1,由于第七晶体管T7和第八晶体管T8的控制极亦连接于第一维持使能端P1,并且,该三个晶体管的第二极同时连接至低电平端VSS。因此,可以认为第十二晶体管T12与晶体管T7、晶体管T8具有近似相同的阈值电压漂移量。
请参照图2,在低电平维持阶段,当第一时钟信号VA由低电平上升为高电平时(例如t4时刻),由于第二电容C2的耦合作用,第二维持使能端P2的电位被迅速耦合至高电平,耦合电压ΔVC2的大小可以表示为:
其中,C2为第二电容C2的电容值,CP2为第一低电平维持控制端P2端的总的电容大小,VH与VL分别为时钟的高电平和低电平电压值。但是由于第十二晶体管T12处于开启状态,因此存在由第二维持使能端P2至VSS端的电流通路,于是,第二维持使能端P2的高电平会随着时间逐渐下降。在移位寄存器单元的工作初期,第七晶体管T7、第八晶体管T8以及第十二晶体管T12的阈值电压VTHM较小,因此第二维持使能端P2的高电平会被第十二晶体管T12迅速地下拉至VL,此时,第二维持使能端P2并不足以将第二维持单元32开启。
但是,随着移位寄存器单元工作时间的增加,第七晶体管T7、第八晶体管T8以及第十二晶体管T12的阈值电压VTHM开始发生漂移。对于第十二晶体管T12,随着阈值电压VTHM的增大其导通能力下降,因此在当第二维持使能端P2的电位被耦合至高电平时,高电平下降的速度会逐渐变慢。
请参照图3,为第二维持使能端P2的信号波形随VTHM的漂移而变化的示意图。图3表明,随着VTHM的增加,第二维持使能端P2的信号波形会逐渐的趋向于方形脉冲,如图3中虚线箭头所示。这种变化会使得第二维持单元32逐渐的开启,从而达到继续维持控制端Q与信号输出端OUT的低电平的作用。当第二维持使能端P2的信号处于高电平时,第十晶体管T10和第十一晶体管T11导通,并将控制端Q以及信号输出端OUT的电位下拉至低电平VL。第九晶体管T9的作用,是在当输出信号VOUT为高电平时,将第二维持使能端P2的电位下拉至VL,从而将第十晶体管T10和第十一晶体管T11关断,进而避免这两个晶体管的漏电影响到移位寄存器单元的工作阶段中控制端Q的自举,以及信号输出端OUT的充电。
由上述分析可知,阈值电压感应模块40通过感应第一维持单元31中晶体管的阈值电压漂移,控制第二维持单元32的开启,可以有效地维持控制端Q以及信号输出端OUT的电平。即使当第一维持单元31中低电平维持晶体管的阈值漂移很大时,电路仍可以正常工作,从而能够使得低电平维持模块能够忍受较大的阈值电压漂移,继而可以延长电路的工作寿命。
实施例二:
请参考图4,为本实施例公开的一种移位寄存器单元的电路结构图。与上述实施例不同的是,本实施例第一维持单元31包括:包括第三电容C3、第六晶体管T6、第七晶体管T7和第八晶体管T8。其中,第三电容C3的第一端用于输入第一时钟信号VA,第三电容C3的第二端连接至第六晶体管T6的第一极;第六晶体管T6的控制极连接至第七晶体管T7的第一极,第六晶体管T6的第二极用于连接至低电平端VSS;第七晶体管T7的第一极连接至驱动模块20的控制端Q;第七晶体管T7的控制极连接至第六晶体管T6的第一极,第七晶体管T7的控制极为第一维持使能端P1;第七晶体管T7的第二极用于连接至低电平端VSS;第八晶体管T8的第一极连接至移位寄存器单元的信号输出端,第八晶体管T8的控制极连接至第七晶体管T7的控制极,第八晶体管T8的第二极用于连接至低电平端VSS。
请参考图5,为本实施例移位寄存器单元工作时序图。本实施例中的移位寄存器单元的工作过程与实施例一中所述电路的工作过程相同。不同的是,在移位寄存器单元工作的低电平维持阶段,第一维持控制端P1的信号波形是由第一时钟信号VA提供的脉冲信号。
本实施例中移位寄存器单元的优势在于,本实施例中的移位寄存器单元不需要额外的高电平端,从而减少了电路所需要的信号线的数目。此外,在第一维持单元31中,第七晶体管T7和第八晶体管T8受到脉冲应力的驱动,因此,阈值电压漂移速度更慢,本实施例中移位寄存器单元的工作寿命更长。
在其它实施例中,请参考图6,低电平维持模块30还可以包括多个级联的维持单元39,各维持单元39用于在其维持使能端获得有效电平时将驱动模块20的信号输出端和/或控制端Q维持在低电平。各维持单元39之间包括串联的阈值电压感应模块40,阈值电压感应模块40的感应端连接至上一级维持单元的维持使能端,阈值电压感应模块40的信号输出端连接至下一级维持单元的维持使能端;阈值电压感应模块40用于根据其感应输入端感应到的阈值漂移电压控制其信号输出端向下一级维持单元的维持使能端提供有效电平。
在本实施例中,维持单元39、阈值电压感应模块40可以采用上述任意一个实施例的电路结构。本实施例中移位寄存器单元的优势在于,各阈值电压感应模块40可以感应其上一级维持单元39的阈值电压漂移,并且根据感应到的阈值电压漂移量控制下一级维持单元的开启,因此多个维持单元可以连续进行工作。和前面的实施例所述的电路相比,本实施例采用多级维持单元来协同低电平维持,可以使电路的工作寿命更长。
实施例三:
请参考图7,为本实施例公开的一种移位寄存器的结构图。
本实施中,移位寄存器包括:包括第一时钟线CK1、第二时钟线CK2、启动信号线VST和总的公共地线VSSL,以及多级级联的如上述任意一个实施例公开的移位寄存器单元。
第一时钟线CK1和第二时钟线CK2为移位寄存器传输两相不交叠时钟信号。启动信号线VST耦合至第1级移位寄存器单元的第一脉冲信号输入端。公共地线VSSL耦合至每一级移位寄存器单元的低电平端VSS,为每一级移位寄存器单元提供低电平信号VL。
本实施例中,第一时钟线CK1为奇数级(或偶数级)移位寄存器单元提供第一时钟信号VA,第二时钟线CK2为偶数级(或奇数级)移位寄存器单元提供第一时钟信号VA。移位寄存器的第k级移位寄存器单元的信号输出端耦合至第k+1级移位寄存器单元的第一脉冲信号输入端和第k-1级移位寄存器单元的第二脉冲信号输入端,k为大于1的正整数。
请参考图8,为本实施例公开的移位寄存器的一种工作时序图。第1到第N级移位寄存器单元的信号输出端分别耦合至面板上的N条栅极扫描线,当第一时钟线CK1和第二时钟线CK2传输的时钟信号的高电平交替到来时,栅极驱动信号VG[1]~VG[N]顺次输出高电平脉冲。
综上所述,本实施例的有益之处在于:
其一,工作寿命长;
本实施例根据阈值电压感应模块感应前一个维持单元的阈值电压漂移,并且根据感应的阈值电压漂移,控制下一个维持单元的开启,从而能够使得低电平维持模块能够忍受较大的阈值电压漂移,从而可以延长电路的工作寿命。
其二,电路简单,信号线数量少。
本实施例提供的移位寄存器不需要增加附加的时钟,便可以使得低电平维持电路稳定工作。
本实施例还公开了一种显示器。如图9所示,包括:
显示面板100,显示面板100包括由多个二维像素构成的二维像素阵列,以及与每个像素相连的第一方向(例如横向)的多条栅极扫描线和第二方向(例如纵向)的多条数据线。像素阵列中的同一行像素均连接到同一条栅极扫描线,而像素阵列中的同一列像素则连接到同一条数据线。显示面板100可以是液晶显示面板、有机发光显示面板、电子纸显示面板等,而对应的显示装置可以是液晶显示器、有机发光显示器、电子纸显示器等。
栅极驱动电路200,栅极驱动电路200中栅极驱动单元电路的栅极扫描信号输出端耦合到显示面板100中与其对应的栅极扫描线,用于对像素阵列的逐行扫描,栅极驱动电路200可以通过焊接与显示面板100相连或者集成于显示面板100内。该栅极驱动电路200采用上述实施例提供的移位寄存器。在一种具体实施例中,栅极驱动电路200可以布置在显示面板100的一侧;在优选的实施例中,采用成对的栅极驱动电路200,布置在显示面板100的两侧。
数据驱动电路400,用于产生图像数据信号,并将其输出到显示面板100中与其对应的数据线上,通过数据线传输到对应的像素单元内以实现图像灰度。
时序产生电路300,用于产生栅极驱动电路200所需的各种控制信号。
实施例四:
本实施例公开了一种电压调节电路,该电压调节电路用于根据第一设备电路的阈值电压信息调节输出给第二设备电路的供电电压,请参考图10,该电压调节电路包括:耦合电容CX和感应晶体管TX。
其中,感应晶体管TX的控制极为电压调节电路的感应端INx,用于感应第一设备电路中待感应晶体管的阈值电压漂移;感应晶体管TX的第二极用于连接至低电平端VSS;感应晶体管TX的第一极为电压调节电路的信号输出端OUTx,用于向第二设备提供供电电压。
耦合电容CX的第一端用于输入时钟信号VX,耦合电容CX的第二端连接至感应晶体管TX的第一极。
感应晶体管TX根据感应到的阈值漂移电压调整其导通程度,以调整输出给第二设备电路的供电电压。
本实施例公开的电压调节电路可以适用于:当感应到第一设备电路电压达到某一阈值时,电压调节电路可以控制向/从第二设备电路的供电电压供给/断开。当然,根据上述实施例的描述可知,电压调节电路也可以根据感应到的电压的大小,来控制向第二设备电路提供的供电电压的大小。
以上应用了具体个例对本发明进行阐述,只是用于帮助理解本发明,并不用以限制本发明。对于本发明所属技术领域的技术人员,依据本发明的思想,还可以做出若干简单推演、变形或替换。
Claims (10)
1.一种移位寄存器,包括至少一个移位寄存器单元,移位寄存器单元包括:
驱动模块(20),用于通过其控制端(Q)的开关状态切换,将第一时钟信号(VA)传送到移位寄存器单元的信号输出端,从而输出扫描信号;
输入模块(10),用于控制驱动模块(20)的控制端(Q)切换开关状态;
低电平维持模块(30),包括:第一维持单元(31)用于在第一维持使能端(P1)获得有效电平时将驱动模块(20)的信号输出端和/或控制端(Q)维持在低电平;第二维持单元(32),用于在第二维持使能端(P2)获得有效电平时将驱动模块(20)的信号输出端和/或控制端(Q)维持在低电平;
其特征在于,移位寄存器单元还包括:
阈值电压感应模块(40),其感应端连接至第一维持使能端(P1),其信号输出端连接至第二维持使能端(P2);阈值电压感应模块(40)用于根据其感应输入端感应到的阈值漂移电压控制其信号输出端向第二维持使能端(P2)提供有效电平。
2.如权利要求1所述的移位寄存器,其特征在于,
所述低电平维持模块(30)包括多个级联的维持单元,各维持单元用于在其维持使能端获得有效电平时将驱动模块(20)的信号输出端和/或控制端(Q)维持在低电平;
各维持单元之间包括串联的阈值电压感应模块(40),阈值电压感应模块(40)的感应端连接至上一级维持单元的维持使能端,阈值电压感应模块(40)的信号输出端连接至下一级维持单元的维持使能端;阈值电压感应模块(40)用于根据其感应输入端感应到的阈值漂移电压控制其信号输出端向下一级维持单元的维持使能端提供有效电平。
3.如权利要求1或2所述的移位寄存器,其特征在于,所述阈值电压感应模块(40)包括:第十二晶体管(T12)和第二电容(C2);
第十二晶体管(T12)的控制极为所述阈值电压感应模块(40)的感应端,第十二晶体管(T12)的第二极用于连接至低电平端(VSS),第十二晶体管(T12)的第一极连接至第二电容(C2)的第一端形成所述阈值电压感应模块(40)的信号输出端,第二电容(C2)的第二端用于输入第一时钟信号(VA)。
4.如权利要求1所述的移位寄存器,其特征在于,所述第一维持单元(31)包括:第五晶体管(T5)、第六晶体管(T6)、第七晶体管(T7)和第八晶体管(T8);
第五晶体管(T5)的控制极连接至第五晶体管(T5)的第一极,用于连接至高电平端,第五晶体管(T5)的第二极连接至第六晶体管(T6)的第一极;
第六晶体管(T6)的控制极连接至第七晶体管(T7)的第一极,第六晶体管(T6)的第二极用于连接至低电平端(VSS);
第七晶体管(T7)的第一极连接至驱动模块(20)的控制端(Q);第七晶体管(T7)的控制极连接至第六晶体管(T6)的第一极,第七晶体管(T7)的控制极为第一维持使能端(P1);第七晶体管(T7)的第二极用于连接至低电平端(VSS);
第八晶体管(T8)的第一极连接至移位寄存器单元的信号输出端,第八晶体管(T8)的控制极连接至第七晶体管(T7)的控制极,第八晶体管(T8)的第二极用于连接至低电平端(VSS)。
5.如权利要求1所述的移位寄存器,其特征在于,所述第一维持单元(31)包括:第三电容(C3)、第六晶体管(T6)、第七晶体管(T7)和第八晶体管(T8);
第三电容(C3)的第一端用于输入第一时钟信号(VA),第三电容(C3)的第二端连接至第六晶体管(T6)的第一极;
第六晶体管(T6)的控制极连接至第七晶体管(T7)的第一极,第六晶体管(T6)的第二极用于连接至低电平端(VSS);
第七晶体管(T7)的第一极连接至驱动模块(20)的控制端(Q);第七晶体管(T7)的控制极连接至第六晶体管(T6)的第一极,第七晶体管(T7)的控制极为第一维持使能端(P1);第七晶体管(T7)的第二极用于连接至低电平端(VSS);
第八晶体管(T8)的第一极连接至移位寄存器单元的信号输出端,第八晶体管(T8)的控制极连接至第七晶体管(T7)的控制极,第八晶体管(T8)的第二极用于连接至低电平端(VSS)。
6.如权利要求1所述的移位寄存器,其特征在于,所述第二维持单元(32)包括:第九晶体管(T9)、第十晶体管(T10)和第十一晶体管(T11);
第九晶体管(T9)的控制极连接至第十晶体管(T10)的第二极,第九晶体管(T9)的第一极连接至第十晶体管(T10)的控制极,第九晶体管(T9)的第二极用于连接至低电平端(VSS);
第十晶体管(T10)的第一极连接至驱动模块(20)的控制端(Q),第十晶体管(T10)的第二极连接至第十一晶体管(T11)的第一极,第十晶体管(T10)的控制极为第二维持使能端(P2);
第十一晶体管(T11)的控制极连接至第十晶体管(T10)的控制极,第十一晶体管(T11)的第一极连接至移位寄存器单元的信号输出端,第十一晶体管(T11)的第二极用于连接至低电平端(VSS)。
7.如权利要求1所述的移位寄存器,其特征在于,所述驱动模块(20)包括第二晶体管(T2)和第一电容(C1);
第二晶体管(T2)的控制极连接至第一电容(C1)的第一端形成驱动模块(20)的控制端(Q),第二晶体管(T2)的第二极连接至第一电容(C1)的第二端形成移位寄存器单元的信号输出端,第二晶体管(T2)的第一极用于输入第一时钟信号(VA)。
8.如权利要求1所述的移位寄存器,其特征在于,所述输入模块(10)包括:第一晶体管(T1)、第三晶体管(T3)和第四晶体管(T4);
第一晶体管(T1)的控制极连接至其第一极,用于输入第一脉冲信号(VI1);第一晶体管(T1)的第二极连接至驱动模块(20)的控制端(Q);
第四晶体管(T4)的控制极和第三晶体管(T3)的控制极用于输入第二脉冲信号(VI2);第四晶体管(T4)的第一极连接至驱动模块(20)的控制端(Q),第四晶体管(T4)的第二极用于连接至低电平端;
第三晶体管(T3)的第一极连接至移位寄存器单元的信号输出端,第三晶体管(T3)的第二极用于连接至低电平端;
第一脉冲输入信号(VI1)的有效电平到来时间比第一时钟信号(VA)有效电平到来时间超前半个时钟周期,第二脉冲输入信号(VI2)的有效电平到来时间比第一时钟信号(VA)有效电平到来时间滞后半个时钟周期。
9.一种显示器,包括由多个像素构成的二维像素阵列,以及与阵列中每个像素相连的第一方向的多条数据线和第二方向的多条栅极扫描线;
数据驱动电路,为数据线提供数据信号;
栅极驱动电路,为所述栅极扫描线提供栅极驱动信号;
其特征在于,所述栅极驱动电路采用如权利要求1-8任意一项所述的移位寄存器构成。
10.一种电压调节电路,用于根据第一设备电路的阈值电压信息调节输出给第二设备电路的供电电压,其特征在于,所述电压调节电路包括:耦合电容(CX)和感应晶体管(TX);
感应晶体管(TX)的控制极为电压调节电路的感应端,用于感应第一设备电路中待感应晶体管的阈值电压漂移;感应晶体管(TX)的第二极用于连接至低电平端;感应晶体管(TX)的第一极为电压调节电路的信号输出端,用于向第二设备提供供电电压;
耦合电容(CX)的第一端用于输入时钟信号(VX),耦合电容(CX)的第二端连接至感应晶体管(TX)的第一极;
所述感应晶体管(TX)根据感应到的阈值漂移电压调整其导通程度,以调整输出给第二设备电路的供电电压。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510175217.0A CN104795013B (zh) | 2015-04-14 | 2015-04-14 | 移位寄存器及其单元和一种显示装置 |
US15/566,608 US10255983B2 (en) | 2015-04-14 | 2016-03-25 | Shift register, unit thereof, and display device |
PCT/CN2016/077395 WO2016165546A1 (zh) | 2015-04-14 | 2016-03-25 | 移位寄存器及其单元和一种显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510175217.0A CN104795013B (zh) | 2015-04-14 | 2015-04-14 | 移位寄存器及其单元和一种显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104795013A true CN104795013A (zh) | 2015-07-22 |
CN104795013B CN104795013B (zh) | 2017-08-29 |
Family
ID=53559780
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510175217.0A Active CN104795013B (zh) | 2015-04-14 | 2015-04-14 | 移位寄存器及其单元和一种显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10255983B2 (zh) |
CN (1) | CN104795013B (zh) |
WO (1) | WO2016165546A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105355187A (zh) * | 2015-12-22 | 2016-02-24 | 武汉华星光电技术有限公司 | 基于ltps半导体薄膜晶体管的goa电路 |
WO2016165546A1 (zh) * | 2015-04-14 | 2016-10-20 | 北京大学深圳研究生院 | 移位寄存器及其单元和一种显示装置 |
WO2017113447A1 (zh) * | 2015-12-28 | 2017-07-06 | 深圳市华星光电技术有限公司 | 栅极驱动电路及显示装置 |
CN110010079A (zh) * | 2018-06-14 | 2019-07-12 | 友达光电股份有限公司 | 栅极驱动装置 |
CN117595626A (zh) * | 2023-11-28 | 2024-02-23 | 北京伽略电子股份有限公司 | 一种多输出使能电路 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6933869B1 (en) * | 2004-03-17 | 2005-08-23 | Altera Corporation | Integrated circuits with temperature-change and threshold-voltage drift compensation |
CN101540188A (zh) * | 2008-03-17 | 2009-09-23 | 尔必达存储器株式会社 | 具有单端读出放大器的半导体器件 |
US8049706B2 (en) * | 2009-01-16 | 2011-11-01 | Chunghwa Picture Tubes, Ltd. | Gate driving circuit capable of suppressing threshold voltage drift |
CN104318883A (zh) * | 2014-10-10 | 2015-01-28 | 北京大学深圳研究生院 | 移位寄存器及其单元、显示器和阈值电压补偿电路 |
CN104332126A (zh) * | 2013-11-29 | 2015-02-04 | 北京大学深圳研究生院 | 移位寄存器单元、栅极驱动电路和显示器 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5395009B2 (ja) * | 2010-07-30 | 2014-01-22 | 株式会社半導体理工学研究センター | サブスレッショルドsramのための電源電圧制御回路及び制御方法 |
FR2973529B1 (fr) * | 2011-03-31 | 2013-04-26 | Valeo Systemes Thermiques | Module de commande et d'affichage pour vehicule automobile |
KR101966381B1 (ko) * | 2012-09-28 | 2019-04-05 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 이를 포함하는 평판표시장치 |
KR101441958B1 (ko) * | 2012-09-28 | 2014-09-18 | 엘지디스플레이 주식회사 | 박막트랜지스터 보상회로를 포함하는 액정표시장치 |
CN105096792B (zh) * | 2014-05-12 | 2017-10-31 | 北京大学深圳研究生院 | 自适应电压源、移位寄存器及其单元和一种显示器 |
CN105446402B (zh) * | 2014-08-04 | 2017-03-15 | 北京大学深圳研究生院 | 可控电压源、移位寄存器及其单元和一种显示器 |
CN104795013B (zh) * | 2015-04-14 | 2017-08-29 | 北京大学深圳研究生院 | 移位寄存器及其单元和一种显示装置 |
CN104821146B (zh) * | 2015-04-24 | 2017-05-24 | 北京大学深圳研究生院 | 栅极驱动电路及其单元和一种显示装置 |
KR102408900B1 (ko) * | 2015-10-23 | 2022-06-16 | 엘지디스플레이 주식회사 | 스캔 구동부, 표시장치 및 이의 구동방법 |
KR102469735B1 (ko) * | 2016-04-12 | 2022-11-23 | 삼성디스플레이 주식회사 | 표시 장치 |
US10957755B2 (en) * | 2016-11-15 | 2021-03-23 | Lg Display Co., Ltd. | Display panel having a gate driving circuit arranged distributively in a display region of the display panel and organic light-emitting diode display device using the same |
-
2015
- 2015-04-14 CN CN201510175217.0A patent/CN104795013B/zh active Active
-
2016
- 2016-03-25 US US15/566,608 patent/US10255983B2/en active Active
- 2016-03-25 WO PCT/CN2016/077395 patent/WO2016165546A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6933869B1 (en) * | 2004-03-17 | 2005-08-23 | Altera Corporation | Integrated circuits with temperature-change and threshold-voltage drift compensation |
CN101540188A (zh) * | 2008-03-17 | 2009-09-23 | 尔必达存储器株式会社 | 具有单端读出放大器的半导体器件 |
US8049706B2 (en) * | 2009-01-16 | 2011-11-01 | Chunghwa Picture Tubes, Ltd. | Gate driving circuit capable of suppressing threshold voltage drift |
CN104332126A (zh) * | 2013-11-29 | 2015-02-04 | 北京大学深圳研究生院 | 移位寄存器单元、栅极驱动电路和显示器 |
CN104318883A (zh) * | 2014-10-10 | 2015-01-28 | 北京大学深圳研究生院 | 移位寄存器及其单元、显示器和阈值电压补偿电路 |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016165546A1 (zh) * | 2015-04-14 | 2016-10-20 | 北京大学深圳研究生院 | 移位寄存器及其单元和一种显示装置 |
CN105355187A (zh) * | 2015-12-22 | 2016-02-24 | 武汉华星光电技术有限公司 | 基于ltps半导体薄膜晶体管的goa电路 |
CN105355187B (zh) * | 2015-12-22 | 2018-03-06 | 武汉华星光电技术有限公司 | 基于ltps半导体薄膜晶体管的goa电路 |
WO2017113447A1 (zh) * | 2015-12-28 | 2017-07-06 | 深圳市华星光电技术有限公司 | 栅极驱动电路及显示装置 |
US9972266B2 (en) | 2015-12-28 | 2018-05-15 | Shenzhen China Star Optoelectronics Technology Co., Ltd | Gate driving circuits and display devices |
GB2557842A (en) * | 2015-12-28 | 2018-06-27 | Shenzhen China Star Optoelect | Gate driving circuit and display apparatus |
KR102057824B1 (ko) * | 2015-12-28 | 2019-12-19 | 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 | 게이트 구동 회로 및 디스플레이 장치 |
GB2557842B (en) * | 2015-12-28 | 2021-11-10 | Shenzhen China Star Optoelect | Gate driving circuits and display devices |
CN110010079A (zh) * | 2018-06-14 | 2019-07-12 | 友达光电股份有限公司 | 栅极驱动装置 |
CN110010079B (zh) * | 2018-06-14 | 2020-10-23 | 友达光电股份有限公司 | 栅极驱动装置 |
CN117595626A (zh) * | 2023-11-28 | 2024-02-23 | 北京伽略电子股份有限公司 | 一种多输出使能电路 |
CN117595626B (zh) * | 2023-11-28 | 2024-05-31 | 北京伽略电子股份有限公司 | 一种多输出使能电路 |
Also Published As
Publication number | Publication date |
---|---|
US20180144810A1 (en) | 2018-05-24 |
WO2016165546A1 (zh) | 2016-10-20 |
CN104795013B (zh) | 2017-08-29 |
US10255983B2 (en) | 2019-04-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11749158B2 (en) | Shift register unit, gate driving circuit, display device, and driving method | |
US11328672B2 (en) | Shift register unit and driving method thereof, gate driving circuit, and display device | |
US11263953B2 (en) | Shift register unit and drive method thereof, gate drive circuit and display device | |
US11087855B2 (en) | Shift register unit and driving method, gate drive circuit and display device | |
US11176871B2 (en) | Shift register unit and driving method thereof, gate driving circuit and display device | |
US11127478B2 (en) | Shift register unit and driving method thereof, gate driving circuit, and display device | |
US10770163B2 (en) | Shift register unit, method of driving shift register unit, gate driving circuit and display device | |
US11302276B2 (en) | Gate drive circuit, touch display device and driving method | |
US11227524B2 (en) | Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device | |
US11335293B2 (en) | Shift register unit, method of driving shift register unit, gate drive circuit, and display device | |
CN104318883B (zh) | 移位寄存器及其单元、显示器和阈值电压补偿电路 | |
CN103617775B (zh) | 移位寄存器单元、栅极驱动电路及显示器 | |
US20150318052A1 (en) | Shift register unit, gate drive circuit and display device | |
CN104217763A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN106601176A (zh) | 移位寄存器单元电路、驱动方法、移位寄存器和显示装置 | |
CN104332127B (zh) | 一种移位寄存器单元和栅极驱动电路及其显示器 | |
CN104809973A (zh) | 一种可适应负阈值电压的移位寄存器及其单元 | |
CN104795013A (zh) | 移位寄存器及其单元和一种显示装置 | |
US20210150969A1 (en) | Shift Register Unit, Gate Driving Circuit, Display Device, and Driving Method | |
CN105047155A (zh) | 液晶显示装置及其goa扫描电路 | |
CN103854622A (zh) | 一种栅极驱动电路 | |
CN108364622A (zh) | 移位寄存器单元及其驱动方法、驱动装置和显示装置 | |
US10971102B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
CN103236245A (zh) | 移位寄存器单元、移位寄存器和显示装置 | |
CN104795038A (zh) | 一种液晶面板的驱动电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
EXSB | Decision made by sipo to initiate substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |