CN104734636B - 振荡器装置和方法 - Google Patents

振荡器装置和方法 Download PDF

Info

Publication number
CN104734636B
CN104734636B CN201410807001.7A CN201410807001A CN104734636B CN 104734636 B CN104734636 B CN 104734636B CN 201410807001 A CN201410807001 A CN 201410807001A CN 104734636 B CN104734636 B CN 104734636B
Authority
CN
China
Prior art keywords
circuit
sampling
signal
output
electric capacity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410807001.7A
Other languages
English (en)
Other versions
CN104734636A (zh
Inventor
D.阿斯特龙
A.富格
H.瓦皮斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Publication of CN104734636A publication Critical patent/CN104734636A/zh
Application granted granted Critical
Publication of CN104734636B publication Critical patent/CN104734636B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/023Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
    • H03K3/0231Astable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/02Automatic control of frequency or phase; Synchronisation using a frequency discriminator comprising a passive frequency-determining element
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Abstract

本发明涉及振荡器装置和方法。振荡器装置和对应的方法被公开。在一些实施例中,设备包含振荡器电路布置、被耦合到该振荡器电路布置的输出的频率可变电阻器电路和参考电阻器电路。该设备进一步包含采样和保持电路,其中该采样和保持电路的第一输入被耦合到该参考电阻器电路的输出并且该采样和保持电路的第二输入被耦合到该频率可变电阻器电路的输出,其中该采样和保持电路的输出与该振荡器电路布置的输入耦合。

Description

振荡器装置和方法
技术领域
本申请涉及振荡器装置和对应的方法。
背景技术
振荡器装置通常被用来生成具有特定频率的周期信号。这样的周期信号可以例如被用作时钟信号例如用于对数字逻辑进行时控。在其它示例中,这样的周期信号可以被用作载波信号用于数据通信。
例如,在用于汽车或工业应用的集成电路(IC)例如系统IC中,集成振荡器被用来供给数字逻辑和/或用于供给通信装置。对于这样的通信装置例如控制器区域网络(CAN)接口,有必要生成具有例如大约80MHz的高频率的精确时钟信号,尽管例如在其它应用中还可以要求其它频率。在一些应用中,由振荡器装置所生成的信号的频率变化必须被最小化,例如限制到±1%的范围,尽管还可以要求其它精度。另一方面,对于许多应用,所希望的是,使振荡器装置的功率消耗保持低,具有振荡器装置的低启动时间,和/或最小化振荡器装置所需要的芯片面积。
在一些常规的振荡器装置中,在控制回路中可以使用频率相关电阻器。然而,在一些常规的方案中频率相关电阻器的使用可能引起锯齿形信号,这需要滤波。这样的滤波在一些情况下可能需要相当大的芯片面积和/或可能使实现低启动时间变得困难。
附图说明
图1是根据实施例的振荡器装置的示意性方块图;
图2是图示根据实施例的方法的流程图;
图3是图示根据实施例的振荡器装置的图;
图4是图示在一些实施例中可用的频率可变电阻器的电路图;
图5是图示在一些实施例中可用的频率可变电阻器的电路图;
图6是图示根据进一步实施例的振荡器装置的图;
图7图示根据实施例的电流源的示例实现;
图8图示根据实施例的跨导放大器的示例实现;以及
图9图示根据实施例的电流控制振荡器的示例实现。
下面将参考附图来描述图示性实施例。要指出的是,这些实施例仅用于图示性目的并且不被解释为限制本申请的范围。例如,虽然实施例可以被描述为包括多个元件,但是在其它的实施例中这些元件中的一些可以被省略和/或被替代的元件代替。在又其它实施例中,可以提供附加的元件。而且,来自不同实施例的元件可以彼此组合来形成附加的实施例,除非另外特别指出。
具体实施方式
本文所描述或在附图中示出的直接连接或耦合(即没有介入元件的连接或耦合)可以被间接连接或耦合(即包括一个或多个介入元件的连接或耦合)所代替,并且反之亦然,只要维持相应的连接或耦合的大体功能(例如用于传送某种信息)。虽然在一些实施例中本文所描述或在附图中示出的连接或耦合可以被实施为例如在集成电路内使用导电路径的基于导线的连接或耦合,但是在其它实施例中这样的连接或耦合中的一些或所有还可以使用无线连接或耦合被实施。
下面描述的实施例中的一些涉及振荡器装置,其中基于参考电阻器值与频率可变电阻器值之间的比较来控制振荡器电路,该频率可变电阻器值与振荡器的输出相关。在一些实施方式中,采样和保持电路被用来接收依赖于参考电阻器值的信号和依赖于频率可变电阻器值的信号。然后可以基于来自采样和保持电路的一个或多个信号输出来控制振荡器。
现在转向附图,在图1中示出图示根据实施例的振荡器装置的示意性方块图。所描绘的各种方块可以在一些实施例中被实施为单个集成电路或其中的部分。
图1的实施例包括参考电阻器电路10和频率可变电阻器电路11。参考电阻器电路10可以包括具有固定值的参考电阻器。参考电阻器电路10被配置来输出表示参考电阻器的电阻值(例如欧姆电阻,阻抗…)的第一信号例如电压信号或电流信号。频率可变电阻器电路11包括电阻器,该电阻器具有依赖于向频率可变电阻器电路11供给的信号频率的电阻值。在图1的实施例中,如后面将更详细解释,这样的信号通过振荡器电路布置13被供给到频率可变电阻器电路11,如由箭头15所指示。
频率可变电阻器电路11输出第二信号,该第二信号表示频率可变电阻器电路11的频率可变电阻器的电阻值(例如欧姆电阻,阻抗…)。
来自参考电阻器电路10的第一信号和来自频率可变电阻器电路11的第二信号被提供到采样和保持电路12,该采样和保持电路12在采样时间例如对应于有规律间隔的采样时间对第一信号和第二信号进行采样,并且输出相应的采样值直到下一个采样时间。通常,采样和保持电路在时间的特定点处对信号进行采样并且输出具有基本上恒定的值的采样值直到下一个采样点即采样值被“保持”。
在图1的实施例中,来自振荡器电路布置13的信号输出控制采样定时即上面提到的采样时间,如箭头16所指示。
采样的第一信号和采样的第二信号被馈送到振荡器电路布置13。实施例中的振荡器电路布置13包括可控振荡器。本申请的上下文中的可控振荡器可以指的是其频率通过控制信号是可控的振荡器。振荡器电路布置13的振荡器所生成的信号可以被输出,如箭头14所指示,并且例如被用在通信电路或数字逻辑电路中。
在一些实施例中,振荡器电路布置13的可控振荡器可以基于采样的第一信号和采样的第二信号被控制。例如,可控振荡器可以基于采样的第一信号与采样的第二信号之间的差别或比较被控制。
在一些实施例中,例如,振荡器电路布置13可以包括分频器电路以基于上面提到的振荡器的输出来生成信号,该信号被馈送到频率可变电阻器电路11如箭头15所指示和/或到采样和保持电路12如箭头16所指示。例如,这些分频信号可以是信号输出的分频版本如箭头14所指示。对于根据箭头15的信号输出的分频因子和对于根据箭头16的输出的分频因子在一些实施例中可以彼此不同。在其它实施例中,根据箭头15的信号输出和根据箭头16的信号输出可以具有相位偏移。
在一些实施例中,通过图1的装置来实施控制回路,该控制回路调节振荡器电路布置13的输出频率使得频率可变电阻器电路11的频率可变电阻器的电阻值匹配参考电阻器电路10的参考电阻器的电阻值。这样,在一些实施例中,可以以高精度获得预定的输出频率。
将参考图3-9以后给出参考图1所讨论的各种元件和方块的可能实施方式的细节。
在图2中,示出图示根据实施例的方法的流程图。虽然该方法在图2中被描绘为一系列的事件动作,但是图示这些动作或事件的顺序不要被理解为限制。例如,参考图2所公开的动作或事件可以在控制回路中被连续执行,如例如图1所示出或如将参考图3或图6以后解释。然而,图2的方法的应用不限于本文所描述或在附图中所示出的装置。
在20处,从参考电阻器电路中和从频率可变电阻器电路中将信号(例如,第一信号和第二信号)提供到采样和保持电路例如图1的采样和保持电路12。该信号可以表示参考电阻器电路的参考电阻器的电阻值和频率可变电阻器电路的频率可变电阻器的电阻值。
在21处,从采样和保持电路12中将采样的信号提供到振荡器电路布置。在一些实施例中,振荡器电路布置的振荡器频率可以基于采样的信号被控制。在22处,振荡器电路布置的输出信号被提供到频率可变电阻器电路,使得频率可变电阻器电路的频率可变电阻器的电阻值例如依赖于振荡器电路布置的振荡器的输出信号。
通过连续执行关于20、21和22的动作,可以建立控制回路,该控制回路调节振荡器电路布置的频率使得频率可变电阻器的电阻值变成等于参考电阻器的电阻值。在其它实施例中,其它方案和技术可以被采用。
在图3中,根据实施例的振荡器装置的进一步实施例被示出。图3的实施例包括频率可变电阻器电路,该可变电阻器电路包括在由箭头38所指示的正电源电压与地之间耦合的频率可变电阻器34和电流源35。在图3中还被标注Rsc的频率可变电阻器34的可能实施方式将参考图4和5以后被解释。流经频率可变电阻器34的电流在图3中被标注Isc
而且,图3的实施例包括参考电阻器电路,该参考电阻器电路包括电流源36和还被标注Rref的参考电阻器33,电流源36和参考电阻器33被耦合在第一电源电压例如正电源电压38与第二电源电压例如地之间,如所示出的。经由参考电阻器33流动的电流在图3中被标注Iref
电流Isc依赖于频率可变电阻器34的电阻值,该电阻值进而又依赖于供给到频率可变电阻器34的一个或多个控制信号的频率,如以后将更详细解释。
第一信号例如电压信号被分接在电流源35与频率可变电阻器34之间的节点处并且被供给到采样和保持电路37的第一输入。第二信号例如电压信号被分接在电流源36与参考电阻器33之间的节点处并且被供给到采样和保持电路37的第二输入。在图3中,采样和保持电路37被描绘为对于第一信号和第二信号中的每个使用一个开关和一个电容器的简单一阶采样和保持电路,尽管采样和保持电路的其它类型例如更高阶采样和保持电路可以在其它实施例中被使用。
通过从时钟分频器32中接收的信号来控制采样和保持电路37的采样(在图3的实施例中包括检测的开关的闭合)。
通常,当采样和保持电路37的开关闭合时,采样和保持电路37的电容器被充电。当该开关然后被打开时,该电容器用于使信号电平(“保持”)在相应的连接上。
采样的第一信号(即依赖于Isc的信号)被馈送到运算跨导放大器30的正输入端,并且(依赖于Iref)采样的第二信号被提供到运算跨导放大器30的负输入端。依赖于采样的第一信号和采样的第二信号,运算跨导放大器30输出控制电流控制振荡器31的电流ICCO。特别地,电流控制振荡器31的输出信号的频率f依赖于电流ICCO
电流控制振荡器31的输出信号可以被用于任何所希望的目的,例如作为用于逻辑电路或通信电路的时钟信号或还作为用于通信目的的载波。而且,电流控制振荡器31的输出信号被提供到时钟分频器32。时钟分频器32接收具有频率f的输出信号并且输出例如两个分频的信号即具有频率f/n的信号,n是大于1的分频因子。依赖于应用,n可以是整数或非整数。图3中所示出的第一分频信号被用来控制频率可变电阻器34的开关。第二分频信号被用来控制采样和保持电路37,例如控制采样和保持电路37的开关的闭合和打开。
在实施例中,第一分频信号的分频因子可以与第二分频信号的分频因子不同,例如高于第二分频信号的分频因子。在其它实施例中,分频因子可以相等。在一些实施例中,第一分频信号的相位可以等于第二分频信号的相位。在其它实施例中,例如,该相位可以不同以关于频率可变电阻器34的开关定时获得采样和保持电路37的所希望的开关定时。
利用图3的所描述的电路,可以调节电流控制振荡器(CCO)31的输出信号频率f,使得被供给到采样和保持电路37的第一信号变成等于被供给到采样和保持电路37的第二信号,假如电流源35、36是基本上相等的,这就提供了频率可变电阻器34上的电压降等于参考电阻器33上的电压降。因此,通过选择具有所希望的精度的参考电阻器33的电阻值,在一些实施例中频率f可以被调节到具有所希望的精度的所希望的值。
在一些实施例中,通过在基本上稳定的状态下使用采样和保持电路37(即当频率f已达到所希望的值时),基本上恒定的信号被供给到运算跨导放大器(OTA)30。因此,在一些实施例中,不需要来自运算跨导放大器30的高速操作,这可以使实施具有比在常规方案中更低的电流消耗的运算跨导放大器30成为可能。而且,因为至少在采样和保持电路37的“保持”阶段期间第一和第二采样信号是基本上恒定的,所以运算跨导放大器30的输入处的寄生电容的影响在许多情况下可以是可忽略的。馈送到运算跨导放大器30的恒定信号导致同样基本上恒定的输出信号ICCO,其在一些实施例中使在不需要回路滤波器的情况下能够直接控制电流控制振荡器31,这节省了芯片面积。然而,在其它实施例中可以使用回路滤波器。
在一些实施例中,采样和保持电路37的采样定时可以被选择使得第一信号是处在最大值或接近最大值。例如,采样和保持电路37的采样定时可以被选择使得采样发生在频率可变电阻器34的开关周期(即操作开关的周期)的末尾处或接近频率可变电阻器34的开关周期(即操作开关的周期)的末尾。经过这样的采样定时,可以在第一信号的峰值处或接近第一信号的峰值对第一信号进行采样,这在一些实施例中可以导致例如在峰值电压处或接近峰值电压针对运算跨导放大器30的相当高的输入信号。这在一些实施例中可以提高图3的装置的精度,因为在一些实施例中可以减少稳定状态中的运算跨导放大器30的错误。
接着,将更详细地解释根据实施例的频率可变电阻器34的可能实施方式。在图4中,用于频率可变电阻器的第一实施方式示例被示出。图4的实施方式与图3中示意性表示的实施方式对应并且包括电容40、第一开关41和第二开关42。通过从所使用的振荡器的输出信号导出的信号,在图3的示例中通过由时钟分频器32输出的第一分频信号,来控制第一开关41和第二开关42。在图4的实施例中,控制是使得当开关41闭合时开关42就打开并且反之亦然,如由在开关42处的圆圈所表示。依赖于来自分频器32的信号或任何其它控制信号的频率,开关41、42的开关速度变化,这进而使频率可变电阻器的有效电阻变化。
在图5中示出频率可变电阻器的进一步实施例。图5的频率可变电阻器可以例如被用作图1的频率可变电阻器电路11中或图3中的频率可变电阻器34,但是还可以被用作用于其它目的的频率可变电阻器。在图5的实施例中,频率可变电阻器包括还被标注C1的第一电容50和还被标注C2的第二开关电容51。开关52、53、54和55被耦合在第一电容50与第二电容51之间,如在图5中所示出。如由φ1所指示,在控制信号(例如,由图3的时钟分频器32输出的信号或由图1的箭头15所指示的信号)的第一阶段期间控制开关52和53,并且如由φ2所指示,开关54、55通过第二阶段被控制。例如,开关52、53当控制信号是高时可以被闭合并且当控制信号是低时可以被打开,而开关54、55当相应的控制信号是低时可以被闭合并且当控制信号是高时可以被打开。换言之,与针对图4的实施例所解释的类似,当开关52、53闭合时开关54、55就打开并且反之亦然。
为了使用两个阶段φ1和φ2,第二电容51是“轮转的(rotated)”。虽然第二电容51的一侧例如一个电极被充电,但是按照图5的布置,另一侧例如另一个电极被放电,并且反之亦然。例如,当开关52、53闭合并且开关54、55打开时,电容50的第一端子与电容51的第一端子耦合,并且电容50的第二端子与电容51的第二端子耦合。当开关52、53打开并且开关54、55闭合时,电容50的第一端子与电容51的第二端子耦合,并且电容50的第二端子与电容51的第一端子耦合。
在方框56中,作为T形栅的开关52-55的可能实施方式被示出。
在图5中所示出的频率可变电阻器的实施方式中,电容值在控制开关52-55的控制信号的整个周期的每个阶段中可以是恒定的。而且,虽然在其它实施例中两个分离的电容可以被用于两个阶段φ1和φ2,一个用于充电并且一个用于放电,但是使用像按照图5的方式的电容51的单个电容在一些实施例中避免了两个电容之间匹配的问题。
图4和5中示出的频率可变电阻器仅充当示例并且其它实施方式还是可能的。
在图6中,根据实施例的振荡器装置的进一步实施例被示出。在图6的实施例中,频率可变电阻器电路包括在正电源电压例如+5V或任何其它正电压与地之间串联耦合的电流源610、晶体管68(通过参考电压Vref偏置晶体管68的栅极)和频率可变电阻器Rfreq。而且,频率可变电阻器电路包括电流源69、晶体管67(还通过参考电压Vref偏置晶体管67的栅极)和还被标注R1的参考电阻器66。
第一信号被分接在电流源69与晶体管67之间的节点处,并且第二信号被分接在电流源610与晶体管68之间的节点处。第一信号和第二信号被馈送到采样和保持电路60,这可以如参考图3已经所描述的那样被实施。响应于第一信号和第二信号,采样和保持电路60生成采样的第一信号和采样的第二信号。采样的第一信号被馈送到差分放大器61的正输入端,并且采样的第二信号被馈送到差分放大器61的负输入端。回路滤波器62对差分放大器61的输出进行滤波。在其它实施例中,回路滤波器62可以被省略。回路滤波器62的输出信号控制电压控制振荡器63。例如,电压控制振荡器63的输出信号可以被用作时钟信号或载波信号如先前已经解释的,并且附加地被馈送到时钟分频器64。时钟分频器64的输出信号控制采样和保持电路60并且还控制频率可变电阻器65,与针对图3的实施例已解释的类似。
频率可变电阻器65可以例如如参考图4和5所解释的那样被实施。
因此,采样和保持电路不仅可以与图3中所示出的参考电阻器电路和频率可变电阻器电路一起被使用,而且可以与图6中所示出的电路或图1中一般示出的任何其它种类的电路一起被使用,并且本文所公开的技术的应用不被约束到图3中所示出的电流控制振荡器,而是其它振荡器类型像图6中所描绘的电压控制振荡器或其它种类的可控振荡器还可以被使用。
接着,为了进一步理解一些实施例,将更详细讨论图3的实施例的一些部件的实施方式示例。这些实施方式示例仅用作示例,并且所示出的部件的其它实施方式还可以被使用。在图7-9中,与图3(元件38)类似,正电源电压由箭头所表示。
图7示出用于参考电阻器电路和频率可变电阻器电路例如用于图3的电流源35和36的电流源的示例实施方式。其它实施方式还可以被使用。图7的实施方式示例包括形成电流镜的NMOS晶体管70-73和PMOS晶体管74-79,如图7所描绘。在图7的布置的情况下,电流Isc和Iref从偏置电流Ibias导出。通过使用相同的电流源用于生成Isc和Iref(即Ibias),温度变化影响了两个电流Isc和Iref,这在一些实施例中减少了温度变化对振荡器装置的总体影响。在一些实施例中,所使用的PMOS电流镜的匹配的偏离,例如晶体管76和78之间或晶体管77和79之间的偏离,可能具有负面影响,该负面影响可以通过晶体管的对应尺寸确定被避免。
在图8中,在实施例中可用的运算跨导放大器的实施方式示例例如如图3中的运算跨导放大器30被示出。其它实施方式还可以被使用。
图8的电路接收偏置电流Ibias,该偏置电流Ibias可以是与在图7中被用于生成电流Isc、Iref的偏置电流相同的偏置电流,或不同的偏置电流。包括NMOS晶体管80-83的NMOS电流镜将这个电流镜像到包括NMOS晶体管84、85的输入级。例如,NMOS晶体管84、85可以分别接收来自图3的采样和保持电路37的第一和第二采样信号作为输入电压Vin_n和Vin_p。而且,图8的实施方式包括PMOS晶体管86、87和810以及电容88和电阻器89,如在图8中所示出,并且将输出电流Iout输出,例如输出电流Iout可以对应于图3中的电流ICCO
在图9中,像图3的电流控制振荡器31的电流控制振荡器的实施方式示例被图示。在图9的实施方式示例中,该振荡器被实施为四级环形振荡器,该四级环形振荡器通过具有自适应偏置和对称负载的放大器96-99和用于生成轨到轨输出信号的比较器911表示。在图9的实施方式中,振荡器接收像图3的电流ICCO的控制电流。这个电流通过PMOS晶体管90-93被镜像以生成电压vcasc、vbias。而且,在PMOS晶体管94处电压vctrl被生成。电压vctrl、vcasc和vbias被馈送到所示出的放大器96-99。方框910示出放大器96-99的可能实施方式。其它类型的振荡器还可以被使用。
应当指出的是,具有更少级或更多级的环形振荡器以及其它常规类型的振荡器还可以被使用。通常,图7-9的详细实施方式示例仅仅用于进一步理解本申请并且不要被理解为限制。
如已经强调的,上面所讨论的实施例仅充当示例,并且各种修改和变化(其中的一些已经在上面被描述)是可能而没有脱离本申请的范围。

Claims (20)

1.一种振荡器设备,包括:
振荡器电路布置;
频率可变电阻器电路,被耦合到所述振荡器电路布置的输出;
参考电阻器电路;以及
采样和保持电路,所述采样和保持电路的第一输入被耦合到所述参考电阻器电路的输出并且所述采样和保持电路的第二输入被耦合到所述频率可变电阻器电路的输出,
其中所述采样和保持电路的输出与所述振荡器电路布置的输入耦合,并且其中所述采样和保持电路被配置为在时间的特定采样点处对在所述第一输入和第二输入处接收的信号进行采样,并输出具有基本上恒定的值的采样值,直到相应的下一采样点。
2.权利要求1的所述振荡器设备,其中所述振荡器电路布置包括可控振荡器,其中所述振荡器电路布置被配置成基于所述采样和保持电路的输出来控制所述可控振荡器的频率。
3.权利要求2的所述振荡器设备,其中所述采样和保持电路的输出包括第一输出和第二输出,所述第一输出基于从所述频率可变电阻器电路中接收的第一信号将第一采样信号输出,所述第二输出基于从所述参考电阻器电路中输出的第二信号将第二采样信号输出,其中所述振荡器电路布置被配置成基于所述第一采样信号与所述第二采样信号之间的差别来控制所述可控振荡器。
4.权利要求2的所述振荡器设备,其中所述采样和保持电路的输出包括第一输出和第二输出,其中所述振荡器电路布置包括运算跨导放大器,运算跨导放大器的第一输入与所述采样和保持电路的第一输出耦合并且运算跨导放大器的第二输入与所述采样和保持电路的第二输出耦合,并且运算跨导放大器的输出与所述可控振荡器的输入耦合。
5.权利要求4的所述振荡器设备,其中所述可控振荡器包括电流可控振荡器。
6.权利要求1的所述振荡器设备,其中所述振荡器电路布置的输出与所述采样和保持电路的时钟输入耦合。
7.权利要求1的所述振荡器设备,其中所述振荡器电路布置包括时钟分频器,其中所述时钟分频器的输出与所述频率可变电阻器电路的输入耦合。
8.权利要求1的所述振荡器设备,其中所述频率可变电阻器电路包括在第一电源电压与第二电源电压之间串联耦合的电流源和频率可变电阻器,其中所述频率可变电阻器电路的输出被分接在所述电流源与所述频率可变电阻器之间的节点处。
9.权利要求1的所述振荡器设备,其中所述频率可变电阻器电路的频率可变电阻器包括开关,所述开关通过所述振荡器电路布置的输出信号被控制。
10.权利要求1的所述振荡器设备,其中所述频率可变电阻器电路的频率可变电阻器包括:
第一电容;
第二电容;
一对第一开关;以及
一对第二开关,
其中当所述一对第一开关闭合并且所述一对第二开关打开时,所述第一电容的第一端子与所述第二电容的第一端子耦合并且所述第一电容的第二端子与所述第二电容的第二端子耦合,并且其中当所述第一对开关打开时并且当所述第二对开关闭合时,所述第一电容的第一端子与所述第二电容的第二端子耦合并且所述第一电容的第二端子与所述第二电容的第一端子耦合。
11.一种振荡器设备,包括:
参考电阻器电路;
频率可变电阻器电路;以及
振荡器电路布置,包括可控振荡器并且被配置成基于所述参考电阻器电路和所述频率可变电阻器电路的输出来控制所述可控振荡器的频率,其中所述频率可变电阻器电路被耦合到所述振荡器电路布置的输出,其中所述频率可变电阻器电路包括第一电容、第二电容、第一对开关以及第二对开关,所述第一对开关和所述第二对开关通过所述振荡器电路布置的第一输出信号的不同阶段被控制,
其中当所述第一对开关闭合并且所述第二对开关打开时,所述第一电容的第一端子与所述第二电容的第一端子耦合并且所述第一电容的第二端子与所述第二电容的第二端子耦合,并且其中当所述第一对开关打开并且所述第二对开关闭合时,所述第一电容的第一端子与所述第二电容的第二端子耦合并且所述第一电容的第二端子与所述第二电容的第一端子耦合。
12.权利要求11的所述振荡器设备,其中所述第一对开关或所述第二对开关的开关包括T形栅开关。
13.权利要求11的所述振荡器设备,进一步包括采样和保持电路,所述采样和保持电路耦合在所述参考电阻器电路与所述振荡器电路布置之间并且在所述频率可变电阻器电路与所述振荡器电路布置之间。
14.权利要求13的所述振荡器设备,其中所述采样和保持电路通过所述振荡器电路布置的第二输出信号被控制,使得采样发生在所述频率可变电阻器电路的控制周期的末尾处。
15.一种用于操作振荡器设备的方法,包括:
将来自参考电阻器电路的第一信号和来自频率可变电阻器电路的第二信号提供到采样和保持电路;
将来自所述采样和保持电路的采样的第一信号和采样的第二信号提供到振荡器电路布置;以及
将所述振荡器电路布置的输出信号提供到所述频率可变电阻器电路,其中将所述采样的第一信号和所述采样的第二信号提供到所述振荡器电路布置包括以基本上恒定的值在时间的特定采样点处提供来自所述第一信号的所述采样的第一信号和来自所述第二信号的所述采样的第二信号,直到相应的下一采样点。
16.权利要求15的所述方法,进一步包括控制所述采样和保持电路的采样是在向所述频率可变电阻器电路提供的输出信号的周期的末尾处。
17.权利要求15的所述方法,进一步包括基于第一采样的信号与第二采样的信号之间的差别来控制振荡器电路布置的可控振荡器。
18.权利要求17的所述方法,其中所述振荡器是电流控制振荡器,并且所述控制包括基于第一采样的信号与第二采样的信号之间的差别来生成控制电流。
19.权利要求15的所述方法,进一步包括在所述振荡器电路布置的输出信号的第一阶段期间将所述频率可变电阻器电路的电容器的第一侧充电并且将所述电容器的第二侧放电,以及
在所述振荡器电路布置的输出信号的第二阶段期间将所述电容器的第一侧放电并且将所述电容器的第二侧充电。
20.权利要求15的所述方法,进一步包括将所述振荡器电路布置的振荡器的时钟信号分频来生成所述振荡器电路布置的输出信号,所述振荡器电路布置的输出信号被提供到所述频率可变电阻器电路。
CN201410807001.7A 2013-12-23 2014-12-23 振荡器装置和方法 Active CN104734636B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/138290 2013-12-23
US14/138,290 US9444468B2 (en) 2013-12-23 2013-12-23 Oscillator devices and methods

Publications (2)

Publication Number Publication Date
CN104734636A CN104734636A (zh) 2015-06-24
CN104734636B true CN104734636B (zh) 2018-01-05

Family

ID=53275518

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410807001.7A Active CN104734636B (zh) 2013-12-23 2014-12-23 振荡器装置和方法

Country Status (3)

Country Link
US (1) US9444468B2 (zh)
CN (1) CN104734636B (zh)
DE (1) DE102014118977B4 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10460819B2 (en) * 2016-11-30 2019-10-29 Cirrus Logic, Inc. Noise reduction in voltage reference signal
US10250266B2 (en) 2017-07-24 2019-04-02 Nxp B.V. Oscillator calibration system
US10250269B2 (en) * 2017-07-24 2019-04-02 Nxp B.V. Oscillator system
JP7474566B2 (ja) * 2019-03-29 2024-04-25 ローム株式会社 発振回路、半導体装置、オシレータic
WO2021000064A1 (zh) * 2019-06-29 2021-01-07 华为技术有限公司 Rc振荡器
DE102020202841A1 (de) 2020-03-05 2021-09-09 Robert Bosch Gesellschaft mit beschränkter Haftung Oszillatorschaltung
US11581851B2 (en) * 2021-05-07 2023-02-14 Mediatek Inc. Relaxation oscillator that samples voltage difference between voltages generated by resistor-capacitor charging and discharging for controlling output clock frequency of controllable oscillator and associated relaxation oscillation method
US11581876B1 (en) * 2021-12-21 2023-02-14 Nxp B.V. Feedback oscillator with multiple switched capacitors
US20240283433A1 (en) * 2023-02-20 2024-08-22 Texas Instruments Incorporated Oscillator circuit with open loop frequency modulation
CN116073823A (zh) * 2023-03-20 2023-05-05 上海灵动微电子股份有限公司 一种基于开关电容的频率综合器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5994967A (en) * 1997-07-31 1999-11-30 Dallas Semiconductor Corporation Oscillator circuit employing frequency-locked loop feedback topology
CN203233361U (zh) * 2013-04-25 2013-10-09 立锜科技股份有限公司 振荡电路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5359301A (en) 1993-03-26 1994-10-25 National Semiconductor Corporation Process-, temperature-, and voltage-compensation for ECL delay cells
KR19990025790A (ko) 1997-09-18 1999-04-06 이계철 다중궤환 루프 링발진기 및 그 지연셀
US5917383A (en) 1997-11-26 1999-06-29 Sirf Technology, Inc. Compact voltage controlled ring oscillator with quadrature outputs
TW459630U (en) 1999-09-08 2001-10-11 Huang Jin Lai Saw blade's height adjustment device for a woodworking worktable
US6342817B1 (en) 2000-10-06 2002-01-29 Linear Technology Corporation Precision oscillator circuits and methods with switched capacitor frequency control and frequency-setting resistor
US6614313B2 (en) 2000-10-06 2003-09-02 Linear Technology Corporation Precision oscillator circuits and methods with switched capacitor frequency control and frequency-setting resistor
US7167058B2 (en) * 2003-12-11 2007-01-23 Seiko Epson Corporation Temperature compensation for a variable frequency oscillator without reducing pull range
JP2011223375A (ja) 2010-04-12 2011-11-04 Renesas Electronics Corp 発振回路
US8344795B2 (en) 2011-01-20 2013-01-01 International Business Machines Corporation Self-calibrated, broadband, tunable, active filter with unity gain cells for multi-standard and/or multiband channel selection

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5994967A (en) * 1997-07-31 1999-11-30 Dallas Semiconductor Corporation Oscillator circuit employing frequency-locked loop feedback topology
CN203233361U (zh) * 2013-04-25 2013-10-09 立锜科技股份有限公司 振荡电路

Also Published As

Publication number Publication date
DE102014118977B4 (de) 2023-09-14
US20150180483A1 (en) 2015-06-25
US9444468B2 (en) 2016-09-13
CN104734636A (zh) 2015-06-24
DE102014118977A1 (de) 2015-06-25

Similar Documents

Publication Publication Date Title
CN104734636B (zh) 振荡器装置和方法
CN103684436B (zh) 锁相环电路和使用锁相环来生成时钟信号的方法
CN105743493B (zh) 具有频率控制环路的振荡器
CN110572154B (zh) 用于环路电路的基于电压调节器的环路滤波器以及环路滤波方法
EP3435548B1 (en) Oscillator system
CN108270542A (zh) 频带选择时钟数据恢复电路以及相关方法
CN110233621A (zh) Pll电路及cdr装置
TW569542B (en) Charging pump circuit of phase lock loop
CN104702271B (zh) 锁相环电路及压控振荡器的特性曲线的校准方法
CN103873054A (zh) 时钟发生器
CN103683937B (zh) 电压转换电路
JP6285457B2 (ja) 共振器、位相同期回路及び半導体集積回路装置
TWI681634B (zh) 時脈資料回復電路
US7961039B2 (en) Forwarded clock filtering
CN105227179A (zh) 振荡电路
US6320458B1 (en) Integrated structure with an analog unit supplied by an external supply voltage by means of a low-pass filter and driving elements
TWI690141B (zh) 電荷泵和鎖相環
CN108540129A (zh) 一种含双通路压控振荡器的锁相环电路
CN109782573B (zh) 电子时钟发生装置与芯片
CN103869158A (zh) 一种频谱分析仪
CN112840570B (zh) 用于锁相环路的环路滤波器
KR100970916B1 (ko) 위상 동기 루프의 루프-필터의 튜닝
KR200359924Y1 (ko) 듀얼밴드모드 중간주파수 발생장치
CN106685416A (zh) 振荡电路装置
CN117397169A (zh) 传感器接口电路以及传感器模块

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant